xref: /openbmc/linux/arch/csky/abiv1/inc/abi/ckmmu.h (revision 6607aa6f)
1013de2d6SGuo Ren /* SPDX-License-Identifier: GPL-2.0 */
2013de2d6SGuo Ren 
3013de2d6SGuo Ren #ifndef __ASM_CSKY_CKMMUV1_H
4013de2d6SGuo Ren #define __ASM_CSKY_CKMMUV1_H
5013de2d6SGuo Ren #include <abi/reg_ops.h>
6013de2d6SGuo Ren 
read_mmu_index(void)7013de2d6SGuo Ren static inline int read_mmu_index(void)
8013de2d6SGuo Ren {
9013de2d6SGuo Ren 	return cprcr("cpcr0");
10013de2d6SGuo Ren }
11013de2d6SGuo Ren 
write_mmu_index(int value)12013de2d6SGuo Ren static inline void write_mmu_index(int value)
13013de2d6SGuo Ren {
14013de2d6SGuo Ren 	cpwcr("cpcr0", value);
15013de2d6SGuo Ren }
16013de2d6SGuo Ren 
read_mmu_entrylo0(void)17013de2d6SGuo Ren static inline int read_mmu_entrylo0(void)
18013de2d6SGuo Ren {
19013de2d6SGuo Ren 	return cprcr("cpcr2") << 6;
20013de2d6SGuo Ren }
21013de2d6SGuo Ren 
read_mmu_entrylo1(void)22013de2d6SGuo Ren static inline int read_mmu_entrylo1(void)
23013de2d6SGuo Ren {
24013de2d6SGuo Ren 	return cprcr("cpcr3") << 6;
25013de2d6SGuo Ren }
26013de2d6SGuo Ren 
write_mmu_pagemask(int value)27013de2d6SGuo Ren static inline void write_mmu_pagemask(int value)
28013de2d6SGuo Ren {
29013de2d6SGuo Ren 	cpwcr("cpcr6", value);
30013de2d6SGuo Ren }
31013de2d6SGuo Ren 
read_mmu_entryhi(void)32013de2d6SGuo Ren static inline int read_mmu_entryhi(void)
33013de2d6SGuo Ren {
34013de2d6SGuo Ren 	return cprcr("cpcr4");
35013de2d6SGuo Ren }
36013de2d6SGuo Ren 
write_mmu_entryhi(int value)37013de2d6SGuo Ren static inline void write_mmu_entryhi(int value)
38013de2d6SGuo Ren {
39013de2d6SGuo Ren 	cpwcr("cpcr4", value);
40013de2d6SGuo Ren }
41013de2d6SGuo Ren 
read_mmu_msa0(void)42f62e3162SGuo Ren static inline unsigned long read_mmu_msa0(void)
43f62e3162SGuo Ren {
44f62e3162SGuo Ren 	return cprcr("cpcr30");
45f62e3162SGuo Ren }
46f62e3162SGuo Ren 
write_mmu_msa0(unsigned long value)47f62e3162SGuo Ren static inline void write_mmu_msa0(unsigned long value)
48f62e3162SGuo Ren {
49f62e3162SGuo Ren 	cpwcr("cpcr30", value);
50f62e3162SGuo Ren }
51f62e3162SGuo Ren 
read_mmu_msa1(void)52f62e3162SGuo Ren static inline unsigned long read_mmu_msa1(void)
53f62e3162SGuo Ren {
54f62e3162SGuo Ren 	return cprcr("cpcr31");
55f62e3162SGuo Ren }
56f62e3162SGuo Ren 
write_mmu_msa1(unsigned long value)57f62e3162SGuo Ren static inline void write_mmu_msa1(unsigned long value)
58f62e3162SGuo Ren {
59f62e3162SGuo Ren 	cpwcr("cpcr31", value);
60f62e3162SGuo Ren }
61f62e3162SGuo Ren 
62013de2d6SGuo Ren /*
63013de2d6SGuo Ren  * TLB operations.
64013de2d6SGuo Ren  */
tlb_probe(void)65013de2d6SGuo Ren static inline void tlb_probe(void)
66013de2d6SGuo Ren {
67013de2d6SGuo Ren 	cpwcr("cpcr8", 0x80000000);
68013de2d6SGuo Ren }
69013de2d6SGuo Ren 
tlb_read(void)70013de2d6SGuo Ren static inline void tlb_read(void)
71013de2d6SGuo Ren {
72013de2d6SGuo Ren 	cpwcr("cpcr8", 0x40000000);
73013de2d6SGuo Ren }
74013de2d6SGuo Ren 
tlb_invalid_all(void)75013de2d6SGuo Ren static inline void tlb_invalid_all(void)
76013de2d6SGuo Ren {
77013de2d6SGuo Ren 	cpwcr("cpcr8", 0x04000000);
78013de2d6SGuo Ren }
79013de2d6SGuo Ren 
8022d55f02SGuo Ren 
local_tlb_invalid_all(void)8122d55f02SGuo Ren static inline void local_tlb_invalid_all(void)
8222d55f02SGuo Ren {
8322d55f02SGuo Ren 	tlb_invalid_all();
8422d55f02SGuo Ren }
8522d55f02SGuo Ren 
tlb_invalid_indexed(void)86013de2d6SGuo Ren static inline void tlb_invalid_indexed(void)
87013de2d6SGuo Ren {
88013de2d6SGuo Ren 	cpwcr("cpcr8", 0x02000000);
89013de2d6SGuo Ren }
90013de2d6SGuo Ren 
setup_pgd(pgd_t * pgd,int asid)91*3b756ccdSGuo Ren static inline void setup_pgd(pgd_t *pgd, int asid)
92013de2d6SGuo Ren {
930c8a32eeSGuo Ren 	cpwcr("cpcr29", __pa(pgd) | BIT(0));
94*3b756ccdSGuo Ren 	write_mmu_entryhi(asid);
95013de2d6SGuo Ren }
96013de2d6SGuo Ren 
get_pgd(void)970c8a32eeSGuo Ren static inline pgd_t *get_pgd(void)
98013de2d6SGuo Ren {
990c8a32eeSGuo Ren 	return __va(cprcr("cpcr29") & ~BIT(0));
100013de2d6SGuo Ren }
101013de2d6SGuo Ren #endif /* __ASM_CSKY_CKMMUV1_H */
102