1133de204SRay Jui// SPDX-License-Identifier: (GPL-2.0 or BSD-3-Clause)
2133de204SRay Jui/*
3133de204SRay Jui *Copyright(c) 2018 Broadcom
4133de204SRay Jui */
5133de204SRay Jui
6133de204SRay Juipcie8: pcie@60400000 {
7133de204SRay Jui	compatible = "brcm,iproc-pcie-paxc-v2";
8133de204SRay Jui	reg = <0 0x60400000 0 0x1000>;
9133de204SRay Jui	linux,pci-domain = <8>;
10133de204SRay Jui
11133de204SRay Jui	bus-range = <0x0 0x1>;
12133de204SRay Jui
13133de204SRay Jui	#address-cells = <3>;
14133de204SRay Jui	#size-cells = <2>;
15133de204SRay Jui	device_type = "pci";
16133de204SRay Jui	ranges = <0x83000000 0 0x10000000 0 0x10000000 0 0x20000000>;
17133de204SRay Jui
18133de204SRay Jui	dma-coherent;
19133de204SRay Jui
20133de204SRay Jui	msi-map = <0x100 &gic_its 0x2000 0x1>, /* PF0 */
21133de204SRay Jui		  <0x108 &gic_its 0x2040 0x8>, /* PF0-VF0-7 */
22133de204SRay Jui		  <0x101 &gic_its 0x2080 0x1>, /* PF1 */
23133de204SRay Jui		  <0x110 &gic_its 0x20c8 0x8>, /* PF1-VF8-15 */
24133de204SRay Jui		  <0x102 &gic_its 0x2100 0x1>, /* PF2 */
25133de204SRay Jui		  <0x118 &gic_its 0x2150 0x8>, /* PF2-VF16-23 */
26133de204SRay Jui		  <0x103 &gic_its 0x2180 0x1>, /* PF3 */
27133de204SRay Jui		  <0x120 &gic_its 0x21d8 0x8>, /* PF3-VF24-31 */
28133de204SRay Jui		  <0x104 &gic_its 0x2200 0x1>, /* PF4 */
29133de204SRay Jui		  <0x128 &gic_its 0x2260 0x8>, /* PF4-VF32-39 */
30133de204SRay Jui		  <0x105 &gic_its 0x2280 0x1>, /* PF5 */
31133de204SRay Jui		  <0x130 &gic_its 0x22e8 0x8>, /* PF5-VF40-47 */
32133de204SRay Jui		  <0x106 &gic_its 0x2300 0x1>, /* PF6 */
33133de204SRay Jui		  <0x138 &gic_its 0x2370 0x8>, /* PF6-VF48-55 */
34133de204SRay Jui		  <0x107 &gic_its 0x2380 0x1>, /* PF7 */
35133de204SRay Jui		  <0x140 &gic_its 0x23f8 0x8>; /* PF7-VF56-63 */
36133de204SRay Jui
37133de204SRay Jui	phys = <&pcie_phy 8>;
38133de204SRay Jui	phy-names = "pcie-phy";
39133de204SRay Jui};
40133de204SRay Jui
41133de204SRay Juipcie-ss {
42133de204SRay Jui	compatible = "simple-bus";
43133de204SRay Jui	#address-cells = <1>;
44133de204SRay Jui	#size-cells = <1>;
45133de204SRay Jui	ranges = <0x0 0x0 0x40000000 0x800>;
46133de204SRay Jui
47133de204SRay Jui	pcie_phy: phy@0 {
48133de204SRay Jui		compatible = "brcm,sr-pcie-phy";
49133de204SRay Jui		reg = <0x0 0x200>;
50133de204SRay Jui		brcm,sr-cdru = <&cdru>;
51133de204SRay Jui		brcm,sr-mhb = <&mhb>;
52133de204SRay Jui		#phy-cells = <1>;
53133de204SRay Jui	};
54133de204SRay Jui};
55