xref: /openbmc/u-boot/post/lib_powerpc/store.c (revision 83d290c56fab2d38cd1ab4c4cc7099559c1d5046)
1*83d290c5STom Rini // SPDX-License-Identifier: GPL-2.0+
2a47a12beSStefan Roese /*
3a47a12beSStefan Roese  * (C) Copyright 2002
4a47a12beSStefan Roese  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
5a47a12beSStefan Roese  */
6a47a12beSStefan Roese 
7a47a12beSStefan Roese #include <common.h>
8a47a12beSStefan Roese 
9a47a12beSStefan Roese /*
10a47a12beSStefan Roese  * CPU test
11a47a12beSStefan Roese  * Store instructions:		stb(x)(u), sth(x)(u), stw(x)(u)
12a47a12beSStefan Roese  *
13a47a12beSStefan Roese  * All operations are performed on a 16-byte array. The array
14a47a12beSStefan Roese  * is 4-byte aligned. The base register points to offset 8.
15a47a12beSStefan Roese  * The immediate offset (index register) ranges in [-8 ... +7].
16a47a12beSStefan Roese  * The test cases are composed so that they do not
17a47a12beSStefan Roese  * cause alignment exceptions.
18a47a12beSStefan Roese  * The test contains a pre-built table describing all test cases.
19a47a12beSStefan Roese  * The table entry contains:
20a47a12beSStefan Roese  * the instruction opcode, the value of the index register and
21a47a12beSStefan Roese  * the value of the source register. After executing the
22a47a12beSStefan Roese  * instruction, the test verifies the contents of the array
23a47a12beSStefan Roese  * and the value of the base register (it must change for "store
24a47a12beSStefan Roese  * with update" instructions).
25a47a12beSStefan Roese  */
26a47a12beSStefan Roese 
27a47a12beSStefan Roese #include <post.h>
28a47a12beSStefan Roese #include "cpu_asm.h"
29a47a12beSStefan Roese 
30a47a12beSStefan Roese #if CONFIG_POST & CONFIG_SYS_POST_CPU
31a47a12beSStefan Roese 
32a47a12beSStefan Roese extern void cpu_post_exec_12w (ulong *code, ulong *op1, ulong op2, ulong op3);
33a47a12beSStefan Roese extern void cpu_post_exec_11w (ulong *code, ulong *op1, ulong op2);
34a47a12beSStefan Roese 
35a47a12beSStefan Roese static struct cpu_post_store_s
36a47a12beSStefan Roese {
37a47a12beSStefan Roese     ulong cmd;
38a47a12beSStefan Roese     uint width;
39a47a12beSStefan Roese     int update;
40a47a12beSStefan Roese     int index;
41a47a12beSStefan Roese     ulong offset;
42a47a12beSStefan Roese     ulong value;
43a47a12beSStefan Roese } cpu_post_store_table[] =
44a47a12beSStefan Roese {
45a47a12beSStefan Roese     {
46a47a12beSStefan Roese 	OP_STW,
47a47a12beSStefan Roese 	4,
48a47a12beSStefan Roese 	0,
49a47a12beSStefan Roese 	0,
50a47a12beSStefan Roese 	-4,
51a47a12beSStefan Roese 	0xff00ff00
52a47a12beSStefan Roese     },
53a47a12beSStefan Roese     {
54a47a12beSStefan Roese 	OP_STH,
55a47a12beSStefan Roese 	2,
56a47a12beSStefan Roese 	0,
57a47a12beSStefan Roese 	0,
58a47a12beSStefan Roese 	-2,
59a47a12beSStefan Roese 	0xff00
60a47a12beSStefan Roese     },
61a47a12beSStefan Roese     {
62a47a12beSStefan Roese 	OP_STB,
63a47a12beSStefan Roese 	1,
64a47a12beSStefan Roese 	0,
65a47a12beSStefan Roese 	0,
66a47a12beSStefan Roese 	-1,
67a47a12beSStefan Roese 	0xff
68a47a12beSStefan Roese     },
69a47a12beSStefan Roese     {
70a47a12beSStefan Roese 	OP_STWU,
71a47a12beSStefan Roese 	4,
72a47a12beSStefan Roese 	1,
73a47a12beSStefan Roese 	0,
74a47a12beSStefan Roese 	-4,
75a47a12beSStefan Roese 	0xff00ff00
76a47a12beSStefan Roese     },
77a47a12beSStefan Roese     {
78a47a12beSStefan Roese 	OP_STHU,
79a47a12beSStefan Roese 	2,
80a47a12beSStefan Roese 	1,
81a47a12beSStefan Roese 	0,
82a47a12beSStefan Roese 	-2,
83a47a12beSStefan Roese 	0xff00
84a47a12beSStefan Roese     },
85a47a12beSStefan Roese     {
86a47a12beSStefan Roese 	OP_STBU,
87a47a12beSStefan Roese 	1,
88a47a12beSStefan Roese 	1,
89a47a12beSStefan Roese 	0,
90a47a12beSStefan Roese 	-1,
91a47a12beSStefan Roese 	0xff
92a47a12beSStefan Roese     },
93a47a12beSStefan Roese     {
94a47a12beSStefan Roese 	OP_STWX,
95a47a12beSStefan Roese 	4,
96a47a12beSStefan Roese 	0,
97a47a12beSStefan Roese 	1,
98a47a12beSStefan Roese 	-4,
99a47a12beSStefan Roese 	0xff00ff00
100a47a12beSStefan Roese     },
101a47a12beSStefan Roese     {
102a47a12beSStefan Roese 	OP_STHX,
103a47a12beSStefan Roese 	2,
104a47a12beSStefan Roese 	0,
105a47a12beSStefan Roese 	1,
106a47a12beSStefan Roese 	-2,
107a47a12beSStefan Roese 	0xff00
108a47a12beSStefan Roese     },
109a47a12beSStefan Roese     {
110a47a12beSStefan Roese 	OP_STBX,
111a47a12beSStefan Roese 	1,
112a47a12beSStefan Roese 	0,
113a47a12beSStefan Roese 	1,
114a47a12beSStefan Roese 	-1,
115a47a12beSStefan Roese 	0xff
116a47a12beSStefan Roese     },
117a47a12beSStefan Roese     {
118a47a12beSStefan Roese 	OP_STWUX,
119a47a12beSStefan Roese 	4,
120a47a12beSStefan Roese 	1,
121a47a12beSStefan Roese 	1,
122a47a12beSStefan Roese 	-4,
123a47a12beSStefan Roese 	0xff00ff00
124a47a12beSStefan Roese     },
125a47a12beSStefan Roese     {
126a47a12beSStefan Roese 	OP_STHUX,
127a47a12beSStefan Roese 	2,
128a47a12beSStefan Roese 	1,
129a47a12beSStefan Roese 	1,
130a47a12beSStefan Roese 	-2,
131a47a12beSStefan Roese 	0xff00
132a47a12beSStefan Roese     },
133a47a12beSStefan Roese     {
134a47a12beSStefan Roese 	OP_STBUX,
135a47a12beSStefan Roese 	1,
136a47a12beSStefan Roese 	1,
137a47a12beSStefan Roese 	1,
138a47a12beSStefan Roese 	-1,
139a47a12beSStefan Roese 	0xff
140a47a12beSStefan Roese     },
141a47a12beSStefan Roese };
142d2397817SMike Frysinger static unsigned int cpu_post_store_size = ARRAY_SIZE(cpu_post_store_table);
143a47a12beSStefan Roese 
cpu_post_test_store(void)144a47a12beSStefan Roese int cpu_post_test_store (void)
145a47a12beSStefan Roese {
146a47a12beSStefan Roese     int ret = 0;
147a47a12beSStefan Roese     unsigned int i;
148a47a12beSStefan Roese     int flag = disable_interrupts();
149a47a12beSStefan Roese 
150a47a12beSStefan Roese     for (i = 0; i < cpu_post_store_size && ret == 0; i++)
151a47a12beSStefan Roese     {
152a47a12beSStefan Roese 	struct cpu_post_store_s *test = cpu_post_store_table + i;
153a47a12beSStefan Roese 	uchar data[16] =
154a47a12beSStefan Roese 	{ 0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15 };
155a47a12beSStefan Roese 	ulong base0 = (ulong) (data + 8);
156a47a12beSStefan Roese 	ulong base = base0;
157a47a12beSStefan Roese 
158a47a12beSStefan Roese 	if (test->index)
159a47a12beSStefan Roese 	{
160a47a12beSStefan Roese 	    ulong code[] =
161a47a12beSStefan Roese 	    {
162a47a12beSStefan Roese 		ASM_12(test->cmd, 5, 3, 4),
163a47a12beSStefan Roese 		ASM_BLR,
164a47a12beSStefan Roese 	    };
165a47a12beSStefan Roese 
166a47a12beSStefan Roese 	    cpu_post_exec_12w (code, &base, test->offset, test->value);
167a47a12beSStefan Roese 	}
168a47a12beSStefan Roese 	else
169a47a12beSStefan Roese 	{
170a47a12beSStefan Roese 	    ulong code[] =
171a47a12beSStefan Roese 	    {
172a47a12beSStefan Roese 		ASM_11I(test->cmd, 4, 3, test->offset),
173a47a12beSStefan Roese 		ASM_BLR,
174a47a12beSStefan Roese 	    };
175a47a12beSStefan Roese 
176a47a12beSStefan Roese 	    cpu_post_exec_11w (code, &base, test->value);
177a47a12beSStefan Roese 	}
178a47a12beSStefan Roese 
179a47a12beSStefan Roese 	if (ret == 0)
180a47a12beSStefan Roese 	{
181a47a12beSStefan Roese 	   if (test->update)
182a47a12beSStefan Roese 	       ret = base == base0 + test->offset ? 0 : -1;
183a47a12beSStefan Roese 	   else
184a47a12beSStefan Roese 	       ret = base == base0 ? 0 : -1;
185a47a12beSStefan Roese 	}
186a47a12beSStefan Roese 
187a47a12beSStefan Roese 	if (ret == 0)
188a47a12beSStefan Roese 	{
189a47a12beSStefan Roese 	    switch (test->width)
190a47a12beSStefan Roese 	    {
191a47a12beSStefan Roese 	    case 1:
192a47a12beSStefan Roese 		ret = *(uchar *)(base0 + test->offset) == test->value ?
193a47a12beSStefan Roese 		      0 : -1;
194a47a12beSStefan Roese 		break;
195a47a12beSStefan Roese 	    case 2:
196a47a12beSStefan Roese 		ret = *(ushort *)(base0 + test->offset) == test->value ?
197a47a12beSStefan Roese 		      0 : -1;
198a47a12beSStefan Roese 		break;
199a47a12beSStefan Roese 	    case 4:
200a47a12beSStefan Roese 		ret = *(ulong *)(base0 + test->offset) == test->value ?
201a47a12beSStefan Roese 		      0 : -1;
202a47a12beSStefan Roese 		break;
203a47a12beSStefan Roese 	    }
204a47a12beSStefan Roese 	}
205a47a12beSStefan Roese 
206a47a12beSStefan Roese 	if (ret != 0)
207a47a12beSStefan Roese 	{
208a47a12beSStefan Roese 	    post_log ("Error at store test %d !\n", i);
209a47a12beSStefan Roese 	}
210a47a12beSStefan Roese     }
211a47a12beSStefan Roese 
212a47a12beSStefan Roese     if (flag)
213a47a12beSStefan Roese 	enable_interrupts();
214a47a12beSStefan Roese 
215a47a12beSStefan Roese     return ret;
216a47a12beSStefan Roese }
217a47a12beSStefan Roese 
218a47a12beSStefan Roese #endif
219