xref: /openbmc/u-boot/drivers/usb/musb-new/sunxi.c (revision b41972e7d17fb920cc50db5b363209685b1251e5)
128a15ef7SHans de Goede /*
228a15ef7SHans de Goede  * Allwinner SUNXI "glue layer"
328a15ef7SHans de Goede  *
428a15ef7SHans de Goede  * Copyright © 2015 Hans de Goede <hdegoede@redhat.com>
528a15ef7SHans de Goede  * Copyright © 2013 Jussi Kivilinna <jussi.kivilinna@iki.fi>
628a15ef7SHans de Goede  *
728a15ef7SHans de Goede  * Based on the sw_usb "Allwinner OTG Dual Role Controller" code.
828a15ef7SHans de Goede  *  Copyright 2007-2012 (C) Allwinner Technology Co., Ltd.
928a15ef7SHans de Goede  *  javen <javen@allwinnertech.com>
1028a15ef7SHans de Goede  *
1128a15ef7SHans de Goede  * Based on the DA8xx "glue layer" code.
1228a15ef7SHans de Goede  *  Copyright (c) 2008-2009 MontaVista Software, Inc. <source@mvista.com>
1328a15ef7SHans de Goede  *  Copyright (C) 2005-2006 by Texas Instruments
1428a15ef7SHans de Goede  *
1528a15ef7SHans de Goede  * This file is part of the Inventra Controller Driver for Linux.
1628a15ef7SHans de Goede  *
1728a15ef7SHans de Goede  * The Inventra Controller Driver for Linux is free software; you
1828a15ef7SHans de Goede  * can redistribute it and/or modify it under the terms of the GNU
1928a15ef7SHans de Goede  * General Public License version 2 as published by the Free Software
2028a15ef7SHans de Goede  * Foundation.
2128a15ef7SHans de Goede  *
2228a15ef7SHans de Goede  */
2328a15ef7SHans de Goede #include <common.h>
2428a15ef7SHans de Goede #include <asm/arch/cpu.h>
25375de017SHans de Goede #include <asm/arch/clock.h>
2652defe8fSHans de Goede #include <asm/arch/gpio.h>
272aacc423SHans de Goede #include <asm/arch/usb_phy.h>
2852defe8fSHans de Goede #include <asm-generic/gpio.h>
2928a15ef7SHans de Goede #include "linux-compat.h"
3028a15ef7SHans de Goede #include "musb_core.h"
31e42add56SChen-Yu Tsai #ifdef CONFIG_AXP152_POWER
32e42add56SChen-Yu Tsai #include <axp152.h>
33e42add56SChen-Yu Tsai #endif
34e42add56SChen-Yu Tsai #ifdef CONFIG_AXP209_POWER
35e42add56SChen-Yu Tsai #include <axp209.h>
36e42add56SChen-Yu Tsai #endif
37e42add56SChen-Yu Tsai #ifdef CONFIG_AXP221_POWER
38e42add56SChen-Yu Tsai #include <axp221.h>
39e42add56SChen-Yu Tsai #endif
4028a15ef7SHans de Goede 
4128a15ef7SHans de Goede /******************************************************************************
4228a15ef7SHans de Goede  ******************************************************************************
4328a15ef7SHans de Goede  * From the Allwinner driver
4428a15ef7SHans de Goede  ******************************************************************************
4528a15ef7SHans de Goede  ******************************************************************************/
4628a15ef7SHans de Goede 
4728a15ef7SHans de Goede /******************************************************************************
4828a15ef7SHans de Goede  * From include/sunxi_usb_bsp.h
4928a15ef7SHans de Goede  ******************************************************************************/
5028a15ef7SHans de Goede 
5128a15ef7SHans de Goede /* reg offsets */
5228a15ef7SHans de Goede #define  USBC_REG_o_ISCR	0x0400
5328a15ef7SHans de Goede #define  USBC_REG_o_PHYCTL	0x0404
5428a15ef7SHans de Goede #define  USBC_REG_o_PHYBIST	0x0408
5528a15ef7SHans de Goede #define  USBC_REG_o_PHYTUNE	0x040c
5628a15ef7SHans de Goede 
5728a15ef7SHans de Goede #define  USBC_REG_o_VEND0	0x0043
5828a15ef7SHans de Goede 
5928a15ef7SHans de Goede /* Interface Status and Control */
6028a15ef7SHans de Goede #define  USBC_BP_ISCR_VBUS_VALID_FROM_DATA	30
6128a15ef7SHans de Goede #define  USBC_BP_ISCR_VBUS_VALID_FROM_VBUS	29
6228a15ef7SHans de Goede #define  USBC_BP_ISCR_EXT_ID_STATUS		28
6328a15ef7SHans de Goede #define  USBC_BP_ISCR_EXT_DM_STATUS		27
6428a15ef7SHans de Goede #define  USBC_BP_ISCR_EXT_DP_STATUS		26
6528a15ef7SHans de Goede #define  USBC_BP_ISCR_MERGED_VBUS_STATUS	25
6628a15ef7SHans de Goede #define  USBC_BP_ISCR_MERGED_ID_STATUS		24
6728a15ef7SHans de Goede 
6828a15ef7SHans de Goede #define  USBC_BP_ISCR_ID_PULLUP_EN		17
6928a15ef7SHans de Goede #define  USBC_BP_ISCR_DPDM_PULLUP_EN		16
7028a15ef7SHans de Goede #define  USBC_BP_ISCR_FORCE_ID			14
7128a15ef7SHans de Goede #define  USBC_BP_ISCR_FORCE_VBUS_VALID		12
7228a15ef7SHans de Goede #define  USBC_BP_ISCR_VBUS_VALID_SRC		10
7328a15ef7SHans de Goede 
7428a15ef7SHans de Goede #define  USBC_BP_ISCR_HOSC_EN			7
7528a15ef7SHans de Goede #define  USBC_BP_ISCR_VBUS_CHANGE_DETECT	6
7628a15ef7SHans de Goede #define  USBC_BP_ISCR_ID_CHANGE_DETECT		5
7728a15ef7SHans de Goede #define  USBC_BP_ISCR_DPDM_CHANGE_DETECT	4
7828a15ef7SHans de Goede #define  USBC_BP_ISCR_IRQ_ENABLE		3
7928a15ef7SHans de Goede #define  USBC_BP_ISCR_VBUS_CHANGE_DETECT_EN	2
8028a15ef7SHans de Goede #define  USBC_BP_ISCR_ID_CHANGE_DETECT_EN	1
8128a15ef7SHans de Goede #define  USBC_BP_ISCR_DPDM_CHANGE_DETECT_EN	0
8228a15ef7SHans de Goede 
8328a15ef7SHans de Goede /******************************************************************************
8428a15ef7SHans de Goede  * From usbc/usbc.c
8528a15ef7SHans de Goede  ******************************************************************************/
8628a15ef7SHans de Goede 
8728a15ef7SHans de Goede static u32 USBC_WakeUp_ClearChangeDetect(u32 reg_val)
8828a15ef7SHans de Goede {
8928a15ef7SHans de Goede 	u32 temp = reg_val;
9028a15ef7SHans de Goede 
9128a15ef7SHans de Goede 	temp &= ~(1 << USBC_BP_ISCR_VBUS_CHANGE_DETECT);
9228a15ef7SHans de Goede 	temp &= ~(1 << USBC_BP_ISCR_ID_CHANGE_DETECT);
9328a15ef7SHans de Goede 	temp &= ~(1 << USBC_BP_ISCR_DPDM_CHANGE_DETECT);
9428a15ef7SHans de Goede 
9528a15ef7SHans de Goede 	return temp;
9628a15ef7SHans de Goede }
9728a15ef7SHans de Goede 
9828a15ef7SHans de Goede static void USBC_EnableIdPullUp(__iomem void *base)
9928a15ef7SHans de Goede {
10028a15ef7SHans de Goede 	u32 reg_val;
10128a15ef7SHans de Goede 
10228a15ef7SHans de Goede 	reg_val = musb_readl(base, USBC_REG_o_ISCR);
10328a15ef7SHans de Goede 	reg_val |= (1 << USBC_BP_ISCR_ID_PULLUP_EN);
10428a15ef7SHans de Goede 	reg_val = USBC_WakeUp_ClearChangeDetect(reg_val);
10528a15ef7SHans de Goede 	musb_writel(base, USBC_REG_o_ISCR, reg_val);
10628a15ef7SHans de Goede }
10728a15ef7SHans de Goede 
10828a15ef7SHans de Goede static void USBC_EnableDpDmPullUp(__iomem void *base)
10928a15ef7SHans de Goede {
11028a15ef7SHans de Goede 	u32 reg_val;
11128a15ef7SHans de Goede 
11228a15ef7SHans de Goede 	reg_val = musb_readl(base, USBC_REG_o_ISCR);
11328a15ef7SHans de Goede 	reg_val |= (1 << USBC_BP_ISCR_DPDM_PULLUP_EN);
11428a15ef7SHans de Goede 	reg_val = USBC_WakeUp_ClearChangeDetect(reg_val);
11528a15ef7SHans de Goede 	musb_writel(base, USBC_REG_o_ISCR, reg_val);
11628a15ef7SHans de Goede }
11728a15ef7SHans de Goede 
11828a15ef7SHans de Goede static void USBC_ForceIdToLow(__iomem void *base)
11928a15ef7SHans de Goede {
12028a15ef7SHans de Goede 	u32 reg_val;
12128a15ef7SHans de Goede 
12228a15ef7SHans de Goede 	reg_val = musb_readl(base, USBC_REG_o_ISCR);
12328a15ef7SHans de Goede 	reg_val &= ~(0x03 << USBC_BP_ISCR_FORCE_ID);
12428a15ef7SHans de Goede 	reg_val |= (0x02 << USBC_BP_ISCR_FORCE_ID);
12528a15ef7SHans de Goede 	reg_val = USBC_WakeUp_ClearChangeDetect(reg_val);
12628a15ef7SHans de Goede 	musb_writel(base, USBC_REG_o_ISCR, reg_val);
12728a15ef7SHans de Goede }
12828a15ef7SHans de Goede 
12928a15ef7SHans de Goede static void USBC_ForceIdToHigh(__iomem void *base)
13028a15ef7SHans de Goede {
13128a15ef7SHans de Goede 	u32 reg_val;
13228a15ef7SHans de Goede 
13328a15ef7SHans de Goede 	reg_val = musb_readl(base, USBC_REG_o_ISCR);
13428a15ef7SHans de Goede 	reg_val &= ~(0x03 << USBC_BP_ISCR_FORCE_ID);
13528a15ef7SHans de Goede 	reg_val |= (0x03 << USBC_BP_ISCR_FORCE_ID);
13628a15ef7SHans de Goede 	reg_val = USBC_WakeUp_ClearChangeDetect(reg_val);
13728a15ef7SHans de Goede 	musb_writel(base, USBC_REG_o_ISCR, reg_val);
13828a15ef7SHans de Goede }
13928a15ef7SHans de Goede 
140e1abfa43SHans de Goede static void USBC_ForceVbusValidToLow(__iomem void *base)
141e1abfa43SHans de Goede {
142e1abfa43SHans de Goede 	u32 reg_val;
143e1abfa43SHans de Goede 
144e1abfa43SHans de Goede 	reg_val = musb_readl(base, USBC_REG_o_ISCR);
145e1abfa43SHans de Goede 	reg_val &= ~(0x03 << USBC_BP_ISCR_FORCE_VBUS_VALID);
146e1abfa43SHans de Goede 	reg_val |= (0x02 << USBC_BP_ISCR_FORCE_VBUS_VALID);
147e1abfa43SHans de Goede 	reg_val = USBC_WakeUp_ClearChangeDetect(reg_val);
148e1abfa43SHans de Goede 	musb_writel(base, USBC_REG_o_ISCR, reg_val);
149e1abfa43SHans de Goede }
150e1abfa43SHans de Goede 
15128a15ef7SHans de Goede static void USBC_ForceVbusValidToHigh(__iomem void *base)
15228a15ef7SHans de Goede {
15328a15ef7SHans de Goede 	u32 reg_val;
15428a15ef7SHans de Goede 
15528a15ef7SHans de Goede 	reg_val = musb_readl(base, USBC_REG_o_ISCR);
15628a15ef7SHans de Goede 	reg_val &= ~(0x03 << USBC_BP_ISCR_FORCE_VBUS_VALID);
15728a15ef7SHans de Goede 	reg_val |= (0x03 << USBC_BP_ISCR_FORCE_VBUS_VALID);
15828a15ef7SHans de Goede 	reg_val = USBC_WakeUp_ClearChangeDetect(reg_val);
15928a15ef7SHans de Goede 	musb_writel(base, USBC_REG_o_ISCR, reg_val);
16028a15ef7SHans de Goede }
16128a15ef7SHans de Goede 
16228a15ef7SHans de Goede static void USBC_ConfigFIFO_Base(void)
16328a15ef7SHans de Goede {
16428a15ef7SHans de Goede 	u32 reg_value;
16528a15ef7SHans de Goede 
16628a15ef7SHans de Goede 	/* config usb fifo, 8kb mode */
16728a15ef7SHans de Goede 	reg_value = readl(SUNXI_SRAMC_BASE + 0x04);
16828a15ef7SHans de Goede 	reg_value &= ~(0x03 << 0);
16928a15ef7SHans de Goede 	reg_value |= (1 << 0);
17028a15ef7SHans de Goede 	writel(reg_value, SUNXI_SRAMC_BASE + 0x04);
17128a15ef7SHans de Goede }
17228a15ef7SHans de Goede 
17328a15ef7SHans de Goede /******************************************************************************
17428a15ef7SHans de Goede  * MUSB Glue code
17528a15ef7SHans de Goede  ******************************************************************************/
17628a15ef7SHans de Goede 
17728a15ef7SHans de Goede static irqreturn_t sunxi_musb_interrupt(int irq, void *__hci)
17828a15ef7SHans de Goede {
17928a15ef7SHans de Goede 	struct musb		*musb = __hci;
18028a15ef7SHans de Goede 	irqreturn_t		retval = IRQ_NONE;
18128a15ef7SHans de Goede 
18228a15ef7SHans de Goede 	/* read and flush interrupts */
18328a15ef7SHans de Goede 	musb->int_usb = musb_readb(musb->mregs, MUSB_INTRUSB);
18428a15ef7SHans de Goede 	if (musb->int_usb)
18528a15ef7SHans de Goede 		musb_writeb(musb->mregs, MUSB_INTRUSB, musb->int_usb);
18628a15ef7SHans de Goede 	musb->int_tx = musb_readw(musb->mregs, MUSB_INTRTX);
18728a15ef7SHans de Goede 	if (musb->int_tx)
18828a15ef7SHans de Goede 		musb_writew(musb->mregs, MUSB_INTRTX, musb->int_tx);
18928a15ef7SHans de Goede 	musb->int_rx = musb_readw(musb->mregs, MUSB_INTRRX);
19028a15ef7SHans de Goede 	if (musb->int_rx)
19128a15ef7SHans de Goede 		musb_writew(musb->mregs, MUSB_INTRRX, musb->int_rx);
19228a15ef7SHans de Goede 
19328a15ef7SHans de Goede 	if (musb->int_usb || musb->int_tx || musb->int_rx)
19428a15ef7SHans de Goede 		retval |= musb_interrupt(musb);
19528a15ef7SHans de Goede 
19628a15ef7SHans de Goede 	return retval;
19728a15ef7SHans de Goede }
19828a15ef7SHans de Goede 
199e1abfa43SHans de Goede /* musb_core does not call enable / disable in a balanced manner <sigh> */
200e1abfa43SHans de Goede static bool enabled = false;
201e1abfa43SHans de Goede 
20215837236SHans de Goede static int sunxi_musb_enable(struct musb *musb)
20328a15ef7SHans de Goede {
204*b41972e7SHans de Goede 	int ret;
205*b41972e7SHans de Goede 
20628a15ef7SHans de Goede 	pr_debug("%s():\n", __func__);
20728a15ef7SHans de Goede 
208e1abfa43SHans de Goede 	if (enabled)
20915837236SHans de Goede 		return 0;
210e1abfa43SHans de Goede 
21128a15ef7SHans de Goede 	/* select PIO mode */
21228a15ef7SHans de Goede 	musb_writeb(musb->mregs, USBC_REG_o_VEND0, 0);
21328a15ef7SHans de Goede 
214*b41972e7SHans de Goede 	if (is_host_enabled(musb)) {
215*b41972e7SHans de Goede 		ret = sunxi_usb_phy_vbus_detect(0);
216*b41972e7SHans de Goede 		if (ret) {
217*b41972e7SHans de Goede 			printf("A charger is plugged into the OTG: ");
218*b41972e7SHans de Goede 			return -ENODEV;
219*b41972e7SHans de Goede 		}
220e1abfa43SHans de Goede 		sunxi_usb_phy_power_on(0); /* port power on */
221*b41972e7SHans de Goede 	}
222e1abfa43SHans de Goede 
223e1abfa43SHans de Goede 	USBC_ForceVbusValidToHigh(musb->mregs);
224e1abfa43SHans de Goede 
225e1abfa43SHans de Goede 	enabled = true;
22615837236SHans de Goede 	return 0;
22728a15ef7SHans de Goede }
22828a15ef7SHans de Goede 
22928a15ef7SHans de Goede static void sunxi_musb_disable(struct musb *musb)
23028a15ef7SHans de Goede {
23128a15ef7SHans de Goede 	pr_debug("%s():\n", __func__);
23228a15ef7SHans de Goede 
233e1abfa43SHans de Goede 	if (!enabled)
234e1abfa43SHans de Goede 		return;
235375de017SHans de Goede 
236e1abfa43SHans de Goede 	if (is_host_enabled(musb))
237e1abfa43SHans de Goede 		sunxi_usb_phy_power_off(0); /* port power off */
238375de017SHans de Goede 
239e1abfa43SHans de Goede 	USBC_ForceVbusValidToLow(musb->mregs);
240e1abfa43SHans de Goede 	mdelay(200); /* Wait for the current session to timeout */
241e1abfa43SHans de Goede 
242e1abfa43SHans de Goede 	enabled = false;
24328a15ef7SHans de Goede }
24428a15ef7SHans de Goede 
24528a15ef7SHans de Goede static int sunxi_musb_init(struct musb *musb)
24628a15ef7SHans de Goede {
247375de017SHans de Goede 	struct sunxi_ccm_reg *ccm = (struct sunxi_ccm_reg *)SUNXI_CCM_BASE;
24828a15ef7SHans de Goede 
24928a15ef7SHans de Goede 	pr_debug("%s():\n", __func__);
25028a15ef7SHans de Goede 
25128a15ef7SHans de Goede 	musb->isr = sunxi_musb_interrupt;
252375de017SHans de Goede 
253375de017SHans de Goede 	setbits_le32(&ccm->ahb_gate0, 1 << AHB_GATE_OFFSET_USB0);
254375de017SHans de Goede #ifdef CONFIG_SUNXI_GEN_SUN6I
255375de017SHans de Goede 	setbits_le32(&ccm->ahb_reset0_cfg, 1 << AHB_GATE_OFFSET_USB0);
256375de017SHans de Goede #endif
2577b798658SHans de Goede 	sunxi_usb_phy_init(0);
25828a15ef7SHans de Goede 
25928a15ef7SHans de Goede 	USBC_ConfigFIFO_Base();
26028a15ef7SHans de Goede 	USBC_EnableDpDmPullUp(musb->mregs);
26128a15ef7SHans de Goede 	USBC_EnableIdPullUp(musb->mregs);
26228a15ef7SHans de Goede 
26328a15ef7SHans de Goede 	if (is_host_enabled(musb)) {
26428a15ef7SHans de Goede 		/* Host mode */
26528a15ef7SHans de Goede 		USBC_ForceIdToLow(musb->mregs);
26628a15ef7SHans de Goede 	} else {
26728a15ef7SHans de Goede 		/* Peripheral mode */
26828a15ef7SHans de Goede 		USBC_ForceIdToHigh(musb->mregs);
26928a15ef7SHans de Goede 	}
270b1b912ddSHans de Goede 	USBC_ForceVbusValidToHigh(musb->mregs);
27128a15ef7SHans de Goede 
27228a15ef7SHans de Goede 	return 0;
27328a15ef7SHans de Goede }
27428a15ef7SHans de Goede 
27528a15ef7SHans de Goede const struct musb_platform_ops sunxi_musb_ops = {
27628a15ef7SHans de Goede 	.init		= sunxi_musb_init,
27728a15ef7SHans de Goede 	.enable		= sunxi_musb_enable,
27828a15ef7SHans de Goede 	.disable	= sunxi_musb_disable,
27928a15ef7SHans de Goede };
280