xref: /openbmc/u-boot/drivers/usb/musb-new/sunxi.c (revision b1b912ddf3041627e99899cfc09e015a54f9910e)
128a15ef7SHans de Goede /*
228a15ef7SHans de Goede  * Allwinner SUNXI "glue layer"
328a15ef7SHans de Goede  *
428a15ef7SHans de Goede  * Copyright © 2015 Hans de Goede <hdegoede@redhat.com>
528a15ef7SHans de Goede  * Copyright © 2013 Jussi Kivilinna <jussi.kivilinna@iki.fi>
628a15ef7SHans de Goede  *
728a15ef7SHans de Goede  * Based on the sw_usb "Allwinner OTG Dual Role Controller" code.
828a15ef7SHans de Goede  *  Copyright 2007-2012 (C) Allwinner Technology Co., Ltd.
928a15ef7SHans de Goede  *  javen <javen@allwinnertech.com>
1028a15ef7SHans de Goede  *
1128a15ef7SHans de Goede  * Based on the DA8xx "glue layer" code.
1228a15ef7SHans de Goede  *  Copyright (c) 2008-2009 MontaVista Software, Inc. <source@mvista.com>
1328a15ef7SHans de Goede  *  Copyright (C) 2005-2006 by Texas Instruments
1428a15ef7SHans de Goede  *
1528a15ef7SHans de Goede  * This file is part of the Inventra Controller Driver for Linux.
1628a15ef7SHans de Goede  *
1728a15ef7SHans de Goede  * The Inventra Controller Driver for Linux is free software; you
1828a15ef7SHans de Goede  * can redistribute it and/or modify it under the terms of the GNU
1928a15ef7SHans de Goede  * General Public License version 2 as published by the Free Software
2028a15ef7SHans de Goede  * Foundation.
2128a15ef7SHans de Goede  *
2228a15ef7SHans de Goede  */
2328a15ef7SHans de Goede #include <common.h>
2428a15ef7SHans de Goede #include <asm/arch/cpu.h>
2528a15ef7SHans de Goede #include <asm/arch/usbc.h>
2628a15ef7SHans de Goede #include "linux-compat.h"
2728a15ef7SHans de Goede #include "musb_core.h"
2828a15ef7SHans de Goede 
2928a15ef7SHans de Goede /******************************************************************************
3028a15ef7SHans de Goede  ******************************************************************************
3128a15ef7SHans de Goede  * From the Allwinner driver
3228a15ef7SHans de Goede  ******************************************************************************
3328a15ef7SHans de Goede  ******************************************************************************/
3428a15ef7SHans de Goede 
3528a15ef7SHans de Goede /******************************************************************************
3628a15ef7SHans de Goede  * From include/sunxi_usb_bsp.h
3728a15ef7SHans de Goede  ******************************************************************************/
3828a15ef7SHans de Goede 
3928a15ef7SHans de Goede /* reg offsets */
4028a15ef7SHans de Goede #define  USBC_REG_o_ISCR	0x0400
4128a15ef7SHans de Goede #define  USBC_REG_o_PHYCTL	0x0404
4228a15ef7SHans de Goede #define  USBC_REG_o_PHYBIST	0x0408
4328a15ef7SHans de Goede #define  USBC_REG_o_PHYTUNE	0x040c
4428a15ef7SHans de Goede 
4528a15ef7SHans de Goede #define  USBC_REG_o_VEND0	0x0043
4628a15ef7SHans de Goede 
4728a15ef7SHans de Goede /* Interface Status and Control */
4828a15ef7SHans de Goede #define  USBC_BP_ISCR_VBUS_VALID_FROM_DATA	30
4928a15ef7SHans de Goede #define  USBC_BP_ISCR_VBUS_VALID_FROM_VBUS	29
5028a15ef7SHans de Goede #define  USBC_BP_ISCR_EXT_ID_STATUS		28
5128a15ef7SHans de Goede #define  USBC_BP_ISCR_EXT_DM_STATUS		27
5228a15ef7SHans de Goede #define  USBC_BP_ISCR_EXT_DP_STATUS		26
5328a15ef7SHans de Goede #define  USBC_BP_ISCR_MERGED_VBUS_STATUS	25
5428a15ef7SHans de Goede #define  USBC_BP_ISCR_MERGED_ID_STATUS		24
5528a15ef7SHans de Goede 
5628a15ef7SHans de Goede #define  USBC_BP_ISCR_ID_PULLUP_EN		17
5728a15ef7SHans de Goede #define  USBC_BP_ISCR_DPDM_PULLUP_EN		16
5828a15ef7SHans de Goede #define  USBC_BP_ISCR_FORCE_ID			14
5928a15ef7SHans de Goede #define  USBC_BP_ISCR_FORCE_VBUS_VALID		12
6028a15ef7SHans de Goede #define  USBC_BP_ISCR_VBUS_VALID_SRC		10
6128a15ef7SHans de Goede 
6228a15ef7SHans de Goede #define  USBC_BP_ISCR_HOSC_EN			7
6328a15ef7SHans de Goede #define  USBC_BP_ISCR_VBUS_CHANGE_DETECT	6
6428a15ef7SHans de Goede #define  USBC_BP_ISCR_ID_CHANGE_DETECT		5
6528a15ef7SHans de Goede #define  USBC_BP_ISCR_DPDM_CHANGE_DETECT	4
6628a15ef7SHans de Goede #define  USBC_BP_ISCR_IRQ_ENABLE		3
6728a15ef7SHans de Goede #define  USBC_BP_ISCR_VBUS_CHANGE_DETECT_EN	2
6828a15ef7SHans de Goede #define  USBC_BP_ISCR_ID_CHANGE_DETECT_EN	1
6928a15ef7SHans de Goede #define  USBC_BP_ISCR_DPDM_CHANGE_DETECT_EN	0
7028a15ef7SHans de Goede 
7128a15ef7SHans de Goede /******************************************************************************
7228a15ef7SHans de Goede  * From usbc/usbc.c
7328a15ef7SHans de Goede  ******************************************************************************/
7428a15ef7SHans de Goede 
7528a15ef7SHans de Goede static u32 USBC_WakeUp_ClearChangeDetect(u32 reg_val)
7628a15ef7SHans de Goede {
7728a15ef7SHans de Goede 	u32 temp = reg_val;
7828a15ef7SHans de Goede 
7928a15ef7SHans de Goede 	temp &= ~(1 << USBC_BP_ISCR_VBUS_CHANGE_DETECT);
8028a15ef7SHans de Goede 	temp &= ~(1 << USBC_BP_ISCR_ID_CHANGE_DETECT);
8128a15ef7SHans de Goede 	temp &= ~(1 << USBC_BP_ISCR_DPDM_CHANGE_DETECT);
8228a15ef7SHans de Goede 
8328a15ef7SHans de Goede 	return temp;
8428a15ef7SHans de Goede }
8528a15ef7SHans de Goede 
8628a15ef7SHans de Goede static void USBC_EnableIdPullUp(__iomem void *base)
8728a15ef7SHans de Goede {
8828a15ef7SHans de Goede 	u32 reg_val;
8928a15ef7SHans de Goede 
9028a15ef7SHans de Goede 	reg_val = musb_readl(base, USBC_REG_o_ISCR);
9128a15ef7SHans de Goede 	reg_val |= (1 << USBC_BP_ISCR_ID_PULLUP_EN);
9228a15ef7SHans de Goede 	reg_val = USBC_WakeUp_ClearChangeDetect(reg_val);
9328a15ef7SHans de Goede 	musb_writel(base, USBC_REG_o_ISCR, reg_val);
9428a15ef7SHans de Goede }
9528a15ef7SHans de Goede 
9628a15ef7SHans de Goede static void USBC_DisableIdPullUp(__iomem void *base)
9728a15ef7SHans de Goede {
9828a15ef7SHans de Goede 	u32 reg_val;
9928a15ef7SHans de Goede 
10028a15ef7SHans de Goede 	reg_val = musb_readl(base, USBC_REG_o_ISCR);
10128a15ef7SHans de Goede 	reg_val &= ~(1 << USBC_BP_ISCR_ID_PULLUP_EN);
10228a15ef7SHans de Goede 	reg_val = USBC_WakeUp_ClearChangeDetect(reg_val);
10328a15ef7SHans de Goede 	musb_writel(base, USBC_REG_o_ISCR, reg_val);
10428a15ef7SHans de Goede }
10528a15ef7SHans de Goede 
10628a15ef7SHans de Goede static void USBC_EnableDpDmPullUp(__iomem void *base)
10728a15ef7SHans de Goede {
10828a15ef7SHans de Goede 	u32 reg_val;
10928a15ef7SHans de Goede 
11028a15ef7SHans de Goede 	reg_val = musb_readl(base, USBC_REG_o_ISCR);
11128a15ef7SHans de Goede 	reg_val |= (1 << USBC_BP_ISCR_DPDM_PULLUP_EN);
11228a15ef7SHans de Goede 	reg_val = USBC_WakeUp_ClearChangeDetect(reg_val);
11328a15ef7SHans de Goede 	musb_writel(base, USBC_REG_o_ISCR, reg_val);
11428a15ef7SHans de Goede }
11528a15ef7SHans de Goede 
11628a15ef7SHans de Goede static void USBC_DisableDpDmPullUp(__iomem void *base)
11728a15ef7SHans de Goede {
11828a15ef7SHans de Goede 	u32 reg_val;
11928a15ef7SHans de Goede 
12028a15ef7SHans de Goede 	reg_val = musb_readl(base, USBC_REG_o_ISCR);
12128a15ef7SHans de Goede 	reg_val &= ~(1 << USBC_BP_ISCR_DPDM_PULLUP_EN);
12228a15ef7SHans de Goede 	reg_val = USBC_WakeUp_ClearChangeDetect(reg_val);
12328a15ef7SHans de Goede 	musb_writel(base, USBC_REG_o_ISCR, reg_val);
12428a15ef7SHans de Goede }
12528a15ef7SHans de Goede 
12628a15ef7SHans de Goede static void USBC_ForceIdToLow(__iomem void *base)
12728a15ef7SHans de Goede {
12828a15ef7SHans de Goede 	u32 reg_val;
12928a15ef7SHans de Goede 
13028a15ef7SHans de Goede 	reg_val = musb_readl(base, USBC_REG_o_ISCR);
13128a15ef7SHans de Goede 	reg_val &= ~(0x03 << USBC_BP_ISCR_FORCE_ID);
13228a15ef7SHans de Goede 	reg_val |= (0x02 << USBC_BP_ISCR_FORCE_ID);
13328a15ef7SHans de Goede 	reg_val = USBC_WakeUp_ClearChangeDetect(reg_val);
13428a15ef7SHans de Goede 	musb_writel(base, USBC_REG_o_ISCR, reg_val);
13528a15ef7SHans de Goede }
13628a15ef7SHans de Goede 
13728a15ef7SHans de Goede static void USBC_ForceIdToHigh(__iomem void *base)
13828a15ef7SHans de Goede {
13928a15ef7SHans de Goede 	u32 reg_val;
14028a15ef7SHans de Goede 
14128a15ef7SHans de Goede 	reg_val = musb_readl(base, USBC_REG_o_ISCR);
14228a15ef7SHans de Goede 	reg_val &= ~(0x03 << USBC_BP_ISCR_FORCE_ID);
14328a15ef7SHans de Goede 	reg_val |= (0x03 << USBC_BP_ISCR_FORCE_ID);
14428a15ef7SHans de Goede 	reg_val = USBC_WakeUp_ClearChangeDetect(reg_val);
14528a15ef7SHans de Goede 	musb_writel(base, USBC_REG_o_ISCR, reg_val);
14628a15ef7SHans de Goede }
14728a15ef7SHans de Goede 
14828a15ef7SHans de Goede static void USBC_ForceVbusValidToHigh(__iomem void *base)
14928a15ef7SHans de Goede {
15028a15ef7SHans de Goede 	u32 reg_val;
15128a15ef7SHans de Goede 
15228a15ef7SHans de Goede 	reg_val = musb_readl(base, USBC_REG_o_ISCR);
15328a15ef7SHans de Goede 	reg_val &= ~(0x03 << USBC_BP_ISCR_FORCE_VBUS_VALID);
15428a15ef7SHans de Goede 	reg_val |= (0x03 << USBC_BP_ISCR_FORCE_VBUS_VALID);
15528a15ef7SHans de Goede 	reg_val = USBC_WakeUp_ClearChangeDetect(reg_val);
15628a15ef7SHans de Goede 	musb_writel(base, USBC_REG_o_ISCR, reg_val);
15728a15ef7SHans de Goede }
15828a15ef7SHans de Goede 
15928a15ef7SHans de Goede static void USBC_ConfigFIFO_Base(void)
16028a15ef7SHans de Goede {
16128a15ef7SHans de Goede 	u32 reg_value;
16228a15ef7SHans de Goede 
16328a15ef7SHans de Goede 	/* config usb fifo, 8kb mode */
16428a15ef7SHans de Goede 	reg_value = readl(SUNXI_SRAMC_BASE + 0x04);
16528a15ef7SHans de Goede 	reg_value &= ~(0x03 << 0);
16628a15ef7SHans de Goede 	reg_value |= (1 << 0);
16728a15ef7SHans de Goede 	writel(reg_value, SUNXI_SRAMC_BASE + 0x04);
16828a15ef7SHans de Goede }
16928a15ef7SHans de Goede 
17028a15ef7SHans de Goede /******************************************************************************
17128a15ef7SHans de Goede  * MUSB Glue code
17228a15ef7SHans de Goede  ******************************************************************************/
17328a15ef7SHans de Goede 
17428a15ef7SHans de Goede static irqreturn_t sunxi_musb_interrupt(int irq, void *__hci)
17528a15ef7SHans de Goede {
17628a15ef7SHans de Goede 	struct musb		*musb = __hci;
17728a15ef7SHans de Goede 	irqreturn_t		retval = IRQ_NONE;
17828a15ef7SHans de Goede 
17928a15ef7SHans de Goede 	/* read and flush interrupts */
18028a15ef7SHans de Goede 	musb->int_usb = musb_readb(musb->mregs, MUSB_INTRUSB);
18128a15ef7SHans de Goede 	if (musb->int_usb)
18228a15ef7SHans de Goede 		musb_writeb(musb->mregs, MUSB_INTRUSB, musb->int_usb);
18328a15ef7SHans de Goede 	musb->int_tx = musb_readw(musb->mregs, MUSB_INTRTX);
18428a15ef7SHans de Goede 	if (musb->int_tx)
18528a15ef7SHans de Goede 		musb_writew(musb->mregs, MUSB_INTRTX, musb->int_tx);
18628a15ef7SHans de Goede 	musb->int_rx = musb_readw(musb->mregs, MUSB_INTRRX);
18728a15ef7SHans de Goede 	if (musb->int_rx)
18828a15ef7SHans de Goede 		musb_writew(musb->mregs, MUSB_INTRRX, musb->int_rx);
18928a15ef7SHans de Goede 
19028a15ef7SHans de Goede 	if (musb->int_usb || musb->int_tx || musb->int_rx)
19128a15ef7SHans de Goede 		retval |= musb_interrupt(musb);
19228a15ef7SHans de Goede 
19328a15ef7SHans de Goede 	return retval;
19428a15ef7SHans de Goede }
19528a15ef7SHans de Goede 
19628a15ef7SHans de Goede static void sunxi_musb_enable(struct musb *musb)
19728a15ef7SHans de Goede {
19828a15ef7SHans de Goede 	pr_debug("%s():\n", __func__);
19928a15ef7SHans de Goede 
20028a15ef7SHans de Goede 	/* select PIO mode */
20128a15ef7SHans de Goede 	musb_writeb(musb->mregs, USBC_REG_o_VEND0, 0);
20228a15ef7SHans de Goede 
20328a15ef7SHans de Goede 	if (is_host_enabled(musb)) {
20428a15ef7SHans de Goede 		/* port power on */
20528a15ef7SHans de Goede 		sunxi_usbc_vbus_enable(0);
20628a15ef7SHans de Goede 	}
20728a15ef7SHans de Goede }
20828a15ef7SHans de Goede 
20928a15ef7SHans de Goede static void sunxi_musb_disable(struct musb *musb)
21028a15ef7SHans de Goede {
21128a15ef7SHans de Goede 	pr_debug("%s():\n", __func__);
21228a15ef7SHans de Goede 
21328a15ef7SHans de Goede 	/* Put the controller back in a pristane state for "usb reset" */
21428a15ef7SHans de Goede 	if (musb->is_active) {
21528a15ef7SHans de Goede 		sunxi_usbc_disable(0);
21628a15ef7SHans de Goede 		sunxi_usbc_enable(0);
21728a15ef7SHans de Goede 		musb->is_active = 0;
21828a15ef7SHans de Goede 	}
21928a15ef7SHans de Goede }
22028a15ef7SHans de Goede 
22128a15ef7SHans de Goede static int sunxi_musb_init(struct musb *musb)
22228a15ef7SHans de Goede {
22328a15ef7SHans de Goede 	int err;
22428a15ef7SHans de Goede 
22528a15ef7SHans de Goede 	pr_debug("%s():\n", __func__);
22628a15ef7SHans de Goede 
22728a15ef7SHans de Goede 	err = sunxi_usbc_request_resources(0);
22828a15ef7SHans de Goede 	if (err)
22928a15ef7SHans de Goede 		return err;
23028a15ef7SHans de Goede 
23128a15ef7SHans de Goede 	musb->isr = sunxi_musb_interrupt;
23228a15ef7SHans de Goede 	sunxi_usbc_enable(0);
23328a15ef7SHans de Goede 
23428a15ef7SHans de Goede 	USBC_ConfigFIFO_Base();
23528a15ef7SHans de Goede 	USBC_EnableDpDmPullUp(musb->mregs);
23628a15ef7SHans de Goede 	USBC_EnableIdPullUp(musb->mregs);
23728a15ef7SHans de Goede 
23828a15ef7SHans de Goede 	if (is_host_enabled(musb)) {
23928a15ef7SHans de Goede 		/* Host mode */
24028a15ef7SHans de Goede 		USBC_ForceIdToLow(musb->mregs);
24128a15ef7SHans de Goede 	} else {
24228a15ef7SHans de Goede 		/* Peripheral mode */
24328a15ef7SHans de Goede 		USBC_ForceIdToHigh(musb->mregs);
24428a15ef7SHans de Goede 	}
245*b1b912ddSHans de Goede 	USBC_ForceVbusValidToHigh(musb->mregs);
24628a15ef7SHans de Goede 
24728a15ef7SHans de Goede 	return 0;
24828a15ef7SHans de Goede }
24928a15ef7SHans de Goede 
25028a15ef7SHans de Goede static int sunxi_musb_exit(struct musb *musb)
25128a15ef7SHans de Goede {
25228a15ef7SHans de Goede 	pr_debug("%s():\n", __func__);
25328a15ef7SHans de Goede 
25428a15ef7SHans de Goede 	USBC_DisableDpDmPullUp(musb->mregs);
25528a15ef7SHans de Goede 	USBC_DisableIdPullUp(musb->mregs);
25628a15ef7SHans de Goede 	sunxi_usbc_vbus_disable(0);
25728a15ef7SHans de Goede 	sunxi_usbc_disable(0);
25828a15ef7SHans de Goede 
25928a15ef7SHans de Goede 	return sunxi_usbc_free_resources(0);
26028a15ef7SHans de Goede }
26128a15ef7SHans de Goede 
26228a15ef7SHans de Goede const struct musb_platform_ops sunxi_musb_ops = {
26328a15ef7SHans de Goede 	.init		= sunxi_musb_init,
26428a15ef7SHans de Goede 	.exit		= sunxi_musb_exit,
26528a15ef7SHans de Goede 
26628a15ef7SHans de Goede 	.enable		= sunxi_musb_enable,
26728a15ef7SHans de Goede 	.disable	= sunxi_musb_disable,
26828a15ef7SHans de Goede };
269