xref: /openbmc/u-boot/drivers/usb/musb-new/sunxi.c (revision 7c22e26ec5badd564cfb674827ac11ac4e943e9f)
128a15ef7SHans de Goede /*
228a15ef7SHans de Goede  * Allwinner SUNXI "glue layer"
328a15ef7SHans de Goede  *
428a15ef7SHans de Goede  * Copyright © 2015 Hans de Goede <hdegoede@redhat.com>
528a15ef7SHans de Goede  * Copyright © 2013 Jussi Kivilinna <jussi.kivilinna@iki.fi>
628a15ef7SHans de Goede  *
728a15ef7SHans de Goede  * Based on the sw_usb "Allwinner OTG Dual Role Controller" code.
828a15ef7SHans de Goede  *  Copyright 2007-2012 (C) Allwinner Technology Co., Ltd.
928a15ef7SHans de Goede  *  javen <javen@allwinnertech.com>
1028a15ef7SHans de Goede  *
1128a15ef7SHans de Goede  * Based on the DA8xx "glue layer" code.
1228a15ef7SHans de Goede  *  Copyright (c) 2008-2009 MontaVista Software, Inc. <source@mvista.com>
1328a15ef7SHans de Goede  *  Copyright (C) 2005-2006 by Texas Instruments
1428a15ef7SHans de Goede  *
1528a15ef7SHans de Goede  * This file is part of the Inventra Controller Driver for Linux.
1628a15ef7SHans de Goede  *
175b8031ccSTom Rini  * SPDX-License-Identifier:	GPL-2.0
1828a15ef7SHans de Goede  */
1928a15ef7SHans de Goede #include <common.h>
2028a15ef7SHans de Goede #include <asm/arch/cpu.h>
21375de017SHans de Goede #include <asm/arch/clock.h>
2252defe8fSHans de Goede #include <asm/arch/gpio.h>
232aacc423SHans de Goede #include <asm/arch/usb_phy.h>
2452defe8fSHans de Goede #include <asm-generic/gpio.h>
2591183babSHans de Goede #include <dm/lists.h>
2691183babSHans de Goede #include <dm/root.h>
27d42faf31SHans de Goede #include <linux/usb/musb.h>
2828a15ef7SHans de Goede #include "linux-compat.h"
2928a15ef7SHans de Goede #include "musb_core.h"
3091183babSHans de Goede #include "musb_uboot.h"
3128a15ef7SHans de Goede 
3228a15ef7SHans de Goede /******************************************************************************
3328a15ef7SHans de Goede  ******************************************************************************
3428a15ef7SHans de Goede  * From the Allwinner driver
3528a15ef7SHans de Goede  ******************************************************************************
3628a15ef7SHans de Goede  ******************************************************************************/
3728a15ef7SHans de Goede 
3828a15ef7SHans de Goede /******************************************************************************
3928a15ef7SHans de Goede  * From include/sunxi_usb_bsp.h
4028a15ef7SHans de Goede  ******************************************************************************/
4128a15ef7SHans de Goede 
4228a15ef7SHans de Goede /* reg offsets */
4328a15ef7SHans de Goede #define  USBC_REG_o_ISCR	0x0400
4428a15ef7SHans de Goede #define  USBC_REG_o_PHYCTL	0x0404
4528a15ef7SHans de Goede #define  USBC_REG_o_PHYBIST	0x0408
4628a15ef7SHans de Goede #define  USBC_REG_o_PHYTUNE	0x040c
4728a15ef7SHans de Goede 
4828a15ef7SHans de Goede #define  USBC_REG_o_VEND0	0x0043
4928a15ef7SHans de Goede 
5028a15ef7SHans de Goede /* Interface Status and Control */
5128a15ef7SHans de Goede #define  USBC_BP_ISCR_VBUS_VALID_FROM_DATA	30
5228a15ef7SHans de Goede #define  USBC_BP_ISCR_VBUS_VALID_FROM_VBUS	29
5328a15ef7SHans de Goede #define  USBC_BP_ISCR_EXT_ID_STATUS		28
5428a15ef7SHans de Goede #define  USBC_BP_ISCR_EXT_DM_STATUS		27
5528a15ef7SHans de Goede #define  USBC_BP_ISCR_EXT_DP_STATUS		26
5628a15ef7SHans de Goede #define  USBC_BP_ISCR_MERGED_VBUS_STATUS	25
5728a15ef7SHans de Goede #define  USBC_BP_ISCR_MERGED_ID_STATUS		24
5828a15ef7SHans de Goede 
5928a15ef7SHans de Goede #define  USBC_BP_ISCR_ID_PULLUP_EN		17
6028a15ef7SHans de Goede #define  USBC_BP_ISCR_DPDM_PULLUP_EN		16
6128a15ef7SHans de Goede #define  USBC_BP_ISCR_FORCE_ID			14
6228a15ef7SHans de Goede #define  USBC_BP_ISCR_FORCE_VBUS_VALID		12
6328a15ef7SHans de Goede #define  USBC_BP_ISCR_VBUS_VALID_SRC		10
6428a15ef7SHans de Goede 
6528a15ef7SHans de Goede #define  USBC_BP_ISCR_HOSC_EN			7
6628a15ef7SHans de Goede #define  USBC_BP_ISCR_VBUS_CHANGE_DETECT	6
6728a15ef7SHans de Goede #define  USBC_BP_ISCR_ID_CHANGE_DETECT		5
6828a15ef7SHans de Goede #define  USBC_BP_ISCR_DPDM_CHANGE_DETECT	4
6928a15ef7SHans de Goede #define  USBC_BP_ISCR_IRQ_ENABLE		3
7028a15ef7SHans de Goede #define  USBC_BP_ISCR_VBUS_CHANGE_DETECT_EN	2
7128a15ef7SHans de Goede #define  USBC_BP_ISCR_ID_CHANGE_DETECT_EN	1
7228a15ef7SHans de Goede #define  USBC_BP_ISCR_DPDM_CHANGE_DETECT_EN	0
7328a15ef7SHans de Goede 
7428a15ef7SHans de Goede /******************************************************************************
7528a15ef7SHans de Goede  * From usbc/usbc.c
7628a15ef7SHans de Goede  ******************************************************************************/
7728a15ef7SHans de Goede 
7828a15ef7SHans de Goede static u32 USBC_WakeUp_ClearChangeDetect(u32 reg_val)
7928a15ef7SHans de Goede {
8028a15ef7SHans de Goede 	u32 temp = reg_val;
8128a15ef7SHans de Goede 
8228a15ef7SHans de Goede 	temp &= ~(1 << USBC_BP_ISCR_VBUS_CHANGE_DETECT);
8328a15ef7SHans de Goede 	temp &= ~(1 << USBC_BP_ISCR_ID_CHANGE_DETECT);
8428a15ef7SHans de Goede 	temp &= ~(1 << USBC_BP_ISCR_DPDM_CHANGE_DETECT);
8528a15ef7SHans de Goede 
8628a15ef7SHans de Goede 	return temp;
8728a15ef7SHans de Goede }
8828a15ef7SHans de Goede 
8928a15ef7SHans de Goede static void USBC_EnableIdPullUp(__iomem void *base)
9028a15ef7SHans de Goede {
9128a15ef7SHans de Goede 	u32 reg_val;
9228a15ef7SHans de Goede 
9328a15ef7SHans de Goede 	reg_val = musb_readl(base, USBC_REG_o_ISCR);
9428a15ef7SHans de Goede 	reg_val |= (1 << USBC_BP_ISCR_ID_PULLUP_EN);
9528a15ef7SHans de Goede 	reg_val = USBC_WakeUp_ClearChangeDetect(reg_val);
9628a15ef7SHans de Goede 	musb_writel(base, USBC_REG_o_ISCR, reg_val);
9728a15ef7SHans de Goede }
9828a15ef7SHans de Goede 
9928a15ef7SHans de Goede static void USBC_EnableDpDmPullUp(__iomem void *base)
10028a15ef7SHans de Goede {
10128a15ef7SHans de Goede 	u32 reg_val;
10228a15ef7SHans de Goede 
10328a15ef7SHans de Goede 	reg_val = musb_readl(base, USBC_REG_o_ISCR);
10428a15ef7SHans de Goede 	reg_val |= (1 << USBC_BP_ISCR_DPDM_PULLUP_EN);
10528a15ef7SHans de Goede 	reg_val = USBC_WakeUp_ClearChangeDetect(reg_val);
10628a15ef7SHans de Goede 	musb_writel(base, USBC_REG_o_ISCR, reg_val);
10728a15ef7SHans de Goede }
10828a15ef7SHans de Goede 
10928a15ef7SHans de Goede static void USBC_ForceIdToLow(__iomem void *base)
11028a15ef7SHans de Goede {
11128a15ef7SHans de Goede 	u32 reg_val;
11228a15ef7SHans de Goede 
11328a15ef7SHans de Goede 	reg_val = musb_readl(base, USBC_REG_o_ISCR);
11428a15ef7SHans de Goede 	reg_val &= ~(0x03 << USBC_BP_ISCR_FORCE_ID);
11528a15ef7SHans de Goede 	reg_val |= (0x02 << USBC_BP_ISCR_FORCE_ID);
11628a15ef7SHans de Goede 	reg_val = USBC_WakeUp_ClearChangeDetect(reg_val);
11728a15ef7SHans de Goede 	musb_writel(base, USBC_REG_o_ISCR, reg_val);
11828a15ef7SHans de Goede }
11928a15ef7SHans de Goede 
12028a15ef7SHans de Goede static void USBC_ForceIdToHigh(__iomem void *base)
12128a15ef7SHans de Goede {
12228a15ef7SHans de Goede 	u32 reg_val;
12328a15ef7SHans de Goede 
12428a15ef7SHans de Goede 	reg_val = musb_readl(base, USBC_REG_o_ISCR);
12528a15ef7SHans de Goede 	reg_val &= ~(0x03 << USBC_BP_ISCR_FORCE_ID);
12628a15ef7SHans de Goede 	reg_val |= (0x03 << USBC_BP_ISCR_FORCE_ID);
12728a15ef7SHans de Goede 	reg_val = USBC_WakeUp_ClearChangeDetect(reg_val);
12828a15ef7SHans de Goede 	musb_writel(base, USBC_REG_o_ISCR, reg_val);
12928a15ef7SHans de Goede }
13028a15ef7SHans de Goede 
131e1abfa43SHans de Goede static void USBC_ForceVbusValidToLow(__iomem void *base)
132e1abfa43SHans de Goede {
133e1abfa43SHans de Goede 	u32 reg_val;
134e1abfa43SHans de Goede 
135e1abfa43SHans de Goede 	reg_val = musb_readl(base, USBC_REG_o_ISCR);
136e1abfa43SHans de Goede 	reg_val &= ~(0x03 << USBC_BP_ISCR_FORCE_VBUS_VALID);
137e1abfa43SHans de Goede 	reg_val |= (0x02 << USBC_BP_ISCR_FORCE_VBUS_VALID);
138e1abfa43SHans de Goede 	reg_val = USBC_WakeUp_ClearChangeDetect(reg_val);
139e1abfa43SHans de Goede 	musb_writel(base, USBC_REG_o_ISCR, reg_val);
140e1abfa43SHans de Goede }
141e1abfa43SHans de Goede 
14228a15ef7SHans de Goede static void USBC_ForceVbusValidToHigh(__iomem void *base)
14328a15ef7SHans de Goede {
14428a15ef7SHans de Goede 	u32 reg_val;
14528a15ef7SHans de Goede 
14628a15ef7SHans de Goede 	reg_val = musb_readl(base, USBC_REG_o_ISCR);
14728a15ef7SHans de Goede 	reg_val &= ~(0x03 << USBC_BP_ISCR_FORCE_VBUS_VALID);
14828a15ef7SHans de Goede 	reg_val |= (0x03 << USBC_BP_ISCR_FORCE_VBUS_VALID);
14928a15ef7SHans de Goede 	reg_val = USBC_WakeUp_ClearChangeDetect(reg_val);
15028a15ef7SHans de Goede 	musb_writel(base, USBC_REG_o_ISCR, reg_val);
15128a15ef7SHans de Goede }
15228a15ef7SHans de Goede 
15328a15ef7SHans de Goede static void USBC_ConfigFIFO_Base(void)
15428a15ef7SHans de Goede {
15528a15ef7SHans de Goede 	u32 reg_value;
15628a15ef7SHans de Goede 
15728a15ef7SHans de Goede 	/* config usb fifo, 8kb mode */
15828a15ef7SHans de Goede 	reg_value = readl(SUNXI_SRAMC_BASE + 0x04);
15928a15ef7SHans de Goede 	reg_value &= ~(0x03 << 0);
16028a15ef7SHans de Goede 	reg_value |= (1 << 0);
16128a15ef7SHans de Goede 	writel(reg_value, SUNXI_SRAMC_BASE + 0x04);
16228a15ef7SHans de Goede }
16328a15ef7SHans de Goede 
16428a15ef7SHans de Goede /******************************************************************************
1656047a3a9SSiarhei Siamashka  * Needed for the DFU polling magic
1666047a3a9SSiarhei Siamashka  ******************************************************************************/
1676047a3a9SSiarhei Siamashka 
1686047a3a9SSiarhei Siamashka static u8 last_int_usb;
1696047a3a9SSiarhei Siamashka 
1706047a3a9SSiarhei Siamashka bool dfu_usb_get_reset(void)
1716047a3a9SSiarhei Siamashka {
1726047a3a9SSiarhei Siamashka 	return !!(last_int_usb & MUSB_INTR_RESET);
1736047a3a9SSiarhei Siamashka }
1746047a3a9SSiarhei Siamashka 
1756047a3a9SSiarhei Siamashka /******************************************************************************
17628a15ef7SHans de Goede  * MUSB Glue code
17728a15ef7SHans de Goede  ******************************************************************************/
17828a15ef7SHans de Goede 
17928a15ef7SHans de Goede static irqreturn_t sunxi_musb_interrupt(int irq, void *__hci)
18028a15ef7SHans de Goede {
18128a15ef7SHans de Goede 	struct musb		*musb = __hci;
18228a15ef7SHans de Goede 	irqreturn_t		retval = IRQ_NONE;
18328a15ef7SHans de Goede 
18428a15ef7SHans de Goede 	/* read and flush interrupts */
18528a15ef7SHans de Goede 	musb->int_usb = musb_readb(musb->mregs, MUSB_INTRUSB);
1866047a3a9SSiarhei Siamashka 	last_int_usb = musb->int_usb;
18728a15ef7SHans de Goede 	if (musb->int_usb)
18828a15ef7SHans de Goede 		musb_writeb(musb->mregs, MUSB_INTRUSB, musb->int_usb);
18928a15ef7SHans de Goede 	musb->int_tx = musb_readw(musb->mregs, MUSB_INTRTX);
19028a15ef7SHans de Goede 	if (musb->int_tx)
19128a15ef7SHans de Goede 		musb_writew(musb->mregs, MUSB_INTRTX, musb->int_tx);
19228a15ef7SHans de Goede 	musb->int_rx = musb_readw(musb->mregs, MUSB_INTRRX);
19328a15ef7SHans de Goede 	if (musb->int_rx)
19428a15ef7SHans de Goede 		musb_writew(musb->mregs, MUSB_INTRRX, musb->int_rx);
19528a15ef7SHans de Goede 
19628a15ef7SHans de Goede 	if (musb->int_usb || musb->int_tx || musb->int_rx)
19728a15ef7SHans de Goede 		retval |= musb_interrupt(musb);
19828a15ef7SHans de Goede 
19928a15ef7SHans de Goede 	return retval;
20028a15ef7SHans de Goede }
20128a15ef7SHans de Goede 
202e1abfa43SHans de Goede /* musb_core does not call enable / disable in a balanced manner <sigh> */
203e1abfa43SHans de Goede static bool enabled = false;
204e1abfa43SHans de Goede 
20515837236SHans de Goede static int sunxi_musb_enable(struct musb *musb)
20628a15ef7SHans de Goede {
20757075a47SChen-Yu Tsai 	int ret;
20857075a47SChen-Yu Tsai 
20928a15ef7SHans de Goede 	pr_debug("%s():\n", __func__);
21028a15ef7SHans de Goede 
2111feda63eSMaxime Ripard 	musb_ep_select(musb->mregs, 0);
2121feda63eSMaxime Ripard 	musb_writeb(musb->mregs, MUSB_FADDR, 0);
2131feda63eSMaxime Ripard 
214e1abfa43SHans de Goede 	if (enabled)
21515837236SHans de Goede 		return 0;
216e1abfa43SHans de Goede 
21728a15ef7SHans de Goede 	/* select PIO mode */
21828a15ef7SHans de Goede 	musb_writeb(musb->mregs, USBC_REG_o_VEND0, 0);
21928a15ef7SHans de Goede 
220b41972e7SHans de Goede 	if (is_host_enabled(musb)) {
22157075a47SChen-Yu Tsai 		ret = sunxi_usb_phy_vbus_detect(0);
22257075a47SChen-Yu Tsai 		if (ret == 1) {
223b41972e7SHans de Goede 			printf("A charger is plugged into the OTG: ");
224b41972e7SHans de Goede 			return -ENODEV;
225b41972e7SHans de Goede 		}
22657075a47SChen-Yu Tsai 		ret = sunxi_usb_phy_id_detect(0);
22757075a47SChen-Yu Tsai 		if (ret == 1) {
22871cbe0d6SHans de Goede 			printf("No host cable detected: ");
22971cbe0d6SHans de Goede 			return -ENODEV;
23071cbe0d6SHans de Goede 		}
23157075a47SChen-Yu Tsai 		sunxi_usb_phy_power_on(0); /* port power on */
232b41972e7SHans de Goede 	}
233e1abfa43SHans de Goede 
234e1abfa43SHans de Goede 	USBC_ForceVbusValidToHigh(musb->mregs);
235e1abfa43SHans de Goede 
236e1abfa43SHans de Goede 	enabled = true;
23715837236SHans de Goede 	return 0;
23828a15ef7SHans de Goede }
23928a15ef7SHans de Goede 
24028a15ef7SHans de Goede static void sunxi_musb_disable(struct musb *musb)
24128a15ef7SHans de Goede {
24228a15ef7SHans de Goede 	pr_debug("%s():\n", __func__);
24328a15ef7SHans de Goede 
244e1abfa43SHans de Goede 	if (!enabled)
245e1abfa43SHans de Goede 		return;
246375de017SHans de Goede 
24757075a47SChen-Yu Tsai 	if (is_host_enabled(musb))
24857075a47SChen-Yu Tsai 		sunxi_usb_phy_power_off(0); /* port power off */
24957075a47SChen-Yu Tsai 
250e1abfa43SHans de Goede 	USBC_ForceVbusValidToLow(musb->mregs);
251e1abfa43SHans de Goede 	mdelay(200); /* Wait for the current session to timeout */
252e1abfa43SHans de Goede 
253e1abfa43SHans de Goede 	enabled = false;
25428a15ef7SHans de Goede }
25528a15ef7SHans de Goede 
25628a15ef7SHans de Goede static int sunxi_musb_init(struct musb *musb)
25728a15ef7SHans de Goede {
258375de017SHans de Goede 	struct sunxi_ccm_reg *ccm = (struct sunxi_ccm_reg *)SUNXI_CCM_BASE;
25928a15ef7SHans de Goede 
26028a15ef7SHans de Goede 	pr_debug("%s():\n", __func__);
26128a15ef7SHans de Goede 
26228a15ef7SHans de Goede 	musb->isr = sunxi_musb_interrupt;
263375de017SHans de Goede 
264375de017SHans de Goede 	setbits_le32(&ccm->ahb_gate0, 1 << AHB_GATE_OFFSET_USB0);
265375de017SHans de Goede #ifdef CONFIG_SUNXI_GEN_SUN6I
266375de017SHans de Goede 	setbits_le32(&ccm->ahb_reset0_cfg, 1 << AHB_GATE_OFFSET_USB0);
267375de017SHans de Goede #endif
2687b798658SHans de Goede 	sunxi_usb_phy_init(0);
26928a15ef7SHans de Goede 
27028a15ef7SHans de Goede 	USBC_ConfigFIFO_Base();
27128a15ef7SHans de Goede 	USBC_EnableDpDmPullUp(musb->mregs);
27228a15ef7SHans de Goede 	USBC_EnableIdPullUp(musb->mregs);
27328a15ef7SHans de Goede 
27428a15ef7SHans de Goede 	if (is_host_enabled(musb)) {
27528a15ef7SHans de Goede 		/* Host mode */
27628a15ef7SHans de Goede 		USBC_ForceIdToLow(musb->mregs);
27728a15ef7SHans de Goede 	} else {
27828a15ef7SHans de Goede 		/* Peripheral mode */
27928a15ef7SHans de Goede 		USBC_ForceIdToHigh(musb->mregs);
28028a15ef7SHans de Goede 	}
281b1b912ddSHans de Goede 	USBC_ForceVbusValidToHigh(musb->mregs);
28228a15ef7SHans de Goede 
28328a15ef7SHans de Goede 	return 0;
28428a15ef7SHans de Goede }
28528a15ef7SHans de Goede 
286d42faf31SHans de Goede static const struct musb_platform_ops sunxi_musb_ops = {
28728a15ef7SHans de Goede 	.init		= sunxi_musb_init,
28828a15ef7SHans de Goede 	.enable		= sunxi_musb_enable,
28928a15ef7SHans de Goede 	.disable	= sunxi_musb_disable,
29028a15ef7SHans de Goede };
291d42faf31SHans de Goede 
292d42faf31SHans de Goede static struct musb_hdrc_config musb_config = {
293d42faf31SHans de Goede 	.multipoint     = 1,
294d42faf31SHans de Goede 	.dyn_fifo       = 1,
295d42faf31SHans de Goede 	.num_eps        = 6,
296d42faf31SHans de Goede 	.ram_bits       = 11,
297d42faf31SHans de Goede };
298d42faf31SHans de Goede 
299d42faf31SHans de Goede static struct musb_hdrc_platform_data musb_plat = {
30095de1e2fSPaul Kocialkowski #if defined(CONFIG_USB_MUSB_HOST)
301d42faf31SHans de Goede 	.mode           = MUSB_HOST,
302d42faf31SHans de Goede #else
303d42faf31SHans de Goede 	.mode		= MUSB_PERIPHERAL,
304d42faf31SHans de Goede #endif
305d42faf31SHans de Goede 	.config         = &musb_config,
306d42faf31SHans de Goede 	.power          = 250,
307d42faf31SHans de Goede 	.platform_ops	= &sunxi_musb_ops,
308d42faf31SHans de Goede };
309d42faf31SHans de Goede 
31095de1e2fSPaul Kocialkowski #ifdef CONFIG_USB_MUSB_HOST
311*7c22e26eSHans de Goede static int musb_usb_remove(struct udevice *dev);
312*7c22e26eSHans de Goede 
313*7c22e26eSHans de Goede static int musb_usb_probe(struct udevice *dev)
31491183babSHans de Goede {
31591183babSHans de Goede 	struct musb_host_data *host = dev_get_priv(dev);
31691183babSHans de Goede 	struct usb_bus_priv *priv = dev_get_uclass_priv(dev);
31756a20854SHans de Goede 	int ret;
31891183babSHans de Goede 
31991183babSHans de Goede 	priv->desc_before_addr = true;
32091183babSHans de Goede 
321*7c22e26eSHans de Goede 	host->host = musb_init_controller(&musb_plat, NULL,
32291183babSHans de Goede 					  (void *)SUNXI_USB0_BASE);
32356a20854SHans de Goede 	if (!host->host)
32491183babSHans de Goede 		return -EIO;
32591183babSHans de Goede 
32656a20854SHans de Goede 	ret = musb_lowlevel_init(host);
32756a20854SHans de Goede 	if (ret == 0)
32856a20854SHans de Goede 		printf("MUSB OTG\n");
329*7c22e26eSHans de Goede 	else
330*7c22e26eSHans de Goede 		musb_usb_remove(dev);
33191183babSHans de Goede 
33256a20854SHans de Goede 	return ret;
33391183babSHans de Goede }
33491183babSHans de Goede 
335*7c22e26eSHans de Goede static int musb_usb_remove(struct udevice *dev)
33691183babSHans de Goede {
33791183babSHans de Goede 	struct musb_host_data *host = dev_get_priv(dev);
338bca4c3c5SHans de Goede 	struct sunxi_ccm_reg *ccm = (struct sunxi_ccm_reg *)SUNXI_CCM_BASE;
33991183babSHans de Goede 
34091183babSHans de Goede 	musb_stop(host->host);
34191183babSHans de Goede 
342bca4c3c5SHans de Goede 	sunxi_usb_phy_exit(0);
343bca4c3c5SHans de Goede #ifdef CONFIG_SUNXI_GEN_SUN6I
344bca4c3c5SHans de Goede 	clrbits_le32(&ccm->ahb_reset0_cfg, 1 << AHB_GATE_OFFSET_USB0);
345bca4c3c5SHans de Goede #endif
346bca4c3c5SHans de Goede 	clrbits_le32(&ccm->ahb_gate0, 1 << AHB_GATE_OFFSET_USB0);
347bca4c3c5SHans de Goede 
348*7c22e26eSHans de Goede 	free(host->host);
349*7c22e26eSHans de Goede 	host->host = NULL;
350*7c22e26eSHans de Goede 
35191183babSHans de Goede 	return 0;
35291183babSHans de Goede }
35391183babSHans de Goede 
35491183babSHans de Goede U_BOOT_DRIVER(usb_musb) = {
35591183babSHans de Goede 	.name	= "sunxi-musb",
35691183babSHans de Goede 	.id	= UCLASS_USB,
35791183babSHans de Goede 	.probe = musb_usb_probe,
35891183babSHans de Goede 	.remove = musb_usb_remove,
35991183babSHans de Goede 	.ops	= &musb_usb_ops,
36091183babSHans de Goede 	.platdata_auto_alloc_size = sizeof(struct usb_platdata),
36191183babSHans de Goede 	.priv_auto_alloc_size = sizeof(struct musb_host_data),
36291183babSHans de Goede };
36391183babSHans de Goede #endif
36491183babSHans de Goede 
365d42faf31SHans de Goede void sunxi_musb_board_init(void)
366d42faf31SHans de Goede {
36795de1e2fSPaul Kocialkowski #ifdef CONFIG_USB_MUSB_HOST
36891183babSHans de Goede 	struct udevice *dev;
36991183babSHans de Goede 
37091183babSHans de Goede 	/*
37191183babSHans de Goede 	 * Bind the driver directly for now as musb linux kernel support is
37291183babSHans de Goede 	 * still pending upstream so our dts files do not have the necessary
37391183babSHans de Goede 	 * nodes yet. TODO: Remove this as soon as the dts nodes are in place
37491183babSHans de Goede 	 * and bind by compatible instead.
37591183babSHans de Goede 	 */
37691183babSHans de Goede 	device_bind_driver(dm_root(), "sunxi-musb", "sunxi-musb", &dev);
37791183babSHans de Goede #else
378d42faf31SHans de Goede 	musb_register(&musb_plat, NULL, (void *)SUNXI_USB0_BASE);
37991183babSHans de Goede #endif
380d42faf31SHans de Goede }
381