xref: /openbmc/u-boot/drivers/usb/musb-new/sunxi.c (revision 56a2085410d507c00d4bc374f9af10816638df24)
128a15ef7SHans de Goede /*
228a15ef7SHans de Goede  * Allwinner SUNXI "glue layer"
328a15ef7SHans de Goede  *
428a15ef7SHans de Goede  * Copyright © 2015 Hans de Goede <hdegoede@redhat.com>
528a15ef7SHans de Goede  * Copyright © 2013 Jussi Kivilinna <jussi.kivilinna@iki.fi>
628a15ef7SHans de Goede  *
728a15ef7SHans de Goede  * Based on the sw_usb "Allwinner OTG Dual Role Controller" code.
828a15ef7SHans de Goede  *  Copyright 2007-2012 (C) Allwinner Technology Co., Ltd.
928a15ef7SHans de Goede  *  javen <javen@allwinnertech.com>
1028a15ef7SHans de Goede  *
1128a15ef7SHans de Goede  * Based on the DA8xx "glue layer" code.
1228a15ef7SHans de Goede  *  Copyright (c) 2008-2009 MontaVista Software, Inc. <source@mvista.com>
1328a15ef7SHans de Goede  *  Copyright (C) 2005-2006 by Texas Instruments
1428a15ef7SHans de Goede  *
1528a15ef7SHans de Goede  * This file is part of the Inventra Controller Driver for Linux.
1628a15ef7SHans de Goede  *
1728a15ef7SHans de Goede  * The Inventra Controller Driver for Linux is free software; you
1828a15ef7SHans de Goede  * can redistribute it and/or modify it under the terms of the GNU
1928a15ef7SHans de Goede  * General Public License version 2 as published by the Free Software
2028a15ef7SHans de Goede  * Foundation.
2128a15ef7SHans de Goede  *
2228a15ef7SHans de Goede  */
2328a15ef7SHans de Goede #include <common.h>
2428a15ef7SHans de Goede #include <asm/arch/cpu.h>
25375de017SHans de Goede #include <asm/arch/clock.h>
2652defe8fSHans de Goede #include <asm/arch/gpio.h>
272aacc423SHans de Goede #include <asm/arch/usb_phy.h>
2852defe8fSHans de Goede #include <asm-generic/gpio.h>
2991183babSHans de Goede #include <dm/lists.h>
3091183babSHans de Goede #include <dm/root.h>
31d42faf31SHans de Goede #include <linux/usb/musb.h>
3228a15ef7SHans de Goede #include "linux-compat.h"
3328a15ef7SHans de Goede #include "musb_core.h"
3491183babSHans de Goede #include "musb_uboot.h"
3528a15ef7SHans de Goede 
3628a15ef7SHans de Goede /******************************************************************************
3728a15ef7SHans de Goede  ******************************************************************************
3828a15ef7SHans de Goede  * From the Allwinner driver
3928a15ef7SHans de Goede  ******************************************************************************
4028a15ef7SHans de Goede  ******************************************************************************/
4128a15ef7SHans de Goede 
4228a15ef7SHans de Goede /******************************************************************************
4328a15ef7SHans de Goede  * From include/sunxi_usb_bsp.h
4428a15ef7SHans de Goede  ******************************************************************************/
4528a15ef7SHans de Goede 
4628a15ef7SHans de Goede /* reg offsets */
4728a15ef7SHans de Goede #define  USBC_REG_o_ISCR	0x0400
4828a15ef7SHans de Goede #define  USBC_REG_o_PHYCTL	0x0404
4928a15ef7SHans de Goede #define  USBC_REG_o_PHYBIST	0x0408
5028a15ef7SHans de Goede #define  USBC_REG_o_PHYTUNE	0x040c
5128a15ef7SHans de Goede 
5228a15ef7SHans de Goede #define  USBC_REG_o_VEND0	0x0043
5328a15ef7SHans de Goede 
5428a15ef7SHans de Goede /* Interface Status and Control */
5528a15ef7SHans de Goede #define  USBC_BP_ISCR_VBUS_VALID_FROM_DATA	30
5628a15ef7SHans de Goede #define  USBC_BP_ISCR_VBUS_VALID_FROM_VBUS	29
5728a15ef7SHans de Goede #define  USBC_BP_ISCR_EXT_ID_STATUS		28
5828a15ef7SHans de Goede #define  USBC_BP_ISCR_EXT_DM_STATUS		27
5928a15ef7SHans de Goede #define  USBC_BP_ISCR_EXT_DP_STATUS		26
6028a15ef7SHans de Goede #define  USBC_BP_ISCR_MERGED_VBUS_STATUS	25
6128a15ef7SHans de Goede #define  USBC_BP_ISCR_MERGED_ID_STATUS		24
6228a15ef7SHans de Goede 
6328a15ef7SHans de Goede #define  USBC_BP_ISCR_ID_PULLUP_EN		17
6428a15ef7SHans de Goede #define  USBC_BP_ISCR_DPDM_PULLUP_EN		16
6528a15ef7SHans de Goede #define  USBC_BP_ISCR_FORCE_ID			14
6628a15ef7SHans de Goede #define  USBC_BP_ISCR_FORCE_VBUS_VALID		12
6728a15ef7SHans de Goede #define  USBC_BP_ISCR_VBUS_VALID_SRC		10
6828a15ef7SHans de Goede 
6928a15ef7SHans de Goede #define  USBC_BP_ISCR_HOSC_EN			7
7028a15ef7SHans de Goede #define  USBC_BP_ISCR_VBUS_CHANGE_DETECT	6
7128a15ef7SHans de Goede #define  USBC_BP_ISCR_ID_CHANGE_DETECT		5
7228a15ef7SHans de Goede #define  USBC_BP_ISCR_DPDM_CHANGE_DETECT	4
7328a15ef7SHans de Goede #define  USBC_BP_ISCR_IRQ_ENABLE		3
7428a15ef7SHans de Goede #define  USBC_BP_ISCR_VBUS_CHANGE_DETECT_EN	2
7528a15ef7SHans de Goede #define  USBC_BP_ISCR_ID_CHANGE_DETECT_EN	1
7628a15ef7SHans de Goede #define  USBC_BP_ISCR_DPDM_CHANGE_DETECT_EN	0
7728a15ef7SHans de Goede 
7828a15ef7SHans de Goede /******************************************************************************
7928a15ef7SHans de Goede  * From usbc/usbc.c
8028a15ef7SHans de Goede  ******************************************************************************/
8128a15ef7SHans de Goede 
8228a15ef7SHans de Goede static u32 USBC_WakeUp_ClearChangeDetect(u32 reg_val)
8328a15ef7SHans de Goede {
8428a15ef7SHans de Goede 	u32 temp = reg_val;
8528a15ef7SHans de Goede 
8628a15ef7SHans de Goede 	temp &= ~(1 << USBC_BP_ISCR_VBUS_CHANGE_DETECT);
8728a15ef7SHans de Goede 	temp &= ~(1 << USBC_BP_ISCR_ID_CHANGE_DETECT);
8828a15ef7SHans de Goede 	temp &= ~(1 << USBC_BP_ISCR_DPDM_CHANGE_DETECT);
8928a15ef7SHans de Goede 
9028a15ef7SHans de Goede 	return temp;
9128a15ef7SHans de Goede }
9228a15ef7SHans de Goede 
9328a15ef7SHans de Goede static void USBC_EnableIdPullUp(__iomem void *base)
9428a15ef7SHans de Goede {
9528a15ef7SHans de Goede 	u32 reg_val;
9628a15ef7SHans de Goede 
9728a15ef7SHans de Goede 	reg_val = musb_readl(base, USBC_REG_o_ISCR);
9828a15ef7SHans de Goede 	reg_val |= (1 << USBC_BP_ISCR_ID_PULLUP_EN);
9928a15ef7SHans de Goede 	reg_val = USBC_WakeUp_ClearChangeDetect(reg_val);
10028a15ef7SHans de Goede 	musb_writel(base, USBC_REG_o_ISCR, reg_val);
10128a15ef7SHans de Goede }
10228a15ef7SHans de Goede 
10328a15ef7SHans de Goede static void USBC_EnableDpDmPullUp(__iomem void *base)
10428a15ef7SHans de Goede {
10528a15ef7SHans de Goede 	u32 reg_val;
10628a15ef7SHans de Goede 
10728a15ef7SHans de Goede 	reg_val = musb_readl(base, USBC_REG_o_ISCR);
10828a15ef7SHans de Goede 	reg_val |= (1 << USBC_BP_ISCR_DPDM_PULLUP_EN);
10928a15ef7SHans de Goede 	reg_val = USBC_WakeUp_ClearChangeDetect(reg_val);
11028a15ef7SHans de Goede 	musb_writel(base, USBC_REG_o_ISCR, reg_val);
11128a15ef7SHans de Goede }
11228a15ef7SHans de Goede 
11328a15ef7SHans de Goede static void USBC_ForceIdToLow(__iomem void *base)
11428a15ef7SHans de Goede {
11528a15ef7SHans de Goede 	u32 reg_val;
11628a15ef7SHans de Goede 
11728a15ef7SHans de Goede 	reg_val = musb_readl(base, USBC_REG_o_ISCR);
11828a15ef7SHans de Goede 	reg_val &= ~(0x03 << USBC_BP_ISCR_FORCE_ID);
11928a15ef7SHans de Goede 	reg_val |= (0x02 << USBC_BP_ISCR_FORCE_ID);
12028a15ef7SHans de Goede 	reg_val = USBC_WakeUp_ClearChangeDetect(reg_val);
12128a15ef7SHans de Goede 	musb_writel(base, USBC_REG_o_ISCR, reg_val);
12228a15ef7SHans de Goede }
12328a15ef7SHans de Goede 
12428a15ef7SHans de Goede static void USBC_ForceIdToHigh(__iomem void *base)
12528a15ef7SHans de Goede {
12628a15ef7SHans de Goede 	u32 reg_val;
12728a15ef7SHans de Goede 
12828a15ef7SHans de Goede 	reg_val = musb_readl(base, USBC_REG_o_ISCR);
12928a15ef7SHans de Goede 	reg_val &= ~(0x03 << USBC_BP_ISCR_FORCE_ID);
13028a15ef7SHans de Goede 	reg_val |= (0x03 << USBC_BP_ISCR_FORCE_ID);
13128a15ef7SHans de Goede 	reg_val = USBC_WakeUp_ClearChangeDetect(reg_val);
13228a15ef7SHans de Goede 	musb_writel(base, USBC_REG_o_ISCR, reg_val);
13328a15ef7SHans de Goede }
13428a15ef7SHans de Goede 
135e1abfa43SHans de Goede static void USBC_ForceVbusValidToLow(__iomem void *base)
136e1abfa43SHans de Goede {
137e1abfa43SHans de Goede 	u32 reg_val;
138e1abfa43SHans de Goede 
139e1abfa43SHans de Goede 	reg_val = musb_readl(base, USBC_REG_o_ISCR);
140e1abfa43SHans de Goede 	reg_val &= ~(0x03 << USBC_BP_ISCR_FORCE_VBUS_VALID);
141e1abfa43SHans de Goede 	reg_val |= (0x02 << USBC_BP_ISCR_FORCE_VBUS_VALID);
142e1abfa43SHans de Goede 	reg_val = USBC_WakeUp_ClearChangeDetect(reg_val);
143e1abfa43SHans de Goede 	musb_writel(base, USBC_REG_o_ISCR, reg_val);
144e1abfa43SHans de Goede }
145e1abfa43SHans de Goede 
14628a15ef7SHans de Goede static void USBC_ForceVbusValidToHigh(__iomem void *base)
14728a15ef7SHans de Goede {
14828a15ef7SHans de Goede 	u32 reg_val;
14928a15ef7SHans de Goede 
15028a15ef7SHans de Goede 	reg_val = musb_readl(base, USBC_REG_o_ISCR);
15128a15ef7SHans de Goede 	reg_val &= ~(0x03 << USBC_BP_ISCR_FORCE_VBUS_VALID);
15228a15ef7SHans de Goede 	reg_val |= (0x03 << USBC_BP_ISCR_FORCE_VBUS_VALID);
15328a15ef7SHans de Goede 	reg_val = USBC_WakeUp_ClearChangeDetect(reg_val);
15428a15ef7SHans de Goede 	musb_writel(base, USBC_REG_o_ISCR, reg_val);
15528a15ef7SHans de Goede }
15628a15ef7SHans de Goede 
15728a15ef7SHans de Goede static void USBC_ConfigFIFO_Base(void)
15828a15ef7SHans de Goede {
15928a15ef7SHans de Goede 	u32 reg_value;
16028a15ef7SHans de Goede 
16128a15ef7SHans de Goede 	/* config usb fifo, 8kb mode */
16228a15ef7SHans de Goede 	reg_value = readl(SUNXI_SRAMC_BASE + 0x04);
16328a15ef7SHans de Goede 	reg_value &= ~(0x03 << 0);
16428a15ef7SHans de Goede 	reg_value |= (1 << 0);
16528a15ef7SHans de Goede 	writel(reg_value, SUNXI_SRAMC_BASE + 0x04);
16628a15ef7SHans de Goede }
16728a15ef7SHans de Goede 
16828a15ef7SHans de Goede /******************************************************************************
16928a15ef7SHans de Goede  * MUSB Glue code
17028a15ef7SHans de Goede  ******************************************************************************/
17128a15ef7SHans de Goede 
17228a15ef7SHans de Goede static irqreturn_t sunxi_musb_interrupt(int irq, void *__hci)
17328a15ef7SHans de Goede {
17428a15ef7SHans de Goede 	struct musb		*musb = __hci;
17528a15ef7SHans de Goede 	irqreturn_t		retval = IRQ_NONE;
17628a15ef7SHans de Goede 
17728a15ef7SHans de Goede 	/* read and flush interrupts */
17828a15ef7SHans de Goede 	musb->int_usb = musb_readb(musb->mregs, MUSB_INTRUSB);
17928a15ef7SHans de Goede 	if (musb->int_usb)
18028a15ef7SHans de Goede 		musb_writeb(musb->mregs, MUSB_INTRUSB, musb->int_usb);
18128a15ef7SHans de Goede 	musb->int_tx = musb_readw(musb->mregs, MUSB_INTRTX);
18228a15ef7SHans de Goede 	if (musb->int_tx)
18328a15ef7SHans de Goede 		musb_writew(musb->mregs, MUSB_INTRTX, musb->int_tx);
18428a15ef7SHans de Goede 	musb->int_rx = musb_readw(musb->mregs, MUSB_INTRRX);
18528a15ef7SHans de Goede 	if (musb->int_rx)
18628a15ef7SHans de Goede 		musb_writew(musb->mregs, MUSB_INTRRX, musb->int_rx);
18728a15ef7SHans de Goede 
18828a15ef7SHans de Goede 	if (musb->int_usb || musb->int_tx || musb->int_rx)
18928a15ef7SHans de Goede 		retval |= musb_interrupt(musb);
19028a15ef7SHans de Goede 
19128a15ef7SHans de Goede 	return retval;
19228a15ef7SHans de Goede }
19328a15ef7SHans de Goede 
194e1abfa43SHans de Goede /* musb_core does not call enable / disable in a balanced manner <sigh> */
195e1abfa43SHans de Goede static bool enabled = false;
196e1abfa43SHans de Goede 
19715837236SHans de Goede static int sunxi_musb_enable(struct musb *musb)
19828a15ef7SHans de Goede {
199b41972e7SHans de Goede 	int ret;
200b41972e7SHans de Goede 
20128a15ef7SHans de Goede 	pr_debug("%s():\n", __func__);
20228a15ef7SHans de Goede 
203e1abfa43SHans de Goede 	if (enabled)
20415837236SHans de Goede 		return 0;
205e1abfa43SHans de Goede 
20628a15ef7SHans de Goede 	/* select PIO mode */
20728a15ef7SHans de Goede 	musb_writeb(musb->mregs, USBC_REG_o_VEND0, 0);
20828a15ef7SHans de Goede 
209b41972e7SHans de Goede 	if (is_host_enabled(musb)) {
210b41972e7SHans de Goede 		ret = sunxi_usb_phy_vbus_detect(0);
211b41972e7SHans de Goede 		if (ret) {
212b41972e7SHans de Goede 			printf("A charger is plugged into the OTG: ");
213b41972e7SHans de Goede 			return -ENODEV;
214b41972e7SHans de Goede 		}
21571cbe0d6SHans de Goede 		ret = sunxi_usb_phy_id_detect(0);
21671cbe0d6SHans de Goede 		if (ret == 1) {
21771cbe0d6SHans de Goede 			printf("No host cable detected: ");
21871cbe0d6SHans de Goede 			return -ENODEV;
21971cbe0d6SHans de Goede 		}
220e1abfa43SHans de Goede 		sunxi_usb_phy_power_on(0); /* port power on */
221b41972e7SHans de Goede 	}
222e1abfa43SHans de Goede 
223e1abfa43SHans de Goede 	USBC_ForceVbusValidToHigh(musb->mregs);
224e1abfa43SHans de Goede 
225e1abfa43SHans de Goede 	enabled = true;
22615837236SHans de Goede 	return 0;
22728a15ef7SHans de Goede }
22828a15ef7SHans de Goede 
22928a15ef7SHans de Goede static void sunxi_musb_disable(struct musb *musb)
23028a15ef7SHans de Goede {
23128a15ef7SHans de Goede 	pr_debug("%s():\n", __func__);
23228a15ef7SHans de Goede 
233e1abfa43SHans de Goede 	if (!enabled)
234e1abfa43SHans de Goede 		return;
235375de017SHans de Goede 
236e1abfa43SHans de Goede 	if (is_host_enabled(musb))
237e1abfa43SHans de Goede 		sunxi_usb_phy_power_off(0); /* port power off */
238375de017SHans de Goede 
239e1abfa43SHans de Goede 	USBC_ForceVbusValidToLow(musb->mregs);
240e1abfa43SHans de Goede 	mdelay(200); /* Wait for the current session to timeout */
241e1abfa43SHans de Goede 
242e1abfa43SHans de Goede 	enabled = false;
24328a15ef7SHans de Goede }
24428a15ef7SHans de Goede 
24528a15ef7SHans de Goede static int sunxi_musb_init(struct musb *musb)
24628a15ef7SHans de Goede {
247375de017SHans de Goede 	struct sunxi_ccm_reg *ccm = (struct sunxi_ccm_reg *)SUNXI_CCM_BASE;
24828a15ef7SHans de Goede 
24928a15ef7SHans de Goede 	pr_debug("%s():\n", __func__);
25028a15ef7SHans de Goede 
25128a15ef7SHans de Goede 	musb->isr = sunxi_musb_interrupt;
252375de017SHans de Goede 
253375de017SHans de Goede 	setbits_le32(&ccm->ahb_gate0, 1 << AHB_GATE_OFFSET_USB0);
254375de017SHans de Goede #ifdef CONFIG_SUNXI_GEN_SUN6I
255375de017SHans de Goede 	setbits_le32(&ccm->ahb_reset0_cfg, 1 << AHB_GATE_OFFSET_USB0);
256375de017SHans de Goede #endif
2577b798658SHans de Goede 	sunxi_usb_phy_init(0);
25828a15ef7SHans de Goede 
25928a15ef7SHans de Goede 	USBC_ConfigFIFO_Base();
26028a15ef7SHans de Goede 	USBC_EnableDpDmPullUp(musb->mregs);
26128a15ef7SHans de Goede 	USBC_EnableIdPullUp(musb->mregs);
26228a15ef7SHans de Goede 
26328a15ef7SHans de Goede 	if (is_host_enabled(musb)) {
26428a15ef7SHans de Goede 		/* Host mode */
26528a15ef7SHans de Goede 		USBC_ForceIdToLow(musb->mregs);
26628a15ef7SHans de Goede 	} else {
26728a15ef7SHans de Goede 		/* Peripheral mode */
26828a15ef7SHans de Goede 		USBC_ForceIdToHigh(musb->mregs);
26928a15ef7SHans de Goede 	}
270b1b912ddSHans de Goede 	USBC_ForceVbusValidToHigh(musb->mregs);
27128a15ef7SHans de Goede 
27228a15ef7SHans de Goede 	return 0;
27328a15ef7SHans de Goede }
27428a15ef7SHans de Goede 
275d42faf31SHans de Goede static const struct musb_platform_ops sunxi_musb_ops = {
27628a15ef7SHans de Goede 	.init		= sunxi_musb_init,
27728a15ef7SHans de Goede 	.enable		= sunxi_musb_enable,
27828a15ef7SHans de Goede 	.disable	= sunxi_musb_disable,
27928a15ef7SHans de Goede };
280d42faf31SHans de Goede 
281d42faf31SHans de Goede static struct musb_hdrc_config musb_config = {
282d42faf31SHans de Goede 	.multipoint     = 1,
283d42faf31SHans de Goede 	.dyn_fifo       = 1,
284d42faf31SHans de Goede 	.num_eps        = 6,
285d42faf31SHans de Goede 	.ram_bits       = 11,
286d42faf31SHans de Goede };
287d42faf31SHans de Goede 
288d42faf31SHans de Goede static struct musb_hdrc_platform_data musb_plat = {
289d42faf31SHans de Goede #if defined(CONFIG_MUSB_HOST)
290d42faf31SHans de Goede 	.mode           = MUSB_HOST,
291d42faf31SHans de Goede #else
292d42faf31SHans de Goede 	.mode		= MUSB_PERIPHERAL,
293d42faf31SHans de Goede #endif
294d42faf31SHans de Goede 	.config         = &musb_config,
295d42faf31SHans de Goede 	.power          = 250,
296d42faf31SHans de Goede 	.platform_ops	= &sunxi_musb_ops,
297d42faf31SHans de Goede };
298d42faf31SHans de Goede 
29991183babSHans de Goede #ifdef CONFIG_MUSB_HOST
30091183babSHans de Goede int musb_usb_probe(struct udevice *dev)
30191183babSHans de Goede {
30291183babSHans de Goede 	struct musb_host_data *host = dev_get_priv(dev);
30391183babSHans de Goede 	struct usb_bus_priv *priv = dev_get_uclass_priv(dev);
304*56a20854SHans de Goede 	int ret;
30591183babSHans de Goede 
30691183babSHans de Goede 	priv->desc_before_addr = true;
30791183babSHans de Goede 
30891183babSHans de Goede 	if (!host->host) {
30991183babSHans de Goede 		host->host = musb_init_controller(&musb_plat, NULL,
31091183babSHans de Goede 						  (void *)SUNXI_USB0_BASE);
311*56a20854SHans de Goede 		if (!host->host)
31291183babSHans de Goede 			return -EIO;
31391183babSHans de Goede 	}
31491183babSHans de Goede 
315*56a20854SHans de Goede 	ret = musb_lowlevel_init(host);
316*56a20854SHans de Goede 	if (ret == 0)
317*56a20854SHans de Goede 		printf("MUSB OTG\n");
31891183babSHans de Goede 
319*56a20854SHans de Goede 	return ret;
32091183babSHans de Goede }
32191183babSHans de Goede 
32291183babSHans de Goede int musb_usb_remove(struct udevice *dev)
32391183babSHans de Goede {
32491183babSHans de Goede 	struct musb_host_data *host = dev_get_priv(dev);
32591183babSHans de Goede 
32691183babSHans de Goede 	musb_stop(host->host);
32791183babSHans de Goede 
32891183babSHans de Goede 	return 0;
32991183babSHans de Goede }
33091183babSHans de Goede 
33191183babSHans de Goede U_BOOT_DRIVER(usb_musb) = {
33291183babSHans de Goede 	.name	= "sunxi-musb",
33391183babSHans de Goede 	.id	= UCLASS_USB,
33491183babSHans de Goede 	.probe = musb_usb_probe,
33591183babSHans de Goede 	.remove = musb_usb_remove,
33691183babSHans de Goede 	.ops	= &musb_usb_ops,
33791183babSHans de Goede 	.platdata_auto_alloc_size = sizeof(struct usb_platdata),
33891183babSHans de Goede 	.priv_auto_alloc_size = sizeof(struct musb_host_data),
33991183babSHans de Goede };
34091183babSHans de Goede #endif
34191183babSHans de Goede 
342d42faf31SHans de Goede void sunxi_musb_board_init(void)
343d42faf31SHans de Goede {
34491183babSHans de Goede #ifdef CONFIG_MUSB_HOST
34591183babSHans de Goede 	struct udevice *dev;
34691183babSHans de Goede 
34791183babSHans de Goede 	/*
34891183babSHans de Goede 	 * Bind the driver directly for now as musb linux kernel support is
34991183babSHans de Goede 	 * still pending upstream so our dts files do not have the necessary
35091183babSHans de Goede 	 * nodes yet. TODO: Remove this as soon as the dts nodes are in place
35191183babSHans de Goede 	 * and bind by compatible instead.
35291183babSHans de Goede 	 */
35391183babSHans de Goede 	device_bind_driver(dm_root(), "sunxi-musb", "sunxi-musb", &dev);
35491183babSHans de Goede #else
355d42faf31SHans de Goede 	musb_register(&musb_plat, NULL, (void *)SUNXI_USB0_BASE);
35691183babSHans de Goede #endif
357d42faf31SHans de Goede }
358