xref: /openbmc/u-boot/drivers/usb/musb-new/sunxi.c (revision 375de01702f4b0b1a27715ca1a18110d6dbfdebe)
128a15ef7SHans de Goede /*
228a15ef7SHans de Goede  * Allwinner SUNXI "glue layer"
328a15ef7SHans de Goede  *
428a15ef7SHans de Goede  * Copyright © 2015 Hans de Goede <hdegoede@redhat.com>
528a15ef7SHans de Goede  * Copyright © 2013 Jussi Kivilinna <jussi.kivilinna@iki.fi>
628a15ef7SHans de Goede  *
728a15ef7SHans de Goede  * Based on the sw_usb "Allwinner OTG Dual Role Controller" code.
828a15ef7SHans de Goede  *  Copyright 2007-2012 (C) Allwinner Technology Co., Ltd.
928a15ef7SHans de Goede  *  javen <javen@allwinnertech.com>
1028a15ef7SHans de Goede  *
1128a15ef7SHans de Goede  * Based on the DA8xx "glue layer" code.
1228a15ef7SHans de Goede  *  Copyright (c) 2008-2009 MontaVista Software, Inc. <source@mvista.com>
1328a15ef7SHans de Goede  *  Copyright (C) 2005-2006 by Texas Instruments
1428a15ef7SHans de Goede  *
1528a15ef7SHans de Goede  * This file is part of the Inventra Controller Driver for Linux.
1628a15ef7SHans de Goede  *
1728a15ef7SHans de Goede  * The Inventra Controller Driver for Linux is free software; you
1828a15ef7SHans de Goede  * can redistribute it and/or modify it under the terms of the GNU
1928a15ef7SHans de Goede  * General Public License version 2 as published by the Free Software
2028a15ef7SHans de Goede  * Foundation.
2128a15ef7SHans de Goede  *
2228a15ef7SHans de Goede  */
2328a15ef7SHans de Goede #include <common.h>
2428a15ef7SHans de Goede #include <asm/arch/cpu.h>
25*375de017SHans de Goede #include <asm/arch/clock.h>
2652defe8fSHans de Goede #include <asm/arch/gpio.h>
2728a15ef7SHans de Goede #include <asm/arch/usbc.h>
2852defe8fSHans de Goede #include <asm-generic/gpio.h>
2928a15ef7SHans de Goede #include "linux-compat.h"
3028a15ef7SHans de Goede #include "musb_core.h"
31e42add56SChen-Yu Tsai #ifdef CONFIG_AXP152_POWER
32e42add56SChen-Yu Tsai #include <axp152.h>
33e42add56SChen-Yu Tsai #endif
34e42add56SChen-Yu Tsai #ifdef CONFIG_AXP209_POWER
35e42add56SChen-Yu Tsai #include <axp209.h>
36e42add56SChen-Yu Tsai #endif
37e42add56SChen-Yu Tsai #ifdef CONFIG_AXP221_POWER
38e42add56SChen-Yu Tsai #include <axp221.h>
39e42add56SChen-Yu Tsai #endif
4028a15ef7SHans de Goede 
4128a15ef7SHans de Goede /******************************************************************************
4228a15ef7SHans de Goede  ******************************************************************************
4328a15ef7SHans de Goede  * From the Allwinner driver
4428a15ef7SHans de Goede  ******************************************************************************
4528a15ef7SHans de Goede  ******************************************************************************/
4628a15ef7SHans de Goede 
4728a15ef7SHans de Goede /******************************************************************************
4828a15ef7SHans de Goede  * From include/sunxi_usb_bsp.h
4928a15ef7SHans de Goede  ******************************************************************************/
5028a15ef7SHans de Goede 
5128a15ef7SHans de Goede /* reg offsets */
5228a15ef7SHans de Goede #define  USBC_REG_o_ISCR	0x0400
5328a15ef7SHans de Goede #define  USBC_REG_o_PHYCTL	0x0404
5428a15ef7SHans de Goede #define  USBC_REG_o_PHYBIST	0x0408
5528a15ef7SHans de Goede #define  USBC_REG_o_PHYTUNE	0x040c
5628a15ef7SHans de Goede 
5728a15ef7SHans de Goede #define  USBC_REG_o_VEND0	0x0043
5828a15ef7SHans de Goede 
5928a15ef7SHans de Goede /* Interface Status and Control */
6028a15ef7SHans de Goede #define  USBC_BP_ISCR_VBUS_VALID_FROM_DATA	30
6128a15ef7SHans de Goede #define  USBC_BP_ISCR_VBUS_VALID_FROM_VBUS	29
6228a15ef7SHans de Goede #define  USBC_BP_ISCR_EXT_ID_STATUS		28
6328a15ef7SHans de Goede #define  USBC_BP_ISCR_EXT_DM_STATUS		27
6428a15ef7SHans de Goede #define  USBC_BP_ISCR_EXT_DP_STATUS		26
6528a15ef7SHans de Goede #define  USBC_BP_ISCR_MERGED_VBUS_STATUS	25
6628a15ef7SHans de Goede #define  USBC_BP_ISCR_MERGED_ID_STATUS		24
6728a15ef7SHans de Goede 
6828a15ef7SHans de Goede #define  USBC_BP_ISCR_ID_PULLUP_EN		17
6928a15ef7SHans de Goede #define  USBC_BP_ISCR_DPDM_PULLUP_EN		16
7028a15ef7SHans de Goede #define  USBC_BP_ISCR_FORCE_ID			14
7128a15ef7SHans de Goede #define  USBC_BP_ISCR_FORCE_VBUS_VALID		12
7228a15ef7SHans de Goede #define  USBC_BP_ISCR_VBUS_VALID_SRC		10
7328a15ef7SHans de Goede 
7428a15ef7SHans de Goede #define  USBC_BP_ISCR_HOSC_EN			7
7528a15ef7SHans de Goede #define  USBC_BP_ISCR_VBUS_CHANGE_DETECT	6
7628a15ef7SHans de Goede #define  USBC_BP_ISCR_ID_CHANGE_DETECT		5
7728a15ef7SHans de Goede #define  USBC_BP_ISCR_DPDM_CHANGE_DETECT	4
7828a15ef7SHans de Goede #define  USBC_BP_ISCR_IRQ_ENABLE		3
7928a15ef7SHans de Goede #define  USBC_BP_ISCR_VBUS_CHANGE_DETECT_EN	2
8028a15ef7SHans de Goede #define  USBC_BP_ISCR_ID_CHANGE_DETECT_EN	1
8128a15ef7SHans de Goede #define  USBC_BP_ISCR_DPDM_CHANGE_DETECT_EN	0
8228a15ef7SHans de Goede 
8328a15ef7SHans de Goede /******************************************************************************
8428a15ef7SHans de Goede  * From usbc/usbc.c
8528a15ef7SHans de Goede  ******************************************************************************/
8628a15ef7SHans de Goede 
8728a15ef7SHans de Goede static u32 USBC_WakeUp_ClearChangeDetect(u32 reg_val)
8828a15ef7SHans de Goede {
8928a15ef7SHans de Goede 	u32 temp = reg_val;
9028a15ef7SHans de Goede 
9128a15ef7SHans de Goede 	temp &= ~(1 << USBC_BP_ISCR_VBUS_CHANGE_DETECT);
9228a15ef7SHans de Goede 	temp &= ~(1 << USBC_BP_ISCR_ID_CHANGE_DETECT);
9328a15ef7SHans de Goede 	temp &= ~(1 << USBC_BP_ISCR_DPDM_CHANGE_DETECT);
9428a15ef7SHans de Goede 
9528a15ef7SHans de Goede 	return temp;
9628a15ef7SHans de Goede }
9728a15ef7SHans de Goede 
9828a15ef7SHans de Goede static void USBC_EnableIdPullUp(__iomem void *base)
9928a15ef7SHans de Goede {
10028a15ef7SHans de Goede 	u32 reg_val;
10128a15ef7SHans de Goede 
10228a15ef7SHans de Goede 	reg_val = musb_readl(base, USBC_REG_o_ISCR);
10328a15ef7SHans de Goede 	reg_val |= (1 << USBC_BP_ISCR_ID_PULLUP_EN);
10428a15ef7SHans de Goede 	reg_val = USBC_WakeUp_ClearChangeDetect(reg_val);
10528a15ef7SHans de Goede 	musb_writel(base, USBC_REG_o_ISCR, reg_val);
10628a15ef7SHans de Goede }
10728a15ef7SHans de Goede 
10828a15ef7SHans de Goede static void USBC_DisableIdPullUp(__iomem void *base)
10928a15ef7SHans de Goede {
11028a15ef7SHans de Goede 	u32 reg_val;
11128a15ef7SHans de Goede 
11228a15ef7SHans de Goede 	reg_val = musb_readl(base, USBC_REG_o_ISCR);
11328a15ef7SHans de Goede 	reg_val &= ~(1 << USBC_BP_ISCR_ID_PULLUP_EN);
11428a15ef7SHans de Goede 	reg_val = USBC_WakeUp_ClearChangeDetect(reg_val);
11528a15ef7SHans de Goede 	musb_writel(base, USBC_REG_o_ISCR, reg_val);
11628a15ef7SHans de Goede }
11728a15ef7SHans de Goede 
11828a15ef7SHans de Goede static void USBC_EnableDpDmPullUp(__iomem void *base)
11928a15ef7SHans de Goede {
12028a15ef7SHans de Goede 	u32 reg_val;
12128a15ef7SHans de Goede 
12228a15ef7SHans de Goede 	reg_val = musb_readl(base, USBC_REG_o_ISCR);
12328a15ef7SHans de Goede 	reg_val |= (1 << USBC_BP_ISCR_DPDM_PULLUP_EN);
12428a15ef7SHans de Goede 	reg_val = USBC_WakeUp_ClearChangeDetect(reg_val);
12528a15ef7SHans de Goede 	musb_writel(base, USBC_REG_o_ISCR, reg_val);
12628a15ef7SHans de Goede }
12728a15ef7SHans de Goede 
12828a15ef7SHans de Goede static void USBC_DisableDpDmPullUp(__iomem void *base)
12928a15ef7SHans de Goede {
13028a15ef7SHans de Goede 	u32 reg_val;
13128a15ef7SHans de Goede 
13228a15ef7SHans de Goede 	reg_val = musb_readl(base, USBC_REG_o_ISCR);
13328a15ef7SHans de Goede 	reg_val &= ~(1 << USBC_BP_ISCR_DPDM_PULLUP_EN);
13428a15ef7SHans de Goede 	reg_val = USBC_WakeUp_ClearChangeDetect(reg_val);
13528a15ef7SHans de Goede 	musb_writel(base, USBC_REG_o_ISCR, reg_val);
13628a15ef7SHans de Goede }
13728a15ef7SHans de Goede 
13828a15ef7SHans de Goede static void USBC_ForceIdToLow(__iomem void *base)
13928a15ef7SHans de Goede {
14028a15ef7SHans de Goede 	u32 reg_val;
14128a15ef7SHans de Goede 
14228a15ef7SHans de Goede 	reg_val = musb_readl(base, USBC_REG_o_ISCR);
14328a15ef7SHans de Goede 	reg_val &= ~(0x03 << USBC_BP_ISCR_FORCE_ID);
14428a15ef7SHans de Goede 	reg_val |= (0x02 << USBC_BP_ISCR_FORCE_ID);
14528a15ef7SHans de Goede 	reg_val = USBC_WakeUp_ClearChangeDetect(reg_val);
14628a15ef7SHans de Goede 	musb_writel(base, USBC_REG_o_ISCR, reg_val);
14728a15ef7SHans de Goede }
14828a15ef7SHans de Goede 
14928a15ef7SHans de Goede static void USBC_ForceIdToHigh(__iomem void *base)
15028a15ef7SHans de Goede {
15128a15ef7SHans de Goede 	u32 reg_val;
15228a15ef7SHans de Goede 
15328a15ef7SHans de Goede 	reg_val = musb_readl(base, USBC_REG_o_ISCR);
15428a15ef7SHans de Goede 	reg_val &= ~(0x03 << USBC_BP_ISCR_FORCE_ID);
15528a15ef7SHans de Goede 	reg_val |= (0x03 << USBC_BP_ISCR_FORCE_ID);
15628a15ef7SHans de Goede 	reg_val = USBC_WakeUp_ClearChangeDetect(reg_val);
15728a15ef7SHans de Goede 	musb_writel(base, USBC_REG_o_ISCR, reg_val);
15828a15ef7SHans de Goede }
15928a15ef7SHans de Goede 
16028a15ef7SHans de Goede static void USBC_ForceVbusValidToHigh(__iomem void *base)
16128a15ef7SHans de Goede {
16228a15ef7SHans de Goede 	u32 reg_val;
16328a15ef7SHans de Goede 
16428a15ef7SHans de Goede 	reg_val = musb_readl(base, USBC_REG_o_ISCR);
16528a15ef7SHans de Goede 	reg_val &= ~(0x03 << USBC_BP_ISCR_FORCE_VBUS_VALID);
16628a15ef7SHans de Goede 	reg_val |= (0x03 << USBC_BP_ISCR_FORCE_VBUS_VALID);
16728a15ef7SHans de Goede 	reg_val = USBC_WakeUp_ClearChangeDetect(reg_val);
16828a15ef7SHans de Goede 	musb_writel(base, USBC_REG_o_ISCR, reg_val);
16928a15ef7SHans de Goede }
17028a15ef7SHans de Goede 
17128a15ef7SHans de Goede static void USBC_ConfigFIFO_Base(void)
17228a15ef7SHans de Goede {
17328a15ef7SHans de Goede 	u32 reg_value;
17428a15ef7SHans de Goede 
17528a15ef7SHans de Goede 	/* config usb fifo, 8kb mode */
17628a15ef7SHans de Goede 	reg_value = readl(SUNXI_SRAMC_BASE + 0x04);
17728a15ef7SHans de Goede 	reg_value &= ~(0x03 << 0);
17828a15ef7SHans de Goede 	reg_value |= (1 << 0);
17928a15ef7SHans de Goede 	writel(reg_value, SUNXI_SRAMC_BASE + 0x04);
18028a15ef7SHans de Goede }
18128a15ef7SHans de Goede 
18228a15ef7SHans de Goede /******************************************************************************
18328a15ef7SHans de Goede  * MUSB Glue code
18428a15ef7SHans de Goede  ******************************************************************************/
18528a15ef7SHans de Goede 
18628a15ef7SHans de Goede static irqreturn_t sunxi_musb_interrupt(int irq, void *__hci)
18728a15ef7SHans de Goede {
18828a15ef7SHans de Goede 	struct musb		*musb = __hci;
18928a15ef7SHans de Goede 	irqreturn_t		retval = IRQ_NONE;
19028a15ef7SHans de Goede 
19128a15ef7SHans de Goede 	/* read and flush interrupts */
19228a15ef7SHans de Goede 	musb->int_usb = musb_readb(musb->mregs, MUSB_INTRUSB);
19328a15ef7SHans de Goede 	if (musb->int_usb)
19428a15ef7SHans de Goede 		musb_writeb(musb->mregs, MUSB_INTRUSB, musb->int_usb);
19528a15ef7SHans de Goede 	musb->int_tx = musb_readw(musb->mregs, MUSB_INTRTX);
19628a15ef7SHans de Goede 	if (musb->int_tx)
19728a15ef7SHans de Goede 		musb_writew(musb->mregs, MUSB_INTRTX, musb->int_tx);
19828a15ef7SHans de Goede 	musb->int_rx = musb_readw(musb->mregs, MUSB_INTRRX);
19928a15ef7SHans de Goede 	if (musb->int_rx)
20028a15ef7SHans de Goede 		musb_writew(musb->mregs, MUSB_INTRRX, musb->int_rx);
20128a15ef7SHans de Goede 
20228a15ef7SHans de Goede 	if (musb->int_usb || musb->int_tx || musb->int_rx)
20328a15ef7SHans de Goede 		retval |= musb_interrupt(musb);
20428a15ef7SHans de Goede 
20528a15ef7SHans de Goede 	return retval;
20628a15ef7SHans de Goede }
20728a15ef7SHans de Goede 
20828a15ef7SHans de Goede static void sunxi_musb_enable(struct musb *musb)
20928a15ef7SHans de Goede {
21028a15ef7SHans de Goede 	pr_debug("%s():\n", __func__);
21128a15ef7SHans de Goede 
21228a15ef7SHans de Goede 	/* select PIO mode */
21328a15ef7SHans de Goede 	musb_writeb(musb->mregs, USBC_REG_o_VEND0, 0);
21428a15ef7SHans de Goede 
21528a15ef7SHans de Goede 	if (is_host_enabled(musb)) {
21628a15ef7SHans de Goede 		/* port power on */
21728a15ef7SHans de Goede 		sunxi_usbc_vbus_enable(0);
21828a15ef7SHans de Goede 	}
21928a15ef7SHans de Goede }
22028a15ef7SHans de Goede 
22128a15ef7SHans de Goede static void sunxi_musb_disable(struct musb *musb)
22228a15ef7SHans de Goede {
223*375de017SHans de Goede 	struct sunxi_ccm_reg *ccm = (struct sunxi_ccm_reg *)SUNXI_CCM_BASE;
224*375de017SHans de Goede 
22528a15ef7SHans de Goede 	pr_debug("%s():\n", __func__);
22628a15ef7SHans de Goede 
22728a15ef7SHans de Goede 	/* Put the controller back in a pristane state for "usb reset" */
22828a15ef7SHans de Goede 	if (musb->is_active) {
22928a15ef7SHans de Goede 		sunxi_usbc_disable(0);
230*375de017SHans de Goede #ifdef CONFIG_SUNXI_GEN_SUN6I
231*375de017SHans de Goede 		clrbits_le32(&ccm->ahb_reset0_cfg, 1 << AHB_GATE_OFFSET_USB0);
232*375de017SHans de Goede #endif
233*375de017SHans de Goede 		clrbits_le32(&ccm->ahb_gate0, 1 << AHB_GATE_OFFSET_USB0);
234*375de017SHans de Goede 
235*375de017SHans de Goede 		mdelay(10);
236*375de017SHans de Goede 
237*375de017SHans de Goede 		setbits_le32(&ccm->ahb_gate0, 1 << AHB_GATE_OFFSET_USB0);
238*375de017SHans de Goede #ifdef CONFIG_SUNXI_GEN_SUN6I
239*375de017SHans de Goede 		setbits_le32(&ccm->ahb_reset0_cfg, 1 << AHB_GATE_OFFSET_USB0);
240*375de017SHans de Goede #endif
24128a15ef7SHans de Goede 		sunxi_usbc_enable(0);
24228a15ef7SHans de Goede 		musb->is_active = 0;
24328a15ef7SHans de Goede 	}
24428a15ef7SHans de Goede }
24528a15ef7SHans de Goede 
24628a15ef7SHans de Goede static int sunxi_musb_init(struct musb *musb)
24728a15ef7SHans de Goede {
248*375de017SHans de Goede 	struct sunxi_ccm_reg *ccm = (struct sunxi_ccm_reg *)SUNXI_CCM_BASE;
24928a15ef7SHans de Goede 	int err;
25028a15ef7SHans de Goede 
25128a15ef7SHans de Goede 	pr_debug("%s():\n", __func__);
25228a15ef7SHans de Goede 
25328a15ef7SHans de Goede 	err = sunxi_usbc_request_resources(0);
25428a15ef7SHans de Goede 	if (err)
25528a15ef7SHans de Goede 		return err;
25628a15ef7SHans de Goede 
257ebd468b2SPaul Kocialkowski 	if (is_host_enabled(musb)) {
258ebd468b2SPaul Kocialkowski 		err = sunxi_usbc_vbus_detect(0);
259ebd468b2SPaul Kocialkowski 		if (err) {
260ebd468b2SPaul Kocialkowski 			eprintf("Error: A charger is plugged into the OTG\n");
261ebd468b2SPaul Kocialkowski 			sunxi_usbc_free_resources(0);
262ebd468b2SPaul Kocialkowski 			return -EIO;
263ebd468b2SPaul Kocialkowski 		}
264ebd468b2SPaul Kocialkowski 	}
265ebd468b2SPaul Kocialkowski 
26628a15ef7SHans de Goede 	musb->isr = sunxi_musb_interrupt;
267*375de017SHans de Goede 
268*375de017SHans de Goede 	setbits_le32(&ccm->ahb_gate0, 1 << AHB_GATE_OFFSET_USB0);
269*375de017SHans de Goede #ifdef CONFIG_SUNXI_GEN_SUN6I
270*375de017SHans de Goede 	setbits_le32(&ccm->ahb_reset0_cfg, 1 << AHB_GATE_OFFSET_USB0);
271*375de017SHans de Goede #endif
27228a15ef7SHans de Goede 	sunxi_usbc_enable(0);
27328a15ef7SHans de Goede 
27428a15ef7SHans de Goede 	USBC_ConfigFIFO_Base();
27528a15ef7SHans de Goede 	USBC_EnableDpDmPullUp(musb->mregs);
27628a15ef7SHans de Goede 	USBC_EnableIdPullUp(musb->mregs);
27728a15ef7SHans de Goede 
27828a15ef7SHans de Goede 	if (is_host_enabled(musb)) {
27928a15ef7SHans de Goede 		/* Host mode */
28028a15ef7SHans de Goede 		USBC_ForceIdToLow(musb->mregs);
28128a15ef7SHans de Goede 	} else {
28228a15ef7SHans de Goede 		/* Peripheral mode */
28328a15ef7SHans de Goede 		USBC_ForceIdToHigh(musb->mregs);
28428a15ef7SHans de Goede 	}
285b1b912ddSHans de Goede 	USBC_ForceVbusValidToHigh(musb->mregs);
28628a15ef7SHans de Goede 
28728a15ef7SHans de Goede 	return 0;
28828a15ef7SHans de Goede }
28928a15ef7SHans de Goede 
29028a15ef7SHans de Goede static int sunxi_musb_exit(struct musb *musb)
29128a15ef7SHans de Goede {
29228a15ef7SHans de Goede 	pr_debug("%s():\n", __func__);
29328a15ef7SHans de Goede 
29428a15ef7SHans de Goede 	USBC_DisableDpDmPullUp(musb->mregs);
29528a15ef7SHans de Goede 	USBC_DisableIdPullUp(musb->mregs);
29628a15ef7SHans de Goede 	sunxi_usbc_vbus_disable(0);
29728a15ef7SHans de Goede 	sunxi_usbc_disable(0);
29828a15ef7SHans de Goede 
29928a15ef7SHans de Goede 	return sunxi_usbc_free_resources(0);
30028a15ef7SHans de Goede }
30128a15ef7SHans de Goede 
30228a15ef7SHans de Goede const struct musb_platform_ops sunxi_musb_ops = {
30328a15ef7SHans de Goede 	.init		= sunxi_musb_init,
30428a15ef7SHans de Goede 	.exit		= sunxi_musb_exit,
30528a15ef7SHans de Goede 
30628a15ef7SHans de Goede 	.enable		= sunxi_musb_enable,
30728a15ef7SHans de Goede 	.disable	= sunxi_musb_disable,
30828a15ef7SHans de Goede };
309