xref: /openbmc/u-boot/drivers/misc/fsl_iim.c (revision 1221ce459d04a428f8880f58581f671b736c3c27)
10f67e09eSBenoît Thébaudeau /*
20f67e09eSBenoît Thébaudeau  * (C) Copyright 2009-2013 ADVANSEE
30f67e09eSBenoît Thébaudeau  * Benoît Thébaudeau <benoit.thebaudeau@advansee.com>
40f67e09eSBenoît Thébaudeau  *
50f67e09eSBenoît Thébaudeau  * Based on the mpc512x iim code:
60f67e09eSBenoît Thébaudeau  * Copyright 2008 Silicon Turnkey Express, Inc.
70f67e09eSBenoît Thébaudeau  * Martha Marx <mmarx@silicontkx.com>
80f67e09eSBenoît Thébaudeau  *
91a459660SWolfgang Denk  * SPDX-License-Identifier:	GPL-2.0+
100f67e09eSBenoît Thébaudeau  */
110f67e09eSBenoît Thébaudeau 
120f67e09eSBenoît Thébaudeau #include <common.h>
130f67e09eSBenoît Thébaudeau #include <fuse.h>
14*1221ce45SMasahiro Yamada #include <linux/errno.h>
150f67e09eSBenoît Thébaudeau #include <asm/io.h>
160f67e09eSBenoît Thébaudeau #ifndef CONFIG_MPC512X
170f67e09eSBenoît Thébaudeau #include <asm/arch/imx-regs.h>
180f67e09eSBenoît Thébaudeau #endif
194611d5baSSergey Alyoshin #if defined(CONFIG_MX51) || defined(CONFIG_MX53)
204611d5baSSergey Alyoshin #include <asm/arch/clock.h>
214611d5baSSergey Alyoshin #endif
220f67e09eSBenoît Thébaudeau 
230f67e09eSBenoît Thébaudeau /* FSL IIM-specific constants */
240f67e09eSBenoît Thébaudeau #define STAT_BUSY		0x80
250f67e09eSBenoît Thébaudeau #define STAT_PRGD		0x02
260f67e09eSBenoît Thébaudeau #define STAT_SNSD		0x01
270f67e09eSBenoît Thébaudeau 
280f67e09eSBenoît Thébaudeau #define STATM_PRGD_M		0x02
290f67e09eSBenoît Thébaudeau #define STATM_SNSD_M		0x01
300f67e09eSBenoît Thébaudeau 
310f67e09eSBenoît Thébaudeau #define ERR_PRGE		0x80
320f67e09eSBenoît Thébaudeau #define ERR_WPE			0x40
330f67e09eSBenoît Thébaudeau #define ERR_OPE			0x20
340f67e09eSBenoît Thébaudeau #define ERR_RPE			0x10
350f67e09eSBenoît Thébaudeau #define ERR_WLRE		0x08
360f67e09eSBenoît Thébaudeau #define ERR_SNSE		0x04
370f67e09eSBenoît Thébaudeau #define ERR_PARITYE		0x02
380f67e09eSBenoît Thébaudeau 
390f67e09eSBenoît Thébaudeau #define EMASK_PRGE_M		0x80
400f67e09eSBenoît Thébaudeau #define EMASK_WPE_M		0x40
410f67e09eSBenoît Thébaudeau #define EMASK_OPE_M		0x20
420f67e09eSBenoît Thébaudeau #define EMASK_RPE_M		0x10
430f67e09eSBenoît Thébaudeau #define EMASK_WLRE_M		0x08
440f67e09eSBenoît Thébaudeau #define EMASK_SNSE_M		0x04
450f67e09eSBenoît Thébaudeau #define EMASK_PARITYE_M		0x02
460f67e09eSBenoît Thébaudeau 
470f67e09eSBenoît Thébaudeau #define FCTL_DPC		0x80
480f67e09eSBenoît Thébaudeau #define FCTL_PRG_LENGTH_MASK	0x70
490f67e09eSBenoît Thébaudeau #define FCTL_ESNS_N		0x08
500f67e09eSBenoît Thébaudeau #define FCTL_ESNS_0		0x04
510f67e09eSBenoît Thébaudeau #define FCTL_ESNS_1		0x02
520f67e09eSBenoît Thébaudeau #define FCTL_PRG		0x01
530f67e09eSBenoît Thébaudeau 
540f67e09eSBenoît Thébaudeau #define UA_A_BANK_MASK		0x38
550f67e09eSBenoît Thébaudeau #define UA_A_ROWH_MASK		0x07
560f67e09eSBenoît Thébaudeau 
570f67e09eSBenoît Thébaudeau #define LA_A_ROWL_MASK		0xf8
580f67e09eSBenoît Thébaudeau #define LA_A_BIT_MASK		0x07
590f67e09eSBenoît Thébaudeau 
600f67e09eSBenoît Thébaudeau #define PREV_PROD_REV_MASK	0xf8
610f67e09eSBenoît Thébaudeau #define PREV_PROD_VT_MASK	0x07
620f67e09eSBenoît Thébaudeau 
630f67e09eSBenoît Thébaudeau /* Select the correct accessors depending on endianness */
640f67e09eSBenoît Thébaudeau #if __BYTE_ORDER == __LITTLE_ENDIAN
650f67e09eSBenoît Thébaudeau #define iim_read32		in_le32
660f67e09eSBenoît Thébaudeau #define iim_write32		out_le32
670f67e09eSBenoît Thébaudeau #define iim_clrsetbits32	clrsetbits_le32
680f67e09eSBenoît Thébaudeau #define iim_clrbits32		clrbits_le32
690f67e09eSBenoît Thébaudeau #define iim_setbits32		setbits_le32
700f67e09eSBenoît Thébaudeau #elif __BYTE_ORDER == __BIG_ENDIAN
710f67e09eSBenoît Thébaudeau #define iim_read32		in_be32
720f67e09eSBenoît Thébaudeau #define iim_write32		out_be32
730f67e09eSBenoît Thébaudeau #define iim_clrsetbits32	clrsetbits_be32
740f67e09eSBenoît Thébaudeau #define iim_clrbits32		clrbits_be32
750f67e09eSBenoît Thébaudeau #define iim_setbits32		setbits_be32
760f67e09eSBenoît Thébaudeau #else
770f67e09eSBenoît Thébaudeau #error Endianess is not defined: please fix to continue
780f67e09eSBenoît Thébaudeau #endif
790f67e09eSBenoît Thébaudeau 
800f67e09eSBenoît Thébaudeau /* IIM control registers */
810f67e09eSBenoît Thébaudeau struct fsl_iim {
820f67e09eSBenoît Thébaudeau 	u32 stat;
830f67e09eSBenoît Thébaudeau 	u32 statm;
840f67e09eSBenoît Thébaudeau 	u32 err;
850f67e09eSBenoît Thébaudeau 	u32 emask;
860f67e09eSBenoît Thébaudeau 	u32 fctl;
870f67e09eSBenoît Thébaudeau 	u32 ua;
880f67e09eSBenoît Thébaudeau 	u32 la;
890f67e09eSBenoît Thébaudeau 	u32 sdat;
900f67e09eSBenoît Thébaudeau 	u32 prev;
910f67e09eSBenoît Thébaudeau 	u32 srev;
920f67e09eSBenoît Thébaudeau 	u32 prg_p;
930f67e09eSBenoît Thébaudeau 	u32 scs[0x1f5];
940f67e09eSBenoît Thébaudeau 	struct {
950f67e09eSBenoît Thébaudeau 		u32 word[0x100];
960f67e09eSBenoît Thébaudeau 	} bank[8];
970f67e09eSBenoît Thébaudeau };
980f67e09eSBenoît Thébaudeau 
994611d5baSSergey Alyoshin #if !defined(CONFIG_MX51) && !defined(CONFIG_MX53)
1004611d5baSSergey Alyoshin #define enable_efuse_prog_supply(enable)
1014611d5baSSergey Alyoshin #endif
1024611d5baSSergey Alyoshin 
1030f67e09eSBenoît Thébaudeau static int prepare_access(struct fsl_iim **regs, u32 bank, u32 word, int assert,
1040f67e09eSBenoît Thébaudeau 				const char *caller)
1050f67e09eSBenoît Thébaudeau {
1060f67e09eSBenoît Thébaudeau 	*regs = (struct fsl_iim *)IIM_BASE_ADDR;
1070f67e09eSBenoît Thébaudeau 
1080f67e09eSBenoît Thébaudeau 	if (bank >= ARRAY_SIZE((*regs)->bank) ||
1090f67e09eSBenoît Thébaudeau 			word >= ARRAY_SIZE((*regs)->bank[0].word) ||
1100f67e09eSBenoît Thébaudeau 			!assert) {
1110f67e09eSBenoît Thébaudeau 		printf("fsl_iim %s(): Invalid argument\n", caller);
1120f67e09eSBenoît Thébaudeau 		return -EINVAL;
1130f67e09eSBenoît Thébaudeau 	}
1140f67e09eSBenoît Thébaudeau 
1150f67e09eSBenoît Thébaudeau 	return 0;
1160f67e09eSBenoît Thébaudeau }
1170f67e09eSBenoît Thébaudeau 
1180f67e09eSBenoît Thébaudeau static void clear_status(struct fsl_iim *regs)
1190f67e09eSBenoît Thébaudeau {
1200f67e09eSBenoît Thébaudeau 	iim_setbits32(&regs->stat, 0);
1210f67e09eSBenoît Thébaudeau 	iim_setbits32(&regs->err, 0);
1220f67e09eSBenoît Thébaudeau }
1230f67e09eSBenoît Thébaudeau 
1240f67e09eSBenoît Thébaudeau static void finish_access(struct fsl_iim *regs, u32 *stat, u32 *err)
1250f67e09eSBenoît Thébaudeau {
1260f67e09eSBenoît Thébaudeau 	*stat = iim_read32(&regs->stat);
1270f67e09eSBenoît Thébaudeau 	*err = iim_read32(&regs->err);
1280f67e09eSBenoît Thébaudeau 	clear_status(regs);
1290f67e09eSBenoît Thébaudeau }
1300f67e09eSBenoît Thébaudeau 
1310f67e09eSBenoît Thébaudeau static int prepare_read(struct fsl_iim **regs, u32 bank, u32 word, u32 *val,
1320f67e09eSBenoît Thébaudeau 			const char *caller)
1330f67e09eSBenoît Thébaudeau {
1340f67e09eSBenoît Thébaudeau 	int ret;
1350f67e09eSBenoît Thébaudeau 
1360f67e09eSBenoît Thébaudeau 	ret = prepare_access(regs, bank, word, val != NULL, caller);
1370f67e09eSBenoît Thébaudeau 	if (ret)
1380f67e09eSBenoît Thébaudeau 		return ret;
1390f67e09eSBenoît Thébaudeau 
1400f67e09eSBenoît Thébaudeau 	clear_status(*regs);
1410f67e09eSBenoît Thébaudeau 
1420f67e09eSBenoît Thébaudeau 	return 0;
1430f67e09eSBenoît Thébaudeau }
1440f67e09eSBenoît Thébaudeau 
1450f67e09eSBenoît Thébaudeau int fuse_read(u32 bank, u32 word, u32 *val)
1460f67e09eSBenoît Thébaudeau {
1470f67e09eSBenoît Thébaudeau 	struct fsl_iim *regs;
1480f67e09eSBenoît Thébaudeau 	u32 stat, err;
1490f67e09eSBenoît Thébaudeau 	int ret;
1500f67e09eSBenoît Thébaudeau 
1510f67e09eSBenoît Thébaudeau 	ret = prepare_read(&regs, bank, word, val, __func__);
1520f67e09eSBenoît Thébaudeau 	if (ret)
1530f67e09eSBenoît Thébaudeau 		return ret;
1540f67e09eSBenoît Thébaudeau 
1550f67e09eSBenoît Thébaudeau 	*val = iim_read32(&regs->bank[bank].word[word]);
1560f67e09eSBenoît Thébaudeau 	finish_access(regs, &stat, &err);
1570f67e09eSBenoît Thébaudeau 
1580f67e09eSBenoît Thébaudeau 	if (err & ERR_RPE) {
1590f67e09eSBenoît Thébaudeau 		puts("fsl_iim fuse_read(): Read protect error\n");
1600f67e09eSBenoît Thébaudeau 		return -EIO;
1610f67e09eSBenoît Thébaudeau 	}
1620f67e09eSBenoît Thébaudeau 
1630f67e09eSBenoît Thébaudeau 	return 0;
1640f67e09eSBenoît Thébaudeau }
1650f67e09eSBenoît Thébaudeau 
1660f67e09eSBenoît Thébaudeau static void direct_access(struct fsl_iim *regs, u32 bank, u32 word, u32 bit,
1670f67e09eSBenoît Thébaudeau 				u32 fctl, u32 *stat, u32 *err)
1680f67e09eSBenoît Thébaudeau {
1690f67e09eSBenoît Thébaudeau 	iim_write32(&regs->ua, bank << 3 | word >> 5);
1700f67e09eSBenoît Thébaudeau 	iim_write32(&regs->la, (word << 3 | bit) & 0xff);
1710f67e09eSBenoît Thébaudeau 	if (fctl == FCTL_PRG)
1720f67e09eSBenoît Thébaudeau 		iim_write32(&regs->prg_p, 0xaa);
1730f67e09eSBenoît Thébaudeau 	iim_setbits32(&regs->fctl, fctl);
1740f67e09eSBenoît Thébaudeau 	while (iim_read32(&regs->stat) & STAT_BUSY)
1750f67e09eSBenoît Thébaudeau 		udelay(20);
1760f67e09eSBenoît Thébaudeau 	finish_access(regs, stat, err);
1770f67e09eSBenoît Thébaudeau }
1780f67e09eSBenoît Thébaudeau 
1790f67e09eSBenoît Thébaudeau int fuse_sense(u32 bank, u32 word, u32 *val)
1800f67e09eSBenoît Thébaudeau {
1810f67e09eSBenoît Thébaudeau 	struct fsl_iim *regs;
1820f67e09eSBenoît Thébaudeau 	u32 stat, err;
1830f67e09eSBenoît Thébaudeau 	int ret;
1840f67e09eSBenoît Thébaudeau 
1850f67e09eSBenoît Thébaudeau 	ret = prepare_read(&regs, bank, word, val, __func__);
1860f67e09eSBenoît Thébaudeau 	if (ret)
1870f67e09eSBenoît Thébaudeau 		return ret;
1880f67e09eSBenoît Thébaudeau 
1890f67e09eSBenoît Thébaudeau 	direct_access(regs, bank, word, 0, FCTL_ESNS_N, &stat, &err);
1900f67e09eSBenoît Thébaudeau 
1910f67e09eSBenoît Thébaudeau 	if (err & ERR_SNSE) {
1920f67e09eSBenoît Thébaudeau 		puts("fsl_iim fuse_sense(): Explicit sense cycle error\n");
1930f67e09eSBenoît Thébaudeau 		return -EIO;
1940f67e09eSBenoît Thébaudeau 	}
1950f67e09eSBenoît Thébaudeau 
1960f67e09eSBenoît Thébaudeau 	if (!(stat & STAT_SNSD)) {
1970f67e09eSBenoît Thébaudeau 		puts("fsl_iim fuse_sense(): Explicit sense cycle did not complete\n");
1980f67e09eSBenoît Thébaudeau 		return -EIO;
1990f67e09eSBenoît Thébaudeau 	}
2000f67e09eSBenoît Thébaudeau 
2010f67e09eSBenoît Thébaudeau 	*val = iim_read32(&regs->sdat);
2020f67e09eSBenoît Thébaudeau 	return 0;
2030f67e09eSBenoît Thébaudeau }
2040f67e09eSBenoît Thébaudeau 
2050f67e09eSBenoît Thébaudeau static int prog_bit(struct fsl_iim *regs, u32 bank, u32 word, u32 bit)
2060f67e09eSBenoît Thébaudeau {
2070f67e09eSBenoît Thébaudeau 	u32 stat, err;
2080f67e09eSBenoît Thébaudeau 
2090f67e09eSBenoît Thébaudeau 	clear_status(regs);
2100f67e09eSBenoît Thébaudeau 	direct_access(regs, bank, word, bit, FCTL_PRG, &stat, &err);
2110f67e09eSBenoît Thébaudeau 	iim_write32(&regs->prg_p, 0x00);
2120f67e09eSBenoît Thébaudeau 
2130f67e09eSBenoît Thébaudeau 	if (err & ERR_PRGE) {
2140f67e09eSBenoît Thébaudeau 		puts("fsl_iim fuse_prog(): Program error\n");
2150f67e09eSBenoît Thébaudeau 		return -EIO;
2160f67e09eSBenoît Thébaudeau 	}
2170f67e09eSBenoît Thébaudeau 
2180f67e09eSBenoît Thébaudeau 	if (err & ERR_WPE) {
2190f67e09eSBenoît Thébaudeau 		puts("fsl_iim fuse_prog(): Write protect error\n");
2200f67e09eSBenoît Thébaudeau 		return -EIO;
2210f67e09eSBenoît Thébaudeau 	}
2220f67e09eSBenoît Thébaudeau 
2230f67e09eSBenoît Thébaudeau 	if (!(stat & STAT_PRGD)) {
2240f67e09eSBenoît Thébaudeau 		puts("fsl_iim fuse_prog(): Program did not complete\n");
2250f67e09eSBenoît Thébaudeau 		return -EIO;
2260f67e09eSBenoît Thébaudeau 	}
2270f67e09eSBenoît Thébaudeau 
2280f67e09eSBenoît Thébaudeau 	return 0;
2290f67e09eSBenoît Thébaudeau }
2300f67e09eSBenoît Thébaudeau 
2310f67e09eSBenoît Thébaudeau static int prepare_write(struct fsl_iim **regs, u32 bank, u32 word, u32 val,
2320f67e09eSBenoît Thébaudeau 				const char *caller)
2330f67e09eSBenoît Thébaudeau {
2340f67e09eSBenoît Thébaudeau 	return prepare_access(regs, bank, word, !(val & ~0xff), caller);
2350f67e09eSBenoît Thébaudeau }
2360f67e09eSBenoît Thébaudeau 
2370f67e09eSBenoît Thébaudeau int fuse_prog(u32 bank, u32 word, u32 val)
2380f67e09eSBenoît Thébaudeau {
2390f67e09eSBenoît Thébaudeau 	struct fsl_iim *regs;
2400f67e09eSBenoît Thébaudeau 	u32 bit;
2410f67e09eSBenoît Thébaudeau 	int ret;
2420f67e09eSBenoît Thébaudeau 
2430f67e09eSBenoît Thébaudeau 	ret = prepare_write(&regs, bank, word, val, __func__);
2440f67e09eSBenoît Thébaudeau 	if (ret)
2450f67e09eSBenoît Thébaudeau 		return ret;
2460f67e09eSBenoît Thébaudeau 
2474611d5baSSergey Alyoshin 	enable_efuse_prog_supply(1);
2480f67e09eSBenoît Thébaudeau 	for (bit = 0; val; bit++, val >>= 1)
2490f67e09eSBenoît Thébaudeau 		if (val & 0x01) {
2500f67e09eSBenoît Thébaudeau 			ret = prog_bit(regs, bank, word, bit);
2514611d5baSSergey Alyoshin 			if (ret) {
2524611d5baSSergey Alyoshin 				enable_efuse_prog_supply(0);
2530f67e09eSBenoît Thébaudeau 				return ret;
2540f67e09eSBenoît Thébaudeau 			}
2554611d5baSSergey Alyoshin 		}
2564611d5baSSergey Alyoshin 	enable_efuse_prog_supply(0);
2570f67e09eSBenoît Thébaudeau 
2580f67e09eSBenoît Thébaudeau 	return 0;
2590f67e09eSBenoît Thébaudeau }
2600f67e09eSBenoît Thébaudeau 
2610f67e09eSBenoît Thébaudeau int fuse_override(u32 bank, u32 word, u32 val)
2620f67e09eSBenoît Thébaudeau {
2630f67e09eSBenoît Thébaudeau 	struct fsl_iim *regs;
2640f67e09eSBenoît Thébaudeau 	u32 stat, err;
2650f67e09eSBenoît Thébaudeau 	int ret;
2660f67e09eSBenoît Thébaudeau 
2670f67e09eSBenoît Thébaudeau 	ret = prepare_write(&regs, bank, word, val, __func__);
2680f67e09eSBenoît Thébaudeau 	if (ret)
2690f67e09eSBenoît Thébaudeau 		return ret;
2700f67e09eSBenoît Thébaudeau 
2710f67e09eSBenoît Thébaudeau 	clear_status(regs);
2720f67e09eSBenoît Thébaudeau 	iim_write32(&regs->bank[bank].word[word], val);
2730f67e09eSBenoît Thébaudeau 	finish_access(regs, &stat, &err);
2740f67e09eSBenoît Thébaudeau 
2750f67e09eSBenoît Thébaudeau 	if (err & ERR_OPE) {
2760f67e09eSBenoît Thébaudeau 		puts("fsl_iim fuse_override(): Override protect error\n");
2770f67e09eSBenoît Thébaudeau 		return -EIO;
2780f67e09eSBenoît Thébaudeau 	}
2790f67e09eSBenoît Thébaudeau 
2800f67e09eSBenoît Thébaudeau 	return 0;
2810f67e09eSBenoît Thébaudeau }
282