xref: /openbmc/u-boot/drivers/gpio/xilinx_gpio.c (revision 188ebc7b594841b6e05ece4690a01517b4136cdd)
183d290c5STom Rini // SPDX-License-Identifier: GPL-2.0+
24e779ad2SMichal Simek /*
310441ec9SMichal Simek  * Copyright (c) 2013 - 2018 Xilinx, Michal Simek
44e779ad2SMichal Simek  */
54e779ad2SMichal Simek 
64e779ad2SMichal Simek #include <common.h>
74e779ad2SMichal Simek #include <errno.h>
84e779ad2SMichal Simek #include <malloc.h>
94e779ad2SMichal Simek #include <linux/list.h>
104e779ad2SMichal Simek #include <asm/io.h>
114e779ad2SMichal Simek #include <asm/gpio.h>
1210441ec9SMichal Simek #include <dm.h>
136f81ff04SMichal Simek #include <dt-bindings/gpio/gpio.h>
144e779ad2SMichal Simek 
156f81ff04SMichal Simek #define XILINX_GPIO_MAX_BANK	2
164e779ad2SMichal Simek 
174e779ad2SMichal Simek /* Gpio simple map */
184e779ad2SMichal Simek struct gpio_regs {
194e779ad2SMichal Simek 	u32 gpiodata;
204e779ad2SMichal Simek 	u32 gpiodir;
214e779ad2SMichal Simek };
224e779ad2SMichal Simek 
2310441ec9SMichal Simek struct xilinx_gpio_platdata {
2410441ec9SMichal Simek 	struct gpio_regs *regs;
2510441ec9SMichal Simek 	int bank_max[XILINX_GPIO_MAX_BANK];
2610441ec9SMichal Simek 	int bank_input[XILINX_GPIO_MAX_BANK];
2710441ec9SMichal Simek 	int bank_output[XILINX_GPIO_MAX_BANK];
28c714aeaeSMichal Simek 	u32 dout_default[XILINX_GPIO_MAX_BANK];
29c714aeaeSMichal Simek };
30c714aeaeSMichal Simek 
31c714aeaeSMichal Simek struct xilinx_gpio_privdata {
32c714aeaeSMichal Simek 	u32 output_val[XILINX_GPIO_MAX_BANK];
3310441ec9SMichal Simek };
3410441ec9SMichal Simek 
xilinx_gpio_get_bank_pin(unsigned offset,u32 * bank_num,u32 * bank_pin_num,struct udevice * dev)3510441ec9SMichal Simek static int xilinx_gpio_get_bank_pin(unsigned offset, u32 *bank_num,
3610441ec9SMichal Simek 				    u32 *bank_pin_num, struct udevice *dev)
3710441ec9SMichal Simek {
3810441ec9SMichal Simek 	struct xilinx_gpio_platdata *platdata = dev_get_platdata(dev);
3910441ec9SMichal Simek 	u32 bank, max_pins;
4010441ec9SMichal Simek 	/* the first gpio is 0 not 1 */
4110441ec9SMichal Simek 	u32 pin_num = offset;
4210441ec9SMichal Simek 
4310441ec9SMichal Simek 	for (bank = 0; bank < XILINX_GPIO_MAX_BANK; bank++) {
4410441ec9SMichal Simek 		max_pins = platdata->bank_max[bank];
4510441ec9SMichal Simek 		if (pin_num < max_pins) {
4610441ec9SMichal Simek 			debug("%s: found at bank 0x%x pin 0x%x\n", __func__,
4710441ec9SMichal Simek 			      bank, pin_num);
4810441ec9SMichal Simek 			*bank_num = bank;
4910441ec9SMichal Simek 			*bank_pin_num = pin_num;
5010441ec9SMichal Simek 			return 0;
5110441ec9SMichal Simek 		}
5210441ec9SMichal Simek 		pin_num -= max_pins;
5310441ec9SMichal Simek 	}
5410441ec9SMichal Simek 
5510441ec9SMichal Simek 	return -EINVAL;
5610441ec9SMichal Simek }
5710441ec9SMichal Simek 
xilinx_gpio_set_value(struct udevice * dev,unsigned offset,int value)5810441ec9SMichal Simek static int xilinx_gpio_set_value(struct udevice *dev, unsigned offset,
5910441ec9SMichal Simek 				 int value)
6010441ec9SMichal Simek {
6110441ec9SMichal Simek 	struct xilinx_gpio_platdata *platdata = dev_get_platdata(dev);
62c714aeaeSMichal Simek 	struct xilinx_gpio_privdata *priv = dev_get_priv(dev);
6310441ec9SMichal Simek 	int val, ret;
6410441ec9SMichal Simek 	u32 bank, pin;
6510441ec9SMichal Simek 
6610441ec9SMichal Simek 	ret = xilinx_gpio_get_bank_pin(offset, &bank, &pin, dev);
6710441ec9SMichal Simek 	if (ret)
6810441ec9SMichal Simek 		return ret;
6910441ec9SMichal Simek 
70c714aeaeSMichal Simek 	val = priv->output_val[bank];
71642a8604SMichal Simek 
72c714aeaeSMichal Simek 	debug("%s: regs: %lx, value: %x, gpio: %x, bank %x, pin %x, out %x\n",
73c714aeaeSMichal Simek 	      __func__, (ulong)platdata->regs, value, offset, bank, pin, val);
7410441ec9SMichal Simek 
75642a8604SMichal Simek 	if (value)
7610441ec9SMichal Simek 		val = val | (1 << pin);
77642a8604SMichal Simek 	else
7810441ec9SMichal Simek 		val = val & ~(1 << pin);
79642a8604SMichal Simek 
8010441ec9SMichal Simek 	writel(val, &platdata->regs->gpiodata + bank * 2);
8110441ec9SMichal Simek 
82c714aeaeSMichal Simek 	priv->output_val[bank] = val;
83c714aeaeSMichal Simek 
84ac7f0613SMichal Simek 	return 0;
8510441ec9SMichal Simek };
8610441ec9SMichal Simek 
xilinx_gpio_get_value(struct udevice * dev,unsigned offset)8710441ec9SMichal Simek static int xilinx_gpio_get_value(struct udevice *dev, unsigned offset)
8810441ec9SMichal Simek {
8910441ec9SMichal Simek 	struct xilinx_gpio_platdata *platdata = dev_get_platdata(dev);
90c714aeaeSMichal Simek 	struct xilinx_gpio_privdata *priv = dev_get_priv(dev);
9110441ec9SMichal Simek 	int val, ret;
9210441ec9SMichal Simek 	u32 bank, pin;
9310441ec9SMichal Simek 
9410441ec9SMichal Simek 	ret = xilinx_gpio_get_bank_pin(offset, &bank, &pin, dev);
9510441ec9SMichal Simek 	if (ret)
9610441ec9SMichal Simek 		return ret;
9710441ec9SMichal Simek 
9810441ec9SMichal Simek 	debug("%s: regs: %lx, gpio: %x, bank %x, pin %x\n", __func__,
9910441ec9SMichal Simek 	      (ulong)platdata->regs, offset, bank, pin);
10010441ec9SMichal Simek 
101c714aeaeSMichal Simek 	if (platdata->bank_output[bank]) {
102c714aeaeSMichal Simek 		debug("%s: Read saved output value\n", __func__);
103c714aeaeSMichal Simek 		val = priv->output_val[bank];
104c714aeaeSMichal Simek 	} else {
105c714aeaeSMichal Simek 		debug("%s: Read input value from reg\n", __func__);
10610441ec9SMichal Simek 		val = readl(&platdata->regs->gpiodata + bank * 2);
107c714aeaeSMichal Simek 	}
108c714aeaeSMichal Simek 
10910441ec9SMichal Simek 	val = !!(val & (1 << pin));
11010441ec9SMichal Simek 
11110441ec9SMichal Simek 	return val;
11210441ec9SMichal Simek };
11310441ec9SMichal Simek 
xilinx_gpio_get_function(struct udevice * dev,unsigned offset)11410441ec9SMichal Simek static int xilinx_gpio_get_function(struct udevice *dev, unsigned offset)
11510441ec9SMichal Simek {
11610441ec9SMichal Simek 	struct xilinx_gpio_platdata *platdata = dev_get_platdata(dev);
11710441ec9SMichal Simek 	int val, ret;
11810441ec9SMichal Simek 	u32 bank, pin;
11910441ec9SMichal Simek 
120ddd7b3faSMichal Simek 	ret = xilinx_gpio_get_bank_pin(offset, &bank, &pin, dev);
121ddd7b3faSMichal Simek 	if (ret)
122ddd7b3faSMichal Simek 		return ret;
123ddd7b3faSMichal Simek 
12410441ec9SMichal Simek 	/* Check if all pins are inputs */
12510441ec9SMichal Simek 	if (platdata->bank_input[bank])
12610441ec9SMichal Simek 		return GPIOF_INPUT;
12710441ec9SMichal Simek 
12810441ec9SMichal Simek 	/* Check if all pins are outputs */
12910441ec9SMichal Simek 	if (platdata->bank_output[bank])
13010441ec9SMichal Simek 		return GPIOF_OUTPUT;
13110441ec9SMichal Simek 
13210441ec9SMichal Simek 	/* FIXME test on dual */
13310441ec9SMichal Simek 	val = readl(&platdata->regs->gpiodir + bank * 2);
13410441ec9SMichal Simek 	val = !(val & (1 << pin));
13510441ec9SMichal Simek 
13610441ec9SMichal Simek 	/* input is 1 in reg but GPIOF_INPUT is 0 */
13710441ec9SMichal Simek 	/* output is 0 in reg but GPIOF_OUTPUT is 1 */
13810441ec9SMichal Simek 
13910441ec9SMichal Simek 	return val;
14010441ec9SMichal Simek }
14110441ec9SMichal Simek 
xilinx_gpio_direction_output(struct udevice * dev,unsigned offset,int value)14210441ec9SMichal Simek static int xilinx_gpio_direction_output(struct udevice *dev, unsigned offset,
14310441ec9SMichal Simek 					int value)
14410441ec9SMichal Simek {
14510441ec9SMichal Simek 	struct xilinx_gpio_platdata *platdata = dev_get_platdata(dev);
14610441ec9SMichal Simek 	int val, ret;
14710441ec9SMichal Simek 	u32 bank, pin;
14810441ec9SMichal Simek 
14910441ec9SMichal Simek 	ret = xilinx_gpio_get_bank_pin(offset, &bank, &pin, dev);
15010441ec9SMichal Simek 	if (ret)
15110441ec9SMichal Simek 		return ret;
15210441ec9SMichal Simek 
15310441ec9SMichal Simek 	/* can't change it if all is input by default */
15410441ec9SMichal Simek 	if (platdata->bank_input[bank])
15510441ec9SMichal Simek 		return -EINVAL;
15610441ec9SMichal Simek 
157bf2a69deSMichal Simek 	xilinx_gpio_set_value(dev, offset, value);
158bf2a69deSMichal Simek 
15910441ec9SMichal Simek 	if (!platdata->bank_output[bank]) {
16010441ec9SMichal Simek 		val = readl(&platdata->regs->gpiodir + bank * 2);
16110441ec9SMichal Simek 		val = val & ~(1 << pin);
16210441ec9SMichal Simek 		writel(val, &platdata->regs->gpiodir + bank * 2);
16310441ec9SMichal Simek 	}
16410441ec9SMichal Simek 
16510441ec9SMichal Simek 	return 0;
16610441ec9SMichal Simek }
16710441ec9SMichal Simek 
xilinx_gpio_direction_input(struct udevice * dev,unsigned offset)16810441ec9SMichal Simek static int xilinx_gpio_direction_input(struct udevice *dev, unsigned offset)
16910441ec9SMichal Simek {
17010441ec9SMichal Simek 	struct xilinx_gpio_platdata *platdata = dev_get_platdata(dev);
17110441ec9SMichal Simek 	int val, ret;
17210441ec9SMichal Simek 	u32 bank, pin;
17310441ec9SMichal Simek 
17410441ec9SMichal Simek 	ret = xilinx_gpio_get_bank_pin(offset, &bank, &pin, dev);
17510441ec9SMichal Simek 	if (ret)
17610441ec9SMichal Simek 		return ret;
17710441ec9SMichal Simek 
17810441ec9SMichal Simek 	/* Already input */
17910441ec9SMichal Simek 	if (platdata->bank_input[bank])
18010441ec9SMichal Simek 		return 0;
18110441ec9SMichal Simek 
18210441ec9SMichal Simek 	/* can't change it if all is output by default */
18310441ec9SMichal Simek 	if (platdata->bank_output[bank])
18410441ec9SMichal Simek 		return -EINVAL;
18510441ec9SMichal Simek 
18610441ec9SMichal Simek 	val = readl(&platdata->regs->gpiodir + bank * 2);
18710441ec9SMichal Simek 	val = val | (1 << pin);
18810441ec9SMichal Simek 	writel(val, &platdata->regs->gpiodir + bank * 2);
18910441ec9SMichal Simek 
19010441ec9SMichal Simek 	return 0;
19110441ec9SMichal Simek }
19210441ec9SMichal Simek 
xilinx_gpio_xlate(struct udevice * dev,struct gpio_desc * desc,struct ofnode_phandle_args * args)19310441ec9SMichal Simek static int xilinx_gpio_xlate(struct udevice *dev, struct gpio_desc *desc,
19410441ec9SMichal Simek 			     struct ofnode_phandle_args *args)
19510441ec9SMichal Simek {
19610441ec9SMichal Simek 	struct xilinx_gpio_platdata *platdata = dev_get_platdata(dev);
19710441ec9SMichal Simek 
19810441ec9SMichal Simek 	desc->offset = args->args[0];
19910441ec9SMichal Simek 
20010441ec9SMichal Simek 	debug("%s: argc: %x, [0]: %x, [1]: %x, [2]: %x\n", __func__,
20110441ec9SMichal Simek 	      args->args_count, args->args[0], args->args[1], args->args[2]);
20210441ec9SMichal Simek 
20310441ec9SMichal Simek 	/*
20410441ec9SMichal Simek 	 * The second cell is channel offset:
20510441ec9SMichal Simek 	 *  0 is first channel, 8 is second channel
20610441ec9SMichal Simek 	 *
20710441ec9SMichal Simek 	 * U-Boot driver just combine channels together that's why simply
20810441ec9SMichal Simek 	 * add amount of pins in second channel if present.
20910441ec9SMichal Simek 	 */
21010441ec9SMichal Simek 	if (args->args[1]) {
21110441ec9SMichal Simek 		if (!platdata->bank_max[1]) {
21210441ec9SMichal Simek 			printf("%s: %s has no second channel\n",
21310441ec9SMichal Simek 			       __func__, dev->name);
21410441ec9SMichal Simek 			return -EINVAL;
21510441ec9SMichal Simek 		}
21610441ec9SMichal Simek 
21710441ec9SMichal Simek 		desc->offset += platdata->bank_max[0];
21810441ec9SMichal Simek 	}
21910441ec9SMichal Simek 
22010441ec9SMichal Simek 	/* The third cell is optional */
22110441ec9SMichal Simek 	if (args->args_count > 2)
22210441ec9SMichal Simek 		desc->flags = (args->args[2] &
22310441ec9SMichal Simek 			       GPIO_ACTIVE_LOW ? GPIOD_ACTIVE_LOW : 0);
22410441ec9SMichal Simek 
22510441ec9SMichal Simek 	debug("%s: offset %x, flags %lx\n",
22610441ec9SMichal Simek 	      __func__, desc->offset, desc->flags);
22710441ec9SMichal Simek 	return 0;
22810441ec9SMichal Simek }
22910441ec9SMichal Simek 
23010441ec9SMichal Simek static const struct dm_gpio_ops xilinx_gpio_ops = {
23110441ec9SMichal Simek 	.direction_input = xilinx_gpio_direction_input,
23210441ec9SMichal Simek 	.direction_output = xilinx_gpio_direction_output,
23310441ec9SMichal Simek 	.get_value = xilinx_gpio_get_value,
23410441ec9SMichal Simek 	.set_value = xilinx_gpio_set_value,
23510441ec9SMichal Simek 	.get_function = xilinx_gpio_get_function,
23610441ec9SMichal Simek 	.xlate = xilinx_gpio_xlate,
23710441ec9SMichal Simek };
23810441ec9SMichal Simek 
xilinx_gpio_probe(struct udevice * dev)23910441ec9SMichal Simek static int xilinx_gpio_probe(struct udevice *dev)
24010441ec9SMichal Simek {
24110441ec9SMichal Simek 	struct xilinx_gpio_platdata *platdata = dev_get_platdata(dev);
242c714aeaeSMichal Simek 	struct xilinx_gpio_privdata *priv = dev_get_priv(dev);
24310441ec9SMichal Simek 	struct gpio_dev_priv *uc_priv = dev_get_uclass_priv(dev);
244*312dd1c5SMichal Simek 	const void *label_ptr;
24510441ec9SMichal Simek 
246*312dd1c5SMichal Simek 	label_ptr = dev_read_prop(dev, "label", NULL);
247*312dd1c5SMichal Simek 	if (label_ptr) {
248*312dd1c5SMichal Simek 		uc_priv->bank_name = strdup(label_ptr);
249*312dd1c5SMichal Simek 		if (!uc_priv->bank_name)
250*312dd1c5SMichal Simek 			return -ENOMEM;
251*312dd1c5SMichal Simek 	} else {
25210441ec9SMichal Simek 		uc_priv->bank_name = dev->name;
253*312dd1c5SMichal Simek 	}
25410441ec9SMichal Simek 
25510441ec9SMichal Simek 	uc_priv->gpio_count = platdata->bank_max[0] + platdata->bank_max[1];
25610441ec9SMichal Simek 
257c714aeaeSMichal Simek 	priv->output_val[0] = platdata->dout_default[0];
258c714aeaeSMichal Simek 
259c714aeaeSMichal Simek 	if (platdata->bank_max[1])
260c714aeaeSMichal Simek 		priv->output_val[1] = platdata->dout_default[1];
261c714aeaeSMichal Simek 
26210441ec9SMichal Simek 	return 0;
26310441ec9SMichal Simek }
26410441ec9SMichal Simek 
xilinx_gpio_ofdata_to_platdata(struct udevice * dev)26510441ec9SMichal Simek static int xilinx_gpio_ofdata_to_platdata(struct udevice *dev)
26610441ec9SMichal Simek {
26710441ec9SMichal Simek 	struct xilinx_gpio_platdata *platdata = dev_get_platdata(dev);
26810441ec9SMichal Simek 	int is_dual;
26910441ec9SMichal Simek 
27010441ec9SMichal Simek 	platdata->regs = (struct gpio_regs *)dev_read_addr(dev);
27110441ec9SMichal Simek 
27210441ec9SMichal Simek 	platdata->bank_max[0] = dev_read_u32_default(dev,
27310441ec9SMichal Simek 						     "xlnx,gpio-width", 0);
27410441ec9SMichal Simek 	platdata->bank_input[0] = dev_read_u32_default(dev,
27510441ec9SMichal Simek 						       "xlnx,all-inputs", 0);
27610441ec9SMichal Simek 	platdata->bank_output[0] = dev_read_u32_default(dev,
27710441ec9SMichal Simek 							"xlnx,all-outputs", 0);
278c714aeaeSMichal Simek 	platdata->dout_default[0] = dev_read_u32_default(dev,
279c714aeaeSMichal Simek 							 "xlnx,dout-default",
280c714aeaeSMichal Simek 							 0);
28110441ec9SMichal Simek 
28210441ec9SMichal Simek 	is_dual = dev_read_u32_default(dev, "xlnx,is-dual", 0);
28310441ec9SMichal Simek 	if (is_dual) {
28410441ec9SMichal Simek 		platdata->bank_max[1] = dev_read_u32_default(dev,
28510441ec9SMichal Simek 						"xlnx,gpio2-width", 0);
28610441ec9SMichal Simek 		platdata->bank_input[1] = dev_read_u32_default(dev,
28710441ec9SMichal Simek 						"xlnx,all-inputs-2", 0);
28810441ec9SMichal Simek 		platdata->bank_output[1] = dev_read_u32_default(dev,
28910441ec9SMichal Simek 						"xlnx,all-outputs-2", 0);
290c714aeaeSMichal Simek 		platdata->dout_default[1] = dev_read_u32_default(dev,
291c714aeaeSMichal Simek 						"xlnx,dout-default-2", 0);
29210441ec9SMichal Simek 	}
29310441ec9SMichal Simek 
29410441ec9SMichal Simek 	return 0;
29510441ec9SMichal Simek }
29610441ec9SMichal Simek 
29710441ec9SMichal Simek static const struct udevice_id xilinx_gpio_ids[] = {
29810441ec9SMichal Simek 	{ .compatible = "xlnx,xps-gpio-1.00.a",},
29910441ec9SMichal Simek 	{ }
30010441ec9SMichal Simek };
30110441ec9SMichal Simek 
30210441ec9SMichal Simek U_BOOT_DRIVER(xilinx_gpio) = {
30310441ec9SMichal Simek 	.name = "xlnx_gpio",
30410441ec9SMichal Simek 	.id = UCLASS_GPIO,
30510441ec9SMichal Simek 	.ops = &xilinx_gpio_ops,
30610441ec9SMichal Simek 	.of_match = xilinx_gpio_ids,
30710441ec9SMichal Simek 	.ofdata_to_platdata = xilinx_gpio_ofdata_to_platdata,
30810441ec9SMichal Simek 	.probe = xilinx_gpio_probe,
30910441ec9SMichal Simek 	.platdata_auto_alloc_size = sizeof(struct xilinx_gpio_platdata),
310c714aeaeSMichal Simek 	.priv_auto_alloc_size = sizeof(struct xilinx_gpio_privdata),
31110441ec9SMichal Simek };
312