13a64b253SStefan Herbrechtsmeier /* 23a64b253SStefan Herbrechtsmeier * Copyright (C) 2017 Weidmüller Interface GmbH & Co. KG 33a64b253SStefan Herbrechtsmeier * Stefan Herbrechtsmeier <stefan.herbrechtsmeier@weidmueller.com> 43a64b253SStefan Herbrechtsmeier * 53a64b253SStefan Herbrechtsmeier * Copyright (C) 2013 Soren Brinkmann <soren.brinkmann@xilinx.com> 63a64b253SStefan Herbrechtsmeier * Copyright (C) 2013 Xilinx, Inc. All rights reserved. 73a64b253SStefan Herbrechtsmeier * 83a64b253SStefan Herbrechtsmeier * SPDX-License-Identifier: GPL-2.0+ 93a64b253SStefan Herbrechtsmeier */ 103a64b253SStefan Herbrechtsmeier 113a64b253SStefan Herbrechtsmeier #include <common.h> 123a64b253SStefan Herbrechtsmeier #include <clk-uclass.h> 133a64b253SStefan Herbrechtsmeier #include <dm.h> 143a64b253SStefan Herbrechtsmeier #include <dm/lists.h> 153a64b253SStefan Herbrechtsmeier #include <errno.h> 163a64b253SStefan Herbrechtsmeier #include <asm/io.h> 173a64b253SStefan Herbrechtsmeier #include <asm/arch/clk.h> 183a64b253SStefan Herbrechtsmeier #include <asm/arch/hardware.h> 193a64b253SStefan Herbrechtsmeier #include <asm/arch/sys_proto.h> 203a64b253SStefan Herbrechtsmeier 213a64b253SStefan Herbrechtsmeier /* Register bitfield defines */ 223a64b253SStefan Herbrechtsmeier #define PLLCTRL_FBDIV_MASK 0x7f000 233a64b253SStefan Herbrechtsmeier #define PLLCTRL_FBDIV_SHIFT 12 243a64b253SStefan Herbrechtsmeier #define PLLCTRL_BPFORCE_MASK (1 << 4) 253a64b253SStefan Herbrechtsmeier #define PLLCTRL_PWRDWN_MASK 2 263a64b253SStefan Herbrechtsmeier #define PLLCTRL_PWRDWN_SHIFT 1 273a64b253SStefan Herbrechtsmeier #define PLLCTRL_RESET_MASK 1 283a64b253SStefan Herbrechtsmeier #define PLLCTRL_RESET_SHIFT 0 293a64b253SStefan Herbrechtsmeier 303a64b253SStefan Herbrechtsmeier #define ZYNQ_CLK_MAXDIV 0x3f 313a64b253SStefan Herbrechtsmeier #define CLK_CTRL_DIV1_SHIFT 20 323a64b253SStefan Herbrechtsmeier #define CLK_CTRL_DIV1_MASK (ZYNQ_CLK_MAXDIV << CLK_CTRL_DIV1_SHIFT) 333a64b253SStefan Herbrechtsmeier #define CLK_CTRL_DIV0_SHIFT 8 343a64b253SStefan Herbrechtsmeier #define CLK_CTRL_DIV0_MASK (ZYNQ_CLK_MAXDIV << CLK_CTRL_DIV0_SHIFT) 353a64b253SStefan Herbrechtsmeier #define CLK_CTRL_SRCSEL_SHIFT 4 363a64b253SStefan Herbrechtsmeier #define CLK_CTRL_SRCSEL_MASK (0x3 << CLK_CTRL_SRCSEL_SHIFT) 373a64b253SStefan Herbrechtsmeier 383a64b253SStefan Herbrechtsmeier #define CLK_CTRL_DIV2X_SHIFT 26 393a64b253SStefan Herbrechtsmeier #define CLK_CTRL_DIV2X_MASK (ZYNQ_CLK_MAXDIV << CLK_CTRL_DIV2X_SHIFT) 403a64b253SStefan Herbrechtsmeier #define CLK_CTRL_DIV3X_SHIFT 20 413a64b253SStefan Herbrechtsmeier #define CLK_CTRL_DIV3X_MASK (ZYNQ_CLK_MAXDIV << CLK_CTRL_DIV3X_SHIFT) 423a64b253SStefan Herbrechtsmeier 433a64b253SStefan Herbrechtsmeier DECLARE_GLOBAL_DATA_PTR; 443a64b253SStefan Herbrechtsmeier 453a64b253SStefan Herbrechtsmeier #ifndef CONFIG_SPL_BUILD 463a64b253SStefan Herbrechtsmeier enum zynq_clk_rclk {mio_clk, emio_clk}; 473a64b253SStefan Herbrechtsmeier #endif 483a64b253SStefan Herbrechtsmeier 493a64b253SStefan Herbrechtsmeier struct zynq_clk_priv { 503a64b253SStefan Herbrechtsmeier ulong ps_clk_freq; 519bb803d5SStefan Herbrechtsmeier #ifndef CONFIG_SPL_BUILD 529bb803d5SStefan Herbrechtsmeier struct clk gem_emio_clk[2]; 539bb803d5SStefan Herbrechtsmeier #endif 543a64b253SStefan Herbrechtsmeier }; 553a64b253SStefan Herbrechtsmeier 563a64b253SStefan Herbrechtsmeier static void *zynq_clk_get_register(enum zynq_clk id) 573a64b253SStefan Herbrechtsmeier { 583a64b253SStefan Herbrechtsmeier switch (id) { 593a64b253SStefan Herbrechtsmeier case armpll_clk: 603a64b253SStefan Herbrechtsmeier return &slcr_base->arm_pll_ctrl; 613a64b253SStefan Herbrechtsmeier case ddrpll_clk: 623a64b253SStefan Herbrechtsmeier return &slcr_base->ddr_pll_ctrl; 633a64b253SStefan Herbrechtsmeier case iopll_clk: 643a64b253SStefan Herbrechtsmeier return &slcr_base->io_pll_ctrl; 653a64b253SStefan Herbrechtsmeier case lqspi_clk: 663a64b253SStefan Herbrechtsmeier return &slcr_base->lqspi_clk_ctrl; 673a64b253SStefan Herbrechtsmeier case smc_clk: 683a64b253SStefan Herbrechtsmeier return &slcr_base->smc_clk_ctrl; 693a64b253SStefan Herbrechtsmeier case pcap_clk: 703a64b253SStefan Herbrechtsmeier return &slcr_base->pcap_clk_ctrl; 713a64b253SStefan Herbrechtsmeier case sdio0_clk ... sdio1_clk: 723a64b253SStefan Herbrechtsmeier return &slcr_base->sdio_clk_ctrl; 733a64b253SStefan Herbrechtsmeier case uart0_clk ... uart1_clk: 743a64b253SStefan Herbrechtsmeier return &slcr_base->uart_clk_ctrl; 753a64b253SStefan Herbrechtsmeier case spi0_clk ... spi1_clk: 763a64b253SStefan Herbrechtsmeier return &slcr_base->spi_clk_ctrl; 773a64b253SStefan Herbrechtsmeier #ifndef CONFIG_SPL_BUILD 783a64b253SStefan Herbrechtsmeier case dci_clk: 793a64b253SStefan Herbrechtsmeier return &slcr_base->dci_clk_ctrl; 803a64b253SStefan Herbrechtsmeier case gem0_clk: 813a64b253SStefan Herbrechtsmeier return &slcr_base->gem0_clk_ctrl; 823a64b253SStefan Herbrechtsmeier case gem1_clk: 833a64b253SStefan Herbrechtsmeier return &slcr_base->gem1_clk_ctrl; 843a64b253SStefan Herbrechtsmeier case fclk0_clk: 853a64b253SStefan Herbrechtsmeier return &slcr_base->fpga0_clk_ctrl; 863a64b253SStefan Herbrechtsmeier case fclk1_clk: 873a64b253SStefan Herbrechtsmeier return &slcr_base->fpga1_clk_ctrl; 883a64b253SStefan Herbrechtsmeier case fclk2_clk: 893a64b253SStefan Herbrechtsmeier return &slcr_base->fpga2_clk_ctrl; 903a64b253SStefan Herbrechtsmeier case fclk3_clk: 913a64b253SStefan Herbrechtsmeier return &slcr_base->fpga3_clk_ctrl; 923a64b253SStefan Herbrechtsmeier case can0_clk ... can1_clk: 933a64b253SStefan Herbrechtsmeier return &slcr_base->can_clk_ctrl; 943a64b253SStefan Herbrechtsmeier case dbg_trc_clk ... dbg_apb_clk: 953a64b253SStefan Herbrechtsmeier /* fall through */ 963a64b253SStefan Herbrechtsmeier #endif 973a64b253SStefan Herbrechtsmeier default: 983a64b253SStefan Herbrechtsmeier return &slcr_base->dbg_clk_ctrl; 993a64b253SStefan Herbrechtsmeier } 1003a64b253SStefan Herbrechtsmeier } 1013a64b253SStefan Herbrechtsmeier 1023a64b253SStefan Herbrechtsmeier static enum zynq_clk zynq_clk_get_cpu_pll(u32 clk_ctrl) 1033a64b253SStefan Herbrechtsmeier { 1043a64b253SStefan Herbrechtsmeier u32 srcsel = (clk_ctrl & CLK_CTRL_SRCSEL_MASK) >> CLK_CTRL_SRCSEL_SHIFT; 1053a64b253SStefan Herbrechtsmeier 1063a64b253SStefan Herbrechtsmeier switch (srcsel) { 1073a64b253SStefan Herbrechtsmeier case 2: 1083a64b253SStefan Herbrechtsmeier return ddrpll_clk; 1093a64b253SStefan Herbrechtsmeier case 3: 1103a64b253SStefan Herbrechtsmeier return iopll_clk; 1113a64b253SStefan Herbrechtsmeier case 0 ... 1: 1123a64b253SStefan Herbrechtsmeier default: 1133a64b253SStefan Herbrechtsmeier return armpll_clk; 1143a64b253SStefan Herbrechtsmeier } 1153a64b253SStefan Herbrechtsmeier } 1163a64b253SStefan Herbrechtsmeier 1173a64b253SStefan Herbrechtsmeier static enum zynq_clk zynq_clk_get_peripheral_pll(u32 clk_ctrl) 1183a64b253SStefan Herbrechtsmeier { 1193a64b253SStefan Herbrechtsmeier u32 srcsel = (clk_ctrl & CLK_CTRL_SRCSEL_MASK) >> CLK_CTRL_SRCSEL_SHIFT; 1203a64b253SStefan Herbrechtsmeier 1213a64b253SStefan Herbrechtsmeier switch (srcsel) { 1223a64b253SStefan Herbrechtsmeier case 2: 1233a64b253SStefan Herbrechtsmeier return armpll_clk; 1243a64b253SStefan Herbrechtsmeier case 3: 1253a64b253SStefan Herbrechtsmeier return ddrpll_clk; 1263a64b253SStefan Herbrechtsmeier case 0 ... 1: 1273a64b253SStefan Herbrechtsmeier default: 1283a64b253SStefan Herbrechtsmeier return iopll_clk; 1293a64b253SStefan Herbrechtsmeier } 1303a64b253SStefan Herbrechtsmeier } 1313a64b253SStefan Herbrechtsmeier 1323a64b253SStefan Herbrechtsmeier static ulong zynq_clk_get_pll_rate(struct zynq_clk_priv *priv, enum zynq_clk id) 1333a64b253SStefan Herbrechtsmeier { 1343a64b253SStefan Herbrechtsmeier u32 clk_ctrl, reset, pwrdwn, mul, bypass; 1353a64b253SStefan Herbrechtsmeier 1363a64b253SStefan Herbrechtsmeier clk_ctrl = readl(zynq_clk_get_register(id)); 1373a64b253SStefan Herbrechtsmeier 1383a64b253SStefan Herbrechtsmeier reset = (clk_ctrl & PLLCTRL_RESET_MASK) >> PLLCTRL_RESET_SHIFT; 1393a64b253SStefan Herbrechtsmeier pwrdwn = (clk_ctrl & PLLCTRL_PWRDWN_MASK) >> PLLCTRL_PWRDWN_SHIFT; 1403a64b253SStefan Herbrechtsmeier if (reset || pwrdwn) 1413a64b253SStefan Herbrechtsmeier return 0; 1423a64b253SStefan Herbrechtsmeier 1433a64b253SStefan Herbrechtsmeier bypass = clk_ctrl & PLLCTRL_BPFORCE_MASK; 1443a64b253SStefan Herbrechtsmeier if (bypass) 1453a64b253SStefan Herbrechtsmeier mul = 1; 1463a64b253SStefan Herbrechtsmeier else 1473a64b253SStefan Herbrechtsmeier mul = (clk_ctrl & PLLCTRL_FBDIV_MASK) >> PLLCTRL_FBDIV_SHIFT; 1483a64b253SStefan Herbrechtsmeier 1493a64b253SStefan Herbrechtsmeier return priv->ps_clk_freq * mul; 1503a64b253SStefan Herbrechtsmeier } 1513a64b253SStefan Herbrechtsmeier 1523a64b253SStefan Herbrechtsmeier #ifndef CONFIG_SPL_BUILD 1533a64b253SStefan Herbrechtsmeier static enum zynq_clk_rclk zynq_clk_get_gem_rclk(enum zynq_clk id) 1543a64b253SStefan Herbrechtsmeier { 1553a64b253SStefan Herbrechtsmeier u32 clk_ctrl, srcsel; 1563a64b253SStefan Herbrechtsmeier 1573a64b253SStefan Herbrechtsmeier if (id == gem0_clk) 1583a64b253SStefan Herbrechtsmeier clk_ctrl = readl(&slcr_base->gem0_rclk_ctrl); 1593a64b253SStefan Herbrechtsmeier else 1603a64b253SStefan Herbrechtsmeier clk_ctrl = readl(&slcr_base->gem1_rclk_ctrl); 1613a64b253SStefan Herbrechtsmeier 1623a64b253SStefan Herbrechtsmeier srcsel = (clk_ctrl & CLK_CTRL_SRCSEL_MASK) >> CLK_CTRL_SRCSEL_SHIFT; 1633a64b253SStefan Herbrechtsmeier if (srcsel) 1643a64b253SStefan Herbrechtsmeier return emio_clk; 1653a64b253SStefan Herbrechtsmeier else 1663a64b253SStefan Herbrechtsmeier return mio_clk; 1673a64b253SStefan Herbrechtsmeier } 1683a64b253SStefan Herbrechtsmeier #endif 1693a64b253SStefan Herbrechtsmeier 1703a64b253SStefan Herbrechtsmeier static ulong zynq_clk_get_cpu_rate(struct zynq_clk_priv *priv, enum zynq_clk id) 1713a64b253SStefan Herbrechtsmeier { 1723a64b253SStefan Herbrechtsmeier u32 clk_621, clk_ctrl, div; 1733a64b253SStefan Herbrechtsmeier enum zynq_clk pll; 1743a64b253SStefan Herbrechtsmeier 1753a64b253SStefan Herbrechtsmeier clk_ctrl = readl(&slcr_base->arm_clk_ctrl); 1763a64b253SStefan Herbrechtsmeier 1773a64b253SStefan Herbrechtsmeier div = (clk_ctrl & CLK_CTRL_DIV0_MASK) >> CLK_CTRL_DIV0_SHIFT; 1783a64b253SStefan Herbrechtsmeier 1793a64b253SStefan Herbrechtsmeier switch (id) { 1803a64b253SStefan Herbrechtsmeier case cpu_1x_clk: 1813a64b253SStefan Herbrechtsmeier div *= 2; 1823a64b253SStefan Herbrechtsmeier /* fall through */ 1833a64b253SStefan Herbrechtsmeier case cpu_2x_clk: 1843a64b253SStefan Herbrechtsmeier clk_621 = readl(&slcr_base->clk_621_true) & 1; 1853a64b253SStefan Herbrechtsmeier div *= 2 + clk_621; 1863a64b253SStefan Herbrechtsmeier break; 1873a64b253SStefan Herbrechtsmeier case cpu_3or2x_clk: 1883a64b253SStefan Herbrechtsmeier div *= 2; 1893a64b253SStefan Herbrechtsmeier /* fall through */ 1903a64b253SStefan Herbrechtsmeier case cpu_6or4x_clk: 1913a64b253SStefan Herbrechtsmeier break; 1923a64b253SStefan Herbrechtsmeier default: 1933a64b253SStefan Herbrechtsmeier return 0; 1943a64b253SStefan Herbrechtsmeier } 1953a64b253SStefan Herbrechtsmeier 1963a64b253SStefan Herbrechtsmeier pll = zynq_clk_get_cpu_pll(clk_ctrl); 1973a64b253SStefan Herbrechtsmeier 1983a64b253SStefan Herbrechtsmeier return DIV_ROUND_CLOSEST(zynq_clk_get_pll_rate(priv, pll), div); 1993a64b253SStefan Herbrechtsmeier } 2003a64b253SStefan Herbrechtsmeier 2013a64b253SStefan Herbrechtsmeier #ifndef CONFIG_SPL_BUILD 2023a64b253SStefan Herbrechtsmeier static ulong zynq_clk_get_ddr2x_rate(struct zynq_clk_priv *priv) 2033a64b253SStefan Herbrechtsmeier { 2043a64b253SStefan Herbrechtsmeier u32 clk_ctrl, div; 2053a64b253SStefan Herbrechtsmeier 2063a64b253SStefan Herbrechtsmeier clk_ctrl = readl(&slcr_base->ddr_clk_ctrl); 2073a64b253SStefan Herbrechtsmeier 2083a64b253SStefan Herbrechtsmeier div = (clk_ctrl & CLK_CTRL_DIV2X_MASK) >> CLK_CTRL_DIV2X_SHIFT; 2093a64b253SStefan Herbrechtsmeier 2103a64b253SStefan Herbrechtsmeier return DIV_ROUND_CLOSEST(zynq_clk_get_pll_rate(priv, ddrpll_clk), div); 2113a64b253SStefan Herbrechtsmeier } 2123a64b253SStefan Herbrechtsmeier #endif 2133a64b253SStefan Herbrechtsmeier 2143a64b253SStefan Herbrechtsmeier static ulong zynq_clk_get_ddr3x_rate(struct zynq_clk_priv *priv) 2153a64b253SStefan Herbrechtsmeier { 2163a64b253SStefan Herbrechtsmeier u32 clk_ctrl, div; 2173a64b253SStefan Herbrechtsmeier 2183a64b253SStefan Herbrechtsmeier clk_ctrl = readl(&slcr_base->ddr_clk_ctrl); 2193a64b253SStefan Herbrechtsmeier 2203a64b253SStefan Herbrechtsmeier div = (clk_ctrl & CLK_CTRL_DIV3X_MASK) >> CLK_CTRL_DIV3X_SHIFT; 2213a64b253SStefan Herbrechtsmeier 2223a64b253SStefan Herbrechtsmeier return DIV_ROUND_CLOSEST(zynq_clk_get_pll_rate(priv, ddrpll_clk), div); 2233a64b253SStefan Herbrechtsmeier } 2243a64b253SStefan Herbrechtsmeier 2253a64b253SStefan Herbrechtsmeier #ifndef CONFIG_SPL_BUILD 2263a64b253SStefan Herbrechtsmeier static ulong zynq_clk_get_dci_rate(struct zynq_clk_priv *priv) 2273a64b253SStefan Herbrechtsmeier { 2283a64b253SStefan Herbrechtsmeier u32 clk_ctrl, div0, div1; 2293a64b253SStefan Herbrechtsmeier 2303a64b253SStefan Herbrechtsmeier clk_ctrl = readl(&slcr_base->dci_clk_ctrl); 2313a64b253SStefan Herbrechtsmeier 2323a64b253SStefan Herbrechtsmeier div0 = (clk_ctrl & CLK_CTRL_DIV0_MASK) >> CLK_CTRL_DIV0_SHIFT; 2333a64b253SStefan Herbrechtsmeier div1 = (clk_ctrl & CLK_CTRL_DIV1_MASK) >> CLK_CTRL_DIV1_SHIFT; 2343a64b253SStefan Herbrechtsmeier 2353a64b253SStefan Herbrechtsmeier return DIV_ROUND_CLOSEST(DIV_ROUND_CLOSEST( 2363a64b253SStefan Herbrechtsmeier zynq_clk_get_pll_rate(priv, ddrpll_clk), div0), div1); 2373a64b253SStefan Herbrechtsmeier } 2383a64b253SStefan Herbrechtsmeier #endif 2393a64b253SStefan Herbrechtsmeier 2403a64b253SStefan Herbrechtsmeier static ulong zynq_clk_get_peripheral_rate(struct zynq_clk_priv *priv, 2413a64b253SStefan Herbrechtsmeier enum zynq_clk id, bool two_divs) 2423a64b253SStefan Herbrechtsmeier { 2433a64b253SStefan Herbrechtsmeier enum zynq_clk pll; 2443a64b253SStefan Herbrechtsmeier u32 clk_ctrl, div0; 2453a64b253SStefan Herbrechtsmeier u32 div1 = 1; 2463a64b253SStefan Herbrechtsmeier 2473a64b253SStefan Herbrechtsmeier clk_ctrl = readl(zynq_clk_get_register(id)); 2483a64b253SStefan Herbrechtsmeier 2493a64b253SStefan Herbrechtsmeier div0 = (clk_ctrl & CLK_CTRL_DIV0_MASK) >> CLK_CTRL_DIV0_SHIFT; 2503a64b253SStefan Herbrechtsmeier if (!div0) 2513a64b253SStefan Herbrechtsmeier div0 = 1; 2523a64b253SStefan Herbrechtsmeier 2533a64b253SStefan Herbrechtsmeier #ifndef CONFIG_SPL_BUILD 2543a64b253SStefan Herbrechtsmeier if (two_divs) { 2553a64b253SStefan Herbrechtsmeier div1 = (clk_ctrl & CLK_CTRL_DIV1_MASK) >> CLK_CTRL_DIV1_SHIFT; 2563a64b253SStefan Herbrechtsmeier if (!div1) 2573a64b253SStefan Herbrechtsmeier div1 = 1; 2583a64b253SStefan Herbrechtsmeier } 2593a64b253SStefan Herbrechtsmeier #endif 2603a64b253SStefan Herbrechtsmeier 2613a64b253SStefan Herbrechtsmeier pll = zynq_clk_get_peripheral_pll(clk_ctrl); 2623a64b253SStefan Herbrechtsmeier 2633a64b253SStefan Herbrechtsmeier return 2643a64b253SStefan Herbrechtsmeier DIV_ROUND_CLOSEST( 2653a64b253SStefan Herbrechtsmeier DIV_ROUND_CLOSEST( 2663a64b253SStefan Herbrechtsmeier zynq_clk_get_pll_rate(priv, pll), div0), 2673a64b253SStefan Herbrechtsmeier div1); 2683a64b253SStefan Herbrechtsmeier } 2693a64b253SStefan Herbrechtsmeier 2703a64b253SStefan Herbrechtsmeier #ifndef CONFIG_SPL_BUILD 2713a64b253SStefan Herbrechtsmeier static ulong zynq_clk_get_gem_rate(struct zynq_clk_priv *priv, enum zynq_clk id) 2723a64b253SStefan Herbrechtsmeier { 2739bb803d5SStefan Herbrechtsmeier struct clk *parent; 2749bb803d5SStefan Herbrechtsmeier 2753a64b253SStefan Herbrechtsmeier if (zynq_clk_get_gem_rclk(id) == mio_clk) 2763a64b253SStefan Herbrechtsmeier return zynq_clk_get_peripheral_rate(priv, id, true); 2773a64b253SStefan Herbrechtsmeier 2789bb803d5SStefan Herbrechtsmeier parent = &priv->gem_emio_clk[id - gem0_clk]; 2799bb803d5SStefan Herbrechtsmeier if (parent->dev) 2809bb803d5SStefan Herbrechtsmeier return clk_get_rate(parent); 2819bb803d5SStefan Herbrechtsmeier 2823a64b253SStefan Herbrechtsmeier debug("%s: gem%d emio rx clock source unknown\n", __func__, 2833a64b253SStefan Herbrechtsmeier id - gem0_clk); 2843a64b253SStefan Herbrechtsmeier 2853a64b253SStefan Herbrechtsmeier return -ENOSYS; 2863a64b253SStefan Herbrechtsmeier } 2873a64b253SStefan Herbrechtsmeier 2883a64b253SStefan Herbrechtsmeier static unsigned long zynq_clk_calc_peripheral_two_divs(ulong rate, 2893a64b253SStefan Herbrechtsmeier ulong pll_rate, 2903a64b253SStefan Herbrechtsmeier u32 *div0, u32 *div1) 2913a64b253SStefan Herbrechtsmeier { 2923a64b253SStefan Herbrechtsmeier long new_err, best_err = (long)(~0UL >> 1); 2933a64b253SStefan Herbrechtsmeier ulong new_rate, best_rate = 0; 2943a64b253SStefan Herbrechtsmeier u32 d0, d1; 2953a64b253SStefan Herbrechtsmeier 2963a64b253SStefan Herbrechtsmeier for (d0 = 1; d0 <= ZYNQ_CLK_MAXDIV; d0++) { 2973a64b253SStefan Herbrechtsmeier for (d1 = 1; d1 <= ZYNQ_CLK_MAXDIV >> 1; d1++) { 2983a64b253SStefan Herbrechtsmeier new_rate = DIV_ROUND_CLOSEST( 2993a64b253SStefan Herbrechtsmeier DIV_ROUND_CLOSEST(pll_rate, d0), d1); 3003a64b253SStefan Herbrechtsmeier new_err = abs(new_rate - rate); 3013a64b253SStefan Herbrechtsmeier 3023a64b253SStefan Herbrechtsmeier if (new_err < best_err) { 3033a64b253SStefan Herbrechtsmeier *div0 = d0; 3043a64b253SStefan Herbrechtsmeier *div1 = d1; 3053a64b253SStefan Herbrechtsmeier best_err = new_err; 3063a64b253SStefan Herbrechtsmeier best_rate = new_rate; 3073a64b253SStefan Herbrechtsmeier } 3083a64b253SStefan Herbrechtsmeier } 3093a64b253SStefan Herbrechtsmeier } 3103a64b253SStefan Herbrechtsmeier 3113a64b253SStefan Herbrechtsmeier return best_rate; 3123a64b253SStefan Herbrechtsmeier } 3133a64b253SStefan Herbrechtsmeier 3143a64b253SStefan Herbrechtsmeier static ulong zynq_clk_set_peripheral_rate(struct zynq_clk_priv *priv, 3153a64b253SStefan Herbrechtsmeier enum zynq_clk id, ulong rate, 3163a64b253SStefan Herbrechtsmeier bool two_divs) 3173a64b253SStefan Herbrechtsmeier { 3183a64b253SStefan Herbrechtsmeier enum zynq_clk pll; 3193a64b253SStefan Herbrechtsmeier u32 clk_ctrl, div0 = 0, div1 = 0; 3203a64b253SStefan Herbrechtsmeier ulong pll_rate, new_rate; 3213a64b253SStefan Herbrechtsmeier u32 *reg; 3223a64b253SStefan Herbrechtsmeier 3233a64b253SStefan Herbrechtsmeier reg = zynq_clk_get_register(id); 3243a64b253SStefan Herbrechtsmeier clk_ctrl = readl(reg); 3253a64b253SStefan Herbrechtsmeier 3263a64b253SStefan Herbrechtsmeier pll = zynq_clk_get_peripheral_pll(clk_ctrl); 3273a64b253SStefan Herbrechtsmeier pll_rate = zynq_clk_get_pll_rate(priv, pll); 3283a64b253SStefan Herbrechtsmeier clk_ctrl &= ~CLK_CTRL_DIV0_MASK; 3293a64b253SStefan Herbrechtsmeier if (two_divs) { 3303a64b253SStefan Herbrechtsmeier clk_ctrl &= ~CLK_CTRL_DIV1_MASK; 3313a64b253SStefan Herbrechtsmeier new_rate = zynq_clk_calc_peripheral_two_divs(rate, pll_rate, 3323a64b253SStefan Herbrechtsmeier &div0, &div1); 3333a64b253SStefan Herbrechtsmeier clk_ctrl |= div1 << CLK_CTRL_DIV1_SHIFT; 3343a64b253SStefan Herbrechtsmeier } else { 3353a64b253SStefan Herbrechtsmeier div0 = DIV_ROUND_CLOSEST(pll_rate, rate); 3363a64b253SStefan Herbrechtsmeier if (div0 > ZYNQ_CLK_MAXDIV) 3373a64b253SStefan Herbrechtsmeier div0 = ZYNQ_CLK_MAXDIV; 3383a64b253SStefan Herbrechtsmeier new_rate = DIV_ROUND_CLOSEST(rate, div0); 3393a64b253SStefan Herbrechtsmeier } 3403a64b253SStefan Herbrechtsmeier clk_ctrl |= div0 << CLK_CTRL_DIV0_SHIFT; 3413a64b253SStefan Herbrechtsmeier 3423a64b253SStefan Herbrechtsmeier zynq_slcr_unlock(); 3433a64b253SStefan Herbrechtsmeier writel(clk_ctrl, reg); 3443a64b253SStefan Herbrechtsmeier zynq_slcr_lock(); 3453a64b253SStefan Herbrechtsmeier 3463a64b253SStefan Herbrechtsmeier return new_rate; 3473a64b253SStefan Herbrechtsmeier } 3483a64b253SStefan Herbrechtsmeier 3493a64b253SStefan Herbrechtsmeier static ulong zynq_clk_set_gem_rate(struct zynq_clk_priv *priv, enum zynq_clk id, 3503a64b253SStefan Herbrechtsmeier ulong rate) 3513a64b253SStefan Herbrechtsmeier { 3529bb803d5SStefan Herbrechtsmeier struct clk *parent; 3539bb803d5SStefan Herbrechtsmeier 3543a64b253SStefan Herbrechtsmeier if (zynq_clk_get_gem_rclk(id) == mio_clk) 3553a64b253SStefan Herbrechtsmeier return zynq_clk_set_peripheral_rate(priv, id, rate, true); 3563a64b253SStefan Herbrechtsmeier 3579bb803d5SStefan Herbrechtsmeier parent = &priv->gem_emio_clk[id - gem0_clk]; 3589bb803d5SStefan Herbrechtsmeier if (parent->dev) 3599bb803d5SStefan Herbrechtsmeier return clk_set_rate(parent, rate); 3609bb803d5SStefan Herbrechtsmeier 3613a64b253SStefan Herbrechtsmeier debug("%s: gem%d emio rx clock source unknown\n", __func__, 3623a64b253SStefan Herbrechtsmeier id - gem0_clk); 3633a64b253SStefan Herbrechtsmeier 3643a64b253SStefan Herbrechtsmeier return -ENOSYS; 3653a64b253SStefan Herbrechtsmeier } 3663a64b253SStefan Herbrechtsmeier #endif 3673a64b253SStefan Herbrechtsmeier 3683a64b253SStefan Herbrechtsmeier #ifndef CONFIG_SPL_BUILD 3693a64b253SStefan Herbrechtsmeier static ulong zynq_clk_get_rate(struct clk *clk) 3703a64b253SStefan Herbrechtsmeier { 3713a64b253SStefan Herbrechtsmeier struct zynq_clk_priv *priv = dev_get_priv(clk->dev); 3723a64b253SStefan Herbrechtsmeier enum zynq_clk id = clk->id; 3733a64b253SStefan Herbrechtsmeier bool two_divs = false; 3743a64b253SStefan Herbrechtsmeier 3753a64b253SStefan Herbrechtsmeier switch (id) { 3763a64b253SStefan Herbrechtsmeier case armpll_clk ... iopll_clk: 3773a64b253SStefan Herbrechtsmeier return zynq_clk_get_pll_rate(priv, id); 3783a64b253SStefan Herbrechtsmeier case cpu_6or4x_clk ... cpu_1x_clk: 3793a64b253SStefan Herbrechtsmeier return zynq_clk_get_cpu_rate(priv, id); 3803a64b253SStefan Herbrechtsmeier case ddr2x_clk: 3813a64b253SStefan Herbrechtsmeier return zynq_clk_get_ddr2x_rate(priv); 3823a64b253SStefan Herbrechtsmeier case ddr3x_clk: 3833a64b253SStefan Herbrechtsmeier return zynq_clk_get_ddr3x_rate(priv); 3843a64b253SStefan Herbrechtsmeier case dci_clk: 3853a64b253SStefan Herbrechtsmeier return zynq_clk_get_dci_rate(priv); 3863a64b253SStefan Herbrechtsmeier case gem0_clk ... gem1_clk: 3873a64b253SStefan Herbrechtsmeier return zynq_clk_get_gem_rate(priv, id); 3883a64b253SStefan Herbrechtsmeier case fclk0_clk ... can1_clk: 3893a64b253SStefan Herbrechtsmeier two_divs = true; 3903a64b253SStefan Herbrechtsmeier /* fall through */ 3913a64b253SStefan Herbrechtsmeier case dbg_trc_clk ... dbg_apb_clk: 3923a64b253SStefan Herbrechtsmeier case lqspi_clk ... pcap_clk: 3933a64b253SStefan Herbrechtsmeier case sdio0_clk ... spi1_clk: 3943a64b253SStefan Herbrechtsmeier return zynq_clk_get_peripheral_rate(priv, id, two_divs); 3953a64b253SStefan Herbrechtsmeier case dma_clk: 3963a64b253SStefan Herbrechtsmeier return zynq_clk_get_cpu_rate(priv, cpu_2x_clk); 3973a64b253SStefan Herbrechtsmeier case usb0_aper_clk ... smc_aper_clk: 3983a64b253SStefan Herbrechtsmeier return zynq_clk_get_cpu_rate(priv, cpu_1x_clk); 3993a64b253SStefan Herbrechtsmeier default: 4003a64b253SStefan Herbrechtsmeier return -ENXIO; 4013a64b253SStefan Herbrechtsmeier } 4023a64b253SStefan Herbrechtsmeier } 4033a64b253SStefan Herbrechtsmeier 4043a64b253SStefan Herbrechtsmeier static ulong zynq_clk_set_rate(struct clk *clk, ulong rate) 4053a64b253SStefan Herbrechtsmeier { 4063a64b253SStefan Herbrechtsmeier struct zynq_clk_priv *priv = dev_get_priv(clk->dev); 4073a64b253SStefan Herbrechtsmeier enum zynq_clk id = clk->id; 4083a64b253SStefan Herbrechtsmeier bool two_divs = false; 4093a64b253SStefan Herbrechtsmeier 4103a64b253SStefan Herbrechtsmeier switch (id) { 4113a64b253SStefan Herbrechtsmeier case gem0_clk ... gem1_clk: 4123a64b253SStefan Herbrechtsmeier return zynq_clk_set_gem_rate(priv, id, rate); 4133a64b253SStefan Herbrechtsmeier case fclk0_clk ... can1_clk: 4143a64b253SStefan Herbrechtsmeier two_divs = true; 4153a64b253SStefan Herbrechtsmeier /* fall through */ 4163a64b253SStefan Herbrechtsmeier case lqspi_clk ... pcap_clk: 4173a64b253SStefan Herbrechtsmeier case sdio0_clk ... spi1_clk: 4183a64b253SStefan Herbrechtsmeier case dbg_trc_clk ... dbg_apb_clk: 4193a64b253SStefan Herbrechtsmeier return zynq_clk_set_peripheral_rate(priv, id, rate, two_divs); 4203a64b253SStefan Herbrechtsmeier default: 4213a64b253SStefan Herbrechtsmeier return -ENXIO; 4223a64b253SStefan Herbrechtsmeier } 4233a64b253SStefan Herbrechtsmeier } 4243a64b253SStefan Herbrechtsmeier #else 4253a64b253SStefan Herbrechtsmeier static ulong zynq_clk_get_rate(struct clk *clk) 4263a64b253SStefan Herbrechtsmeier { 4273a64b253SStefan Herbrechtsmeier struct zynq_clk_priv *priv = dev_get_priv(clk->dev); 4283a64b253SStefan Herbrechtsmeier enum zynq_clk id = clk->id; 4293a64b253SStefan Herbrechtsmeier 4303a64b253SStefan Herbrechtsmeier switch (id) { 4313a64b253SStefan Herbrechtsmeier case cpu_6or4x_clk ... cpu_1x_clk: 4323a64b253SStefan Herbrechtsmeier return zynq_clk_get_cpu_rate(priv, id); 4333a64b253SStefan Herbrechtsmeier case ddr3x_clk: 4343a64b253SStefan Herbrechtsmeier return zynq_clk_get_ddr3x_rate(priv); 4353a64b253SStefan Herbrechtsmeier case lqspi_clk ... pcap_clk: 4363a64b253SStefan Herbrechtsmeier case sdio0_clk ... spi1_clk: 4373a64b253SStefan Herbrechtsmeier return zynq_clk_get_peripheral_rate(priv, id, 0); 4383a64b253SStefan Herbrechtsmeier default: 4393a64b253SStefan Herbrechtsmeier return -ENXIO; 4403a64b253SStefan Herbrechtsmeier } 4413a64b253SStefan Herbrechtsmeier } 4423a64b253SStefan Herbrechtsmeier #endif 4433a64b253SStefan Herbrechtsmeier 4443a64b253SStefan Herbrechtsmeier static struct clk_ops zynq_clk_ops = { 4453a64b253SStefan Herbrechtsmeier .get_rate = zynq_clk_get_rate, 4463a64b253SStefan Herbrechtsmeier #ifndef CONFIG_SPL_BUILD 4473a64b253SStefan Herbrechtsmeier .set_rate = zynq_clk_set_rate, 4483a64b253SStefan Herbrechtsmeier #endif 4493a64b253SStefan Herbrechtsmeier }; 4503a64b253SStefan Herbrechtsmeier 4513a64b253SStefan Herbrechtsmeier static int zynq_clk_probe(struct udevice *dev) 4523a64b253SStefan Herbrechtsmeier { 4533a64b253SStefan Herbrechtsmeier struct zynq_clk_priv *priv = dev_get_priv(dev); 4549bb803d5SStefan Herbrechtsmeier #ifndef CONFIG_SPL_BUILD 4559bb803d5SStefan Herbrechtsmeier unsigned int i; 4569bb803d5SStefan Herbrechtsmeier char name[16]; 4579bb803d5SStefan Herbrechtsmeier int ret; 4589bb803d5SStefan Herbrechtsmeier 4599bb803d5SStefan Herbrechtsmeier for (i = 0; i < 2; i++) { 4609bb803d5SStefan Herbrechtsmeier sprintf(name, "gem%d_emio_clk", i); 4619bb803d5SStefan Herbrechtsmeier ret = clk_get_by_name(dev, name, &priv->gem_emio_clk[i]); 4629bb803d5SStefan Herbrechtsmeier if (ret < 0 && ret != -FDT_ERR_NOTFOUND) { 4639bb803d5SStefan Herbrechtsmeier dev_err(dev, "failed to get %s clock\n", name); 4649bb803d5SStefan Herbrechtsmeier return ret; 4659bb803d5SStefan Herbrechtsmeier } 4669bb803d5SStefan Herbrechtsmeier } 4679bb803d5SStefan Herbrechtsmeier #endif 4683a64b253SStefan Herbrechtsmeier 469*da409cccSSimon Glass priv->ps_clk_freq = fdtdec_get_uint(gd->fdt_blob, dev_of_offset(dev), 4703a64b253SStefan Herbrechtsmeier "ps-clk-frequency", 33333333UL); 4713a64b253SStefan Herbrechtsmeier 4723a64b253SStefan Herbrechtsmeier return 0; 4733a64b253SStefan Herbrechtsmeier } 4743a64b253SStefan Herbrechtsmeier 4753a64b253SStefan Herbrechtsmeier static const struct udevice_id zynq_clk_ids[] = { 4763a64b253SStefan Herbrechtsmeier { .compatible = "xlnx,ps7-clkc"}, 4773a64b253SStefan Herbrechtsmeier {} 4783a64b253SStefan Herbrechtsmeier }; 4793a64b253SStefan Herbrechtsmeier 4803a64b253SStefan Herbrechtsmeier U_BOOT_DRIVER(zynq_clk) = { 4813a64b253SStefan Herbrechtsmeier .name = "zynq_clk", 4823a64b253SStefan Herbrechtsmeier .id = UCLASS_CLK, 4833a64b253SStefan Herbrechtsmeier .of_match = zynq_clk_ids, 4843a64b253SStefan Herbrechtsmeier .flags = DM_FLAG_PRE_RELOC, 4853a64b253SStefan Herbrechtsmeier .ops = &zynq_clk_ops, 4863a64b253SStefan Herbrechtsmeier .priv_auto_alloc_size = sizeof(struct zynq_clk_priv), 4873a64b253SStefan Herbrechtsmeier .probe = zynq_clk_probe, 4883a64b253SStefan Herbrechtsmeier }; 489