xref: /openbmc/u-boot/board/udoo/udoo.c (revision 83d290c56fab2d38cd1ab4c4cc7099559c1d5046)
1*83d290c5STom Rini // SPDX-License-Identifier: GPL-2.0+
20c5e2667SFabio Estevam /*
30c5e2667SFabio Estevam  * Copyright (C) 2013 Freescale Semiconductor, Inc.
40c5e2667SFabio Estevam  *
50c5e2667SFabio Estevam  * Author: Fabio Estevam <fabio.estevam@freescale.com>
60c5e2667SFabio Estevam  */
70c5e2667SFabio Estevam 
80c5e2667SFabio Estevam #include <asm/arch/clock.h>
90c5e2667SFabio Estevam #include <asm/arch/imx-regs.h>
100c5e2667SFabio Estevam #include <asm/arch/iomux.h>
11078813d2SGiuseppe Pagano #include <malloc.h>
120c5e2667SFabio Estevam #include <asm/arch/mx6-pins.h>
131221ce45SMasahiro Yamada #include <linux/errno.h>
140c5e2667SFabio Estevam #include <asm/gpio.h>
15552a848eSStefano Babic #include <asm/mach-imx/iomux-v3.h>
16552a848eSStefano Babic #include <asm/mach-imx/sata.h>
170c5e2667SFabio Estevam #include <mmc.h>
180c5e2667SFabio Estevam #include <fsl_esdhc.h>
190c5e2667SFabio Estevam #include <asm/arch/crm_regs.h>
200c5e2667SFabio Estevam #include <asm/io.h>
210c5e2667SFabio Estevam #include <asm/arch/sys_proto.h>
22078813d2SGiuseppe Pagano #include <micrel.h>
23078813d2SGiuseppe Pagano #include <miiphy.h>
24078813d2SGiuseppe Pagano #include <netdev.h>
250c5e2667SFabio Estevam 
260c5e2667SFabio Estevam DECLARE_GLOBAL_DATA_PTR;
270c5e2667SFabio Estevam 
280c5e2667SFabio Estevam #define UART_PAD_CTRL  (PAD_CTL_PUS_100K_UP |			\
290c5e2667SFabio Estevam 	PAD_CTL_SPEED_MED | PAD_CTL_DSE_40ohm |			\
300c5e2667SFabio Estevam 	PAD_CTL_SRE_FAST  | PAD_CTL_HYS)
310c5e2667SFabio Estevam 
32078813d2SGiuseppe Pagano #define ENET_PAD_CTRL  (PAD_CTL_PUS_100K_UP |                   \
33078813d2SGiuseppe Pagano 	PAD_CTL_SPEED_MED | PAD_CTL_DSE_40ohm | PAD_CTL_HYS)
34078813d2SGiuseppe Pagano 
350c5e2667SFabio Estevam #define USDHC_PAD_CTRL (PAD_CTL_PUS_47K_UP |			\
360c5e2667SFabio Estevam 	PAD_CTL_SPEED_LOW | PAD_CTL_DSE_80ohm |			\
370c5e2667SFabio Estevam 	PAD_CTL_SRE_FAST  | PAD_CTL_HYS)
380c5e2667SFabio Estevam 
390c5e2667SFabio Estevam #define WDT_EN		IMX_GPIO_NR(5, 4)
400c5e2667SFabio Estevam #define WDT_TRG		IMX_GPIO_NR(3, 19)
410c5e2667SFabio Estevam 
dram_init(void)420c5e2667SFabio Estevam int dram_init(void)
430c5e2667SFabio Estevam {
4478506c2fSvpeter4 	gd->ram_size = imx_ddr_size();
450c5e2667SFabio Estevam 
460c5e2667SFabio Estevam 	return 0;
470c5e2667SFabio Estevam }
480c5e2667SFabio Estevam 
490c5e2667SFabio Estevam static iomux_v3_cfg_t const uart2_pads[] = {
5078506c2fSvpeter4 	IOMUX_PADS(PAD_EIM_D26__UART2_TX_DATA | MUX_PAD_CTRL(UART_PAD_CTRL)),
5178506c2fSvpeter4 	IOMUX_PADS(PAD_EIM_D27__UART2_RX_DATA | MUX_PAD_CTRL(UART_PAD_CTRL)),
520c5e2667SFabio Estevam };
530c5e2667SFabio Estevam 
540c5e2667SFabio Estevam static iomux_v3_cfg_t const usdhc3_pads[] = {
5578506c2fSvpeter4 	IOMUX_PADS(PAD_SD3_CLK__SD3_CLK    | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
5678506c2fSvpeter4 	IOMUX_PADS(PAD_SD3_CMD__SD3_CMD    | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
5778506c2fSvpeter4 	IOMUX_PADS(PAD_SD3_DAT0__SD3_DATA0 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
5878506c2fSvpeter4 	IOMUX_PADS(PAD_SD3_DAT1__SD3_DATA1 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
5978506c2fSvpeter4 	IOMUX_PADS(PAD_SD3_DAT2__SD3_DATA2 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
6078506c2fSvpeter4 	IOMUX_PADS(PAD_SD3_DAT3__SD3_DATA3 | MUX_PAD_CTRL(USDHC_PAD_CTRL)),
610c5e2667SFabio Estevam };
620c5e2667SFabio Estevam 
630c5e2667SFabio Estevam static iomux_v3_cfg_t const wdog_pads[] = {
6478506c2fSvpeter4 	IOMUX_PADS(PAD_EIM_A24__GPIO5_IO04 | MUX_PAD_CTRL(NO_PAD_CTRL)),
6578506c2fSvpeter4 	IOMUX_PADS(PAD_EIM_D19__GPIO3_IO19),
660c5e2667SFabio Estevam };
670c5e2667SFabio Estevam 
mx6_rgmii_rework(struct phy_device * phydev)68078813d2SGiuseppe Pagano int mx6_rgmii_rework(struct phy_device *phydev)
69078813d2SGiuseppe Pagano {
70078813d2SGiuseppe Pagano 	/*
71078813d2SGiuseppe Pagano 	 * Bug: Apparently uDoo does not works with Gigabit switches...
72078813d2SGiuseppe Pagano 	 * Limiting speed to 10/100Mbps, and setting master mode, seems to
73078813d2SGiuseppe Pagano 	 * be the only way to have a successfull PHY auto negotiation.
74078813d2SGiuseppe Pagano 	 * How to fix: Understand why Linux kernel do not have this issue.
75078813d2SGiuseppe Pagano 	 */
76078813d2SGiuseppe Pagano 	phy_write(phydev, MDIO_DEVAD_NONE, MII_CTRL1000, 0x1c00);
77078813d2SGiuseppe Pagano 
78078813d2SGiuseppe Pagano 	/* control data pad skew - devaddr = 0x02, register = 0x04 */
79078813d2SGiuseppe Pagano 	ksz9031_phy_extended_write(phydev, 0x02,
80078813d2SGiuseppe Pagano 				   MII_KSZ9031_EXT_RGMII_CTRL_SIG_SKEW,
81078813d2SGiuseppe Pagano 				   MII_KSZ9031_MOD_DATA_NO_POST_INC, 0x0000);
82078813d2SGiuseppe Pagano 	/* rx data pad skew - devaddr = 0x02, register = 0x05 */
83078813d2SGiuseppe Pagano 	ksz9031_phy_extended_write(phydev, 0x02,
84078813d2SGiuseppe Pagano 				   MII_KSZ9031_EXT_RGMII_RX_DATA_SKEW,
85078813d2SGiuseppe Pagano 				   MII_KSZ9031_MOD_DATA_NO_POST_INC, 0x0000);
86078813d2SGiuseppe Pagano 	/* tx data pad skew - devaddr = 0x02, register = 0x05 */
87078813d2SGiuseppe Pagano 	ksz9031_phy_extended_write(phydev, 0x02,
88078813d2SGiuseppe Pagano 				   MII_KSZ9031_EXT_RGMII_TX_DATA_SKEW,
89078813d2SGiuseppe Pagano 				   MII_KSZ9031_MOD_DATA_NO_POST_INC, 0x0000);
90078813d2SGiuseppe Pagano 	/* gtx and rx clock pad skew - devaddr = 0x02, register = 0x08 */
91078813d2SGiuseppe Pagano 	ksz9031_phy_extended_write(phydev, 0x02,
92078813d2SGiuseppe Pagano 				   MII_KSZ9031_EXT_RGMII_CLOCK_SKEW,
93078813d2SGiuseppe Pagano 				   MII_KSZ9031_MOD_DATA_NO_POST_INC, 0x03FF);
94078813d2SGiuseppe Pagano 	return 0;
95078813d2SGiuseppe Pagano }
96078813d2SGiuseppe Pagano 
97078813d2SGiuseppe Pagano static iomux_v3_cfg_t const enet_pads1[] = {
9878506c2fSvpeter4 	IOMUX_PADS(PAD_ENET_MDIO__ENET_MDIO		| MUX_PAD_CTRL(ENET_PAD_CTRL)),
9978506c2fSvpeter4 	IOMUX_PADS(PAD_ENET_MDC__ENET_MDC		| MUX_PAD_CTRL(ENET_PAD_CTRL)),
10078506c2fSvpeter4 	IOMUX_PADS(PAD_RGMII_TXC__RGMII_TXC	| MUX_PAD_CTRL(ENET_PAD_CTRL)),
10178506c2fSvpeter4 	IOMUX_PADS(PAD_RGMII_TD0__RGMII_TD0	| MUX_PAD_CTRL(ENET_PAD_CTRL)),
10278506c2fSvpeter4 	IOMUX_PADS(PAD_RGMII_TD1__RGMII_TD1	| MUX_PAD_CTRL(ENET_PAD_CTRL)),
10378506c2fSvpeter4 	IOMUX_PADS(PAD_RGMII_TD2__RGMII_TD2	| MUX_PAD_CTRL(ENET_PAD_CTRL)),
10478506c2fSvpeter4 	IOMUX_PADS(PAD_RGMII_TD3__RGMII_TD3	| MUX_PAD_CTRL(ENET_PAD_CTRL)),
10578506c2fSvpeter4 	IOMUX_PADS(PAD_RGMII_TX_CTL__RGMII_TX_CTL	| MUX_PAD_CTRL(ENET_PAD_CTRL)),
10678506c2fSvpeter4 	IOMUX_PADS(PAD_ENET_REF_CLK__ENET_TX_CLK	| MUX_PAD_CTRL(ENET_PAD_CTRL)),
10778506c2fSvpeter4 	IOMUX_PADS(PAD_RGMII_RXC__RGMII_RXC	| MUX_PAD_CTRL(ENET_PAD_CTRL)),
108078813d2SGiuseppe Pagano 	/* RGMII reset */
10978506c2fSvpeter4 	IOMUX_PADS(PAD_EIM_D23__GPIO3_IO23		| MUX_PAD_CTRL(NO_PAD_CTRL)),
110078813d2SGiuseppe Pagano 	/* Ethernet power supply */
11178506c2fSvpeter4 	IOMUX_PADS(PAD_EIM_EB3__GPIO2_IO31		| MUX_PAD_CTRL(NO_PAD_CTRL)),
112078813d2SGiuseppe Pagano 	/* pin 32 - 1 - (MODE0) all */
11378506c2fSvpeter4 	IOMUX_PADS(PAD_RGMII_RD0__GPIO6_IO25		| MUX_PAD_CTRL(NO_PAD_CTRL)),
114078813d2SGiuseppe Pagano 	/* pin 31 - 1 - (MODE1) all */
11578506c2fSvpeter4 	IOMUX_PADS(PAD_RGMII_RD1__GPIO6_IO27		| MUX_PAD_CTRL(NO_PAD_CTRL)),
116078813d2SGiuseppe Pagano 	/* pin 28 - 1 - (MODE2) all */
11778506c2fSvpeter4 	IOMUX_PADS(PAD_RGMII_RD2__GPIO6_IO28		| MUX_PAD_CTRL(NO_PAD_CTRL)),
118078813d2SGiuseppe Pagano 	/* pin 27 - 1 - (MODE3) all */
11978506c2fSvpeter4 	IOMUX_PADS(PAD_RGMII_RD3__GPIO6_IO29		| MUX_PAD_CTRL(NO_PAD_CTRL)),
120078813d2SGiuseppe Pagano 	/* pin 33 - 1 - (CLK125_EN) 125Mhz clockout enabled */
12178506c2fSvpeter4 	IOMUX_PADS(PAD_RGMII_RX_CTL__GPIO6_IO24	| MUX_PAD_CTRL(NO_PAD_CTRL)),
122078813d2SGiuseppe Pagano };
123078813d2SGiuseppe Pagano 
124078813d2SGiuseppe Pagano static iomux_v3_cfg_t const enet_pads2[] = {
12578506c2fSvpeter4 	IOMUX_PADS(PAD_RGMII_RD0__RGMII_RD0	| MUX_PAD_CTRL(ENET_PAD_CTRL)),
12678506c2fSvpeter4 	IOMUX_PADS(PAD_RGMII_RD1__RGMII_RD1	| MUX_PAD_CTRL(ENET_PAD_CTRL)),
12778506c2fSvpeter4 	IOMUX_PADS(PAD_RGMII_RD2__RGMII_RD2	| MUX_PAD_CTRL(ENET_PAD_CTRL)),
12878506c2fSvpeter4 	IOMUX_PADS(PAD_RGMII_RD3__RGMII_RD3	| MUX_PAD_CTRL(ENET_PAD_CTRL)),
12978506c2fSvpeter4 	IOMUX_PADS(PAD_RGMII_RX_CTL__RGMII_RX_CTL	| MUX_PAD_CTRL(ENET_PAD_CTRL)),
130078813d2SGiuseppe Pagano };
131078813d2SGiuseppe Pagano 
setup_iomux_enet(void)132078813d2SGiuseppe Pagano static void setup_iomux_enet(void)
133078813d2SGiuseppe Pagano {
13478506c2fSvpeter4 	SETUP_IOMUX_PADS(enet_pads1);
135078813d2SGiuseppe Pagano 	udelay(20);
136078813d2SGiuseppe Pagano 	gpio_direction_output(IMX_GPIO_NR(2, 31), 1); /* Power supply on */
137078813d2SGiuseppe Pagano 
138078813d2SGiuseppe Pagano 	gpio_direction_output(IMX_GPIO_NR(3, 23), 0); /* assert PHY rst */
139078813d2SGiuseppe Pagano 
140078813d2SGiuseppe Pagano 	gpio_direction_output(IMX_GPIO_NR(6, 24), 1);
141078813d2SGiuseppe Pagano 	gpio_direction_output(IMX_GPIO_NR(6, 25), 1);
142078813d2SGiuseppe Pagano 	gpio_direction_output(IMX_GPIO_NR(6, 27), 1);
143078813d2SGiuseppe Pagano 	gpio_direction_output(IMX_GPIO_NR(6, 28), 1);
144078813d2SGiuseppe Pagano 	gpio_direction_output(IMX_GPIO_NR(6, 29), 1);
145078813d2SGiuseppe Pagano 	udelay(1000);
146078813d2SGiuseppe Pagano 
147078813d2SGiuseppe Pagano 	gpio_set_value(IMX_GPIO_NR(3, 23), 1); /* deassert PHY rst */
148078813d2SGiuseppe Pagano 
149078813d2SGiuseppe Pagano 	/* Need 100ms delay to exit from reset. */
150078813d2SGiuseppe Pagano 	udelay(1000 * 100);
151078813d2SGiuseppe Pagano 
152078813d2SGiuseppe Pagano 	gpio_free(IMX_GPIO_NR(6, 24));
153078813d2SGiuseppe Pagano 	gpio_free(IMX_GPIO_NR(6, 25));
154078813d2SGiuseppe Pagano 	gpio_free(IMX_GPIO_NR(6, 27));
155078813d2SGiuseppe Pagano 	gpio_free(IMX_GPIO_NR(6, 28));
156078813d2SGiuseppe Pagano 	gpio_free(IMX_GPIO_NR(6, 29));
157078813d2SGiuseppe Pagano 
15878506c2fSvpeter4 	SETUP_IOMUX_PADS(enet_pads2);
159078813d2SGiuseppe Pagano }
160078813d2SGiuseppe Pagano 
setup_iomux_uart(void)1610c5e2667SFabio Estevam static void setup_iomux_uart(void)
1620c5e2667SFabio Estevam {
16378506c2fSvpeter4 	SETUP_IOMUX_PADS(uart2_pads);
1640c5e2667SFabio Estevam }
1650c5e2667SFabio Estevam 
setup_iomux_wdog(void)1660c5e2667SFabio Estevam static void setup_iomux_wdog(void)
1670c5e2667SFabio Estevam {
16878506c2fSvpeter4 	SETUP_IOMUX_PADS(wdog_pads);
1690c5e2667SFabio Estevam 	gpio_direction_output(WDT_TRG, 0);
1700c5e2667SFabio Estevam 	gpio_direction_output(WDT_EN, 1);
171db6801deSGiuseppe Pagano 	gpio_direction_input(WDT_TRG);
1720c5e2667SFabio Estevam }
1730c5e2667SFabio Estevam 
1740c5e2667SFabio Estevam static struct fsl_esdhc_cfg usdhc_cfg = { USDHC3_BASE_ADDR };
1750c5e2667SFabio Estevam 
board_mmc_getcd(struct mmc * mmc)1760c5e2667SFabio Estevam int board_mmc_getcd(struct mmc *mmc)
1770c5e2667SFabio Estevam {
1780c5e2667SFabio Estevam 	return 1; /* Always present */
1790c5e2667SFabio Estevam }
1800c5e2667SFabio Estevam 
board_eth_init(bd_t * bis)181078813d2SGiuseppe Pagano int board_eth_init(bd_t *bis)
182078813d2SGiuseppe Pagano {
183078813d2SGiuseppe Pagano 	uint32_t base = IMX_FEC_BASE;
184078813d2SGiuseppe Pagano 	struct mii_dev *bus = NULL;
185078813d2SGiuseppe Pagano 	struct phy_device *phydev = NULL;
186078813d2SGiuseppe Pagano 	int ret;
187078813d2SGiuseppe Pagano 
188078813d2SGiuseppe Pagano 	setup_iomux_enet();
189078813d2SGiuseppe Pagano 
190078813d2SGiuseppe Pagano #ifdef CONFIG_FEC_MXC
191078813d2SGiuseppe Pagano 	bus = fec_get_miibus(base, -1);
192078813d2SGiuseppe Pagano 	if (!bus)
19384c311f2SFabio Estevam 		return -EINVAL;
194078813d2SGiuseppe Pagano 	/* scan phy 4,5,6,7 */
195078813d2SGiuseppe Pagano 	phydev = phy_find_by_mask(bus, (0xf << 4), PHY_INTERFACE_MODE_RGMII);
196078813d2SGiuseppe Pagano 
197078813d2SGiuseppe Pagano 	if (!phydev) {
19884c311f2SFabio Estevam 		ret = -EINVAL;
19984c311f2SFabio Estevam 		goto free_bus;
200078813d2SGiuseppe Pagano 	}
201078813d2SGiuseppe Pagano 	printf("using phy at %d\n", phydev->addr);
202078813d2SGiuseppe Pagano 	ret  = fec_probe(bis, -1, base, bus, phydev);
20384c311f2SFabio Estevam 	if (ret)
20484c311f2SFabio Estevam 		goto free_phydev;
205078813d2SGiuseppe Pagano #endif
206078813d2SGiuseppe Pagano 	return 0;
20784c311f2SFabio Estevam 
20884c311f2SFabio Estevam free_phydev:
20984c311f2SFabio Estevam 	free(phydev);
21084c311f2SFabio Estevam free_bus:
21184c311f2SFabio Estevam 	free(bus);
21284c311f2SFabio Estevam 	return ret;
213078813d2SGiuseppe Pagano }
214078813d2SGiuseppe Pagano 
board_mmc_init(bd_t * bis)2150c5e2667SFabio Estevam int board_mmc_init(bd_t *bis)
2160c5e2667SFabio Estevam {
21778506c2fSvpeter4 	SETUP_IOMUX_PADS(usdhc3_pads);
2180c5e2667SFabio Estevam 	usdhc_cfg.sdhc_clk = mxc_get_clock(MXC_ESDHC3_CLK);
2190c5e2667SFabio Estevam 	usdhc_cfg.max_bus_width = 4;
2200c5e2667SFabio Estevam 
2210c5e2667SFabio Estevam 	return fsl_esdhc_initialize(bis, &usdhc_cfg);
2220c5e2667SFabio Estevam }
2230c5e2667SFabio Estevam 
board_early_init_f(void)2240c5e2667SFabio Estevam int board_early_init_f(void)
2250c5e2667SFabio Estevam {
2260c5e2667SFabio Estevam 	setup_iomux_wdog();
2270c5e2667SFabio Estevam 	setup_iomux_uart();
2280c5e2667SFabio Estevam 
2290c5e2667SFabio Estevam 	return 0;
2300c5e2667SFabio Estevam }
2310c5e2667SFabio Estevam 
board_phy_config(struct phy_device * phydev)232078813d2SGiuseppe Pagano int board_phy_config(struct phy_device *phydev)
233078813d2SGiuseppe Pagano {
234078813d2SGiuseppe Pagano 	mx6_rgmii_rework(phydev);
235078813d2SGiuseppe Pagano 	if (phydev->drv->config)
236078813d2SGiuseppe Pagano 		phydev->drv->config(phydev);
237078813d2SGiuseppe Pagano 
238078813d2SGiuseppe Pagano 	return 0;
239078813d2SGiuseppe Pagano }
240078813d2SGiuseppe Pagano 
board_init(void)2410c5e2667SFabio Estevam int board_init(void)
2420c5e2667SFabio Estevam {
2430c5e2667SFabio Estevam 	/* address of boot parameters */
2440c5e2667SFabio Estevam 	gd->bd->bi_boot_params = PHYS_SDRAM + 0x100;
2450c5e2667SFabio Estevam 
24610e40d54SSimon Glass #ifdef CONFIG_SATA
24798d01229SGiuseppe Pagano 	setup_sata();
24898d01229SGiuseppe Pagano #endif
2490c5e2667SFabio Estevam 	return 0;
2500c5e2667SFabio Estevam }
2510c5e2667SFabio Estevam 
board_late_init(void)25278506c2fSvpeter4 int board_late_init(void)
25378506c2fSvpeter4 {
25478506c2fSvpeter4 #ifdef CONFIG_ENV_VARS_UBOOT_RUNTIME_CONFIG
25578506c2fSvpeter4 	if (is_cpu_type(MXC_CPU_MX6Q))
256382bee57SSimon Glass 		env_set("board_rev", "MX6Q");
25778506c2fSvpeter4 	else
258382bee57SSimon Glass 		env_set("board_rev", "MX6DL");
25978506c2fSvpeter4 #endif
26078506c2fSvpeter4 	return 0;
26178506c2fSvpeter4 }
26278506c2fSvpeter4 
checkboard(void)2630c5e2667SFabio Estevam int checkboard(void)
2640c5e2667SFabio Estevam {
26578506c2fSvpeter4 	if (is_cpu_type(MXC_CPU_MX6Q))
26678506c2fSvpeter4 		puts("Board: Udoo Quad\n");
26778506c2fSvpeter4 	else
26878506c2fSvpeter4 		puts("Board: Udoo DualLite\n");
2690c5e2667SFabio Estevam 
2700c5e2667SFabio Estevam 	return 0;
2710c5e2667SFabio Estevam }
272