xref: /openbmc/u-boot/board/st/stm32f429-evaluation/stm32f429-evaluation.c (revision 725e09b82392711a3bf9822a2d7449e1deba4865)
183d290c5STom Rini // SPDX-License-Identifier: GPL-2.0+
2e23b19f4SPatrice Chotard /*
3e23b19f4SPatrice Chotard  * Copyright (C) 2018, STMicroelectronics - All Rights Reserved
4e23b19f4SPatrice Chotard  * Author(s): Patrice Chotard, <patrice.chotard@st.com> for STMicroelectronics.
5e23b19f4SPatrice Chotard  */
6e23b19f4SPatrice Chotard 
7e23b19f4SPatrice Chotard #include <common.h>
8e23b19f4SPatrice Chotard #include <dm.h>
9e23b19f4SPatrice Chotard 
10e23b19f4SPatrice Chotard #include <asm/io.h>
11e23b19f4SPatrice Chotard #include <asm/arch/stm32.h>
12e23b19f4SPatrice Chotard 
13e23b19f4SPatrice Chotard DECLARE_GLOBAL_DATA_PTR;
14e23b19f4SPatrice Chotard 
dram_init(void)15e23b19f4SPatrice Chotard int dram_init(void)
16e23b19f4SPatrice Chotard {
17e23b19f4SPatrice Chotard 	int rv;
18e23b19f4SPatrice Chotard 	struct udevice *dev;
19e23b19f4SPatrice Chotard 
20e23b19f4SPatrice Chotard 	rv = uclass_get_device(UCLASS_RAM, 0, &dev);
21e23b19f4SPatrice Chotard 	if (rv) {
22e23b19f4SPatrice Chotard 		debug("DRAM init failed: %d\n", rv);
23e23b19f4SPatrice Chotard 		return rv;
24e23b19f4SPatrice Chotard 	}
25e23b19f4SPatrice Chotard 
2612308b12SSiva Durga Prasad Paladugu 	if (fdtdec_setup_mem_size_base() != 0)
27e23b19f4SPatrice Chotard 		rv = -EINVAL;
28e23b19f4SPatrice Chotard 
29e23b19f4SPatrice Chotard 	return rv;
30e23b19f4SPatrice Chotard }
31e23b19f4SPatrice Chotard 
dram_init_banksize(void)32e23b19f4SPatrice Chotard int dram_init_banksize(void)
33e23b19f4SPatrice Chotard {
34e23b19f4SPatrice Chotard 	fdtdec_setup_memory_banksize();
35e23b19f4SPatrice Chotard 
36e23b19f4SPatrice Chotard 	return 0;
37e23b19f4SPatrice Chotard }
38e23b19f4SPatrice Chotard 
get_board_rev(void)39e23b19f4SPatrice Chotard u32 get_board_rev(void)
40e23b19f4SPatrice Chotard {
41e23b19f4SPatrice Chotard 	return 0;
42e23b19f4SPatrice Chotard }
43e23b19f4SPatrice Chotard 
board_early_init_f(void)44e23b19f4SPatrice Chotard int board_early_init_f(void)
45e23b19f4SPatrice Chotard {
46e23b19f4SPatrice Chotard 	return 0;
47e23b19f4SPatrice Chotard }
48e23b19f4SPatrice Chotard 
board_init(void)49e23b19f4SPatrice Chotard int board_init(void)
50e23b19f4SPatrice Chotard {
51*725e09b8SPatrice Chotard 	gd->bd->bi_boot_params = gd->bd->bi_dram[0].start + 0x100;
52e23b19f4SPatrice Chotard 
53e23b19f4SPatrice Chotard 	return 0;
54e23b19f4SPatrice Chotard }
55e23b19f4SPatrice Chotard 
56e23b19f4SPatrice Chotard #ifdef CONFIG_MISC_INIT_R
misc_init_r(void)57e23b19f4SPatrice Chotard int misc_init_r(void)
58e23b19f4SPatrice Chotard {
59e23b19f4SPatrice Chotard 	char serialno[25];
60e23b19f4SPatrice Chotard 	u32 u_id_low, u_id_mid, u_id_high;
61e23b19f4SPatrice Chotard 
62e23b19f4SPatrice Chotard 	if (!env_get("serial#")) {
63e23b19f4SPatrice Chotard 		u_id_low  = readl(&STM32_U_ID->u_id_low);
64e23b19f4SPatrice Chotard 		u_id_mid  = readl(&STM32_U_ID->u_id_mid);
65e23b19f4SPatrice Chotard 		u_id_high = readl(&STM32_U_ID->u_id_high);
66e23b19f4SPatrice Chotard 		sprintf(serialno, "%08x%08x%08x",
67e23b19f4SPatrice Chotard 			u_id_high, u_id_mid, u_id_low);
68e23b19f4SPatrice Chotard 		env_set("serial#", serialno);
69e23b19f4SPatrice Chotard 	}
70e23b19f4SPatrice Chotard 
71e23b19f4SPatrice Chotard 	return 0;
72e23b19f4SPatrice Chotard }
73e23b19f4SPatrice Chotard #endif
74