xref: /openbmc/u-boot/board/siemens/rut/board.c (revision 83d290c56fab2d38cd1ab4c4cc7099559c1d5046)
1*83d290c5STom Rini // SPDX-License-Identifier: GPL-2.0+
2c0dcece7SHeiko Schocher /*
3c0dcece7SHeiko Schocher  * Board functions for TI AM335X based rut board
4c0dcece7SHeiko Schocher  * (C) Copyright 2013 Siemens Schweiz AG
5c0dcece7SHeiko Schocher  * (C) Heiko Schocher, DENX Software Engineering, hs@denx.de.
6c0dcece7SHeiko Schocher  *
7c0dcece7SHeiko Schocher  * Based on:
8c0dcece7SHeiko Schocher  * u-boot:/board/ti/am335x/board.c
9c0dcece7SHeiko Schocher  *
10c0dcece7SHeiko Schocher  * Copyright (C) 2011, Texas Instruments, Incorporated - http://www.ti.com/
11c0dcece7SHeiko Schocher  */
12c0dcece7SHeiko Schocher 
13c0dcece7SHeiko Schocher #include <common.h>
14c0dcece7SHeiko Schocher #include <errno.h>
15c0dcece7SHeiko Schocher #include <spi.h>
16c0dcece7SHeiko Schocher #include <spl.h>
17c0dcece7SHeiko Schocher #include <asm/arch/cpu.h>
18c0dcece7SHeiko Schocher #include <asm/arch/hardware.h>
19c0dcece7SHeiko Schocher #include <asm/arch/omap.h>
20c0dcece7SHeiko Schocher #include <asm/arch/ddr_defs.h>
21c0dcece7SHeiko Schocher #include <asm/arch/clock.h>
22c0dcece7SHeiko Schocher #include <asm/arch/gpio.h>
23c0dcece7SHeiko Schocher #include <asm/arch/mmc_host_def.h>
24c0dcece7SHeiko Schocher #include <asm/arch/sys_proto.h>
25c0dcece7SHeiko Schocher #include <asm/io.h>
26c0dcece7SHeiko Schocher #include <asm/emif.h>
27c0dcece7SHeiko Schocher #include <asm/gpio.h>
28c0dcece7SHeiko Schocher #include <i2c.h>
29c0dcece7SHeiko Schocher #include <miiphy.h>
30c0dcece7SHeiko Schocher #include <cpsw.h>
31c0dcece7SHeiko Schocher #include <video.h>
32c0dcece7SHeiko Schocher #include <watchdog.h>
33c0dcece7SHeiko Schocher #include "board.h"
34c0dcece7SHeiko Schocher #include "../common/factoryset.h"
35c0dcece7SHeiko Schocher #include "../../../drivers/video/da8xx-fb.h"
36c0dcece7SHeiko Schocher 
37c0dcece7SHeiko Schocher /*
38c0dcece7SHeiko Schocher  * Read header information from EEPROM into global structure.
39c0dcece7SHeiko Schocher  */
read_eeprom(void)40c0dcece7SHeiko Schocher static int read_eeprom(void)
41c0dcece7SHeiko Schocher {
42c0dcece7SHeiko Schocher 	return 0;
43c0dcece7SHeiko Schocher }
44c0dcece7SHeiko Schocher 
45c0dcece7SHeiko Schocher #ifdef CONFIG_SPL_BUILD
board_init_ddr(void)46c0dcece7SHeiko Schocher static void board_init_ddr(void)
47c0dcece7SHeiko Schocher {
48c0dcece7SHeiko Schocher struct emif_regs rut_ddr3_emif_reg_data = {
49c0dcece7SHeiko Schocher 	.sdram_config = 0x61C04AB2,
50c0dcece7SHeiko Schocher 	.sdram_tim1 = 0x0888A39B,
51c0dcece7SHeiko Schocher 	.sdram_tim2 = 0x26337FDA,
52c0dcece7SHeiko Schocher 	.sdram_tim3 = 0x501F830F,
53c0dcece7SHeiko Schocher 	.emif_ddr_phy_ctlr_1 = 0x6,
54c0dcece7SHeiko Schocher 	.zq_config = 0x50074BE4,
55c0dcece7SHeiko Schocher 	.ref_ctrl = 0x93B,
56c0dcece7SHeiko Schocher };
57c0dcece7SHeiko Schocher 
58c0dcece7SHeiko Schocher struct ddr_data rut_ddr3_data = {
59c0dcece7SHeiko Schocher 	.datardsratio0 = 0x3b,
60c0dcece7SHeiko Schocher 	.datawdsratio0 = 0x85,
61c0dcece7SHeiko Schocher 	.datafwsratio0 = 0x100,
62c0dcece7SHeiko Schocher 	.datawrsratio0 = 0xc1,
63c0dcece7SHeiko Schocher };
64c0dcece7SHeiko Schocher 
65c0dcece7SHeiko Schocher struct cmd_control rut_ddr3_cmd_ctrl_data = {
66c0dcece7SHeiko Schocher 	.cmd0csratio = 0x40,
67c0dcece7SHeiko Schocher 	.cmd0iclkout = 1,
68c0dcece7SHeiko Schocher 	.cmd1csratio = 0x40,
69c0dcece7SHeiko Schocher 	.cmd1iclkout = 1,
70c0dcece7SHeiko Schocher 	.cmd2csratio = 0x40,
71c0dcece7SHeiko Schocher 	.cmd2iclkout = 1,
72c0dcece7SHeiko Schocher };
73c0dcece7SHeiko Schocher 
74965de8b9SLokesh Vutla const struct ctrl_ioregs ioregs = {
75965de8b9SLokesh Vutla 	.cm0ioctl		= RUT_IOCTRL_VAL,
76965de8b9SLokesh Vutla 	.cm1ioctl		= RUT_IOCTRL_VAL,
77965de8b9SLokesh Vutla 	.cm2ioctl		= RUT_IOCTRL_VAL,
78965de8b9SLokesh Vutla 	.dt0ioctl		= RUT_IOCTRL_VAL,
79965de8b9SLokesh Vutla 	.dt1ioctl		= RUT_IOCTRL_VAL,
80965de8b9SLokesh Vutla };
81965de8b9SLokesh Vutla 
82965de8b9SLokesh Vutla 	config_ddr(DDR_PLL_FREQ, &ioregs, &rut_ddr3_data,
83c0dcece7SHeiko Schocher 		   &rut_ddr3_cmd_ctrl_data, &rut_ddr3_emif_reg_data, 0);
84c0dcece7SHeiko Schocher }
85c0dcece7SHeiko Schocher 
request_and_pulse_reset(int gpio,const char * name)8656eb3da4SSamuel Egli static int request_and_pulse_reset(int gpio, const char *name)
8756eb3da4SSamuel Egli {
8856eb3da4SSamuel Egli 	int ret;
8956eb3da4SSamuel Egli 	const int delay_us = 2000; /* 2ms */
9056eb3da4SSamuel Egli 
9156eb3da4SSamuel Egli 	ret = gpio_request(gpio, name);
9256eb3da4SSamuel Egli 	if (ret < 0) {
9356eb3da4SSamuel Egli 		printf("%s: Unable to request %s\n", __func__, name);
9456eb3da4SSamuel Egli 		goto err;
9556eb3da4SSamuel Egli 	}
9656eb3da4SSamuel Egli 
9756eb3da4SSamuel Egli 	ret = gpio_direction_output(gpio, 0);
9856eb3da4SSamuel Egli 	if (ret < 0) {
9956eb3da4SSamuel Egli 		printf("%s: Unable to set %s  as output\n", __func__, name);
10056eb3da4SSamuel Egli 		goto err_free_gpio;
10156eb3da4SSamuel Egli 	}
10256eb3da4SSamuel Egli 
10356eb3da4SSamuel Egli 	udelay(delay_us);
10456eb3da4SSamuel Egli 
10556eb3da4SSamuel Egli 	gpio_set_value(gpio, 1);
10656eb3da4SSamuel Egli 
10756eb3da4SSamuel Egli 	return 0;
10856eb3da4SSamuel Egli 
10956eb3da4SSamuel Egli err_free_gpio:
11056eb3da4SSamuel Egli 	gpio_free(gpio);
11156eb3da4SSamuel Egli err:
11256eb3da4SSamuel Egli 	return ret;
11356eb3da4SSamuel Egli }
11456eb3da4SSamuel Egli 
11556eb3da4SSamuel Egli #define GPIO_TO_PIN(bank, gpio)		(32 * (bank) + (gpio))
11656eb3da4SSamuel Egli #define ETH_PHY_RESET_GPIO		GPIO_TO_PIN(2, 18)
11756eb3da4SSamuel Egli #define MAXTOUCH_RESET_GPIO		GPIO_TO_PIN(3, 18)
11856eb3da4SSamuel Egli #define DISPLAY_RESET_GPIO		GPIO_TO_PIN(3, 19)
11956eb3da4SSamuel Egli 
12056eb3da4SSamuel Egli #define REQUEST_AND_PULSE_RESET(N) \
12156eb3da4SSamuel Egli 		request_and_pulse_reset(N, #N);
12256eb3da4SSamuel Egli 
spl_siemens_board_init(void)123c0dcece7SHeiko Schocher static void spl_siemens_board_init(void)
124c0dcece7SHeiko Schocher {
12556eb3da4SSamuel Egli 	REQUEST_AND_PULSE_RESET(ETH_PHY_RESET_GPIO);
12656eb3da4SSamuel Egli 	REQUEST_AND_PULSE_RESET(MAXTOUCH_RESET_GPIO);
12756eb3da4SSamuel Egli 	REQUEST_AND_PULSE_RESET(DISPLAY_RESET_GPIO);
128c0dcece7SHeiko Schocher }
129c0dcece7SHeiko Schocher #endif /* if def CONFIG_SPL_BUILD */
130c0dcece7SHeiko Schocher 
131c0dcece7SHeiko Schocher #if defined(CONFIG_DRIVER_TI_CPSW)
cpsw_control(int enabled)132c0dcece7SHeiko Schocher static void cpsw_control(int enabled)
133c0dcece7SHeiko Schocher {
134c0dcece7SHeiko Schocher 	/* VTP can be added here */
135c0dcece7SHeiko Schocher 
136c0dcece7SHeiko Schocher 	return;
137c0dcece7SHeiko Schocher }
138c0dcece7SHeiko Schocher 
139c0dcece7SHeiko Schocher static struct cpsw_slave_data cpsw_slaves[] = {
140c0dcece7SHeiko Schocher 	{
141c0dcece7SHeiko Schocher 		.slave_reg_ofs	= 0x208,
142c0dcece7SHeiko Schocher 		.sliver_reg_ofs	= 0xd80,
1439c653aadSMugunthan V N 		.phy_addr	= 1,
144c0dcece7SHeiko Schocher 		.phy_if		= PHY_INTERFACE_MODE_RMII,
145c0dcece7SHeiko Schocher 	},
146c0dcece7SHeiko Schocher 	{
147c0dcece7SHeiko Schocher 		.slave_reg_ofs	= 0x308,
148c0dcece7SHeiko Schocher 		.sliver_reg_ofs	= 0xdc0,
1499c653aadSMugunthan V N 		.phy_addr	= 0,
150c0dcece7SHeiko Schocher 		.phy_if		= PHY_INTERFACE_MODE_RMII,
151c0dcece7SHeiko Schocher 	},
152c0dcece7SHeiko Schocher };
153c0dcece7SHeiko Schocher 
154c0dcece7SHeiko Schocher static struct cpsw_platform_data cpsw_data = {
155c0dcece7SHeiko Schocher 	.mdio_base		= CPSW_MDIO_BASE,
156c0dcece7SHeiko Schocher 	.cpsw_base		= CPSW_BASE,
157c0dcece7SHeiko Schocher 	.mdio_div		= 0xff,
158c0dcece7SHeiko Schocher 	.channels		= 8,
159c0dcece7SHeiko Schocher 	.cpdma_reg_ofs		= 0x800,
160c0dcece7SHeiko Schocher 	.slaves			= 1,
161c0dcece7SHeiko Schocher 	.slave_data		= cpsw_slaves,
162c0dcece7SHeiko Schocher 	.ale_reg_ofs		= 0xd00,
163c0dcece7SHeiko Schocher 	.ale_entries		= 1024,
164c0dcece7SHeiko Schocher 	.host_port_reg_ofs	= 0x108,
165c0dcece7SHeiko Schocher 	.hw_stats_reg_ofs	= 0x900,
166c0dcece7SHeiko Schocher 	.bd_ram_ofs		= 0x2000,
167c0dcece7SHeiko Schocher 	.mac_control		= (1 << 5),
168c0dcece7SHeiko Schocher 	.control		= cpsw_control,
169c0dcece7SHeiko Schocher 	.host_port_num		= 0,
170c0dcece7SHeiko Schocher 	.version		= CPSW_CTRL_VERSION_2,
171c0dcece7SHeiko Schocher };
172c0dcece7SHeiko Schocher 
173c0dcece7SHeiko Schocher #if defined(CONFIG_DRIVER_TI_CPSW) || \
17495de1e2fSPaul Kocialkowski 	(defined(CONFIG_USB_ETHER) && defined(CONFIG_USB_MUSB_GADGET))
board_eth_init(bd_t * bis)175c0dcece7SHeiko Schocher int board_eth_init(bd_t *bis)
176c0dcece7SHeiko Schocher {
177c0dcece7SHeiko Schocher 	struct ctrl_dev *cdev = (struct ctrl_dev *)CTRL_DEVICE_BASE;
178c0dcece7SHeiko Schocher 	int n = 0;
179c0dcece7SHeiko Schocher 	int rv;
180c0dcece7SHeiko Schocher 
181c0dcece7SHeiko Schocher #ifndef CONFIG_SPL_BUILD
182382bee57SSimon Glass 	factoryset_env_set();
183c0dcece7SHeiko Schocher #endif
184c0dcece7SHeiko Schocher 
185c0dcece7SHeiko Schocher 	/* Set rgmii mode and enable rmii clock to be sourced from chip */
186c0dcece7SHeiko Schocher 	writel((RMII_MODE_ENABLE | RMII_CHIPCKL_ENABLE), &cdev->miisel);
187c0dcece7SHeiko Schocher 
188c0dcece7SHeiko Schocher 	rv = cpsw_register(&cpsw_data);
189c0dcece7SHeiko Schocher 	if (rv < 0)
190c0dcece7SHeiko Schocher 		printf("Error %d registering CPSW switch\n", rv);
191c0dcece7SHeiko Schocher 	else
192c0dcece7SHeiko Schocher 		n += rv;
193c0dcece7SHeiko Schocher 	return n;
194c0dcece7SHeiko Schocher }
195c0dcece7SHeiko Schocher #endif /* #if defined(CONFIG_DRIVER_TI_CPSW) */
196c0dcece7SHeiko Schocher #endif /* #if (defined(CONFIG_DRIVER_TI_CPSW) && !defined(CONFIG_SPL_BUILD)) */
197c0dcece7SHeiko Schocher 
198c0dcece7SHeiko Schocher #if defined(CONFIG_HW_WATCHDOG)
199c0dcece7SHeiko Schocher static bool hw_watchdog_init_done;
200c0dcece7SHeiko Schocher static int  hw_watchdog_trigger_level;
201c0dcece7SHeiko Schocher 
hw_watchdog_reset(void)202c0dcece7SHeiko Schocher void hw_watchdog_reset(void)
203c0dcece7SHeiko Schocher {
204c0dcece7SHeiko Schocher 	if (!hw_watchdog_init_done)
205c0dcece7SHeiko Schocher 		return;
206c0dcece7SHeiko Schocher 
207c0dcece7SHeiko Schocher 	hw_watchdog_trigger_level = hw_watchdog_trigger_level ? 0 : 1;
208c0dcece7SHeiko Schocher 	gpio_set_value(WATCHDOG_TRIGGER_GPIO, hw_watchdog_trigger_level);
209c0dcece7SHeiko Schocher }
210c0dcece7SHeiko Schocher 
hw_watchdog_init(void)211c0dcece7SHeiko Schocher void hw_watchdog_init(void)
212c0dcece7SHeiko Schocher {
213c0dcece7SHeiko Schocher 	gpio_request(WATCHDOG_TRIGGER_GPIO, "watchdog_trigger");
214c0dcece7SHeiko Schocher 	gpio_direction_output(WATCHDOG_TRIGGER_GPIO, hw_watchdog_trigger_level);
215c0dcece7SHeiko Schocher 
216c0dcece7SHeiko Schocher 	hw_watchdog_reset();
217c0dcece7SHeiko Schocher 
218c0dcece7SHeiko Schocher 	hw_watchdog_init_done = 1;
219c0dcece7SHeiko Schocher }
220c0dcece7SHeiko Schocher #endif /* defined(CONFIG_HW_WATCHDOG) */
221c0dcece7SHeiko Schocher 
222c0dcece7SHeiko Schocher #if defined(CONFIG_VIDEO) && !defined(CONFIG_SPL_BUILD)
223c0dcece7SHeiko Schocher static struct da8xx_panel lcd_panels[] = {
224c0dcece7SHeiko Schocher 	/* FORMIKE, 4.3", 480x800, KWH043MC17-F01 */
225c0dcece7SHeiko Schocher 	[0] = {
226c0dcece7SHeiko Schocher 		.name   = "KWH043MC17-F01",
227c0dcece7SHeiko Schocher 		.width  = 480,
228c0dcece7SHeiko Schocher 		.height = 800,
229c0dcece7SHeiko Schocher 		.hfp = 50,              /* no spec, "don't care" values */
230c0dcece7SHeiko Schocher 		.hbp = 50,
231c0dcece7SHeiko Schocher 		.hsw = 50,
232c0dcece7SHeiko Schocher 		.vfp = 50,
233c0dcece7SHeiko Schocher 		.vbp = 50,
234c0dcece7SHeiko Schocher 		.vsw = 50,
235c0dcece7SHeiko Schocher 		.pxl_clk = 35910000,    /* tCYCD=20ns, max 50MHz, 60fps */
236c0dcece7SHeiko Schocher 		.invert_pxl_clk = 1,
237c0dcece7SHeiko Schocher 	},
238c0dcece7SHeiko Schocher 	/* FORMIKE, 4.3", 480x800, KWH043ST20-F01 */
239c0dcece7SHeiko Schocher 	[1] = {
240c0dcece7SHeiko Schocher 		.name   = "KWH043ST20-F01",
241c0dcece7SHeiko Schocher 		.width  = 480,
242c0dcece7SHeiko Schocher 		.height = 800,
243c0dcece7SHeiko Schocher 		.hfp = 50,              /* no spec, "don't care" values */
244c0dcece7SHeiko Schocher 		.hbp = 50,
245c0dcece7SHeiko Schocher 		.hsw = 50,
246c0dcece7SHeiko Schocher 		.vfp = 50,
247c0dcece7SHeiko Schocher 		.vbp = 50,
248c0dcece7SHeiko Schocher 		.vsw = 50,
249c0dcece7SHeiko Schocher 		.pxl_clk = 35910000,    /* tCYCD=20ns, max 50MHz, 60fps */
250c0dcece7SHeiko Schocher 		.invert_pxl_clk = 1,
251c0dcece7SHeiko Schocher 	},
252c0dcece7SHeiko Schocher 	/* Multi-Inno, 4.3", 480x800, MI0430VT-1 */
253c0dcece7SHeiko Schocher 	[2] = {
254c0dcece7SHeiko Schocher 		.name   = "MI0430VT-1",
255c0dcece7SHeiko Schocher 		.width  = 480,
256c0dcece7SHeiko Schocher 		.height = 800,
257c0dcece7SHeiko Schocher 		.hfp = 50,              /* no spec, "don't care" values */
258c0dcece7SHeiko Schocher 		.hbp = 50,
259c0dcece7SHeiko Schocher 		.hsw = 50,
260c0dcece7SHeiko Schocher 		.vfp = 50,
261c0dcece7SHeiko Schocher 		.vbp = 50,
262c0dcece7SHeiko Schocher 		.vsw = 50,
263c0dcece7SHeiko Schocher 		.pxl_clk = 35910000,    /* tCYCD=20ns, max 50MHz, 60fps */
264c0dcece7SHeiko Schocher 		.invert_pxl_clk = 1,
265c0dcece7SHeiko Schocher 	},
266c0dcece7SHeiko Schocher };
267c0dcece7SHeiko Schocher 
268c0dcece7SHeiko Schocher static const struct display_panel disp_panels[] = {
269c0dcece7SHeiko Schocher 	[0] = {
270c0dcece7SHeiko Schocher 		WVGA,
271c0dcece7SHeiko Schocher 		16,	/* RGB 888 */
272c0dcece7SHeiko Schocher 		16,
273c0dcece7SHeiko Schocher 		COLOR_ACTIVE,
274c0dcece7SHeiko Schocher 	},
275c0dcece7SHeiko Schocher 	[1] = {
276c0dcece7SHeiko Schocher 		WVGA,
277c0dcece7SHeiko Schocher 		16,	/* RGB 888 */
278c0dcece7SHeiko Schocher 		16,
279c0dcece7SHeiko Schocher 		COLOR_ACTIVE,
280c0dcece7SHeiko Schocher 	},
281c0dcece7SHeiko Schocher 	[2] = {
282c0dcece7SHeiko Schocher 		WVGA,
283c0dcece7SHeiko Schocher 		24,	/* RGB 888 */
284c0dcece7SHeiko Schocher 		16,
285c0dcece7SHeiko Schocher 		COLOR_ACTIVE,
286c0dcece7SHeiko Schocher 	},
287c0dcece7SHeiko Schocher };
288c0dcece7SHeiko Schocher 
289c0dcece7SHeiko Schocher static const struct lcd_ctrl_config lcd_cfgs[] = {
290c0dcece7SHeiko Schocher 	[0] = {
291c0dcece7SHeiko Schocher 		&disp_panels[0],
292c0dcece7SHeiko Schocher 		.ac_bias		= 255,
293c0dcece7SHeiko Schocher 		.ac_bias_intrpt		= 0,
294c0dcece7SHeiko Schocher 		.dma_burst_sz		= 16,
295c0dcece7SHeiko Schocher 		.bpp			= 16,
296c0dcece7SHeiko Schocher 		.fdd			= 0x80,
297c0dcece7SHeiko Schocher 		.tft_alt_mode		= 0,
298c0dcece7SHeiko Schocher 		.stn_565_mode		= 0,
299c0dcece7SHeiko Schocher 		.mono_8bit_mode		= 0,
300c0dcece7SHeiko Schocher 		.invert_line_clock	= 1,
301c0dcece7SHeiko Schocher 		.invert_frm_clock	= 1,
302c0dcece7SHeiko Schocher 		.sync_edge		= 0,
303c0dcece7SHeiko Schocher 		.sync_ctrl		= 1,
304c0dcece7SHeiko Schocher 		.raster_order		= 0,
305c0dcece7SHeiko Schocher 	},
306c0dcece7SHeiko Schocher 	[1] = {
307c0dcece7SHeiko Schocher 		&disp_panels[1],
308c0dcece7SHeiko Schocher 		.ac_bias		= 255,
309c0dcece7SHeiko Schocher 		.ac_bias_intrpt		= 0,
310c0dcece7SHeiko Schocher 		.dma_burst_sz		= 16,
311c0dcece7SHeiko Schocher 		.bpp			= 16,
312c0dcece7SHeiko Schocher 		.fdd			= 0x80,
313c0dcece7SHeiko Schocher 		.tft_alt_mode		= 0,
314c0dcece7SHeiko Schocher 		.stn_565_mode		= 0,
315c0dcece7SHeiko Schocher 		.mono_8bit_mode		= 0,
316c0dcece7SHeiko Schocher 		.invert_line_clock	= 1,
317c0dcece7SHeiko Schocher 		.invert_frm_clock	= 1,
318c0dcece7SHeiko Schocher 		.sync_edge		= 0,
319c0dcece7SHeiko Schocher 		.sync_ctrl		= 1,
320c0dcece7SHeiko Schocher 		.raster_order		= 0,
321c0dcece7SHeiko Schocher 	},
322c0dcece7SHeiko Schocher 	[2] = {
323c0dcece7SHeiko Schocher 		&disp_panels[2],
324c0dcece7SHeiko Schocher 		.ac_bias		= 255,
325c0dcece7SHeiko Schocher 		.ac_bias_intrpt		= 0,
326c0dcece7SHeiko Schocher 		.dma_burst_sz		= 16,
327c0dcece7SHeiko Schocher 		.bpp			= 24,
328c0dcece7SHeiko Schocher 		.fdd			= 0x80,
329c0dcece7SHeiko Schocher 		.tft_alt_mode		= 0,
330c0dcece7SHeiko Schocher 		.stn_565_mode		= 0,
331c0dcece7SHeiko Schocher 		.mono_8bit_mode		= 0,
332c0dcece7SHeiko Schocher 		.invert_line_clock	= 1,
333c0dcece7SHeiko Schocher 		.invert_frm_clock	= 1,
334c0dcece7SHeiko Schocher 		.sync_edge		= 0,
335c0dcece7SHeiko Schocher 		.sync_ctrl		= 1,
336c0dcece7SHeiko Schocher 		.raster_order		= 0,
337c0dcece7SHeiko Schocher 	},
338c0dcece7SHeiko Schocher 
339c0dcece7SHeiko Schocher };
340c0dcece7SHeiko Schocher 
341c0dcece7SHeiko Schocher /* no console on this board */
board_cfb_skip(void)342c0dcece7SHeiko Schocher int board_cfb_skip(void)
343c0dcece7SHeiko Schocher {
344c0dcece7SHeiko Schocher 	return 1;
345c0dcece7SHeiko Schocher }
346c0dcece7SHeiko Schocher 
347c0dcece7SHeiko Schocher #define PLL_GET_M(v) ((v >> 8) & 0x7ff)
348c0dcece7SHeiko Schocher #define PLL_GET_N(v) (v & 0x7f)
349c0dcece7SHeiko Schocher 
350c0dcece7SHeiko Schocher static struct dpll_regs dpll_lcd_regs = {
351c0dcece7SHeiko Schocher 	.cm_clkmode_dpll = CM_WKUP + 0x98,
352c0dcece7SHeiko Schocher 	.cm_idlest_dpll = CM_WKUP + 0x48,
353c0dcece7SHeiko Schocher 	.cm_clksel_dpll = CM_WKUP + 0x54,
354c0dcece7SHeiko Schocher };
355c0dcece7SHeiko Schocher 
get_clk(struct dpll_regs * dpll_regs)356c0dcece7SHeiko Schocher static int get_clk(struct dpll_regs *dpll_regs)
357c0dcece7SHeiko Schocher {
358c0dcece7SHeiko Schocher 	unsigned int val;
359c0dcece7SHeiko Schocher 	unsigned int m, n;
360c0dcece7SHeiko Schocher 	int f = 0;
361c0dcece7SHeiko Schocher 
362c0dcece7SHeiko Schocher 	val = readl(dpll_regs->cm_clksel_dpll);
363c0dcece7SHeiko Schocher 	m = PLL_GET_M(val);
364c0dcece7SHeiko Schocher 	n = PLL_GET_N(val);
365c0dcece7SHeiko Schocher 	f = (m * V_OSCK) / n;
366c0dcece7SHeiko Schocher 
367c0dcece7SHeiko Schocher 	return f;
368c0dcece7SHeiko Schocher };
369c0dcece7SHeiko Schocher 
clk_get(int clk)370c0dcece7SHeiko Schocher int clk_get(int clk)
371c0dcece7SHeiko Schocher {
372c0dcece7SHeiko Schocher 	return get_clk(&dpll_lcd_regs);
373c0dcece7SHeiko Schocher };
374c0dcece7SHeiko Schocher 
conf_disp_pll(int m,int n)375c0dcece7SHeiko Schocher static int conf_disp_pll(int m, int n)
376c0dcece7SHeiko Schocher {
377c0dcece7SHeiko Schocher 	struct cm_perpll *cmper = (struct cm_perpll *)CM_PER;
378c0dcece7SHeiko Schocher 	struct dpll_params dpll_lcd = {m, n, -1, -1, -1, -1, -1};
379c0dcece7SHeiko Schocher #if defined(DISPL_PLL_SPREAD_SPECTRUM)
380c0dcece7SHeiko Schocher 	struct cm_wkuppll *cmwkup = (struct cm_wkuppll *)CM_WKUP;
381c0dcece7SHeiko Schocher #endif
382c0dcece7SHeiko Schocher 
383c0dcece7SHeiko Schocher 	u32 *const clk_domains[] = {
384c0dcece7SHeiko Schocher 		&cmper->lcdclkctrl,
385c0dcece7SHeiko Schocher 		0
386c0dcece7SHeiko Schocher 	};
387c0dcece7SHeiko Schocher 	u32 *const clk_modules_explicit_en[] = {
388c0dcece7SHeiko Schocher 		&cmper->lcdclkctrl,
389c0dcece7SHeiko Schocher 		&cmper->lcdcclkstctrl,
390c0dcece7SHeiko Schocher 		&cmper->spi1clkctrl,
391c0dcece7SHeiko Schocher 		0
392c0dcece7SHeiko Schocher 	};
393c0dcece7SHeiko Schocher 	do_enable_clocks(clk_domains, clk_modules_explicit_en, 1);
394c0dcece7SHeiko Schocher 
395c0dcece7SHeiko Schocher 	do_setup_dpll(&dpll_lcd_regs, &dpll_lcd);
396c0dcece7SHeiko Schocher 
397c0dcece7SHeiko Schocher #if defined(DISPL_PLL_SPREAD_SPECTRUM)
398c0dcece7SHeiko Schocher 	writel(0x64, &cmwkup->resv6[3]); /* 0x50 */
399c0dcece7SHeiko Schocher 	writel(0x800, &cmwkup->resv6[2]); /* 0x4c */
4004b97bcbeSYegor Yefremov 	writel(readl(&cmwkup->clkmoddplldisp) | CM_CLKMODE_DPLL_SSC_EN_MASK,
401c0dcece7SHeiko Schocher 	       &cmwkup->clkmoddplldisp); /* 0x98 */
402c0dcece7SHeiko Schocher #endif
403c0dcece7SHeiko Schocher 	return 0;
404c0dcece7SHeiko Schocher }
405c0dcece7SHeiko Schocher 
set_gpio(int gpio,int state)406c0dcece7SHeiko Schocher static int set_gpio(int gpio, int state)
407c0dcece7SHeiko Schocher {
408c0dcece7SHeiko Schocher 	gpio_request(gpio, "temp");
409c0dcece7SHeiko Schocher 	gpio_direction_output(gpio, state);
410c0dcece7SHeiko Schocher 	gpio_set_value(gpio, state);
411c0dcece7SHeiko Schocher 	gpio_free(gpio);
412c0dcece7SHeiko Schocher 	return 0;
413c0dcece7SHeiko Schocher }
414c0dcece7SHeiko Schocher 
enable_lcd(void)415c0dcece7SHeiko Schocher static int enable_lcd(void)
416c0dcece7SHeiko Schocher {
417c0dcece7SHeiko Schocher 	unsigned char buf[1];
418c0dcece7SHeiko Schocher 
41956eb3da4SSamuel Egli 	set_gpio(BOARD_LCD_RESET, 0);
42056eb3da4SSamuel Egli 	mdelay(1);
421c0dcece7SHeiko Schocher 	set_gpio(BOARD_LCD_RESET, 1);
42256eb3da4SSamuel Egli 	mdelay(1);
423c0dcece7SHeiko Schocher 
424c0dcece7SHeiko Schocher 	/* spi lcd init */
42556eb3da4SSamuel Egli 	kwh043st20_f01_spi_startup(1, 0, 5000000, SPI_MODE_0);
426c0dcece7SHeiko Schocher 
427c0dcece7SHeiko Schocher 	/* backlight on */
428c0dcece7SHeiko Schocher 	buf[0] = 0xf;
429c0dcece7SHeiko Schocher 	i2c_write(0x24, 0x7, 1, buf, 1);
430c0dcece7SHeiko Schocher 	buf[0] = 0x3f;
431c0dcece7SHeiko Schocher 	i2c_write(0x24, 0x8, 1, buf, 1);
432c0dcece7SHeiko Schocher 	return 0;
433c0dcece7SHeiko Schocher }
434c0dcece7SHeiko Schocher 
arch_early_init_r(void)435c0dcece7SHeiko Schocher int arch_early_init_r(void)
436c0dcece7SHeiko Schocher {
437c0dcece7SHeiko Schocher 	enable_lcd();
438c0dcece7SHeiko Schocher 	return 0;
439c0dcece7SHeiko Schocher }
440c0dcece7SHeiko Schocher 
board_video_init(void)441c0dcece7SHeiko Schocher static int board_video_init(void)
442c0dcece7SHeiko Schocher {
443c0dcece7SHeiko Schocher 	int i;
444c0dcece7SHeiko Schocher 	int anzdisp = ARRAY_SIZE(lcd_panels);
445c0dcece7SHeiko Schocher 	int display = 1;
446c0dcece7SHeiko Schocher 
447c0dcece7SHeiko Schocher 	for (i = 0; i < anzdisp; i++) {
448c0dcece7SHeiko Schocher 		if (strncmp((const char *)factory_dat.disp_name,
449c0dcece7SHeiko Schocher 			    lcd_panels[i].name,
450c0dcece7SHeiko Schocher 		    strlen((const char *)factory_dat.disp_name)) == 0) {
451c0dcece7SHeiko Schocher 			printf("DISPLAY: %s\n", factory_dat.disp_name);
452c0dcece7SHeiko Schocher 			break;
453c0dcece7SHeiko Schocher 		}
454c0dcece7SHeiko Schocher 	}
455c0dcece7SHeiko Schocher 	if (i == anzdisp) {
456c0dcece7SHeiko Schocher 		i = 1;
457c0dcece7SHeiko Schocher 		printf("%s: %s not found, using default %s\n", __func__,
458c0dcece7SHeiko Schocher 		       factory_dat.disp_name, lcd_panels[i].name);
459c0dcece7SHeiko Schocher 	}
46056eb3da4SSamuel Egli 	conf_disp_pll(24, 1);
461c0dcece7SHeiko Schocher 	da8xx_video_init(&lcd_panels[display], &lcd_cfgs[display],
462c0dcece7SHeiko Schocher 			 lcd_cfgs[display].bpp);
463c0dcece7SHeiko Schocher 
464c0dcece7SHeiko Schocher 	return 0;
465c0dcece7SHeiko Schocher }
466c0dcece7SHeiko Schocher #endif /* ifdef CONFIG_VIDEO */
4670c331ebcSHeiko Schocher 
4680c331ebcSHeiko Schocher #ifdef CONFIG_BOARD_LATE_INIT
board_late_init(void)4690c331ebcSHeiko Schocher int board_late_init(void)
4700c331ebcSHeiko Schocher {
4710c331ebcSHeiko Schocher 	int ret;
4720c331ebcSHeiko Schocher 	char tmp[2 * MAX_STRING_LENGTH + 2];
4730c331ebcSHeiko Schocher 
4740c331ebcSHeiko Schocher 	omap_nand_switch_ecc(1, 8);
4750c331ebcSHeiko Schocher 
4760c331ebcSHeiko Schocher 	if (factory_dat.asn[0] != 0)
4770c331ebcSHeiko Schocher 		sprintf(tmp, "%s_%s", factory_dat.asn,
4780c331ebcSHeiko Schocher 			factory_dat.comp_version);
4790c331ebcSHeiko Schocher 	else
480192bc694SBen Whitten 		strcpy(tmp, "QMX7.E38_4.0");
4810c331ebcSHeiko Schocher 
482382bee57SSimon Glass 	ret = env_set("boardid", tmp);
4830c331ebcSHeiko Schocher 	if (ret)
4840c331ebcSHeiko Schocher 		printf("error setting board id\n");
4850c331ebcSHeiko Schocher 
4860c331ebcSHeiko Schocher 	return 0;
4870c331ebcSHeiko Schocher }
4880c331ebcSHeiko Schocher #endif
4890c331ebcSHeiko Schocher 
490c0dcece7SHeiko Schocher #include "../common/board.c"
491