1*83d290c5STom Rini // SPDX-License-Identifier: GPL-2.0+
2c0dcece7SHeiko Schocher /*
3c0dcece7SHeiko Schocher * Board functions for TI AM335X based pxm2 board
4c0dcece7SHeiko Schocher * (C) Copyright 2013 Siemens Schweiz AG
5c0dcece7SHeiko Schocher * (C) Heiko Schocher, DENX Software Engineering, hs@denx.de.
6c0dcece7SHeiko Schocher *
7c0dcece7SHeiko Schocher * Based on:
8c0dcece7SHeiko Schocher * u-boot:/board/ti/am335x/board.c
9c0dcece7SHeiko Schocher *
10c0dcece7SHeiko Schocher * Board functions for TI AM335X based boards
11c0dcece7SHeiko Schocher *
12c0dcece7SHeiko Schocher * Copyright (C) 2011, Texas Instruments, Incorporated - http://www.ti.com/
13c0dcece7SHeiko Schocher */
14c0dcece7SHeiko Schocher
15c0dcece7SHeiko Schocher #include <common.h>
169925f1dbSAlex Kiernan #include <environment.h>
17c0dcece7SHeiko Schocher #include <errno.h>
18c0dcece7SHeiko Schocher #include <spl.h>
19c0dcece7SHeiko Schocher #include <asm/arch/cpu.h>
20c0dcece7SHeiko Schocher #include <asm/arch/hardware.h>
21c0dcece7SHeiko Schocher #include <asm/arch/omap.h>
22c0dcece7SHeiko Schocher #include <asm/arch/ddr_defs.h>
23c0dcece7SHeiko Schocher #include <asm/arch/clock.h>
24c0dcece7SHeiko Schocher #include <asm/arch/gpio.h>
25c0dcece7SHeiko Schocher #include <asm/arch/mmc_host_def.h>
26c0dcece7SHeiko Schocher #include <asm/arch/sys_proto.h>
27c0dcece7SHeiko Schocher #include "../../../drivers/video/da8xx-fb.h"
28c0dcece7SHeiko Schocher #include <asm/io.h>
29c0dcece7SHeiko Schocher #include <asm/emif.h>
30c0dcece7SHeiko Schocher #include <asm/gpio.h>
31c0dcece7SHeiko Schocher #include <i2c.h>
32c0dcece7SHeiko Schocher #include <miiphy.h>
33c0dcece7SHeiko Schocher #include <cpsw.h>
34c0dcece7SHeiko Schocher #include <watchdog.h>
35c0dcece7SHeiko Schocher #include "board.h"
36c0dcece7SHeiko Schocher #include "../common/factoryset.h"
37c0dcece7SHeiko Schocher #include "pmic.h"
38c0dcece7SHeiko Schocher #include <nand.h>
39c0dcece7SHeiko Schocher #include <bmp_layout.h>
40c0dcece7SHeiko Schocher
41c0dcece7SHeiko Schocher #ifdef CONFIG_SPL_BUILD
board_init_ddr(void)42c0dcece7SHeiko Schocher static void board_init_ddr(void)
43c0dcece7SHeiko Schocher {
44c0dcece7SHeiko Schocher struct emif_regs pxm2_ddr3_emif_reg_data = {
45c0dcece7SHeiko Schocher .sdram_config = 0x41805332,
46c0dcece7SHeiko Schocher .sdram_tim1 = 0x666b3c9,
47c0dcece7SHeiko Schocher .sdram_tim2 = 0x243631ca,
48c0dcece7SHeiko Schocher .sdram_tim3 = 0x33f,
49c0dcece7SHeiko Schocher .emif_ddr_phy_ctlr_1 = 0x100005,
50c0dcece7SHeiko Schocher .zq_config = 0,
51c0dcece7SHeiko Schocher .ref_ctrl = 0x81a,
52c0dcece7SHeiko Schocher };
53c0dcece7SHeiko Schocher
54c0dcece7SHeiko Schocher struct ddr_data pxm2_ddr3_data = {
55c0dcece7SHeiko Schocher .datardsratio0 = 0x81204812,
56c0dcece7SHeiko Schocher .datawdsratio0 = 0,
57c0dcece7SHeiko Schocher .datafwsratio0 = 0x8020080,
58c0dcece7SHeiko Schocher .datawrsratio0 = 0x4010040,
59c0dcece7SHeiko Schocher };
60c0dcece7SHeiko Schocher
61c0dcece7SHeiko Schocher struct cmd_control pxm2_ddr3_cmd_ctrl_data = {
62c0dcece7SHeiko Schocher .cmd0csratio = 0x80,
63c0dcece7SHeiko Schocher .cmd0iclkout = 0,
64c0dcece7SHeiko Schocher .cmd1csratio = 0x80,
65c0dcece7SHeiko Schocher .cmd1iclkout = 0,
66c0dcece7SHeiko Schocher .cmd2csratio = 0x80,
67c0dcece7SHeiko Schocher .cmd2iclkout = 0,
68c0dcece7SHeiko Schocher };
69c0dcece7SHeiko Schocher
70965de8b9SLokesh Vutla const struct ctrl_ioregs ioregs = {
719fc2ed40SEgli, Samuel .cm0ioctl = DDR_IOCTRL_VAL,
729fc2ed40SEgli, Samuel .cm1ioctl = DDR_IOCTRL_VAL,
739fc2ed40SEgli, Samuel .cm2ioctl = DDR_IOCTRL_VAL,
749fc2ed40SEgli, Samuel .dt0ioctl = DDR_IOCTRL_VAL,
759fc2ed40SEgli, Samuel .dt1ioctl = DDR_IOCTRL_VAL,
76965de8b9SLokesh Vutla };
77965de8b9SLokesh Vutla
78965de8b9SLokesh Vutla config_ddr(DDR_PLL_FREQ, &ioregs, &pxm2_ddr3_data,
79c0dcece7SHeiko Schocher &pxm2_ddr3_cmd_ctrl_data, &pxm2_ddr3_emif_reg_data, 0);
80c0dcece7SHeiko Schocher }
81c0dcece7SHeiko Schocher
82c0dcece7SHeiko Schocher /*
83c0dcece7SHeiko Schocher * voltage switching for MPU frequency switching.
84c0dcece7SHeiko Schocher * @module = mpu - 0, core - 1
85c0dcece7SHeiko Schocher * @vddx_op_vol_sel = vdd voltage to set
86c0dcece7SHeiko Schocher */
87c0dcece7SHeiko Schocher
88c0dcece7SHeiko Schocher #define MPU 0
89c0dcece7SHeiko Schocher #define CORE 1
90c0dcece7SHeiko Schocher
voltage_update(unsigned int module,unsigned char vddx_op_vol_sel)91c0dcece7SHeiko Schocher int voltage_update(unsigned int module, unsigned char vddx_op_vol_sel)
92c0dcece7SHeiko Schocher {
93c0dcece7SHeiko Schocher uchar buf[4];
94c0dcece7SHeiko Schocher unsigned int reg_offset;
95c0dcece7SHeiko Schocher
96c0dcece7SHeiko Schocher if (module == MPU)
97c0dcece7SHeiko Schocher reg_offset = PMIC_VDD1_OP_REG;
98c0dcece7SHeiko Schocher else
99c0dcece7SHeiko Schocher reg_offset = PMIC_VDD2_OP_REG;
100c0dcece7SHeiko Schocher
101c0dcece7SHeiko Schocher /* Select VDDx OP */
102c0dcece7SHeiko Schocher if (i2c_read(PMIC_CTRL_I2C_ADDR, reg_offset, 1, buf, 1))
103c0dcece7SHeiko Schocher return 1;
104c0dcece7SHeiko Schocher
105c0dcece7SHeiko Schocher buf[0] &= ~PMIC_OP_REG_CMD_MASK;
106c0dcece7SHeiko Schocher
107c0dcece7SHeiko Schocher if (i2c_write(PMIC_CTRL_I2C_ADDR, reg_offset, 1, buf, 1))
108c0dcece7SHeiko Schocher return 1;
109c0dcece7SHeiko Schocher
110c0dcece7SHeiko Schocher /* Configure VDDx OP Voltage */
111c0dcece7SHeiko Schocher if (i2c_read(PMIC_CTRL_I2C_ADDR, reg_offset, 1, buf, 1))
112c0dcece7SHeiko Schocher return 1;
113c0dcece7SHeiko Schocher
114c0dcece7SHeiko Schocher buf[0] &= ~PMIC_OP_REG_SEL_MASK;
115c0dcece7SHeiko Schocher buf[0] |= vddx_op_vol_sel;
116c0dcece7SHeiko Schocher
117c0dcece7SHeiko Schocher if (i2c_write(PMIC_CTRL_I2C_ADDR, reg_offset, 1, buf, 1))
118c0dcece7SHeiko Schocher return 1;
119c0dcece7SHeiko Schocher
120c0dcece7SHeiko Schocher if (i2c_read(PMIC_CTRL_I2C_ADDR, reg_offset, 1, buf, 1))
121c0dcece7SHeiko Schocher return 1;
122c0dcece7SHeiko Schocher
123c0dcece7SHeiko Schocher if ((buf[0] & PMIC_OP_REG_SEL_MASK) != vddx_op_vol_sel)
124c0dcece7SHeiko Schocher return 1;
125c0dcece7SHeiko Schocher
126c0dcece7SHeiko Schocher return 0;
127c0dcece7SHeiko Schocher }
128c0dcece7SHeiko Schocher
129c0dcece7SHeiko Schocher #define OSC (V_OSCK/1000000)
130c0dcece7SHeiko Schocher
131c0dcece7SHeiko Schocher const struct dpll_params dpll_mpu_pxm2 = {
132c0dcece7SHeiko Schocher 720, OSC-1, 1, -1, -1, -1, -1};
133c0dcece7SHeiko Schocher
spl_siemens_board_init(void)134c0dcece7SHeiko Schocher void spl_siemens_board_init(void)
135c0dcece7SHeiko Schocher {
136c0dcece7SHeiko Schocher uchar buf[4];
137c0dcece7SHeiko Schocher /*
138c0dcece7SHeiko Schocher * pxm2 PMIC code. All boards currently want an MPU voltage
139c0dcece7SHeiko Schocher * of 1.2625V and CORE voltage of 1.1375V to operate at
140c0dcece7SHeiko Schocher * 720MHz.
141c0dcece7SHeiko Schocher */
142c0dcece7SHeiko Schocher if (i2c_probe(PMIC_CTRL_I2C_ADDR))
143c0dcece7SHeiko Schocher return;
144c0dcece7SHeiko Schocher
145c0dcece7SHeiko Schocher /* VDD1/2 voltage selection register access by control i/f */
146c0dcece7SHeiko Schocher if (i2c_read(PMIC_CTRL_I2C_ADDR, PMIC_DEVCTRL_REG, 1, buf, 1))
147c0dcece7SHeiko Schocher return;
148c0dcece7SHeiko Schocher
149c0dcece7SHeiko Schocher buf[0] |= PMIC_DEVCTRL_REG_SR_CTL_I2C_SEL_CTL_I2C;
150c0dcece7SHeiko Schocher
151c0dcece7SHeiko Schocher if (i2c_write(PMIC_CTRL_I2C_ADDR, PMIC_DEVCTRL_REG, 1, buf, 1))
152c0dcece7SHeiko Schocher return;
153c0dcece7SHeiko Schocher
154c0dcece7SHeiko Schocher /* Frequency switching for OPP 120 */
155c0dcece7SHeiko Schocher if (voltage_update(MPU, PMIC_OP_REG_SEL_1_2_6) ||
156c0dcece7SHeiko Schocher voltage_update(CORE, PMIC_OP_REG_SEL_1_1_3)) {
157c0dcece7SHeiko Schocher printf("voltage update failed\n");
158c0dcece7SHeiko Schocher }
159c0dcece7SHeiko Schocher }
160c0dcece7SHeiko Schocher #endif /* if def CONFIG_SPL_BUILD */
161c0dcece7SHeiko Schocher
read_eeprom(void)162c0dcece7SHeiko Schocher int read_eeprom(void)
163c0dcece7SHeiko Schocher {
164c0dcece7SHeiko Schocher /* nothing ToDo here for this board */
165c0dcece7SHeiko Schocher
166c0dcece7SHeiko Schocher return 0;
167c0dcece7SHeiko Schocher }
168c0dcece7SHeiko Schocher
169c0dcece7SHeiko Schocher #if (defined(CONFIG_DRIVER_TI_CPSW) && !defined(CONFIG_SPL_BUILD)) || \
170c0dcece7SHeiko Schocher (defined(CONFIG_SPL_ETH_SUPPORT) && defined(CONFIG_SPL_BUILD))
cpsw_control(int enabled)171c0dcece7SHeiko Schocher static void cpsw_control(int enabled)
172c0dcece7SHeiko Schocher {
173c0dcece7SHeiko Schocher /* VTP can be added here */
174c0dcece7SHeiko Schocher
175c0dcece7SHeiko Schocher return;
176c0dcece7SHeiko Schocher }
177c0dcece7SHeiko Schocher
178c0dcece7SHeiko Schocher static struct cpsw_slave_data cpsw_slaves[] = {
179c0dcece7SHeiko Schocher {
180c0dcece7SHeiko Schocher .slave_reg_ofs = 0x208,
181c0dcece7SHeiko Schocher .sliver_reg_ofs = 0xd80,
1829c653aadSMugunthan V N .phy_addr = 0,
183c0dcece7SHeiko Schocher .phy_if = PHY_INTERFACE_MODE_RMII,
184c0dcece7SHeiko Schocher },
185c0dcece7SHeiko Schocher {
186c0dcece7SHeiko Schocher .slave_reg_ofs = 0x308,
187c0dcece7SHeiko Schocher .sliver_reg_ofs = 0xdc0,
1889c653aadSMugunthan V N .phy_addr = 1,
189c0dcece7SHeiko Schocher .phy_if = PHY_INTERFACE_MODE_RMII,
190c0dcece7SHeiko Schocher },
191c0dcece7SHeiko Schocher };
192c0dcece7SHeiko Schocher
193c0dcece7SHeiko Schocher static struct cpsw_platform_data cpsw_data = {
194c0dcece7SHeiko Schocher .mdio_base = CPSW_MDIO_BASE,
195c0dcece7SHeiko Schocher .cpsw_base = CPSW_BASE,
196c0dcece7SHeiko Schocher .mdio_div = 0xff,
197c0dcece7SHeiko Schocher .channels = 4,
198c0dcece7SHeiko Schocher .cpdma_reg_ofs = 0x800,
199c0dcece7SHeiko Schocher .slaves = 1,
200c0dcece7SHeiko Schocher .slave_data = cpsw_slaves,
201c0dcece7SHeiko Schocher .ale_reg_ofs = 0xd00,
202c0dcece7SHeiko Schocher .ale_entries = 1024,
203c0dcece7SHeiko Schocher .host_port_reg_ofs = 0x108,
204c0dcece7SHeiko Schocher .hw_stats_reg_ofs = 0x900,
205c0dcece7SHeiko Schocher .bd_ram_ofs = 0x2000,
206c0dcece7SHeiko Schocher .mac_control = (1 << 5),
207c0dcece7SHeiko Schocher .control = cpsw_control,
208c0dcece7SHeiko Schocher .host_port_num = 0,
209c0dcece7SHeiko Schocher .version = CPSW_CTRL_VERSION_2,
210c0dcece7SHeiko Schocher };
211c0dcece7SHeiko Schocher #endif /* #if (defined(CONFIG_DRIVER_TI_CPSW) && !defined(CONFIG_SPL_BUILD)) */
212c0dcece7SHeiko Schocher
213c0dcece7SHeiko Schocher #if defined(CONFIG_DRIVER_TI_CPSW) || \
21495de1e2fSPaul Kocialkowski (defined(CONFIG_USB_ETHER) && defined(CONFIG_USB_MUSB_GADGET))
board_eth_init(bd_t * bis)215c0dcece7SHeiko Schocher int board_eth_init(bd_t *bis)
216c0dcece7SHeiko Schocher {
217c0dcece7SHeiko Schocher int n = 0;
218c0dcece7SHeiko Schocher #if (defined(CONFIG_DRIVER_TI_CPSW) && !defined(CONFIG_SPL_BUILD)) || \
219c0dcece7SHeiko Schocher (defined(CONFIG_SPL_ETH_SUPPORT) && defined(CONFIG_SPL_BUILD))
220c0dcece7SHeiko Schocher struct ctrl_dev *cdev = (struct ctrl_dev *)CTRL_DEVICE_BASE;
221c0dcece7SHeiko Schocher #ifdef CONFIG_FACTORYSET
222c0dcece7SHeiko Schocher int rv;
2230adb5b76SJoe Hershberger if (!is_valid_ethaddr(factory_dat.mac))
224c0dcece7SHeiko Schocher printf("Error: no valid mac address\n");
225c0dcece7SHeiko Schocher else
226fd1e959eSSimon Glass eth_env_set_enetaddr("ethaddr", factory_dat.mac);
227c0dcece7SHeiko Schocher #endif /* #ifdef CONFIG_FACTORYSET */
228c0dcece7SHeiko Schocher
229c0dcece7SHeiko Schocher /* Set rgmii mode and enable rmii clock to be sourced from chip */
23060ca5ad4SHeiko Schocher writel(RGMII_MODE_ENABLE | RGMII_INT_DELAY, &cdev->miisel);
231c0dcece7SHeiko Schocher
232c0dcece7SHeiko Schocher rv = cpsw_register(&cpsw_data);
233c0dcece7SHeiko Schocher if (rv < 0)
234c0dcece7SHeiko Schocher printf("Error %d registering CPSW switch\n", rv);
235c0dcece7SHeiko Schocher else
236c0dcece7SHeiko Schocher n += rv;
237c0dcece7SHeiko Schocher #endif
238c0dcece7SHeiko Schocher return n;
239c0dcece7SHeiko Schocher }
240c0dcece7SHeiko Schocher #endif /* #if defined(CONFIG_DRIVER_TI_CPSW) */
241c0dcece7SHeiko Schocher
242c0dcece7SHeiko Schocher #if defined(CONFIG_VIDEO) && !defined(CONFIG_SPL_BUILD)
243c0dcece7SHeiko Schocher static struct da8xx_panel lcd_panels[] = {
244c0dcece7SHeiko Schocher /* AUO G156XW01 V1 */
245c0dcece7SHeiko Schocher [0] = {
246c0dcece7SHeiko Schocher .name = "AUO_G156XW01_V1",
247c0dcece7SHeiko Schocher .width = 1376,
248c0dcece7SHeiko Schocher .height = 768,
249c0dcece7SHeiko Schocher .hfp = 14,
250c0dcece7SHeiko Schocher .hbp = 64,
251c0dcece7SHeiko Schocher .hsw = 56,
252c0dcece7SHeiko Schocher .vfp = 1,
253c0dcece7SHeiko Schocher .vbp = 28,
254c0dcece7SHeiko Schocher .vsw = 3,
255c0dcece7SHeiko Schocher .pxl_clk = 60000000,
256c0dcece7SHeiko Schocher .invert_pxl_clk = 0,
257c0dcece7SHeiko Schocher },
258c0dcece7SHeiko Schocher /* AUO B101EVN06 V0 */
259c0dcece7SHeiko Schocher [1] = {
260c0dcece7SHeiko Schocher .name = "AUO_B101EVN06_V0",
261c0dcece7SHeiko Schocher .width = 1280,
262c0dcece7SHeiko Schocher .height = 800,
263c0dcece7SHeiko Schocher .hfp = 52,
264c0dcece7SHeiko Schocher .hbp = 84,
265c0dcece7SHeiko Schocher .hsw = 36,
266c0dcece7SHeiko Schocher .vfp = 3,
267c0dcece7SHeiko Schocher .vbp = 14,
268c0dcece7SHeiko Schocher .vsw = 6,
269c0dcece7SHeiko Schocher .pxl_clk = 60000000,
270c0dcece7SHeiko Schocher .invert_pxl_clk = 0,
271c0dcece7SHeiko Schocher },
272c0dcece7SHeiko Schocher /*
273c0dcece7SHeiko Schocher * Settings from factoryset
274c0dcece7SHeiko Schocher * stored in EEPROM
275c0dcece7SHeiko Schocher */
276c0dcece7SHeiko Schocher [2] = {
277c0dcece7SHeiko Schocher .name = "factoryset",
278c0dcece7SHeiko Schocher .width = 0,
279c0dcece7SHeiko Schocher .height = 0,
280c0dcece7SHeiko Schocher .hfp = 0,
281c0dcece7SHeiko Schocher .hbp = 0,
282c0dcece7SHeiko Schocher .hsw = 0,
283c0dcece7SHeiko Schocher .vfp = 0,
284c0dcece7SHeiko Schocher .vbp = 0,
285c0dcece7SHeiko Schocher .vsw = 0,
286c0dcece7SHeiko Schocher .pxl_clk = 60000000,
287c0dcece7SHeiko Schocher .invert_pxl_clk = 0,
288c0dcece7SHeiko Schocher },
289c0dcece7SHeiko Schocher };
290c0dcece7SHeiko Schocher
291c0dcece7SHeiko Schocher static const struct display_panel disp_panel = {
292c0dcece7SHeiko Schocher WVGA,
293c0dcece7SHeiko Schocher 32,
294c0dcece7SHeiko Schocher 16,
295c0dcece7SHeiko Schocher COLOR_ACTIVE,
296c0dcece7SHeiko Schocher };
297c0dcece7SHeiko Schocher
298c0dcece7SHeiko Schocher static const struct lcd_ctrl_config lcd_cfg = {
299c0dcece7SHeiko Schocher &disp_panel,
300c0dcece7SHeiko Schocher .ac_bias = 255,
301c0dcece7SHeiko Schocher .ac_bias_intrpt = 0,
302c0dcece7SHeiko Schocher .dma_burst_sz = 16,
303c0dcece7SHeiko Schocher .bpp = 32,
304c0dcece7SHeiko Schocher .fdd = 0x80,
305c0dcece7SHeiko Schocher .tft_alt_mode = 0,
306c0dcece7SHeiko Schocher .stn_565_mode = 0,
307c0dcece7SHeiko Schocher .mono_8bit_mode = 0,
308c0dcece7SHeiko Schocher .invert_line_clock = 1,
309c0dcece7SHeiko Schocher .invert_frm_clock = 1,
310c0dcece7SHeiko Schocher .sync_edge = 0,
311c0dcece7SHeiko Schocher .sync_ctrl = 1,
312c0dcece7SHeiko Schocher .raster_order = 0,
313c0dcece7SHeiko Schocher };
314c0dcece7SHeiko Schocher
set_gpio(int gpio,int state)315c0dcece7SHeiko Schocher static int set_gpio(int gpio, int state)
316c0dcece7SHeiko Schocher {
317c0dcece7SHeiko Schocher gpio_request(gpio, "temp");
318c0dcece7SHeiko Schocher gpio_direction_output(gpio, state);
319c0dcece7SHeiko Schocher gpio_set_value(gpio, state);
320c0dcece7SHeiko Schocher gpio_free(gpio);
321c0dcece7SHeiko Schocher return 0;
322c0dcece7SHeiko Schocher }
323c0dcece7SHeiko Schocher
enable_backlight(void)324c0dcece7SHeiko Schocher static int enable_backlight(void)
325c0dcece7SHeiko Schocher {
326c0dcece7SHeiko Schocher set_gpio(BOARD_LCD_POWER, 1);
327c0dcece7SHeiko Schocher set_gpio(BOARD_BACK_LIGHT, 1);
328c0dcece7SHeiko Schocher set_gpio(BOARD_TOUCH_POWER, 1);
329c0dcece7SHeiko Schocher return 0;
330c0dcece7SHeiko Schocher }
331c0dcece7SHeiko Schocher
enable_pwm(void)332c0dcece7SHeiko Schocher static int enable_pwm(void)
333c0dcece7SHeiko Schocher {
334c0dcece7SHeiko Schocher struct pwmss_regs *pwmss = (struct pwmss_regs *)PWMSS0_BASE;
335c0dcece7SHeiko Schocher struct pwmss_ecap_regs *ecap;
336c0dcece7SHeiko Schocher int ticks = PWM_TICKS;
337c0dcece7SHeiko Schocher int duty = PWM_DUTY;
338c0dcece7SHeiko Schocher
339c0dcece7SHeiko Schocher ecap = (struct pwmss_ecap_regs *)AM33XX_ECAP0_BASE;
340c0dcece7SHeiko Schocher /* enable clock */
341c0dcece7SHeiko Schocher setbits_le32(&pwmss->clkconfig, ECAP_CLK_EN);
342c0dcece7SHeiko Schocher /* TimeStam Counter register */
343c0dcece7SHeiko Schocher writel(0xdb9, &ecap->tsctr);
344c0dcece7SHeiko Schocher /* config period */
345c0dcece7SHeiko Schocher writel(ticks - 1, &ecap->cap3);
346c0dcece7SHeiko Schocher writel(ticks - 1, &ecap->cap1);
347c0dcece7SHeiko Schocher setbits_le16(&ecap->ecctl2,
348c0dcece7SHeiko Schocher (ECTRL2_MDSL_ECAP | ECTRL2_SYNCOSEL_MASK | 0xd0));
349c0dcece7SHeiko Schocher /* config duty */
350c0dcece7SHeiko Schocher writel(duty, &ecap->cap2);
351c0dcece7SHeiko Schocher writel(duty, &ecap->cap4);
352c0dcece7SHeiko Schocher /* start */
353c0dcece7SHeiko Schocher setbits_le16(&ecap->ecctl2, ECTRL2_CTRSTP_FREERUN);
354c0dcece7SHeiko Schocher return 0;
355c0dcece7SHeiko Schocher }
356c0dcece7SHeiko Schocher
357c0dcece7SHeiko Schocher static struct dpll_regs dpll_lcd_regs = {
358c0dcece7SHeiko Schocher .cm_clkmode_dpll = CM_WKUP + 0x98,
359c0dcece7SHeiko Schocher .cm_idlest_dpll = CM_WKUP + 0x48,
360c0dcece7SHeiko Schocher .cm_clksel_dpll = CM_WKUP + 0x54,
361c0dcece7SHeiko Schocher };
362c0dcece7SHeiko Schocher
363c0dcece7SHeiko Schocher /* no console on this board */
board_cfb_skip(void)364c0dcece7SHeiko Schocher int board_cfb_skip(void)
365c0dcece7SHeiko Schocher {
366c0dcece7SHeiko Schocher return 1;
367c0dcece7SHeiko Schocher }
368c0dcece7SHeiko Schocher
369c0dcece7SHeiko Schocher #define PLL_GET_M(v) ((v >> 8) & 0x7ff)
370c0dcece7SHeiko Schocher #define PLL_GET_N(v) (v & 0x7f)
371c0dcece7SHeiko Schocher
get_clk(struct dpll_regs * dpll_regs)372c0dcece7SHeiko Schocher static int get_clk(struct dpll_regs *dpll_regs)
373c0dcece7SHeiko Schocher {
374c0dcece7SHeiko Schocher unsigned int val;
375c0dcece7SHeiko Schocher unsigned int m, n;
376c0dcece7SHeiko Schocher int f = 0;
377c0dcece7SHeiko Schocher
378c0dcece7SHeiko Schocher val = readl(dpll_regs->cm_clksel_dpll);
379c0dcece7SHeiko Schocher m = PLL_GET_M(val);
380c0dcece7SHeiko Schocher n = PLL_GET_N(val);
381c0dcece7SHeiko Schocher f = (m * V_OSCK) / n;
382c0dcece7SHeiko Schocher
383c0dcece7SHeiko Schocher return f;
384c0dcece7SHeiko Schocher };
385c0dcece7SHeiko Schocher
clk_get(int clk)386c0dcece7SHeiko Schocher int clk_get(int clk)
387c0dcece7SHeiko Schocher {
388c0dcece7SHeiko Schocher return get_clk(&dpll_lcd_regs);
389c0dcece7SHeiko Schocher };
390c0dcece7SHeiko Schocher
conf_disp_pll(int m,int n)391c0dcece7SHeiko Schocher static int conf_disp_pll(int m, int n)
392c0dcece7SHeiko Schocher {
393c0dcece7SHeiko Schocher struct cm_perpll *cmper = (struct cm_perpll *)CM_PER;
394c0dcece7SHeiko Schocher struct cm_dpll *cmdpll = (struct cm_dpll *)CM_DPLL;
395c0dcece7SHeiko Schocher struct dpll_params dpll_lcd = {m, n, -1, -1, -1, -1, -1};
396c0dcece7SHeiko Schocher
397c0dcece7SHeiko Schocher u32 *const clk_domains[] = {
398c0dcece7SHeiko Schocher &cmper->lcdclkctrl,
399c0dcece7SHeiko Schocher 0
400c0dcece7SHeiko Schocher };
401c0dcece7SHeiko Schocher u32 *const clk_modules_explicit_en[] = {
402c0dcece7SHeiko Schocher &cmper->lcdclkctrl,
403c0dcece7SHeiko Schocher &cmper->lcdcclkstctrl,
404c0dcece7SHeiko Schocher &cmper->epwmss0clkctrl,
405c0dcece7SHeiko Schocher 0
406c0dcece7SHeiko Schocher };
407c0dcece7SHeiko Schocher do_enable_clocks(clk_domains, clk_modules_explicit_en, 1);
408c0dcece7SHeiko Schocher writel(0x0, &cmdpll->clklcdcpixelclk);
409c0dcece7SHeiko Schocher
410c0dcece7SHeiko Schocher do_setup_dpll(&dpll_lcd_regs, &dpll_lcd);
411c0dcece7SHeiko Schocher
412c0dcece7SHeiko Schocher return 0;
413c0dcece7SHeiko Schocher }
414c0dcece7SHeiko Schocher
board_video_init(void)415c0dcece7SHeiko Schocher static int board_video_init(void)
416c0dcece7SHeiko Schocher {
41756eb3da4SSamuel Egli conf_disp_pll(24, 1);
418c0dcece7SHeiko Schocher if (factory_dat.pxm50)
419c0dcece7SHeiko Schocher da8xx_video_init(&lcd_panels[0], &lcd_cfg, lcd_cfg.bpp);
420c0dcece7SHeiko Schocher else
421c0dcece7SHeiko Schocher da8xx_video_init(&lcd_panels[1], &lcd_cfg, lcd_cfg.bpp);
422c0dcece7SHeiko Schocher
423c0dcece7SHeiko Schocher enable_pwm();
424c0dcece7SHeiko Schocher enable_backlight();
425c0dcece7SHeiko Schocher
426c0dcece7SHeiko Schocher return 0;
427c0dcece7SHeiko Schocher }
428c0dcece7SHeiko Schocher #endif
4290c331ebcSHeiko Schocher
4300c331ebcSHeiko Schocher #ifdef CONFIG_BOARD_LATE_INIT
board_late_init(void)4310c331ebcSHeiko Schocher int board_late_init(void)
4320c331ebcSHeiko Schocher {
4330c331ebcSHeiko Schocher int ret;
4340c331ebcSHeiko Schocher
4350c331ebcSHeiko Schocher omap_nand_switch_ecc(1, 8);
4360c331ebcSHeiko Schocher
4370c331ebcSHeiko Schocher #ifdef CONFIG_FACTORYSET
4380c331ebcSHeiko Schocher if (factory_dat.asn[0] != 0) {
4390c331ebcSHeiko Schocher char tmp[2 * MAX_STRING_LENGTH + 2];
4400c331ebcSHeiko Schocher
4410c331ebcSHeiko Schocher if (strncmp((const char *)factory_dat.asn, "PXM50", 5) == 0)
4420c331ebcSHeiko Schocher factory_dat.pxm50 = 1;
4430c331ebcSHeiko Schocher else
4440c331ebcSHeiko Schocher factory_dat.pxm50 = 0;
4450c331ebcSHeiko Schocher sprintf(tmp, "%s_%s", factory_dat.asn,
4460c331ebcSHeiko Schocher factory_dat.comp_version);
447382bee57SSimon Glass ret = env_set("boardid", tmp);
4480c331ebcSHeiko Schocher if (ret)
4490c331ebcSHeiko Schocher printf("error setting board id\n");
4500c331ebcSHeiko Schocher } else {
4510c331ebcSHeiko Schocher factory_dat.pxm50 = 1;
452382bee57SSimon Glass ret = env_set("boardid", "PXM50_1.0");
4530c331ebcSHeiko Schocher if (ret)
4540c331ebcSHeiko Schocher printf("error setting board id\n");
4550c331ebcSHeiko Schocher }
4560c331ebcSHeiko Schocher debug("PXM50: %d\n", factory_dat.pxm50);
4570c331ebcSHeiko Schocher #endif
4580c331ebcSHeiko Schocher
4590c331ebcSHeiko Schocher return 0;
4600c331ebcSHeiko Schocher }
4610c331ebcSHeiko Schocher #endif
4620c331ebcSHeiko Schocher
463c0dcece7SHeiko Schocher #include "../common/board.c"
464