xref: /openbmc/u-boot/board/renesas/lager/lager_spl.c (revision 83d290c56fab2d38cd1ab4c4cc7099559c1d5046)
1*83d290c5STom Rini // SPDX-License-Identifier: GPL-2.0
2e6027e6fSMarek Vasut /*
3e6027e6fSMarek Vasut  * board/renesas/lager/lager_spl.c
4e6027e6fSMarek Vasut  *
5e6027e6fSMarek Vasut  * Copyright (C) 2018 Marek Vasut <marek.vasut@gmail.com>
6e6027e6fSMarek Vasut  */
7e6027e6fSMarek Vasut 
8e6027e6fSMarek Vasut #include <common.h>
9e6027e6fSMarek Vasut #include <malloc.h>
10e6027e6fSMarek Vasut #include <dm/platform_data/serial_sh.h>
11e6027e6fSMarek Vasut #include <asm/processor.h>
12e6027e6fSMarek Vasut #include <asm/mach-types.h>
13e6027e6fSMarek Vasut #include <asm/io.h>
14e6027e6fSMarek Vasut #include <linux/errno.h>
15e6027e6fSMarek Vasut #include <asm/arch/sys_proto.h>
16e6027e6fSMarek Vasut #include <asm/gpio.h>
17e6027e6fSMarek Vasut #include <asm/arch/rmobile.h>
18e6027e6fSMarek Vasut #include <asm/arch/rcar-mstp.h>
19e6027e6fSMarek Vasut 
20e6027e6fSMarek Vasut #include <spl.h>
21e6027e6fSMarek Vasut 
22e6027e6fSMarek Vasut #define TMU0_MSTP125	BIT(25)
23e6027e6fSMarek Vasut #define SCIF0_MSTP721	BIT(21)
24e6027e6fSMarek Vasut #define QSPI_MSTP917	BIT(17)
25e6027e6fSMarek Vasut 
26e6027e6fSMarek Vasut #define SD2CKCR		0xE615026C
27e6027e6fSMarek Vasut #define SD_97500KHZ	0x7
28e6027e6fSMarek Vasut 
29e6027e6fSMarek Vasut struct reg_config {
30e6027e6fSMarek Vasut 	u16	off;
31e6027e6fSMarek Vasut 	u32	val;
32e6027e6fSMarek Vasut };
33e6027e6fSMarek Vasut 
dbsc_wait(u16 reg)34e6027e6fSMarek Vasut static void dbsc_wait(u16 reg)
35e6027e6fSMarek Vasut {
36e6027e6fSMarek Vasut 	static const u32 dbsc3_0_base = DBSC3_0_BASE;
37e6027e6fSMarek Vasut 
38e6027e6fSMarek Vasut 	while (!(readl(dbsc3_0_base + reg) & BIT(0)))
39e6027e6fSMarek Vasut 		;
40e6027e6fSMarek Vasut }
41e6027e6fSMarek Vasut 
spl_init_sys(void)42e6027e6fSMarek Vasut static void spl_init_sys(void)
43e6027e6fSMarek Vasut {
44e6027e6fSMarek Vasut 	u32 r0 = 0;
45e6027e6fSMarek Vasut 
46e6027e6fSMarek Vasut 	writel(0xa5a5a500, 0xe6020004);
47e6027e6fSMarek Vasut 	writel(0xa5a5a500, 0xe6030004);
48e6027e6fSMarek Vasut 
49e6027e6fSMarek Vasut 	asm volatile(
50e6027e6fSMarek Vasut 		/* ICIALLU - Invalidate I$ to PoU */
51e6027e6fSMarek Vasut 		"mcr	15, 0, %0, cr7, cr5, 0	\n"
52e6027e6fSMarek Vasut 		/* BPIALL - Invalidate branch predictors */
53e6027e6fSMarek Vasut 		"mcr	15, 0, %0, cr7, cr5, 6	\n"
54e6027e6fSMarek Vasut 		/* Set SCTLR[IZ] */
55e6027e6fSMarek Vasut 		"mrc	15, 0, %0, cr1, cr0, 0	\n"
56e6027e6fSMarek Vasut 		"orr	%0, #0x1800		\n"
57e6027e6fSMarek Vasut 		"mcr	15, 0, %0, cr1, cr0, 0	\n"
58e6027e6fSMarek Vasut 		"isb	sy			\n"
59e6027e6fSMarek Vasut 		:"=r"(r0));
60e6027e6fSMarek Vasut }
61e6027e6fSMarek Vasut 
spl_init_pfc(void)62e6027e6fSMarek Vasut static void spl_init_pfc(void)
63e6027e6fSMarek Vasut {
64e6027e6fSMarek Vasut 	static const struct reg_config pfc_with_unlock[] = {
65e6027e6fSMarek Vasut 		{ 0x0090, 0x00000000 },
66e6027e6fSMarek Vasut 		{ 0x0094, 0x00000000 },
67e6027e6fSMarek Vasut 		{ 0x0098, 0xc0000000 },
68e6027e6fSMarek Vasut 		{ 0x0020, 0x00000000 },
69e6027e6fSMarek Vasut 		{ 0x0024, 0x00000000 },
70e6027e6fSMarek Vasut 		{ 0x0028, 0x00000000 },
71e6027e6fSMarek Vasut 		{ 0x002c, 0x20000000 },
72e6027e6fSMarek Vasut 		{ 0x0030, 0x00001249 },
73e6027e6fSMarek Vasut 		{ 0x0034, 0x00000278 },
74e6027e6fSMarek Vasut 		{ 0x0038, 0x00000841 },
75e6027e6fSMarek Vasut 		{ 0x003c, 0x00000000 },
76e6027e6fSMarek Vasut 		{ 0x0040, 0x00000000 },
77e6027e6fSMarek Vasut 		{ 0x0044, 0x10000000 },
78e6027e6fSMarek Vasut 		{ 0x0048, 0x00000001 },
79e6027e6fSMarek Vasut 		{ 0x004c, 0x0004aab0 },
80e6027e6fSMarek Vasut 		{ 0x0050, 0x37301b00 },
81e6027e6fSMarek Vasut 		{ 0x0054, 0x00048da3 },
82e6027e6fSMarek Vasut 		{ 0x0058, 0x089044a1 },
83e6027e6fSMarek Vasut 		{ 0x005c, 0x2a3a55b4 },
84e6027e6fSMarek Vasut 		{ 0x0160, 0x00000003 },
85e6027e6fSMarek Vasut 		{ 0x0004, 0xffffffff },
86e6027e6fSMarek Vasut 		{ 0x0008, 0x2aef3fff },
87e6027e6fSMarek Vasut 		{ 0x000c, 0x3fffffff },
88e6027e6fSMarek Vasut 		{ 0x0010, 0xff7fc07f },
89e6027e6fSMarek Vasut 		{ 0x0014, 0x7f3ff3f8 },
90e6027e6fSMarek Vasut 		{ 0x0018, 0x1cfdfff7 },
91e6027e6fSMarek Vasut 	};
92e6027e6fSMarek Vasut 
93e6027e6fSMarek Vasut 	static const struct reg_config pfc_without_unlock[] = {
94e6027e6fSMarek Vasut 		{ 0x0100, 0x1fffffff },
95e6027e6fSMarek Vasut 		{ 0x0104, 0xffff0318 },
96e6027e6fSMarek Vasut 		{ 0x0108, 0x387fffe1 },
97e6027e6fSMarek Vasut 		{ 0x010c, 0x00803f80 },
98e6027e6fSMarek Vasut 		{ 0x0110, 0x1520009f },
99e6027e6fSMarek Vasut 		{ 0x0114, 0x00000000 },
100e6027e6fSMarek Vasut 		{ 0x0118, 0x00000000 },
101e6027e6fSMarek Vasut 	};
102e6027e6fSMarek Vasut 
103e6027e6fSMarek Vasut 	static const u32 pfc_base = 0xe6060000;
104e6027e6fSMarek Vasut 
105e6027e6fSMarek Vasut 	unsigned int i;
106e6027e6fSMarek Vasut 
107e6027e6fSMarek Vasut 	for (i = 0; i < ARRAY_SIZE(pfc_with_unlock); i++) {
108e6027e6fSMarek Vasut 		writel(~pfc_with_unlock[i].val, pfc_base);
109e6027e6fSMarek Vasut 		writel(pfc_with_unlock[i].val,
110e6027e6fSMarek Vasut 		       pfc_base | pfc_with_unlock[i].off);
111e6027e6fSMarek Vasut 	}
112e6027e6fSMarek Vasut 
113e6027e6fSMarek Vasut 	for (i = 0; i < ARRAY_SIZE(pfc_without_unlock); i++)
114e6027e6fSMarek Vasut 		writel(pfc_without_unlock[i].val,
115e6027e6fSMarek Vasut 		       pfc_base | pfc_without_unlock[i].off);
116e6027e6fSMarek Vasut }
117e6027e6fSMarek Vasut 
spl_init_gpio(void)118e6027e6fSMarek Vasut static void spl_init_gpio(void)
119e6027e6fSMarek Vasut {
120e6027e6fSMarek Vasut 	static const u16 gpio_offs[] = {
121e6027e6fSMarek Vasut 		0x1000, 0x3000, 0x4000, 0x5000
122e6027e6fSMarek Vasut 	};
123e6027e6fSMarek Vasut 
124e6027e6fSMarek Vasut 	static const struct reg_config gpio_set[] = {
125e6027e6fSMarek Vasut 		{ 0x4000, 0x00c00000 },
126e6027e6fSMarek Vasut 		{ 0x5000, 0x63020000 },
127e6027e6fSMarek Vasut 	};
128e6027e6fSMarek Vasut 
129e6027e6fSMarek Vasut 	static const struct reg_config gpio_clr[] = {
130e6027e6fSMarek Vasut 		{ 0x1000, 0x00000000 },
131e6027e6fSMarek Vasut 		{ 0x3000, 0x00000000 },
132e6027e6fSMarek Vasut 		{ 0x4000, 0x00c00000 },
133e6027e6fSMarek Vasut 		{ 0x5000, 0xe3020000 },
134e6027e6fSMarek Vasut 	};
135e6027e6fSMarek Vasut 
136e6027e6fSMarek Vasut 	static const u32 gpio_base = 0xe6050000;
137e6027e6fSMarek Vasut 
138e6027e6fSMarek Vasut 	unsigned int i;
139e6027e6fSMarek Vasut 
140e6027e6fSMarek Vasut 	for (i = 0; i < ARRAY_SIZE(gpio_offs); i++)
141e6027e6fSMarek Vasut 		writel(0, gpio_base | 0x20 | gpio_offs[i]);
142e6027e6fSMarek Vasut 
143e6027e6fSMarek Vasut 	for (i = 0; i < ARRAY_SIZE(gpio_offs); i++)
144e6027e6fSMarek Vasut 		writel(0, gpio_base | 0x00 | gpio_offs[i]);
145e6027e6fSMarek Vasut 
146e6027e6fSMarek Vasut 	for (i = 0; i < ARRAY_SIZE(gpio_set); i++)
147e6027e6fSMarek Vasut 		writel(gpio_set[i].val, gpio_base | 0x08 | gpio_set[i].off);
148e6027e6fSMarek Vasut 
149e6027e6fSMarek Vasut 	for (i = 0; i < ARRAY_SIZE(gpio_clr); i++)
150e6027e6fSMarek Vasut 		writel(gpio_clr[i].val, gpio_base | 0x04 | gpio_clr[i].off);
151e6027e6fSMarek Vasut }
152e6027e6fSMarek Vasut 
spl_init_lbsc(void)153e6027e6fSMarek Vasut static void spl_init_lbsc(void)
154e6027e6fSMarek Vasut {
155e6027e6fSMarek Vasut 	static const struct reg_config lbsc_config[] = {
156e6027e6fSMarek Vasut 		{ 0x00, 0x00000020 },
157e6027e6fSMarek Vasut 		{ 0x08, 0x00002020 },
158e6027e6fSMarek Vasut 		{ 0x30, 0x02150326 },
159e6027e6fSMarek Vasut 		{ 0x38, 0x077f077f },
160e6027e6fSMarek Vasut 	};
161e6027e6fSMarek Vasut 
162e6027e6fSMarek Vasut 	static const u16 lbsc_offs[] = {
163e6027e6fSMarek Vasut 		0x80, 0x84, 0x88, 0x8c, 0xa0, 0xc0, 0xc4, 0xc8, 0x180
164e6027e6fSMarek Vasut 	};
165e6027e6fSMarek Vasut 
166e6027e6fSMarek Vasut 	static const u32 lbsc_base = 0xfec00200;
167e6027e6fSMarek Vasut 
168e6027e6fSMarek Vasut 	unsigned int i;
169e6027e6fSMarek Vasut 
170e6027e6fSMarek Vasut 	for (i = 0; i < ARRAY_SIZE(lbsc_config); i++) {
171e6027e6fSMarek Vasut 		writel(lbsc_config[i].val,
172e6027e6fSMarek Vasut 		       lbsc_base | lbsc_config[i].off);
173e6027e6fSMarek Vasut 		writel(lbsc_config[i].val,
174e6027e6fSMarek Vasut 		       lbsc_base | (lbsc_config[i].off + 4));
175e6027e6fSMarek Vasut 	}
176e6027e6fSMarek Vasut 
177e6027e6fSMarek Vasut 	for (i = 0; i < ARRAY_SIZE(lbsc_offs); i++)
178e6027e6fSMarek Vasut 		writel(0, lbsc_base | lbsc_offs[i]);
179e6027e6fSMarek Vasut }
180e6027e6fSMarek Vasut 
spl_init_dbsc(void)181e6027e6fSMarek Vasut static void spl_init_dbsc(void)
182e6027e6fSMarek Vasut {
183e6027e6fSMarek Vasut 	static const struct reg_config dbsc_config1[] = {
184e6027e6fSMarek Vasut 		{ 0x0018, 0x21000000 },
185e6027e6fSMarek Vasut 		{ 0x0018, 0x11000000 },
186e6027e6fSMarek Vasut 		{ 0x0018, 0x10000000 },
187e6027e6fSMarek Vasut 		{ 0x0280, 0x0000a55a },
188e6027e6fSMarek Vasut 		{ 0x0290, 0x00000001 },
189e6027e6fSMarek Vasut 		{ 0x02a0, 0x80000000 },
190e6027e6fSMarek Vasut 		{ 0x0290, 0x00000004 },
191e6027e6fSMarek Vasut 	};
192e6027e6fSMarek Vasut 
193e6027e6fSMarek Vasut 	static const struct reg_config dbsc_config4[] = {
194e6027e6fSMarek Vasut 		{ 0x0290, 0x00000010 },
195e6027e6fSMarek Vasut 		{ 0x02a0, 0xf004649b },
196e6027e6fSMarek Vasut 		{ 0x0290, 0x0000000f },
197e6027e6fSMarek Vasut 		{ 0x02a0, 0x00181ee4 },
198e6027e6fSMarek Vasut 		{ 0x0290, 0x00000060 },
199e6027e6fSMarek Vasut 		{ 0x02a0, 0x330657b2 },
200e6027e6fSMarek Vasut 		{ 0x0290, 0x00000001 },
201e6027e6fSMarek Vasut 		{ 0x02a0, 0x00000071 },
202e6027e6fSMarek Vasut 		{ 0x0020, 0x00000007 },
203e6027e6fSMarek Vasut 		{ 0x0024, 0x10030a02 },
204e6027e6fSMarek Vasut 		{ 0x0030, 0x00000001 },
205e6027e6fSMarek Vasut 		{ 0x00b0, 0x00000000 },
206e6027e6fSMarek Vasut 		{ 0x0040, 0x0000000b },
207e6027e6fSMarek Vasut 		{ 0x0044, 0x00000008 },
208e6027e6fSMarek Vasut 		{ 0x0048, 0x00000000 },
209e6027e6fSMarek Vasut 		{ 0x0050, 0x0000000b },
210e6027e6fSMarek Vasut 		{ 0x0054, 0x000c000b },
211e6027e6fSMarek Vasut 		{ 0x0058, 0x00000027 },
212e6027e6fSMarek Vasut 		{ 0x005c, 0x0000001c },
213e6027e6fSMarek Vasut 		{ 0x0060, 0x00000005 },
214e6027e6fSMarek Vasut 		{ 0x0064, 0x00000018 },
215e6027e6fSMarek Vasut 		{ 0x0068, 0x00000008 },
216e6027e6fSMarek Vasut 		{ 0x006c, 0x0000000c },
217e6027e6fSMarek Vasut 		{ 0x0070, 0x00000009 },
218e6027e6fSMarek Vasut 		{ 0x0074, 0x00000012 },
219e6027e6fSMarek Vasut 		{ 0x0078, 0x000000d0 },
220e6027e6fSMarek Vasut 		{ 0x007c, 0x00140005 },
221e6027e6fSMarek Vasut 		{ 0x0080, 0x00050004 },
222e6027e6fSMarek Vasut 		{ 0x0084, 0x70233005 },
223e6027e6fSMarek Vasut 		{ 0x0088, 0x000c0000 },
224e6027e6fSMarek Vasut 		{ 0x008c, 0x00000300 },
225e6027e6fSMarek Vasut 		{ 0x0090, 0x00000040 },
226e6027e6fSMarek Vasut 		{ 0x0100, 0x00000001 },
227e6027e6fSMarek Vasut 		{ 0x00c0, 0x00020001 },
228e6027e6fSMarek Vasut 		{ 0x00c8, 0x20082008 },
229e6027e6fSMarek Vasut 		{ 0x0380, 0x00020002 },
230e6027e6fSMarek Vasut 		{ 0x0390, 0x0000000f },
231e6027e6fSMarek Vasut 	};
232e6027e6fSMarek Vasut 
233e6027e6fSMarek Vasut 	static const struct reg_config dbsc_config5[] = {
234e6027e6fSMarek Vasut 		{ 0x0244, 0x00000011 },
235e6027e6fSMarek Vasut 		{ 0x0290, 0x00000006 },
236e6027e6fSMarek Vasut 		{ 0x02a0, 0x0005c000 },
237e6027e6fSMarek Vasut 		{ 0x0290, 0x00000003 },
238e6027e6fSMarek Vasut 		{ 0x02a0, 0x0300c481 },
239e6027e6fSMarek Vasut 		{ 0x0290, 0x00000023 },
240e6027e6fSMarek Vasut 		{ 0x02a0, 0x00fdb6c0 },
241e6027e6fSMarek Vasut 		{ 0x0290, 0x00000011 },
242e6027e6fSMarek Vasut 		{ 0x02a0, 0x1000040b },
243e6027e6fSMarek Vasut 		{ 0x0290, 0x00000012 },
244e6027e6fSMarek Vasut 		{ 0x02a0, 0x9d5cbb66 },
245e6027e6fSMarek Vasut 		{ 0x0290, 0x00000013 },
246e6027e6fSMarek Vasut 		{ 0x02a0, 0x1a868300 },
247e6027e6fSMarek Vasut 		{ 0x0290, 0x00000014 },
248e6027e6fSMarek Vasut 		{ 0x02a0, 0x300214d8 },
249e6027e6fSMarek Vasut 		{ 0x0290, 0x00000015 },
250e6027e6fSMarek Vasut 		{ 0x02a0, 0x00000d70 },
251e6027e6fSMarek Vasut 		{ 0x0290, 0x00000016 },
252e6027e6fSMarek Vasut 		{ 0x02a0, 0x00000006 },
253e6027e6fSMarek Vasut 		{ 0x0290, 0x00000017 },
254e6027e6fSMarek Vasut 		{ 0x02a0, 0x00000018 },
255e6027e6fSMarek Vasut 		{ 0x0290, 0x0000001a },
256e6027e6fSMarek Vasut 		{ 0x02a0, 0x910035c7 },
257e6027e6fSMarek Vasut 		{ 0x0290, 0x00000004 },
258e6027e6fSMarek Vasut 	};
259e6027e6fSMarek Vasut 
260e6027e6fSMarek Vasut 	static const struct reg_config dbsc_config6[] = {
261e6027e6fSMarek Vasut 		{ 0x0290, 0x00000001 },
262e6027e6fSMarek Vasut 		{ 0x02a0, 0x00000181 },
263e6027e6fSMarek Vasut 		{ 0x0018, 0x11000000 },
264e6027e6fSMarek Vasut 		{ 0x0290, 0x00000004 },
265e6027e6fSMarek Vasut 	};
266e6027e6fSMarek Vasut 
267e6027e6fSMarek Vasut 	static const struct reg_config dbsc_config7[] = {
268e6027e6fSMarek Vasut 		{ 0x0290, 0x00000001 },
269e6027e6fSMarek Vasut 		{ 0x02a0, 0x0000fe01 },
270e6027e6fSMarek Vasut 		{ 0x0290, 0x00000004 },
271e6027e6fSMarek Vasut 	};
272e6027e6fSMarek Vasut 
273e6027e6fSMarek Vasut 	static const struct reg_config dbsc_config8[] = {
274e6027e6fSMarek Vasut 		{ 0x0304, 0x00000000 },
275e6027e6fSMarek Vasut 		{ 0x00f4, 0x01004c20 },
276e6027e6fSMarek Vasut 		{ 0x00f8, 0x014000aa },
277e6027e6fSMarek Vasut 		{ 0x00e0, 0x00000140 },
278e6027e6fSMarek Vasut 		{ 0x00e4, 0x00081860 },
279e6027e6fSMarek Vasut 		{ 0x00e8, 0x00010000 },
280e6027e6fSMarek Vasut 		{ 0x0014, 0x00000001 },
281e6027e6fSMarek Vasut 		{ 0x0010, 0x00000001 },
282e6027e6fSMarek Vasut 		{ 0x0280, 0x00000000 },
283e6027e6fSMarek Vasut 	};
284e6027e6fSMarek Vasut 
285e6027e6fSMarek Vasut 	static const u32 dbsc3_0_base = DBSC3_0_BASE;
286e6027e6fSMarek Vasut 	unsigned int i;
287e6027e6fSMarek Vasut 
288e6027e6fSMarek Vasut 	for (i = 0; i < ARRAY_SIZE(dbsc_config1); i++)
289e6027e6fSMarek Vasut 		writel(dbsc_config1[i].val, dbsc3_0_base | dbsc_config1[i].off);
290e6027e6fSMarek Vasut 
291e6027e6fSMarek Vasut 	dbsc_wait(0x2a0);
292e6027e6fSMarek Vasut 
293e6027e6fSMarek Vasut 	for (i = 0; i < ARRAY_SIZE(dbsc_config4); i++)
294e6027e6fSMarek Vasut 		writel(dbsc_config4[i].val, dbsc3_0_base | dbsc_config4[i].off);
295e6027e6fSMarek Vasut 
296e6027e6fSMarek Vasut 	dbsc_wait(0x240);
297e6027e6fSMarek Vasut 
298e6027e6fSMarek Vasut 	for (i = 0; i < ARRAY_SIZE(dbsc_config5); i++)
299e6027e6fSMarek Vasut 		writel(dbsc_config5[i].val, dbsc3_0_base | dbsc_config5[i].off);
300e6027e6fSMarek Vasut 
301e6027e6fSMarek Vasut 	dbsc_wait(0x2a0);
302e6027e6fSMarek Vasut 
303e6027e6fSMarek Vasut 	for (i = 0; i < ARRAY_SIZE(dbsc_config6); i++)
304e6027e6fSMarek Vasut 		writel(dbsc_config6[i].val, dbsc3_0_base | dbsc_config6[i].off);
305e6027e6fSMarek Vasut 
306e6027e6fSMarek Vasut 	dbsc_wait(0x2a0);
307e6027e6fSMarek Vasut 
308e6027e6fSMarek Vasut 	for (i = 0; i < ARRAY_SIZE(dbsc_config7); i++)
309e6027e6fSMarek Vasut 		writel(dbsc_config7[i].val, dbsc3_0_base | dbsc_config7[i].off);
310e6027e6fSMarek Vasut 
311e6027e6fSMarek Vasut 	dbsc_wait(0x2a0);
312e6027e6fSMarek Vasut 
313e6027e6fSMarek Vasut 	for (i = 0; i < ARRAY_SIZE(dbsc_config8); i++)
314e6027e6fSMarek Vasut 		writel(dbsc_config8[i].val, dbsc3_0_base | dbsc_config8[i].off);
315e6027e6fSMarek Vasut 
316e6027e6fSMarek Vasut }
317e6027e6fSMarek Vasut 
spl_init_qspi(void)318e6027e6fSMarek Vasut static void spl_init_qspi(void)
319e6027e6fSMarek Vasut {
320e6027e6fSMarek Vasut 	mstp_clrbits_le32(MSTPSR9, SMSTPCR9, QSPI_MSTP917);
321e6027e6fSMarek Vasut 
322e6027e6fSMarek Vasut 	static const u32 qspi_base = 0xe6b10000;
323e6027e6fSMarek Vasut 
324e6027e6fSMarek Vasut 	writeb(0x08, qspi_base + 0x00);
325e6027e6fSMarek Vasut 	writeb(0x00, qspi_base + 0x01);
326e6027e6fSMarek Vasut 	writeb(0x06, qspi_base + 0x02);
327e6027e6fSMarek Vasut 	writeb(0x01, qspi_base + 0x0a);
328e6027e6fSMarek Vasut 	writeb(0x00, qspi_base + 0x0b);
329e6027e6fSMarek Vasut 	writeb(0x00, qspi_base + 0x0c);
330e6027e6fSMarek Vasut 	writeb(0x00, qspi_base + 0x0d);
331e6027e6fSMarek Vasut 	writeb(0x00, qspi_base + 0x0e);
332e6027e6fSMarek Vasut 
333e6027e6fSMarek Vasut 	writew(0xe080, qspi_base + 0x10);
334e6027e6fSMarek Vasut 
335e6027e6fSMarek Vasut 	writeb(0xc0, qspi_base + 0x18);
336e6027e6fSMarek Vasut 	writeb(0x00, qspi_base + 0x18);
337e6027e6fSMarek Vasut 	writeb(0x00, qspi_base + 0x08);
338e6027e6fSMarek Vasut 	writeb(0x48, qspi_base + 0x00);
339e6027e6fSMarek Vasut }
340e6027e6fSMarek Vasut 
board_init_f(ulong dummy)341e6027e6fSMarek Vasut void board_init_f(ulong dummy)
342e6027e6fSMarek Vasut {
343e6027e6fSMarek Vasut 	mstp_clrbits_le32(MSTPSR1, SMSTPCR1, TMU0_MSTP125);
344e6027e6fSMarek Vasut 	mstp_clrbits_le32(MSTPSR7, SMSTPCR7, SCIF0_MSTP721);
345e6027e6fSMarek Vasut 
346e6027e6fSMarek Vasut 	/*
347e6027e6fSMarek Vasut 	 * SD0 clock is set to 97.5MHz by default.
348e6027e6fSMarek Vasut 	 * Set SD2 to the 97.5MHz as well.
349e6027e6fSMarek Vasut 	 */
350e6027e6fSMarek Vasut 	writel(SD_97500KHZ, SD2CKCR);
351e6027e6fSMarek Vasut 
352e6027e6fSMarek Vasut 	spl_init_sys();
353e6027e6fSMarek Vasut 	spl_init_pfc();
354e6027e6fSMarek Vasut 	spl_init_gpio();
355e6027e6fSMarek Vasut 	spl_init_lbsc();
356e6027e6fSMarek Vasut 	spl_init_dbsc();
357e6027e6fSMarek Vasut 	spl_init_qspi();
358e6027e6fSMarek Vasut }
359e6027e6fSMarek Vasut 
spl_board_init(void)360e6027e6fSMarek Vasut void spl_board_init(void)
361e6027e6fSMarek Vasut {
362e6027e6fSMarek Vasut 	/* UART clocks enabled and gd valid - init serial console */
363e6027e6fSMarek Vasut 	preloader_console_init();
364e6027e6fSMarek Vasut }
365e6027e6fSMarek Vasut 
board_boot_order(u32 * spl_boot_list)366e6027e6fSMarek Vasut void board_boot_order(u32 *spl_boot_list)
367e6027e6fSMarek Vasut {
368e6027e6fSMarek Vasut 	const u32 jtag_magic = 0x1337c0de;
369e6027e6fSMarek Vasut 	const u32 load_magic = 0xb33fc0de;
370e6027e6fSMarek Vasut 
371e6027e6fSMarek Vasut 	/*
372e6027e6fSMarek Vasut 	 * If JTAG probe sets special word at 0xe6300020, then it must
373e6027e6fSMarek Vasut 	 * put U-Boot into RAM and SPL will start it from RAM.
374e6027e6fSMarek Vasut 	 */
375e6027e6fSMarek Vasut 	if (readl(CONFIG_SPL_TEXT_BASE + 0x20) == jtag_magic) {
376e6027e6fSMarek Vasut 		printf("JTAG boot detected!\n");
377e6027e6fSMarek Vasut 
378e6027e6fSMarek Vasut 		while (readl(CONFIG_SPL_TEXT_BASE + 0x24) != load_magic)
379e6027e6fSMarek Vasut 			;
380e6027e6fSMarek Vasut 
381e6027e6fSMarek Vasut 		spl_boot_list[0] = BOOT_DEVICE_RAM;
382e6027e6fSMarek Vasut 		spl_boot_list[1] = BOOT_DEVICE_NONE;
383e6027e6fSMarek Vasut 
384e6027e6fSMarek Vasut 		return;
385e6027e6fSMarek Vasut 	}
386e6027e6fSMarek Vasut 
387e6027e6fSMarek Vasut 	/* Boot from SPI NOR with YMODEM UART fallback. */
388e6027e6fSMarek Vasut 	spl_boot_list[0] = BOOT_DEVICE_SPI;
389e6027e6fSMarek Vasut 	spl_boot_list[1] = BOOT_DEVICE_UART;
390e6027e6fSMarek Vasut 	spl_boot_list[2] = BOOT_DEVICE_NONE;
391e6027e6fSMarek Vasut }
392e6027e6fSMarek Vasut 
reset_cpu(ulong addr)393e6027e6fSMarek Vasut void reset_cpu(ulong addr)
394e6027e6fSMarek Vasut {
395e6027e6fSMarek Vasut }
396