1*83d290c5STom Rini // SPDX-License-Identifier: GPL-2.0+
2bfc37f3cSErik van Luijk /*
3bfc37f3cSErik van Luijk * Board functions for mini-box PICOSAM9G45 (AT91SAM9G45) based board
4bfc37f3cSErik van Luijk * (C) Copyright 2015 Inter Act B.V.
5bfc37f3cSErik van Luijk *
6bfc37f3cSErik van Luijk * Based on:
7bfc37f3cSErik van Luijk * U-Boot file: board/atmel/at91sam9m10g45ek/at91sam9m10g45ek.c
8bfc37f3cSErik van Luijk * (C) Copyright 2007-2008
9bfc37f3cSErik van Luijk * Stelian Pop <stelian@popies.net>
10bfc37f3cSErik van Luijk * Lead Tech Design <www.leadtechdesign.com>
11bfc37f3cSErik van Luijk */
12bfc37f3cSErik van Luijk
13bfc37f3cSErik van Luijk #include <common.h>
14bfc37f3cSErik van Luijk #include <asm/io.h>
15bfc37f3cSErik van Luijk #include <asm/arch/clk.h>
16bfc37f3cSErik van Luijk #include <asm/arch/at91sam9g45_matrix.h>
17bfc37f3cSErik van Luijk #include <asm/arch/at91sam9_smc.h>
18bfc37f3cSErik van Luijk #include <asm/arch/at91_common.h>
19bfc37f3cSErik van Luijk #include <asm/arch/gpio.h>
20bfc37f3cSErik van Luijk #include <asm/arch/clk.h>
21bfc37f3cSErik van Luijk #include <lcd.h>
226ae3900aSMasahiro Yamada #include <linux/mtd/rawnand.h>
23bfc37f3cSErik van Luijk #include <atmel_lcdc.h>
24bfc37f3cSErik van Luijk #include <atmel_mci.h>
25bfc37f3cSErik van Luijk #if defined(CONFIG_RESET_PHY_R) && defined(CONFIG_MACB)
26bfc37f3cSErik van Luijk #include <net.h>
27bfc37f3cSErik van Luijk #endif
28bfc37f3cSErik van Luijk #include <netdev.h>
29c62db35dSSimon Glass #include <asm/mach-types.h>
30bfc37f3cSErik van Luijk
31bfc37f3cSErik van Luijk DECLARE_GLOBAL_DATA_PTR;
32bfc37f3cSErik van Luijk
33bfc37f3cSErik van Luijk /* ------------------------------------------------------------------------- */
34bfc37f3cSErik van Luijk /*
35bfc37f3cSErik van Luijk * Miscelaneous platform dependent initialisations
36bfc37f3cSErik van Luijk */
37bfc37f3cSErik van Luijk
38bfc37f3cSErik van Luijk #if defined(CONFIG_SPL_BUILD)
39bfc37f3cSErik van Luijk #include <spl.h>
40bfc37f3cSErik van Luijk
at91_spl_board_init(void)41bfc37f3cSErik van Luijk void at91_spl_board_init(void)
42bfc37f3cSErik van Luijk {
43bfc37f3cSErik van Luijk #ifdef CONFIG_SYS_USE_MMC
44bfc37f3cSErik van Luijk at91_mci_hw_init();
45bfc37f3cSErik van Luijk #endif
46bfc37f3cSErik van Luijk }
47bfc37f3cSErik van Luijk
48bfc37f3cSErik van Luijk #include <asm/arch/atmel_mpddrc.h>
ddr2_conf(struct atmel_mpddrc_config * ddr2)497e8702a0SWenyou Yang static void ddr2_conf(struct atmel_mpddrc_config *ddr2)
50bfc37f3cSErik van Luijk {
51bfc37f3cSErik van Luijk ddr2->md = (ATMEL_MPDDRC_MD_DBW_16_BITS | ATMEL_MPDDRC_MD_DDR2_SDRAM);
52bfc37f3cSErik van Luijk
53bfc37f3cSErik van Luijk ddr2->cr = (ATMEL_MPDDRC_CR_NC_COL_10 |
54bfc37f3cSErik van Luijk ATMEL_MPDDRC_CR_NR_ROW_14 |
55bfc37f3cSErik van Luijk ATMEL_MPDDRC_CR_DQMS_SHARED |
56bfc37f3cSErik van Luijk ATMEL_MPDDRC_CR_CAS_DDR_CAS3);
57bfc37f3cSErik van Luijk
58bfc37f3cSErik van Luijk ddr2->rtr = 0x24b;
59bfc37f3cSErik van Luijk
60bfc37f3cSErik van Luijk ddr2->tpr0 = (6 << ATMEL_MPDDRC_TPR0_TRAS_OFFSET |/* 6*7.5 = 45 ns */
61bfc37f3cSErik van Luijk 2 << ATMEL_MPDDRC_TPR0_TRCD_OFFSET |/* 2*7.5 = 15 ns */
62bfc37f3cSErik van Luijk 2 << ATMEL_MPDDRC_TPR0_TWR_OFFSET | /* 2*7.5 = 15 ns */
63bfc37f3cSErik van Luijk 8 << ATMEL_MPDDRC_TPR0_TRC_OFFSET | /* 8*7.5 = 60 ns */
64bfc37f3cSErik van Luijk 2 << ATMEL_MPDDRC_TPR0_TRP_OFFSET | /* 2*7.5 = 15 ns */
65bfc37f3cSErik van Luijk 1 << ATMEL_MPDDRC_TPR0_TRRD_OFFSET | /* 1*7.5= 7.5 ns*/
66bfc37f3cSErik van Luijk 1 << ATMEL_MPDDRC_TPR0_TWTR_OFFSET | /* 1 clk cycle */
67bfc37f3cSErik van Luijk 2 << ATMEL_MPDDRC_TPR0_TMRD_OFFSET); /* 2 clk cycles */
68bfc37f3cSErik van Luijk
69bfc37f3cSErik van Luijk ddr2->tpr1 = (2 << ATMEL_MPDDRC_TPR1_TXP_OFFSET | /* 2*7.5 = 15 ns */
70bfc37f3cSErik van Luijk 200 << ATMEL_MPDDRC_TPR1_TXSRD_OFFSET |
71bfc37f3cSErik van Luijk 16 << ATMEL_MPDDRC_TPR1_TXSNR_OFFSET |
72bfc37f3cSErik van Luijk 14 << ATMEL_MPDDRC_TPR1_TRFC_OFFSET);
73bfc37f3cSErik van Luijk
74bfc37f3cSErik van Luijk ddr2->tpr2 = (1 << ATMEL_MPDDRC_TPR2_TRTP_OFFSET |
75bfc37f3cSErik van Luijk 0 << ATMEL_MPDDRC_TPR2_TRPA_OFFSET |
76bfc37f3cSErik van Luijk 7 << ATMEL_MPDDRC_TPR2_TXARDS_OFFSET |
77bfc37f3cSErik van Luijk 2 << ATMEL_MPDDRC_TPR2_TXARD_OFFSET);
78bfc37f3cSErik van Luijk }
79bfc37f3cSErik van Luijk
mem_init(void)80bfc37f3cSErik van Luijk void mem_init(void)
81bfc37f3cSErik van Luijk {
82bfc37f3cSErik van Luijk struct at91_matrix *mat = (struct at91_matrix *)ATMEL_BASE_MATRIX;
837e8702a0SWenyou Yang struct atmel_mpddrc_config ddr2;
84bfc37f3cSErik van Luijk unsigned long csa;
85bfc37f3cSErik van Luijk
86bfc37f3cSErik van Luijk ddr2_conf(&ddr2);
87bfc37f3cSErik van Luijk
8870341e2eSWenyou Yang at91_system_clk_enable(AT91_PMC_DDR);
89bfc37f3cSErik van Luijk
90bfc37f3cSErik van Luijk /* Chip select 1 is for DDR2/SDRAM */
91bfc37f3cSErik van Luijk csa = readl(&mat->ebicsa);
92bfc37f3cSErik van Luijk csa |= AT91_MATRIX_EBI_CS1A_SDRAMC;
93bfc37f3cSErik van Luijk csa &= ~AT91_MATRIX_EBI_VDDIOMSEL_3_3V;
94bfc37f3cSErik van Luijk writel(csa, &mat->ebicsa);
95bfc37f3cSErik van Luijk
96bfc37f3cSErik van Luijk /* DDRAM2 Controller initialize */
97bfc37f3cSErik van Luijk ddr2_init(ATMEL_BASE_DDRSDRC0, ATMEL_BASE_CS6, &ddr2);
98bfc37f3cSErik van Luijk ddr2_init(ATMEL_BASE_DDRSDRC1, ATMEL_BASE_CS1, &ddr2);
99bfc37f3cSErik van Luijk }
100bfc37f3cSErik van Luijk #endif
101bfc37f3cSErik van Luijk
102bfc37f3cSErik van Luijk #ifdef CONFIG_CMD_USB
picosam9g45_usb_hw_init(void)103bfc37f3cSErik van Luijk static void picosam9g45_usb_hw_init(void)
104bfc37f3cSErik van Luijk {
10570341e2eSWenyou Yang at91_periph_clk_enable(ATMEL_ID_PIODE);
106bfc37f3cSErik van Luijk
107bfc37f3cSErik van Luijk at91_set_gpio_output(AT91_PIN_PD1, 0);
108bfc37f3cSErik van Luijk at91_set_gpio_output(AT91_PIN_PD3, 0);
109bfc37f3cSErik van Luijk }
110bfc37f3cSErik van Luijk #endif
111bfc37f3cSErik van Luijk
112bfc37f3cSErik van Luijk #ifdef CONFIG_MACB
picosam9g45_macb_hw_init(void)113bfc37f3cSErik van Luijk static void picosam9g45_macb_hw_init(void)
114bfc37f3cSErik van Luijk {
115bfc37f3cSErik van Luijk struct at91_port *pioa = (struct at91_port *)ATMEL_BASE_PIOA;
116bfc37f3cSErik van Luijk
11770341e2eSWenyou Yang at91_periph_clk_enable(ATMEL_ID_EMAC);
118bfc37f3cSErik van Luijk
119bfc37f3cSErik van Luijk /*
120bfc37f3cSErik van Luijk * Disable pull-up on:
121bfc37f3cSErik van Luijk * RXDV (PA15) => PHY normal mode (not Test mode)
122bfc37f3cSErik van Luijk * ERX0 (PA12) => PHY ADDR0
123bfc37f3cSErik van Luijk * ERX1 (PA13) => PHY ADDR1 => PHYADDR = 0x0
124bfc37f3cSErik van Luijk *
125bfc37f3cSErik van Luijk * PHY has internal pull-down
126bfc37f3cSErik van Luijk */
127bfc37f3cSErik van Luijk writel(pin_to_mask(AT91_PIN_PA15) |
128bfc37f3cSErik van Luijk pin_to_mask(AT91_PIN_PA12) |
129bfc37f3cSErik van Luijk pin_to_mask(AT91_PIN_PA13),
130bfc37f3cSErik van Luijk &pioa->pudr);
131bfc37f3cSErik van Luijk
132bfc37f3cSErik van Luijk at91_phy_reset();
133bfc37f3cSErik van Luijk
134bfc37f3cSErik van Luijk /* Re-enable pull-up */
135bfc37f3cSErik van Luijk writel(pin_to_mask(AT91_PIN_PA15) |
136bfc37f3cSErik van Luijk pin_to_mask(AT91_PIN_PA12) |
137bfc37f3cSErik van Luijk pin_to_mask(AT91_PIN_PA13),
138bfc37f3cSErik van Luijk &pioa->puer);
139bfc37f3cSErik van Luijk
140bfc37f3cSErik van Luijk /* And the pins. */
141bfc37f3cSErik van Luijk at91_macb_hw_init();
142bfc37f3cSErik van Luijk }
143bfc37f3cSErik van Luijk #endif
144bfc37f3cSErik van Luijk
145bfc37f3cSErik van Luijk #ifdef CONFIG_LCD
146bfc37f3cSErik van Luijk
147bfc37f3cSErik van Luijk vidinfo_t panel_info = {
148bfc37f3cSErik van Luijk .vl_col = 480,
149bfc37f3cSErik van Luijk .vl_row = 272,
150bfc37f3cSErik van Luijk .vl_clk = 9000000,
151bfc37f3cSErik van Luijk .vl_sync = ATMEL_LCDC_INVLINE_NORMAL |
152bfc37f3cSErik van Luijk ATMEL_LCDC_INVFRAME_NORMAL,
153bfc37f3cSErik van Luijk .vl_bpix = 3,
154bfc37f3cSErik van Luijk .vl_tft = 1,
155bfc37f3cSErik van Luijk .vl_hsync_len = 45,
156bfc37f3cSErik van Luijk .vl_left_margin = 1,
157bfc37f3cSErik van Luijk .vl_right_margin = 1,
158bfc37f3cSErik van Luijk .vl_vsync_len = 1,
159bfc37f3cSErik van Luijk .vl_upper_margin = 40,
160bfc37f3cSErik van Luijk .vl_lower_margin = 1,
161bfc37f3cSErik van Luijk .mmio = ATMEL_BASE_LCDC,
162bfc37f3cSErik van Luijk };
163bfc37f3cSErik van Luijk
164bfc37f3cSErik van Luijk
lcd_enable(void)165bfc37f3cSErik van Luijk void lcd_enable(void)
166bfc37f3cSErik van Luijk {
167bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE6, 1); /* power up */
168bfc37f3cSErik van Luijk }
169bfc37f3cSErik van Luijk
lcd_disable(void)170bfc37f3cSErik van Luijk void lcd_disable(void)
171bfc37f3cSErik van Luijk {
172bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE6, 0); /* power down */
173bfc37f3cSErik van Luijk }
174bfc37f3cSErik van Luijk
picosam9g45_lcd_hw_init(void)175bfc37f3cSErik van Luijk static void picosam9g45_lcd_hw_init(void)
176bfc37f3cSErik van Luijk {
177bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE0, 0); /* LCDDPWR */
178bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE2, 0); /* LCDCC */
179bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE3, 0); /* LCDVSYNC */
180bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE4, 0); /* LCDHSYNC */
181bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE5, 0); /* LCDDOTCK */
182bfc37f3cSErik van Luijk
183bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE7, 0); /* LCDD0 */
184bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE8, 0); /* LCDD1 */
185bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE9, 0); /* LCDD2 */
186bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE10, 0); /* LCDD3 */
187bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE11, 0); /* LCDD4 */
188bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE12, 0); /* LCDD5 */
189bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE13, 0); /* LCDD6 */
190bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE14, 0); /* LCDD7 */
191bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE15, 0); /* LCDD8 */
192bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE16, 0); /* LCDD9 */
193bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE17, 0); /* LCDD10 */
194bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE18, 0); /* LCDD11 */
195bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE19, 0); /* LCDD12 */
196bfc37f3cSErik van Luijk at91_set_B_periph(AT91_PIN_PE20, 0); /* LCDD13 */
197bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE21, 0); /* LCDD14 */
198bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE22, 0); /* LCDD15 */
199bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE23, 0); /* LCDD16 */
200bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE24, 0); /* LCDD17 */
201bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE25, 0); /* LCDD18 */
202bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE26, 0); /* LCDD19 */
203bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE27, 0); /* LCDD20 */
204bfc37f3cSErik van Luijk at91_set_B_periph(AT91_PIN_PE28, 0); /* LCDD21 */
205bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE29, 0); /* LCDD22 */
206bfc37f3cSErik van Luijk at91_set_A_periph(AT91_PIN_PE30, 0); /* LCDD23 */
207bfc37f3cSErik van Luijk
20870341e2eSWenyou Yang at91_periph_clk_enable(ATMEL_ID_LCDC);
209bfc37f3cSErik van Luijk
210bfc37f3cSErik van Luijk gd->fb_base = CONFIG_AT91SAM9G45_LCD_BASE;
211bfc37f3cSErik van Luijk }
212bfc37f3cSErik van Luijk
213bfc37f3cSErik van Luijk #ifdef CONFIG_LCD_INFO
214bfc37f3cSErik van Luijk #include <nand.h>
215bfc37f3cSErik van Luijk #include <version.h>
216bfc37f3cSErik van Luijk
lcd_show_board_info(void)217bfc37f3cSErik van Luijk void lcd_show_board_info(void)
218bfc37f3cSErik van Luijk {
219bfc37f3cSErik van Luijk ulong dram_size;
220bfc37f3cSErik van Luijk int i;
221bfc37f3cSErik van Luijk char temp[32];
222bfc37f3cSErik van Luijk
223bfc37f3cSErik van Luijk lcd_printf("%s\n", U_BOOT_VERSION);
224bfc37f3cSErik van Luijk lcd_printf("(C) 2015 Inter Act B.V.\n");
225bfc37f3cSErik van Luijk lcd_printf("support@interact.nl\n");
226bfc37f3cSErik van Luijk lcd_printf("%s CPU at %s MHz\n",
227bfc37f3cSErik van Luijk ATMEL_CPU_NAME,
228bfc37f3cSErik van Luijk strmhz(temp, get_cpu_clk_rate()));
229bfc37f3cSErik van Luijk
230bfc37f3cSErik van Luijk dram_size = 0;
231bfc37f3cSErik van Luijk for (i = 0; i < CONFIG_NR_DRAM_BANKS; i++)
232bfc37f3cSErik van Luijk dram_size += gd->bd->bi_dram[i].size;
233bfc37f3cSErik van Luijk lcd_printf(" %ld MB SDRAM\n", dram_size >> 20);
234bfc37f3cSErik van Luijk }
235bfc37f3cSErik van Luijk #endif /* CONFIG_LCD_INFO */
236bfc37f3cSErik van Luijk #endif
237bfc37f3cSErik van Luijk
238bfc37f3cSErik van Luijk #ifdef CONFIG_GENERIC_ATMEL_MCI
board_mmc_init(bd_t * bis)239bfc37f3cSErik van Luijk int board_mmc_init(bd_t *bis)
240bfc37f3cSErik van Luijk {
241bfc37f3cSErik van Luijk at91_mci_hw_init();
242bfc37f3cSErik van Luijk
243bfc37f3cSErik van Luijk return atmel_mci_init((void *)ATMEL_BASE_MCI0);
244bfc37f3cSErik van Luijk }
245bfc37f3cSErik van Luijk #endif
246bfc37f3cSErik van Luijk
board_early_init_f(void)247bfc37f3cSErik van Luijk int board_early_init_f(void)
248bfc37f3cSErik van Luijk {
249bfc37f3cSErik van Luijk at91_seriald_hw_init();
250bfc37f3cSErik van Luijk return 0;
251bfc37f3cSErik van Luijk }
252bfc37f3cSErik van Luijk
board_init(void)253bfc37f3cSErik van Luijk int board_init(void)
254bfc37f3cSErik van Luijk {
25594ba26f2STom Rini gd->bd->bi_arch_number = MACH_TYPE_PICOSAM9G45;
25694ba26f2STom Rini
257bfc37f3cSErik van Luijk /* adress of boot parameters */
258bfc37f3cSErik van Luijk gd->bd->bi_boot_params = CONFIG_SYS_SDRAM_BASE + 0x100;
259bfc37f3cSErik van Luijk
260bfc37f3cSErik van Luijk #ifdef CONFIG_CMD_USB
261bfc37f3cSErik van Luijk picosam9g45_usb_hw_init();
262bfc37f3cSErik van Luijk #endif
263bfc37f3cSErik van Luijk #ifdef CONFIG_ATMEL_SPI
264bfc37f3cSErik van Luijk at91_spi0_hw_init(1 << 4);
265bfc37f3cSErik van Luijk #endif
266bfc37f3cSErik van Luijk #ifdef CONFIG_MACB
267bfc37f3cSErik van Luijk picosam9g45_macb_hw_init();
268bfc37f3cSErik van Luijk #endif
269bfc37f3cSErik van Luijk #ifdef CONFIG_LCD
270bfc37f3cSErik van Luijk picosam9g45_lcd_hw_init();
271bfc37f3cSErik van Luijk #endif
272bfc37f3cSErik van Luijk return 0;
273bfc37f3cSErik van Luijk }
274bfc37f3cSErik van Luijk
dram_init(void)275bfc37f3cSErik van Luijk int dram_init(void)
276bfc37f3cSErik van Luijk {
277bfc37f3cSErik van Luijk gd->ram_size = get_ram_size((long *)PHYS_SDRAM_1, PHYS_SDRAM_1_SIZE)
278bfc37f3cSErik van Luijk + get_ram_size((long *)PHYS_SDRAM_2, PHYS_SDRAM_2_SIZE);
279bfc37f3cSErik van Luijk
280bfc37f3cSErik van Luijk return 0;
281bfc37f3cSErik van Luijk }
282bfc37f3cSErik van Luijk
dram_init_banksize(void)28376b00acaSSimon Glass int dram_init_banksize(void)
284bfc37f3cSErik van Luijk {
285bfc37f3cSErik van Luijk gd->bd->bi_dram[0].start = PHYS_SDRAM_1;
286bfc37f3cSErik van Luijk gd->bd->bi_dram[0].size = get_ram_size((long *)PHYS_SDRAM_1,
287bfc37f3cSErik van Luijk PHYS_SDRAM_1_SIZE);
288bfc37f3cSErik van Luijk gd->bd->bi_dram[1].start = PHYS_SDRAM_2;
289bfc37f3cSErik van Luijk gd->bd->bi_dram[1].size = get_ram_size((long *)PHYS_SDRAM_2,
290bfc37f3cSErik van Luijk PHYS_SDRAM_2_SIZE);
29176b00acaSSimon Glass
29276b00acaSSimon Glass return 0;
293bfc37f3cSErik van Luijk }
294bfc37f3cSErik van Luijk
295bfc37f3cSErik van Luijk #ifdef CONFIG_RESET_PHY_R
reset_phy(void)296bfc37f3cSErik van Luijk void reset_phy(void)
297bfc37f3cSErik van Luijk {
298bfc37f3cSErik van Luijk }
299bfc37f3cSErik van Luijk #endif
300bfc37f3cSErik van Luijk
board_eth_init(bd_t * bis)301bfc37f3cSErik van Luijk int board_eth_init(bd_t *bis)
302bfc37f3cSErik van Luijk {
303bfc37f3cSErik van Luijk int rc = 0;
304bfc37f3cSErik van Luijk #ifdef CONFIG_MACB
305bfc37f3cSErik van Luijk rc = macb_eth_initialize(0, (void *)ATMEL_BASE_EMAC, 0x00);
306bfc37f3cSErik van Luijk #endif
307bfc37f3cSErik van Luijk return rc;
308bfc37f3cSErik van Luijk }
309bfc37f3cSErik van Luijk
310bfc37f3cSErik van Luijk /* SPI chip select control */
311bfc37f3cSErik van Luijk #ifdef CONFIG_ATMEL_SPI
312bfc37f3cSErik van Luijk #include <spi.h>
313bfc37f3cSErik van Luijk
spi_cs_is_valid(unsigned int bus,unsigned int cs)314bfc37f3cSErik van Luijk int spi_cs_is_valid(unsigned int bus, unsigned int cs)
315bfc37f3cSErik van Luijk {
316bfc37f3cSErik van Luijk return bus == 0 && cs < 2;
317bfc37f3cSErik van Luijk }
318bfc37f3cSErik van Luijk
spi_cs_activate(struct spi_slave * slave)319bfc37f3cSErik van Luijk void spi_cs_activate(struct spi_slave *slave)
320bfc37f3cSErik van Luijk {
321bfc37f3cSErik van Luijk switch (slave->cs) {
322bfc37f3cSErik van Luijk case 1:
323bfc37f3cSErik van Luijk at91_set_gpio_output(AT91_PIN_PB18, 0);
324bfc37f3cSErik van Luijk break;
325bfc37f3cSErik van Luijk case 0:
326bfc37f3cSErik van Luijk default:
327bfc37f3cSErik van Luijk at91_set_gpio_output(AT91_PIN_PB3, 0);
328bfc37f3cSErik van Luijk break;
329bfc37f3cSErik van Luijk }
330bfc37f3cSErik van Luijk }
331bfc37f3cSErik van Luijk
spi_cs_deactivate(struct spi_slave * slave)332bfc37f3cSErik van Luijk void spi_cs_deactivate(struct spi_slave *slave)
333bfc37f3cSErik van Luijk {
334bfc37f3cSErik van Luijk switch (slave->cs) {
335bfc37f3cSErik van Luijk case 1:
336bfc37f3cSErik van Luijk at91_set_gpio_output(AT91_PIN_PB18, 1);
337bfc37f3cSErik van Luijk break;
338bfc37f3cSErik van Luijk case 0:
339bfc37f3cSErik van Luijk default:
340bfc37f3cSErik van Luijk at91_set_gpio_output(AT91_PIN_PB3, 1);
341bfc37f3cSErik van Luijk break;
342bfc37f3cSErik van Luijk }
343bfc37f3cSErik van Luijk }
344bfc37f3cSErik van Luijk #endif /* CONFIG_ATMEL_SPI */
345