157ca432fSFabio Estevam /* 257ca432fSFabio Estevam * Copyright (C) 2013 Freescale Semiconductor, Inc. 357ca432fSFabio Estevam * 457ca432fSFabio Estevam * Author: Fabio Estevam <fabio.estevam@freescale.com> 557ca432fSFabio Estevam * 61a459660SWolfgang Denk * SPDX-License-Identifier: GPL-2.0+ 757ca432fSFabio Estevam */ 857ca432fSFabio Estevam 957ca432fSFabio Estevam #include <asm/arch/clock.h> 1057ca432fSFabio Estevam #include <asm/arch/iomux.h> 1157ca432fSFabio Estevam #include <asm/arch/imx-regs.h> 1257ca432fSFabio Estevam #include <asm/arch/mx6-pins.h> 1357ca432fSFabio Estevam #include <asm/arch/sys_proto.h> 1457ca432fSFabio Estevam #include <asm/gpio.h> 1557ca432fSFabio Estevam #include <asm/imx-common/iomux-v3.h> 1657ca432fSFabio Estevam #include <asm/io.h> 1757ca432fSFabio Estevam #include <asm/sizes.h> 1857ca432fSFabio Estevam #include <common.h> 1957ca432fSFabio Estevam #include <fsl_esdhc.h> 2057ca432fSFabio Estevam #include <mmc.h> 21*31f07964SFabio Estevam #include <netdev.h> 2257ca432fSFabio Estevam 2357ca432fSFabio Estevam DECLARE_GLOBAL_DATA_PTR; 2457ca432fSFabio Estevam 257e2173cfSBenoît Thébaudeau #define UART_PAD_CTRL (PAD_CTL_PUS_100K_UP | \ 267e2173cfSBenoît Thébaudeau PAD_CTL_SPEED_MED | PAD_CTL_DSE_40ohm | \ 277e2173cfSBenoît Thébaudeau PAD_CTL_SRE_FAST | PAD_CTL_HYS) 2857ca432fSFabio Estevam 297e2173cfSBenoît Thébaudeau #define USDHC_PAD_CTRL (PAD_CTL_PUS_22K_UP | \ 307e2173cfSBenoît Thébaudeau PAD_CTL_SPEED_LOW | PAD_CTL_DSE_80ohm | \ 317e2173cfSBenoît Thébaudeau PAD_CTL_SRE_FAST | PAD_CTL_HYS) 3257ca432fSFabio Estevam 33*31f07964SFabio Estevam #define ENET_PAD_CTRL (PAD_CTL_PKE | PAD_CTL_PUE | \ 34*31f07964SFabio Estevam PAD_CTL_PUS_100K_UP | PAD_CTL_SPEED_MED | \ 35*31f07964SFabio Estevam PAD_CTL_DSE_40ohm | PAD_CTL_HYS) 36*31f07964SFabio Estevam 37*31f07964SFabio Estevam #define ETH_PHY_RESET IMX_GPIO_NR(4, 21) 38*31f07964SFabio Estevam 3957ca432fSFabio Estevam int dram_init(void) 4057ca432fSFabio Estevam { 4157ca432fSFabio Estevam gd->ram_size = get_ram_size((void *)PHYS_SDRAM, PHYS_SDRAM_SIZE); 4257ca432fSFabio Estevam 4357ca432fSFabio Estevam return 0; 4457ca432fSFabio Estevam } 4557ca432fSFabio Estevam 4657ca432fSFabio Estevam static iomux_v3_cfg_t const uart1_pads[] = { 4757ca432fSFabio Estevam MX6_PAD_UART1_TXD__UART1_TXD | MUX_PAD_CTRL(UART_PAD_CTRL), 4857ca432fSFabio Estevam MX6_PAD_UART1_RXD__UART1_RXD | MUX_PAD_CTRL(UART_PAD_CTRL), 4957ca432fSFabio Estevam }; 5057ca432fSFabio Estevam 5157ca432fSFabio Estevam static iomux_v3_cfg_t const usdhc2_pads[] = { 5257ca432fSFabio Estevam MX6_PAD_SD2_CLK__USDHC2_CLK | MUX_PAD_CTRL(USDHC_PAD_CTRL), 5357ca432fSFabio Estevam MX6_PAD_SD2_CMD__USDHC2_CMD | MUX_PAD_CTRL(USDHC_PAD_CTRL), 5457ca432fSFabio Estevam MX6_PAD_SD2_DAT0__USDHC2_DAT0 | MUX_PAD_CTRL(USDHC_PAD_CTRL), 5557ca432fSFabio Estevam MX6_PAD_SD2_DAT1__USDHC2_DAT1 | MUX_PAD_CTRL(USDHC_PAD_CTRL), 5657ca432fSFabio Estevam MX6_PAD_SD2_DAT2__USDHC2_DAT2 | MUX_PAD_CTRL(USDHC_PAD_CTRL), 5757ca432fSFabio Estevam MX6_PAD_SD2_DAT3__USDHC2_DAT3 | MUX_PAD_CTRL(USDHC_PAD_CTRL), 5857ca432fSFabio Estevam }; 5957ca432fSFabio Estevam 60*31f07964SFabio Estevam static iomux_v3_cfg_t const fec_pads[] = { 61*31f07964SFabio Estevam MX6_PAD_FEC_MDC__FEC_MDC | MUX_PAD_CTRL(ENET_PAD_CTRL), 62*31f07964SFabio Estevam MX6_PAD_FEC_MDIO__FEC_MDIO | MUX_PAD_CTRL(ENET_PAD_CTRL), 63*31f07964SFabio Estevam MX6_PAD_FEC_CRS_DV__FEC_RX_DV | MUX_PAD_CTRL(ENET_PAD_CTRL), 64*31f07964SFabio Estevam MX6_PAD_FEC_RXD0__FEC_RX_DATA0 | MUX_PAD_CTRL(ENET_PAD_CTRL), 65*31f07964SFabio Estevam MX6_PAD_FEC_RXD1__FEC_RX_DATA1 | MUX_PAD_CTRL(ENET_PAD_CTRL), 66*31f07964SFabio Estevam MX6_PAD_FEC_TX_EN__FEC_TX_EN | MUX_PAD_CTRL(ENET_PAD_CTRL), 67*31f07964SFabio Estevam MX6_PAD_FEC_TXD0__FEC_TX_DATA0 | MUX_PAD_CTRL(ENET_PAD_CTRL), 68*31f07964SFabio Estevam MX6_PAD_FEC_TXD1__FEC_TX_DATA1 | MUX_PAD_CTRL(ENET_PAD_CTRL), 69*31f07964SFabio Estevam MX6_PAD_FEC_REF_CLK__FEC_REF_OUT | MUX_PAD_CTRL(ENET_PAD_CTRL), 70*31f07964SFabio Estevam MX6_PAD_FEC_RX_ER__GPIO_4_19 | MUX_PAD_CTRL(NO_PAD_CTRL), 71*31f07964SFabio Estevam MX6_PAD_FEC_TX_CLK__GPIO_4_21 | MUX_PAD_CTRL(NO_PAD_CTRL), 72*31f07964SFabio Estevam }; 73*31f07964SFabio Estevam 7457ca432fSFabio Estevam static void setup_iomux_uart(void) 7557ca432fSFabio Estevam { 7657ca432fSFabio Estevam imx_iomux_v3_setup_multiple_pads(uart1_pads, ARRAY_SIZE(uart1_pads)); 7757ca432fSFabio Estevam } 7857ca432fSFabio Estevam 79*31f07964SFabio Estevam static void setup_iomux_fec(void) 80*31f07964SFabio Estevam { 81*31f07964SFabio Estevam imx_iomux_v3_setup_multiple_pads(fec_pads, ARRAY_SIZE(fec_pads)); 82*31f07964SFabio Estevam 83*31f07964SFabio Estevam /* Reset LAN8720 PHY */ 84*31f07964SFabio Estevam gpio_direction_output(ETH_PHY_RESET , 0); 85*31f07964SFabio Estevam udelay(1000); 86*31f07964SFabio Estevam gpio_set_value(ETH_PHY_RESET, 1); 87*31f07964SFabio Estevam } 88*31f07964SFabio Estevam 8957ca432fSFabio Estevam static struct fsl_esdhc_cfg usdhc_cfg[1] = { 9057ca432fSFabio Estevam {USDHC2_BASE_ADDR}, 9157ca432fSFabio Estevam }; 9257ca432fSFabio Estevam 9357ca432fSFabio Estevam int board_mmc_getcd(struct mmc *mmc) 9457ca432fSFabio Estevam { 9557ca432fSFabio Estevam return 1; /* Assume boot SD always present */ 9657ca432fSFabio Estevam } 9757ca432fSFabio Estevam 9857ca432fSFabio Estevam int board_mmc_init(bd_t *bis) 9957ca432fSFabio Estevam { 10057ca432fSFabio Estevam imx_iomux_v3_setup_multiple_pads(usdhc2_pads, ARRAY_SIZE(usdhc2_pads)); 10157ca432fSFabio Estevam 10257ca432fSFabio Estevam usdhc_cfg[0].sdhc_clk = mxc_get_clock(MXC_ESDHC2_CLK); 10357ca432fSFabio Estevam return fsl_esdhc_initialize(bis, &usdhc_cfg[0]); 10457ca432fSFabio Estevam } 10557ca432fSFabio Estevam 106*31f07964SFabio Estevam #ifdef CONFIG_FEC_MXC 107*31f07964SFabio Estevam int board_eth_init(bd_t *bis) 108*31f07964SFabio Estevam { 109*31f07964SFabio Estevam int ret; 110*31f07964SFabio Estevam 111*31f07964SFabio Estevam setup_iomux_fec(); 112*31f07964SFabio Estevam 113*31f07964SFabio Estevam ret = cpu_eth_init(bis); 114*31f07964SFabio Estevam if (ret) { 115*31f07964SFabio Estevam printf("FEC MXC: %s:failed\n", __func__); 116*31f07964SFabio Estevam return ret; 117*31f07964SFabio Estevam } 118*31f07964SFabio Estevam 119*31f07964SFabio Estevam return 0; 120*31f07964SFabio Estevam } 121*31f07964SFabio Estevam 122*31f07964SFabio Estevam static int setup_fec(void) 123*31f07964SFabio Estevam { 124*31f07964SFabio Estevam struct iomuxc_base_regs *iomuxc_regs = 125*31f07964SFabio Estevam (struct iomuxc_base_regs *)IOMUXC_BASE_ADDR; 126*31f07964SFabio Estevam int ret; 127*31f07964SFabio Estevam 128*31f07964SFabio Estevam /* clear gpr1[14], gpr1[18:17] to select anatop clock */ 129*31f07964SFabio Estevam clrsetbits_le32(&iomuxc_regs->gpr[1], IOMUX_GPR1_FEC_MASK, 0); 130*31f07964SFabio Estevam 131*31f07964SFabio Estevam ret = enable_fec_anatop_clock(); 132*31f07964SFabio Estevam if (ret) 133*31f07964SFabio Estevam return ret; 134*31f07964SFabio Estevam 135*31f07964SFabio Estevam return 0; 136*31f07964SFabio Estevam } 137*31f07964SFabio Estevam #endif 138*31f07964SFabio Estevam 139*31f07964SFabio Estevam 14057ca432fSFabio Estevam int board_early_init_f(void) 14157ca432fSFabio Estevam { 14257ca432fSFabio Estevam setup_iomux_uart(); 14357ca432fSFabio Estevam return 0; 14457ca432fSFabio Estevam } 14557ca432fSFabio Estevam 14657ca432fSFabio Estevam int board_init(void) 14757ca432fSFabio Estevam { 14857ca432fSFabio Estevam /* address of boot parameters */ 14957ca432fSFabio Estevam gd->bd->bi_boot_params = PHYS_SDRAM + 0x100; 15057ca432fSFabio Estevam 151*31f07964SFabio Estevam #ifdef CONFIG_FEC_MXC 152*31f07964SFabio Estevam setup_fec(); 153*31f07964SFabio Estevam #endif 15457ca432fSFabio Estevam return 0; 15557ca432fSFabio Estevam } 15657ca432fSFabio Estevam 15757ca432fSFabio Estevam u32 get_board_rev(void) 15857ca432fSFabio Estevam { 15957ca432fSFabio Estevam return get_cpu_rev(); 16057ca432fSFabio Estevam } 16157ca432fSFabio Estevam 16257ca432fSFabio Estevam int checkboard(void) 16357ca432fSFabio Estevam { 16457ca432fSFabio Estevam puts("Board: MX6SLEVK\n"); 16557ca432fSFabio Estevam 16657ca432fSFabio Estevam return 0; 16757ca432fSFabio Estevam } 168