xref: /openbmc/u-boot/board/cobra5272/flash.c (revision 83d290c56fab2d38cd1ab4c4cc7099559c1d5046)
1*83d290c5STom Rini // SPDX-License-Identifier: GPL-2.0+
2a562e1bdSwdenk /*
3a562e1bdSwdenk  * (C) Copyright 2000-2003
4a562e1bdSwdenk  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
5a562e1bdSwdenk  */
6a562e1bdSwdenk 
7a562e1bdSwdenk #include <common.h>
824b852a7SSimon Glass #include <console.h>
9a562e1bdSwdenk 
106d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define PHYS_FLASH_1 CONFIG_SYS_FLASH_BASE
11a562e1bdSwdenk #define FLASH_BANK_SIZE 0x200000
12a562e1bdSwdenk 
136d0f6bcfSJean-Christophe PLAGNIOL-VILLARD flash_info_t flash_info[CONFIG_SYS_MAX_FLASH_BANKS];
14a562e1bdSwdenk 
flash_print_info(flash_info_t * info)15a562e1bdSwdenk void flash_print_info (flash_info_t * info)
16a562e1bdSwdenk {
17a562e1bdSwdenk 	int i;
18a562e1bdSwdenk 
19a562e1bdSwdenk 	switch (info->flash_id & FLASH_VENDMASK) {
20a562e1bdSwdenk 	case (AMD_MANUFACT & FLASH_VENDMASK):
21a562e1bdSwdenk 		printf ("AMD: ");
22a562e1bdSwdenk 		break;
23a562e1bdSwdenk 	default:
24a562e1bdSwdenk 		printf ("Unknown Vendor ");
25a562e1bdSwdenk 		break;
26a562e1bdSwdenk 	}
27a562e1bdSwdenk 
28a562e1bdSwdenk 	switch (info->flash_id & FLASH_TYPEMASK) {
29a562e1bdSwdenk 	case (AMD_ID_PL160CB & FLASH_TYPEMASK):
30a562e1bdSwdenk 		printf ("AM29PL160CB (16Mbit)\n");
31a562e1bdSwdenk 		break;
32a562e1bdSwdenk 	default:
33a562e1bdSwdenk 		printf ("Unknown Chip Type\n");
34a562e1bdSwdenk 		goto Done;
35a562e1bdSwdenk 		break;
36a562e1bdSwdenk 	}
37a562e1bdSwdenk 
38a562e1bdSwdenk 	printf ("  Size: %ld MB in %d Sectors\n",
39a562e1bdSwdenk 		info->size >> 20, info->sector_count);
40a562e1bdSwdenk 
41a562e1bdSwdenk 	printf ("  Sector Start Addresses:");
42a562e1bdSwdenk 	for (i = 0; i < info->sector_count; i++) {
43a562e1bdSwdenk 		if ((i % 5) == 0) {
44a562e1bdSwdenk 			printf ("\n   ");
45a562e1bdSwdenk 		}
46a562e1bdSwdenk 		printf (" %08lX%s", info->start[i],
47a562e1bdSwdenk 			info->protect[i] ? " (RO)" : "     ");
48a562e1bdSwdenk 	}
49a562e1bdSwdenk 	printf ("\n");
50a562e1bdSwdenk 
51a562e1bdSwdenk Done:
52483a0cf8SMarian Balakowicz 	return;
53a562e1bdSwdenk }
54a562e1bdSwdenk 
55a562e1bdSwdenk 
flash_init(void)56a562e1bdSwdenk unsigned long flash_init (void)
57a562e1bdSwdenk {
58a562e1bdSwdenk 	int i, j;
59a562e1bdSwdenk 	ulong size = 0;
60a562e1bdSwdenk 
616d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 	for (i = 0; i < CONFIG_SYS_MAX_FLASH_BANKS; i++) {
62a562e1bdSwdenk 		ulong flashbase = 0;
63a562e1bdSwdenk 
64a562e1bdSwdenk 		flash_info[i].flash_id =
65a562e1bdSwdenk 			(AMD_MANUFACT & FLASH_VENDMASK) |
66a562e1bdSwdenk 			(AMD_ID_PL160CB & FLASH_TYPEMASK);
67a562e1bdSwdenk 		flash_info[i].size = FLASH_BANK_SIZE;
686d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 		flash_info[i].sector_count = CONFIG_SYS_MAX_FLASH_SECT;
696d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 		memset (flash_info[i].protect, 0, CONFIG_SYS_MAX_FLASH_SECT);
70a562e1bdSwdenk 		if (i == 0)
71a562e1bdSwdenk 			flashbase = PHYS_FLASH_1;
72a562e1bdSwdenk 		else
73a562e1bdSwdenk 			panic ("configured to many flash banks!\n");
74a562e1bdSwdenk 
75a562e1bdSwdenk 		for (j = 0; j < flash_info[i].sector_count; j++) {
76a562e1bdSwdenk 			if (j == 0) {
77a562e1bdSwdenk 				/* 1st is 16 KiB */
78a562e1bdSwdenk 				flash_info[i].start[j] = flashbase;
79a562e1bdSwdenk 			}
80a562e1bdSwdenk 			if ((j >= 1) && (j <= 2)) {
81a562e1bdSwdenk 				/* 2nd and 3rd are 8 KiB */
82a562e1bdSwdenk 				flash_info[i].start[j] =
83a562e1bdSwdenk 					flashbase + 0x4000 + 0x2000 * (j - 1);
84a562e1bdSwdenk 			}
85a562e1bdSwdenk 			if (j == 3) {
86a562e1bdSwdenk 				/* 4th is 224 KiB */
87a562e1bdSwdenk 				flash_info[i].start[j] = flashbase + 0x8000;
88a562e1bdSwdenk 			}
89a562e1bdSwdenk 			if ((j >= 4) && (j <= 10)) {
90a562e1bdSwdenk 				/* rest is 256 KiB */
91a562e1bdSwdenk 				flash_info[i].start[j] =
92a562e1bdSwdenk 					flashbase + 0x40000 + 0x40000 * (j -
93a562e1bdSwdenk 									 4);
94a562e1bdSwdenk 			}
95a562e1bdSwdenk 		}
96a562e1bdSwdenk 		size += flash_info[i].size;
97a562e1bdSwdenk 	}
98a562e1bdSwdenk 
99a562e1bdSwdenk 	flash_protect (FLAG_PROTECT_SET,
1006d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 		       CONFIG_SYS_FLASH_BASE,
1016d0f6bcfSJean-Christophe PLAGNIOL-VILLARD 		       CONFIG_SYS_FLASH_BASE + 0x3ffff, &flash_info[0]);
102a562e1bdSwdenk 
103a562e1bdSwdenk 	return size;
104a562e1bdSwdenk }
105a562e1bdSwdenk 
106a562e1bdSwdenk 
107a562e1bdSwdenk #define CMD_READ_ARRAY		0x00F0
108a562e1bdSwdenk #define CMD_UNLOCK1		0x00AA
109a562e1bdSwdenk #define CMD_UNLOCK2		0x0055
110a562e1bdSwdenk #define CMD_ERASE_SETUP		0x0080
111a562e1bdSwdenk #define CMD_ERASE_CONFIRM	0x0030
112a562e1bdSwdenk #define CMD_PROGRAM		0x00A0
113a562e1bdSwdenk #define CMD_UNLOCK_BYPASS	0x0020
114a562e1bdSwdenk 
1156d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define MEM_FLASH_ADDR1		(*(volatile u16 *)(CONFIG_SYS_FLASH_BASE + (0x00000555<<1)))
1166d0f6bcfSJean-Christophe PLAGNIOL-VILLARD #define MEM_FLASH_ADDR2		(*(volatile u16 *)(CONFIG_SYS_FLASH_BASE + (0x000002AA<<1)))
117a562e1bdSwdenk 
118a562e1bdSwdenk #define BIT_ERASE_DONE		0x0080
119a562e1bdSwdenk #define BIT_RDY_MASK		0x0080
120a562e1bdSwdenk #define BIT_PROGRAM_ERROR	0x0020
121a562e1bdSwdenk #define BIT_TIMEOUT		0x80000000	/* our flag */
122a562e1bdSwdenk 
123a562e1bdSwdenk #define READY 1
124a562e1bdSwdenk #define ERR   2
125a562e1bdSwdenk #define TMO   4
126a562e1bdSwdenk 
127a562e1bdSwdenk 
flash_erase(flash_info_t * info,int s_first,int s_last)128a562e1bdSwdenk int flash_erase (flash_info_t * info, int s_first, int s_last)
129a562e1bdSwdenk {
130a562e1bdSwdenk 	ulong result;
131a562e1bdSwdenk 	int iflag, cflag, prot, sect;
132a562e1bdSwdenk 	int rc = ERR_OK;
133a562e1bdSwdenk 	int chip1;
134dcac25a0SGraeme Russ 	ulong start;
135a562e1bdSwdenk 
136a562e1bdSwdenk 	/* first look for protection bits */
137a562e1bdSwdenk 
138a562e1bdSwdenk 	if (info->flash_id == FLASH_UNKNOWN)
139a562e1bdSwdenk 		return ERR_UNKNOWN_FLASH_TYPE;
140a562e1bdSwdenk 
141a562e1bdSwdenk 	if ((s_first < 0) || (s_first > s_last)) {
142a562e1bdSwdenk 		return ERR_INVAL;
143a562e1bdSwdenk 	}
144a562e1bdSwdenk 
145a562e1bdSwdenk 	if ((info->flash_id & FLASH_VENDMASK) !=
146a562e1bdSwdenk 	    (AMD_MANUFACT & FLASH_VENDMASK)) {
147a562e1bdSwdenk 		return ERR_UNKNOWN_FLASH_VENDOR;
148a562e1bdSwdenk 	}
149a562e1bdSwdenk 
150a562e1bdSwdenk 	prot = 0;
151a562e1bdSwdenk 	for (sect = s_first; sect <= s_last; ++sect) {
152a562e1bdSwdenk 		if (info->protect[sect]) {
153a562e1bdSwdenk 			prot++;
154a562e1bdSwdenk 		}
155a562e1bdSwdenk 	}
156a562e1bdSwdenk 	if (prot)
157a562e1bdSwdenk 		return ERR_PROTECTED;
158a562e1bdSwdenk 
159a562e1bdSwdenk 	/*
160a562e1bdSwdenk 	 * Disable interrupts which might cause a timeout
161a562e1bdSwdenk 	 * here. Remember that our exception vectors are
162a562e1bdSwdenk 	 * at address 0 in the flash, and we don't want a
163a562e1bdSwdenk 	 * (ticker) exception to happen while the flash
164a562e1bdSwdenk 	 * chip is in programming mode.
165a562e1bdSwdenk 	 */
166a562e1bdSwdenk 
167a562e1bdSwdenk 	cflag = icache_status ();
168a562e1bdSwdenk 	icache_disable ();
169a562e1bdSwdenk 	iflag = disable_interrupts ();
170a562e1bdSwdenk 
171a562e1bdSwdenk 	printf ("\n");
172a562e1bdSwdenk 
173a562e1bdSwdenk 	/* Start erase on unprotected sectors */
174a562e1bdSwdenk 	for (sect = s_first; sect <= s_last && !ctrlc (); sect++) {
175a562e1bdSwdenk 		printf ("Erasing sector %2d ... ", sect);
176a562e1bdSwdenk 
177a562e1bdSwdenk 		/* arm simple, non interrupt dependent timer */
178dcac25a0SGraeme Russ 		start = get_timer(0);
179a562e1bdSwdenk 
180a562e1bdSwdenk 		if (info->protect[sect] == 0) {	/* not protected */
181a562e1bdSwdenk 			volatile u16 *addr =
182a562e1bdSwdenk 				(volatile u16 *) (info->start[sect]);
183a562e1bdSwdenk 
184a562e1bdSwdenk 			MEM_FLASH_ADDR1 = CMD_UNLOCK1;
185a562e1bdSwdenk 			MEM_FLASH_ADDR2 = CMD_UNLOCK2;
186a562e1bdSwdenk 			MEM_FLASH_ADDR1 = CMD_ERASE_SETUP;
187a562e1bdSwdenk 
188a562e1bdSwdenk 			MEM_FLASH_ADDR1 = CMD_UNLOCK1;
189a562e1bdSwdenk 			MEM_FLASH_ADDR2 = CMD_UNLOCK2;
190a562e1bdSwdenk 			*addr = CMD_ERASE_CONFIRM;
191a562e1bdSwdenk 
192a562e1bdSwdenk 			/* wait until flash is ready */
193a562e1bdSwdenk 			chip1 = 0;
194a562e1bdSwdenk 
195a562e1bdSwdenk 			do {
196a562e1bdSwdenk 				result = *addr;
197a562e1bdSwdenk 
198a562e1bdSwdenk 				/* check timeout */
199dcac25a0SGraeme Russ 				if (get_timer(start) > CONFIG_SYS_FLASH_ERASE_TOUT) {
200a562e1bdSwdenk 					MEM_FLASH_ADDR1 = CMD_READ_ARRAY;
201a562e1bdSwdenk 					chip1 = TMO;
202a562e1bdSwdenk 					break;
203a562e1bdSwdenk 				}
204a562e1bdSwdenk 
205a562e1bdSwdenk 				if (!chip1
206a562e1bdSwdenk 				    && (result & 0xFFFF) & BIT_ERASE_DONE)
207a562e1bdSwdenk 					chip1 = READY;
208a562e1bdSwdenk 
209a562e1bdSwdenk 			} while (!chip1);
210a562e1bdSwdenk 
211a562e1bdSwdenk 			MEM_FLASH_ADDR1 = CMD_READ_ARRAY;
212a562e1bdSwdenk 
213a562e1bdSwdenk 			if (chip1 == ERR) {
214a562e1bdSwdenk 				rc = ERR_PROG_ERROR;
215a562e1bdSwdenk 				goto outahere;
216a562e1bdSwdenk 			}
217a562e1bdSwdenk 			if (chip1 == TMO) {
2189dbaebcfSMario Six 				rc = ERR_TIMEOUT;
219a562e1bdSwdenk 				goto outahere;
220a562e1bdSwdenk 			}
221a562e1bdSwdenk 
222a562e1bdSwdenk 			printf ("ok.\n");
223a562e1bdSwdenk 		} else {	/* it was protected */
224a562e1bdSwdenk 
225a562e1bdSwdenk 			printf ("protected!\n");
226a562e1bdSwdenk 		}
227a562e1bdSwdenk 	}
228a562e1bdSwdenk 
229a562e1bdSwdenk 	if (ctrlc ())
230a562e1bdSwdenk 		printf ("User Interrupt!\n");
231a562e1bdSwdenk 
232a562e1bdSwdenk       outahere:
233a562e1bdSwdenk 	/* allow flash to settle - wait 10 ms */
234a562e1bdSwdenk 	udelay (10000);
235a562e1bdSwdenk 
236a562e1bdSwdenk 	if (iflag)
237a562e1bdSwdenk 		enable_interrupts ();
238a562e1bdSwdenk 
239a562e1bdSwdenk 	if (cflag)
240a562e1bdSwdenk 		icache_enable ();
241a562e1bdSwdenk 
242a562e1bdSwdenk 	return rc;
243a562e1bdSwdenk }
244a562e1bdSwdenk 
write_word(flash_info_t * info,ulong dest,ulong data)2458de7ed3aSWolfgang Denk static int write_word (flash_info_t * info, ulong dest, ulong data)
246a562e1bdSwdenk {
247a562e1bdSwdenk 	volatile u16 *addr = (volatile u16 *) dest;
248a562e1bdSwdenk 	ulong result;
249a562e1bdSwdenk 	int rc = ERR_OK;
250a562e1bdSwdenk 	int cflag, iflag;
251a562e1bdSwdenk 	int chip1;
252dcac25a0SGraeme Russ 	ulong start;
253a562e1bdSwdenk 
254a562e1bdSwdenk 	/*
255a562e1bdSwdenk 	 * Check if Flash is (sufficiently) erased
256a562e1bdSwdenk 	 */
257a562e1bdSwdenk 	result = *addr;
258a562e1bdSwdenk 	if ((result & data) != data)
259a562e1bdSwdenk 		return ERR_NOT_ERASED;
260a562e1bdSwdenk 
261a562e1bdSwdenk 
262a562e1bdSwdenk 	/*
263a562e1bdSwdenk 	 * Disable interrupts which might cause a timeout
264a562e1bdSwdenk 	 * here. Remember that our exception vectors are
265a562e1bdSwdenk 	 * at address 0 in the flash, and we don't want a
266a562e1bdSwdenk 	 * (ticker) exception to happen while the flash
267a562e1bdSwdenk 	 * chip is in programming mode.
268a562e1bdSwdenk 	 */
269a562e1bdSwdenk 
270a562e1bdSwdenk 	cflag = icache_status ();
271a562e1bdSwdenk 	icache_disable ();
272a562e1bdSwdenk 	iflag = disable_interrupts ();
273a562e1bdSwdenk 
274a562e1bdSwdenk 	MEM_FLASH_ADDR1 = CMD_UNLOCK1;
275a562e1bdSwdenk 	MEM_FLASH_ADDR2 = CMD_UNLOCK2;
276a562e1bdSwdenk 	MEM_FLASH_ADDR1 = CMD_PROGRAM;
277a562e1bdSwdenk 	*addr = data;
278a562e1bdSwdenk 
279a562e1bdSwdenk 	/* arm simple, non interrupt dependent timer */
280dcac25a0SGraeme Russ 	start = get_timer(0);
281a562e1bdSwdenk 
282a562e1bdSwdenk 	/* wait until flash is ready */
283a562e1bdSwdenk 	chip1 = 0;
284a562e1bdSwdenk 	do {
285a562e1bdSwdenk 		result = *addr;
286a562e1bdSwdenk 
287a562e1bdSwdenk 		/* check timeout */
288dcac25a0SGraeme Russ 		if (get_timer(start) > CONFIG_SYS_FLASH_ERASE_TOUT) {
289a562e1bdSwdenk 			chip1 = ERR | TMO;
290a562e1bdSwdenk 			break;
291a562e1bdSwdenk 		}
292a562e1bdSwdenk 		if (!chip1 && ((result & 0x80) == (data & 0x80)))
293a562e1bdSwdenk 			chip1 = READY;
294a562e1bdSwdenk 
295a562e1bdSwdenk 	} while (!chip1);
296a562e1bdSwdenk 
297a562e1bdSwdenk 	*addr = CMD_READ_ARRAY;
298a562e1bdSwdenk 
299a562e1bdSwdenk 	if (chip1 == ERR || *addr != data)
300a562e1bdSwdenk 		rc = ERR_PROG_ERROR;
301a562e1bdSwdenk 
302a562e1bdSwdenk 	if (iflag)
303a562e1bdSwdenk 		enable_interrupts ();
304a562e1bdSwdenk 
305a562e1bdSwdenk 	if (cflag)
306a562e1bdSwdenk 		icache_enable ();
307a562e1bdSwdenk 
308a562e1bdSwdenk 	return rc;
309a562e1bdSwdenk }
310a562e1bdSwdenk 
311a562e1bdSwdenk 
write_buff(flash_info_t * info,uchar * src,ulong addr,ulong cnt)312a562e1bdSwdenk int write_buff (flash_info_t * info, uchar * src, ulong addr, ulong cnt)
313a562e1bdSwdenk {
314a562e1bdSwdenk 	ulong wp, data;
315a562e1bdSwdenk 	int rc;
316a562e1bdSwdenk 
317a562e1bdSwdenk 	if (addr & 1) {
318a562e1bdSwdenk 		printf ("unaligned destination not supported\n");
319a562e1bdSwdenk 		return ERR_ALIGN;
320a562e1bdSwdenk 	}
321a562e1bdSwdenk 
322a562e1bdSwdenk #if 0
323a562e1bdSwdenk 	if (cnt & 1) {
324a562e1bdSwdenk 		printf ("odd transfer sizes not supported\n");
325a562e1bdSwdenk 		return ERR_ALIGN;
326a562e1bdSwdenk 	}
327a562e1bdSwdenk #endif
328a562e1bdSwdenk 
329a562e1bdSwdenk 	wp = addr;
330a562e1bdSwdenk 
331a562e1bdSwdenk 	if (addr & 1) {
332a562e1bdSwdenk 		data = (*((volatile u8 *) addr) << 8) | *((volatile u8 *)
333a562e1bdSwdenk 							  src);
334a562e1bdSwdenk 		if ((rc = write_word (info, wp - 1, data)) != 0) {
335a562e1bdSwdenk 			return (rc);
336a562e1bdSwdenk 		}
337a562e1bdSwdenk 		src += 1;
338a562e1bdSwdenk 		wp += 1;
339a562e1bdSwdenk 		cnt -= 1;
340a562e1bdSwdenk 	}
341a562e1bdSwdenk 
342a562e1bdSwdenk 	while (cnt >= 2) {
343a562e1bdSwdenk 		data = *((volatile u16 *) src);
344a562e1bdSwdenk 		if ((rc = write_word (info, wp, data)) != 0) {
345a562e1bdSwdenk 			return (rc);
346a562e1bdSwdenk 		}
347a562e1bdSwdenk 		src += 2;
348a562e1bdSwdenk 		wp += 2;
349a562e1bdSwdenk 		cnt -= 2;
350a562e1bdSwdenk 	}
351a562e1bdSwdenk 
352a562e1bdSwdenk 	if (cnt == 1) {
353a562e1bdSwdenk 		data = (*((volatile u8 *) src) << 8) |
354a562e1bdSwdenk 			*((volatile u8 *) (wp + 1));
355a562e1bdSwdenk 		if ((rc = write_word (info, wp, data)) != 0) {
356a562e1bdSwdenk 			return (rc);
357a562e1bdSwdenk 		}
358a562e1bdSwdenk 		src += 1;
359a562e1bdSwdenk 		wp += 1;
360a562e1bdSwdenk 		cnt -= 1;
361a562e1bdSwdenk 	}
362a562e1bdSwdenk 
363a562e1bdSwdenk 	return ERR_OK;
364a562e1bdSwdenk }
365