xref: /openbmc/u-boot/arch/m68k/include/asm/m5329.h (revision 83d290c56fab2d38cd1ab4c4cc7099559c1d5046)
1*83d290c5STom Rini /* SPDX-License-Identifier: GPL-2.0+ */
2819833afSPeter Tyser /*
3819833afSPeter Tyser  * mcf5329.h -- Definitions for Freescale Coldfire 5329
4819833afSPeter Tyser  *
5819833afSPeter Tyser  * Copyright (C) 2004-2007 Freescale Semiconductor, Inc.
6819833afSPeter Tyser  * TsiChung Liew (Tsi-Chung.Liew@freescale.com)
7819833afSPeter Tyser  */
8819833afSPeter Tyser 
9819833afSPeter Tyser #ifndef mcf5329_h
10819833afSPeter Tyser #define mcf5329_h
11819833afSPeter Tyser /****************************************************************************/
12819833afSPeter Tyser 
13819833afSPeter Tyser /*********************************************************************
14819833afSPeter Tyser * System Control Module (SCM)
15819833afSPeter Tyser *********************************************************************/
16819833afSPeter Tyser /* Bit definitions and macros for SCM_MPR */
17819833afSPeter Tyser #define SCM_MPR_MPROT0(x)		(((x)&0x0F)<<28)
18819833afSPeter Tyser #define SCM_MPR_MPROT1(x)		(((x)&0x0F)<<24)
19819833afSPeter Tyser #define SCM_MPR_MPROT2(x)		(((x)&0x0F)<<20)
20819833afSPeter Tyser #define SCM_MPR_MPROT4(x)		(((x)&0x0F)<<12)
21819833afSPeter Tyser #define SCM_MPR_MPROT5(x)		(((x)&0x0F)<<8)
22819833afSPeter Tyser #define SCM_MPR_MPROT6(x)		(((x)&0x0F)<<4)
23819833afSPeter Tyser #define MPROT_MTR			4
24819833afSPeter Tyser #define MPROT_MTW			2
25819833afSPeter Tyser #define MPROT_MPL			1
26819833afSPeter Tyser 
27819833afSPeter Tyser /* Bit definitions and macros for SCM_BMT */
28819833afSPeter Tyser #define BMT_BME				(0x08)
29819833afSPeter Tyser #define BMT_8				(0x07)
30819833afSPeter Tyser #define BMT_16				(0x06)
31819833afSPeter Tyser #define BMT_32				(0x05)
32819833afSPeter Tyser #define BMT_64				(0x04)
33819833afSPeter Tyser #define BMT_128				(0x03)
34819833afSPeter Tyser #define BMT_256				(0x02)
35819833afSPeter Tyser #define BMT_512				(0x01)
36819833afSPeter Tyser #define BMT_1024			(0x00)
37819833afSPeter Tyser 
38819833afSPeter Tyser /* Bit definitions and macros for SCM_PACRA */
39819833afSPeter Tyser #define SCM_PACRA_PACR0(x)		(((x)&0x0F)<<28)
40819833afSPeter Tyser #define SCM_PACRA_PACR1(x)		(((x)&0x0F)<<24)
41819833afSPeter Tyser #define SCM_PACRA_PACR2(x)		(((x)&0x0F)<<20)
42819833afSPeter Tyser #define PACR_SP	4
43819833afSPeter Tyser #define PACR_WP	2
44819833afSPeter Tyser #define PACR_TP	1
45819833afSPeter Tyser 
46819833afSPeter Tyser /* Bit definitions and macros for SCM_PACRB */
47819833afSPeter Tyser #define SCM_PACRB_PACR8(x)		(((x)&0x0F)<<28)
48819833afSPeter Tyser #define SCM_PACRB_PACR12(x)		(((x)&0x0F)<<12)
49819833afSPeter Tyser 
50819833afSPeter Tyser /* Bit definitions and macros for SCM_PACRC */
51819833afSPeter Tyser #define SCM_PACRC_PACR16(x)		(((x)&0x0F)<<28)
52819833afSPeter Tyser #define SCM_PACRC_PACR17(x)		(((x)&0x0F)<<24)
53819833afSPeter Tyser #define SCM_PACRC_PACR18(x)		(((x)&0x0F)<<20)
54819833afSPeter Tyser #define SCM_PACRC_PACR19(x)		(((x)&0x0F)<<16)
55819833afSPeter Tyser #define SCM_PACRC_PACR21(x)		(((x)&0x0F)<<8)
56819833afSPeter Tyser #define SCM_PACRC_PACR22(x)		(((x)&0x0F)<<4)
57819833afSPeter Tyser #define SCM_PACRC_PACR23(x)		(((x)&0x0F)<<0)
58819833afSPeter Tyser 
59819833afSPeter Tyser /* Bit definitions and macros for SCM_PACRD */
60819833afSPeter Tyser #define SCM_PACRD_PACR24(x)		(((x)&0x0F)<<28)
61819833afSPeter Tyser #define SCM_PACRD_PACR25(x)		(((x)&0x0F)<<24)
62819833afSPeter Tyser #define SCM_PACRD_PACR26(x)		(((x)&0x0F)<<20)
63819833afSPeter Tyser #define SCM_PACRD_PACR28(x)		(((x)&0x0F)<<12)
64819833afSPeter Tyser #define SCM_PACRD_PACR29(x)		(((x)&0x0F)<<8)
65819833afSPeter Tyser #define SCM_PACRD_PACR30(x)		(((x)&0x0F)<<4)
66819833afSPeter Tyser #define SCM_PACRD_PACR31(x)		(((x)&0x0F)<<0)
67819833afSPeter Tyser 
68819833afSPeter Tyser /* Bit definitions and macros for SCM_PACRE */
69819833afSPeter Tyser #define SCM_PACRE_PACR32(x)		(((x)&0x0F)<<28)
70819833afSPeter Tyser #define SCM_PACRE_PACR33(x)		(((x)&0x0F)<<24)
71819833afSPeter Tyser #define SCM_PACRE_PACR34(x)		(((x)&0x0F)<<20)
72819833afSPeter Tyser #define SCM_PACRE_PACR35(x)		(((x)&0x0F)<<16)
73819833afSPeter Tyser #define SCM_PACRE_PACR36(x)		(((x)&0x0F)<<12)
74819833afSPeter Tyser #define SCM_PACRE_PACR37(x)		(((x)&0x0F)<<8)
75819833afSPeter Tyser #define SCM_PACRE_PACR38(x)		(((x)&0x0F)<<4)
76819833afSPeter Tyser 
77819833afSPeter Tyser /* Bit definitions and macros for SCM_PACRF */
78819833afSPeter Tyser #define SCM_PACRF_PACR40(x)		(((x)&0x0F)<<28)
79819833afSPeter Tyser #define SCM_PACRF_PACR41(x)		(((x)&0x0F)<<24)
80819833afSPeter Tyser #define SCM_PACRF_PACR42(x)		(((x)&0x0F)<<20)
81819833afSPeter Tyser #define SCM_PACRF_PACR43(x)		(((x)&0x0F)<<16)
82819833afSPeter Tyser #define SCM_PACRF_PACR44(x)		(((x)&0x0F)<<12)
83819833afSPeter Tyser #define SCM_PACRF_PACR45(x)		(((x)&0x0F)<<8)
84819833afSPeter Tyser #define SCM_PACRF_PACR46(x)		(((x)&0x0F)<<4)
85819833afSPeter Tyser #define SCM_PACRF_PACR47(x)		(((x)&0x0F)<<0)
86819833afSPeter Tyser 
87819833afSPeter Tyser /* Bit definitions and macros for SCM_PACRG */
88819833afSPeter Tyser #define SCM_PACRG_PACR48(x)		(((x)&0x0F)<<28)
89819833afSPeter Tyser 
90819833afSPeter Tyser /* Bit definitions and macros for SCM_PACRH */
91819833afSPeter Tyser #define SCM_PACRH_PACR56(x)		(((x)&0x0F)<<28)
92819833afSPeter Tyser #define SCM_PACRH_PACR57(x)		(((x)&0x0F)<<24)
93819833afSPeter Tyser #define SCM_PACRH_PACR58(x)		(((x)&0x0F)<<20)
94819833afSPeter Tyser 
95819833afSPeter Tyser /* PACRn Assignments */
96819833afSPeter Tyser #define PACR0(x)			SCM_PACRA_PACR0(x)
97819833afSPeter Tyser #define PACR1(x)			SCM_PACRA_PACR1(x)
98819833afSPeter Tyser #define PACR2(x)			SCM_PACRA_PACR2(x)
99819833afSPeter Tyser #define PACR8(x)			SCM_PACRB_PACR8(x)
100819833afSPeter Tyser #define PACR12(x)			SCM_PACRB_PACR12(x)
101819833afSPeter Tyser #define PACR16(x)			SCM_PACRC_PACR16(x)
102819833afSPeter Tyser #define PACR17(x)			SCM_PACRC_PACR17(x)
103819833afSPeter Tyser #define PACR18(x)			SCM_PACRC_PACR18(x)
104819833afSPeter Tyser #define PACR19(x)			SCM_PACRC_PACR19(x)
105819833afSPeter Tyser #define PACR21(x)			SCM_PACRC_PACR21(x)
106819833afSPeter Tyser #define PACR22(x)			SCM_PACRC_PACR22(x)
107819833afSPeter Tyser #define PACR23(x)			SCM_PACRC_PACR23(x)
108819833afSPeter Tyser #define PACR24(x)			SCM_PACRD_PACR24(x)
109819833afSPeter Tyser #define PACR25(x)			SCM_PACRD_PACR25(x)
110819833afSPeter Tyser #define PACR26(x)			SCM_PACRD_PACR26(x)
111819833afSPeter Tyser #define PACR28(x)			SCM_PACRD_PACR28(x)
112819833afSPeter Tyser #define PACR29(x)			SCM_PACRD_PACR29(x)
113819833afSPeter Tyser #define PACR30(x)			SCM_PACRD_PACR30(x)
114819833afSPeter Tyser #define PACR31(x)			SCM_PACRD_PACR31(x)
115819833afSPeter Tyser #define PACR32(x)			SCM_PACRE_PACR32(x)
116819833afSPeter Tyser #define PACR33(x)			SCM_PACRE_PACR33(x)
117819833afSPeter Tyser #define PACR34(x)			SCM_PACRE_PACR34(x)
118819833afSPeter Tyser #define PACR35(x)			SCM_PACRE_PACR35(x)
119819833afSPeter Tyser #define PACR36(x)			SCM_PACRE_PACR36(x)
120819833afSPeter Tyser #define PACR37(x)			SCM_PACRE_PACR37(x)
121819833afSPeter Tyser #define PACR38(x)			SCM_PACRE_PACR38(x)
122819833afSPeter Tyser #define PACR40(x)			SCM_PACRF_PACR40(x)
123819833afSPeter Tyser #define PACR41(x)			SCM_PACRF_PACR41(x)
124819833afSPeter Tyser #define PACR42(x)			SCM_PACRF_PACR42(x)
125819833afSPeter Tyser #define PACR43(x)			SCM_PACRF_PACR43(x)
126819833afSPeter Tyser #define PACR44(x)			SCM_PACRF_PACR44(x)
127819833afSPeter Tyser #define PACR45(x)			SCM_PACRF_PACR45(x)
128819833afSPeter Tyser #define PACR46(x)			SCM_PACRF_PACR46(x)
129819833afSPeter Tyser #define PACR47(x)			SCM_PACRF_PACR47(x)
130819833afSPeter Tyser #define PACR48(x)			SCM_PACRG_PACR48(x)
131819833afSPeter Tyser #define PACR56(x)			SCM_PACRH_PACR56(x)
132819833afSPeter Tyser #define PACR57(x)			SCM_PACRH_PACR57(x)
133819833afSPeter Tyser #define PACR58(x)			SCM_PACRH_PACR58(x)
134819833afSPeter Tyser 
135819833afSPeter Tyser /* Bit definitions and macros for SCM_CWCR */
136819833afSPeter Tyser #define CWCR_RO				(0x8000)
137819833afSPeter Tyser #define CWCR_CWR_WH			(0x0100)
138819833afSPeter Tyser #define CWCR_CWE			(0x0080)
139819833afSPeter Tyser #define CWRI_WINDOW			(0x0060)
140819833afSPeter Tyser #define CWRI_RESET			(0x0040)
141819833afSPeter Tyser #define CWRI_INT_RESET			(0x0020)
142819833afSPeter Tyser #define CWRI_INT			(0x0000)
143819833afSPeter Tyser #define CWCR_CWT(x)			(((x)&0x001F))
144819833afSPeter Tyser 
145819833afSPeter Tyser /* Bit definitions and macros for SCM_ISR */
146819833afSPeter Tyser #define SCMISR_CFEI			(0x02)
147819833afSPeter Tyser #define SCMISR_CWIC			(0x01)
148819833afSPeter Tyser 
149819833afSPeter Tyser /* Bit definitions and macros for SCM_BCR */
150819833afSPeter Tyser #define BCR_GBR				(0x00000200)
151819833afSPeter Tyser #define BCR_GBW				(0x00000100)
152819833afSPeter Tyser #define BCR_S7				(0x00000080)
153819833afSPeter Tyser #define BCR_S6				(0x00000040)
154819833afSPeter Tyser #define BCR_S4				(0x00000010)
155819833afSPeter Tyser #define BCR_S1				(0x00000002)
156819833afSPeter Tyser 
157819833afSPeter Tyser /* Bit definitions and macros for SCM_CFIER */
158819833afSPeter Tyser #define CFIER_ECFEI			(0x01)
159819833afSPeter Tyser 
160819833afSPeter Tyser /* Bit definitions and macros for SCM_CFLOC */
161819833afSPeter Tyser #define CFLOC_LOC			(0x80)
162819833afSPeter Tyser 
163819833afSPeter Tyser /* Bit definitions and macros for SCM_CFATR */
164819833afSPeter Tyser #define CFATR_WRITE			(0x80)
165819833afSPeter Tyser #define CFATR_SZ32			(0x20)
166819833afSPeter Tyser #define CFATR_SZ16			(0x10)
167819833afSPeter Tyser #define CFATR_SZ08			(0x00)
168819833afSPeter Tyser #define CFATR_CACHE			(0x08)
169819833afSPeter Tyser #define CFATR_MODE			(0x02)
170819833afSPeter Tyser #define CFATR_TYPE			(0x01)
171819833afSPeter Tyser 
172819833afSPeter Tyser /*********************************************************************
173819833afSPeter Tyser * Reset Controller Module (RCM)
174819833afSPeter Tyser *********************************************************************/
175819833afSPeter Tyser 
176819833afSPeter Tyser /* Bit definitions and macros for RCR */
177819833afSPeter Tyser #define RCM_RCR_FRCRSTOUT		(0x40)
178819833afSPeter Tyser #define RCM_RCR_SOFTRST			(0x80)
179819833afSPeter Tyser 
180819833afSPeter Tyser /* Bit definitions and macros for RSR */
181819833afSPeter Tyser #define RCM_RSR_LOL			(0x01)
182819833afSPeter Tyser #define RCM_RSR_WDR_CORE		(0x02)
183819833afSPeter Tyser #define RCM_RSR_EXT			(0x04)
184819833afSPeter Tyser #define RCM_RSR_POR			(0x08)
185819833afSPeter Tyser #define RCM_RSR_SOFT			(0x20)
186819833afSPeter Tyser 
187819833afSPeter Tyser /*********************************************************************
188819833afSPeter Tyser * Interrupt Controller (INTC)
189819833afSPeter Tyser *********************************************************************/
190819833afSPeter Tyser #define INTC0_EPORT			INTC_IPRL_INT1
191819833afSPeter Tyser 
192819833afSPeter Tyser #define INT0_LO_RSVD0			(0)
193819833afSPeter Tyser #define INT0_LO_EPORT1			(1)
194819833afSPeter Tyser #define INT0_LO_EPORT2			(2)
195819833afSPeter Tyser #define INT0_LO_EPORT3			(3)
196819833afSPeter Tyser #define INT0_LO_EPORT4			(4)
197819833afSPeter Tyser #define INT0_LO_EPORT5			(5)
198819833afSPeter Tyser #define INT0_LO_EPORT6			(6)
199819833afSPeter Tyser #define INT0_LO_EPORT7			(7)
200819833afSPeter Tyser #define INT0_LO_EDMA_00			(8)
201819833afSPeter Tyser #define INT0_LO_EDMA_01			(9)
202819833afSPeter Tyser #define INT0_LO_EDMA_02			(10)
203819833afSPeter Tyser #define INT0_LO_EDMA_03			(11)
204819833afSPeter Tyser #define INT0_LO_EDMA_04			(12)
205819833afSPeter Tyser #define INT0_LO_EDMA_05			(13)
206819833afSPeter Tyser #define INT0_LO_EDMA_06			(14)
207819833afSPeter Tyser #define INT0_LO_EDMA_07			(15)
208819833afSPeter Tyser #define INT0_LO_EDMA_08			(16)
209819833afSPeter Tyser #define INT0_LO_EDMA_09			(17)
210819833afSPeter Tyser #define INT0_LO_EDMA_10			(18)
211819833afSPeter Tyser #define INT0_LO_EDMA_11			(19)
212819833afSPeter Tyser #define INT0_LO_EDMA_12			(20)
213819833afSPeter Tyser #define INT0_LO_EDMA_13			(21)
214819833afSPeter Tyser #define INT0_LO_EDMA_14			(22)
215819833afSPeter Tyser #define INT0_LO_EDMA_15			(23)
216819833afSPeter Tyser #define INT0_LO_EDMA_ERR		(24)
217819833afSPeter Tyser #define INT0_LO_SCM			(25)
218819833afSPeter Tyser #define INT0_LO_UART0			(26)
219819833afSPeter Tyser #define INT0_LO_UART1			(27)
220819833afSPeter Tyser #define INT0_LO_UART2			(28)
221819833afSPeter Tyser #define INT0_LO_RSVD1			(29)
222819833afSPeter Tyser #define INT0_LO_I2C			(30)
223819833afSPeter Tyser #define INT0_LO_QSPI			(31)
224819833afSPeter Tyser #define INT0_HI_DTMR0			(32)
225819833afSPeter Tyser #define INT0_HI_DTMR1			(33)
226819833afSPeter Tyser #define INT0_HI_DTMR2			(34)
227819833afSPeter Tyser #define INT0_HI_DTMR3			(35)
228819833afSPeter Tyser #define INT0_HI_FEC_TXF			(36)
229819833afSPeter Tyser #define INT0_HI_FEC_TXB			(37)
230819833afSPeter Tyser #define INT0_HI_FEC_UN			(38)
231819833afSPeter Tyser #define INT0_HI_FEC_RL			(39)
232819833afSPeter Tyser #define INT0_HI_FEC_RXF			(40)
233819833afSPeter Tyser #define INT0_HI_FEC_RXB			(41)
234819833afSPeter Tyser #define INT0_HI_FEC_MII			(42)
235819833afSPeter Tyser #define INT0_HI_FEC_LC			(43)
236819833afSPeter Tyser #define INT0_HI_FEC_HBERR		(44)
237819833afSPeter Tyser #define INT0_HI_FEC_GRA			(45)
238819833afSPeter Tyser #define INT0_HI_FEC_EBERR		(46)
239819833afSPeter Tyser #define INT0_HI_FEC_BABT		(47)
240819833afSPeter Tyser #define INT0_HI_FEC_BABR		(48)
241819833afSPeter Tyser /* 49 - 61 Reserved */
242819833afSPeter Tyser #define INT0_HI_SCM			(62)
243819833afSPeter Tyser 
244819833afSPeter Tyser /*********************************************************************
245819833afSPeter Tyser * Watchdog Timer Modules (WTM)
246819833afSPeter Tyser *********************************************************************/
247819833afSPeter Tyser /* Bit definitions and macros for WTM_WCR */
248819833afSPeter Tyser #define WTM_WCR_WAIT			(0x0008)
249819833afSPeter Tyser #define WTM_WCR_DOZE			(0x0004)
250819833afSPeter Tyser #define WTM_WCR_HALTED			(0x0002)
251819833afSPeter Tyser #define WTM_WCR_EN			(0x0001)
252819833afSPeter Tyser 
253819833afSPeter Tyser /*********************************************************************
254819833afSPeter Tyser * Chip Configuration Module (CCM)
255819833afSPeter Tyser *********************************************************************/
256819833afSPeter Tyser /* Bit definitions and macros for CCM_CCR */
257819833afSPeter Tyser #define CCM_CCR_CSC(x)			(((x)&0x0003)<<8|0x0001)
258819833afSPeter Tyser #define CCM_CCR_LIMP			(0x0041)
259819833afSPeter Tyser #define CCM_CCR_LOAD			(0x0021)
260819833afSPeter Tyser #define CCM_CCR_BOOTPS(x)		(((x)&0x0003)<<3|0x0001)
261819833afSPeter Tyser #define CCM_CCR_OSC_MODE		(0x0005)
262819833afSPeter Tyser #define CCM_CCR_PLL_MODE		(0x0003)
263819833afSPeter Tyser #define CCM_CCR_RESERVED		(0x0001)
264819833afSPeter Tyser 
265819833afSPeter Tyser /* Bit definitions and macros for CCM_RCON */
266819833afSPeter Tyser #define CCM_RCON_CSC(x)			(((x)&0x0003)<<8|0x0001)
267819833afSPeter Tyser #define CCM_RCON_LIMP			(0x0041)
268819833afSPeter Tyser #define CCM_RCON_LOAD			(0x0021)
269819833afSPeter Tyser #define CCM_RCON_BOOTPS(x)		(((x)&0x0003)<<3|0x0001)
270819833afSPeter Tyser #define CCM_RCON_OSC_MODE		(0x0005)
271819833afSPeter Tyser #define CCM_RCON_PLL_MODE		(0x0003)
272819833afSPeter Tyser #define CCM_RCON_RESERVED		(0x0001)
273819833afSPeter Tyser 
274819833afSPeter Tyser /* Bit definitions and macros for CCM_CIR */
275819833afSPeter Tyser #define CCM_CIR_PIN(x)			(((x)&0x03FF)<<6)
276819833afSPeter Tyser #define CCM_CIR_PRN(x)			((x)&0x003F)
277819833afSPeter Tyser 
278819833afSPeter Tyser /* Bit definitions and macros for CCM_MISCCR */
279819833afSPeter Tyser #define CCM_MISCCR_PLL_LOCK		(0x2000)
280819833afSPeter Tyser #define CCM_MISCCR_LIMP			(0x1000)
281819833afSPeter Tyser #define CCM_MISCCR_LCD_CHEN		(0x0100)
282819833afSPeter Tyser #define CCM_MISCCR_SSI_PUE		(0x0080)
283819833afSPeter Tyser #define CCM_MISCCR_SSI_PUS		(0x0040)
284819833afSPeter Tyser #define CCM_MISCCR_TIM_DMA		(0x0020)
285819833afSPeter Tyser #define CCM_MISCCR_SSI_SRC		(0x0010)
286819833afSPeter Tyser #define CCM_MISCCR_USBDIV		(0x0002)
287819833afSPeter Tyser #define CCM_MISCCR_USBSRC		(0x0001)
288819833afSPeter Tyser 
289819833afSPeter Tyser /* Bit definitions and macros for CCM_CDR */
290819833afSPeter Tyser #define CCM_CDR_LPDIV(x)		(((x)&0x000F)<<8)
291819833afSPeter Tyser #define CCM_CDR_SSIDIV(x)		((x)&0x000F)
292819833afSPeter Tyser 
293819833afSPeter Tyser /* Bit definitions and macros for CCM_UHCSR */
294819833afSPeter Tyser #define CCM_UHCSR_PORTIND(x)		(((x)&0x0003)<<14)
295819833afSPeter Tyser #define CCM_UHCSR_WKUP			(0x0004)
296819833afSPeter Tyser #define CCM_UHCSR_UHMIE			(0x0002)
297819833afSPeter Tyser #define CCM_UHCSR_XPDE			(0x0001)
298819833afSPeter Tyser 
299819833afSPeter Tyser /* Bit definitions and macros for CCM_UOCSR */
300819833afSPeter Tyser #define CCM_UOCSR_PORTIND(x)		(((x)&0x0003)<<14)
301819833afSPeter Tyser #define CCM_UOCSR_DPPD			(0x2000)
302819833afSPeter Tyser #define CCM_UOCSR_DMPD			(0x1000)
303819833afSPeter Tyser #define CCM_UOCSR_DRV_VBUS		(0x0800)
304819833afSPeter Tyser #define CCM_UOCSR_CRG_VBUS		(0x0400)
305819833afSPeter Tyser #define CCM_UOCSR_DCR_VBUS		(0x0200)
306819833afSPeter Tyser #define CCM_UOCSR_DPPU			(0x0100)
307819833afSPeter Tyser #define CCM_UOCSR_AVLD			(0x0080)
308819833afSPeter Tyser #define CCM_UOCSR_BVLD			(0x0040)
309819833afSPeter Tyser #define CCM_UOCSR_VVLD			(0x0020)
310819833afSPeter Tyser #define CCM_UOCSR_SEND			(0x0010)
311819833afSPeter Tyser #define CCM_UOCSR_PWRFLT		(0x0008)
312819833afSPeter Tyser #define CCM_UOCSR_WKUP			(0x0004)
313819833afSPeter Tyser #define CCM_UOCSR_UOMIE			(0x0002)
314819833afSPeter Tyser #define CCM_UOCSR_XPDE			(0x0001)
315819833afSPeter Tyser 
316819833afSPeter Tyser /* not done yet */
317819833afSPeter Tyser /*********************************************************************
318819833afSPeter Tyser * General Purpose I/O (GPIO)
319819833afSPeter Tyser *********************************************************************/
320819833afSPeter Tyser /* Bit definitions and macros for GPIO_PODR_FECH_L */
321819833afSPeter Tyser #define GPIO_PODR_FECH_L7		(0x80)
322819833afSPeter Tyser #define GPIO_PODR_FECH_L6		(0x40)
323819833afSPeter Tyser #define GPIO_PODR_FECH_L5		(0x20)
324819833afSPeter Tyser #define GPIO_PODR_FECH_L4		(0x10)
325819833afSPeter Tyser #define GPIO_PODR_FECH_L3		(0x08)
326819833afSPeter Tyser #define GPIO_PODR_FECH_L2		(0x04)
327819833afSPeter Tyser #define GPIO_PODR_FECH_L1		(0x02)
328819833afSPeter Tyser #define GPIO_PODR_FECH_L0		(0x01)
329819833afSPeter Tyser 
330819833afSPeter Tyser /* Bit definitions and macros for GPIO_PODR_SSI */
331819833afSPeter Tyser #define GPIO_PODR_SSI_4			(0x10)
332819833afSPeter Tyser #define GPIO_PODR_SSI_3			(0x08)
333819833afSPeter Tyser #define GPIO_PODR_SSI_2			(0x04)
334819833afSPeter Tyser #define GPIO_PODR_SSI_1			(0x02)
335819833afSPeter Tyser #define GPIO_PODR_SSI_0			(0x01)
336819833afSPeter Tyser 
337819833afSPeter Tyser /* Bit definitions and macros for GPIO_PODR_BUSCTL */
338819833afSPeter Tyser #define GPIO_PODR_BUSCTL_3		(0x08)
339819833afSPeter Tyser #define GPIO_PODR_BUSCTL_2		(0x04)
340819833afSPeter Tyser #define GPIO_PODR_BUSCTL_1		(0x02)
341819833afSPeter Tyser #define GPIO_PODR_BUSCTL_0		(0x01)
342819833afSPeter Tyser 
343819833afSPeter Tyser /* Bit definitions and macros for GPIO_PODR_BE */
344819833afSPeter Tyser #define GPIO_PODR_BE_3			(0x08)
345819833afSPeter Tyser #define GPIO_PODR_BE_2			(0x04)
346819833afSPeter Tyser #define GPIO_PODR_BE_1			(0x02)
347819833afSPeter Tyser #define GPIO_PODR_BE_0			(0x01)
348819833afSPeter Tyser 
349819833afSPeter Tyser /* Bit definitions and macros for GPIO_PODR_CS */
350819833afSPeter Tyser #define GPIO_PODR_CS_5			(0x20)
351819833afSPeter Tyser #define GPIO_PODR_CS_4			(0x10)
352819833afSPeter Tyser #define GPIO_PODR_CS_3			(0x08)
353819833afSPeter Tyser #define GPIO_PODR_CS_2			(0x04)
354819833afSPeter Tyser #define GPIO_PODR_CS_1			(0x02)
355819833afSPeter Tyser 
356819833afSPeter Tyser /* Bit definitions and macros for GPIO_PODR_PWM */
357819833afSPeter Tyser #define GPIO_PODR_PWM_5			(0x20)
358819833afSPeter Tyser #define GPIO_PODR_PWM_4			(0x10)
359819833afSPeter Tyser #define GPIO_PODR_PWM_3			(0x08)
360819833afSPeter Tyser #define GPIO_PODR_PWM_2			(0x04)
361819833afSPeter Tyser 
362819833afSPeter Tyser /* Bit definitions and macros for GPIO_PODR_FECI2C */
363819833afSPeter Tyser #define GPIO_PODR_FECI2C_3		(0x08)
364819833afSPeter Tyser #define GPIO_PODR_FECI2C_2		(0x04)
365819833afSPeter Tyser #define GPIO_PODR_FECI2C_1		(0x02)
366819833afSPeter Tyser #define GPIO_PODR_FECI2C_0		(0x01)
367819833afSPeter Tyser 
368819833afSPeter Tyser /* Bit definitions and macros for GPIO_PODR_UART */
369819833afSPeter Tyser #define GPIO_PODR_UART_7		(0x80)
370819833afSPeter Tyser #define GPIO_PODR_UART_6		(0x40)
371819833afSPeter Tyser #define GPIO_PODR_UART_5		(0x20)
372819833afSPeter Tyser #define GPIO_PODR_UART_4		(0x10)
373819833afSPeter Tyser #define GPIO_PODR_UART_3		(0x08)
374819833afSPeter Tyser #define GPIO_PODR_UART_2		(0x04)
375819833afSPeter Tyser #define GPIO_PODR_UART_1		(0x02)
376819833afSPeter Tyser #define GPIO_PODR_UART_0		(0x01)
377819833afSPeter Tyser 
378819833afSPeter Tyser /* Bit definitions and macros for GPIO_PODR_QSPI */
379819833afSPeter Tyser #define GPIO_PODR_QSPI_5		(0x20)
380819833afSPeter Tyser #define GPIO_PODR_QSPI_4		(0x10)
381819833afSPeter Tyser #define GPIO_PODR_QSPI_3		(0x08)
382819833afSPeter Tyser #define GPIO_PODR_QSPI_2		(0x04)
383819833afSPeter Tyser #define GPIO_PODR_QSPI_1		(0x02)
384819833afSPeter Tyser #define GPIO_PODR_QSPI_0		(0x01)
385819833afSPeter Tyser 
386819833afSPeter Tyser /* Bit definitions and macros for GPIO_PODR_TIMER */
387819833afSPeter Tyser #define GPIO_PODR_TIMER_3		(0x08)
388819833afSPeter Tyser #define GPIO_PODR_TIMER_2		(0x04)
389819833afSPeter Tyser #define GPIO_PODR_TIMER_1		(0x02)
390819833afSPeter Tyser #define GPIO_PODR_TIMER_0		(0x01)
391819833afSPeter Tyser 
392819833afSPeter Tyser /* Bit definitions and macros for GPIO_PODR_LCDDATAH */
393819833afSPeter Tyser #define GPIO_PODR_LCDDATAH_1		(0x02)
394819833afSPeter Tyser #define GPIO_PODR_LCDDATAH_0		(0x01)
395819833afSPeter Tyser 
396819833afSPeter Tyser /* Bit definitions and macros for GPIO_PODR_LCDDATAM */
397819833afSPeter Tyser #define GPIO_PODR_LCDDATAM_7		(0x80)
398819833afSPeter Tyser #define GPIO_PODR_LCDDATAM_6		(0x40)
399819833afSPeter Tyser #define GPIO_PODR_LCDDATAM_5		(0x20)
400819833afSPeter Tyser #define GPIO_PODR_LCDDATAM_4		(0x10)
401819833afSPeter Tyser #define GPIO_PODR_LCDDATAM_3		(0x08)
402819833afSPeter Tyser #define GPIO_PODR_LCDDATAM_2		(0x04)
403819833afSPeter Tyser #define GPIO_PODR_LCDDATAM_1		(0x02)
404819833afSPeter Tyser #define GPIO_PODR_LCDDATAM_0		(0x01)
405819833afSPeter Tyser 
406819833afSPeter Tyser /* Bit definitions and macros for GPIO_PODR_LCDDATAL */
407819833afSPeter Tyser #define GPIO_PODR_LCDDATAL_7		(0x80)
408819833afSPeter Tyser #define GPIO_PODR_LCDDATAL_6		(0x40)
409819833afSPeter Tyser #define GPIO_PODR_LCDDATAL_5		(0x20)
410819833afSPeter Tyser #define GPIO_PODR_LCDDATAL_4		(0x10)
411819833afSPeter Tyser #define GPIO_PODR_LCDDATAL_3		(0x08)
412819833afSPeter Tyser #define GPIO_PODR_LCDDATAL_2		(0x04)
413819833afSPeter Tyser #define GPIO_PODR_LCDDATAL_1		(0x02)
414819833afSPeter Tyser #define GPIO_PODR_LCDDATAL_0		(0x01)
415819833afSPeter Tyser 
416819833afSPeter Tyser /* Bit definitions and macros for GPIO_PODR_LCDCTLH */
417819833afSPeter Tyser #define GPIO_PODR_LCDCTLH_0		(0x01)
418819833afSPeter Tyser 
419819833afSPeter Tyser /* Bit definitions and macros for GPIO_PODR_LCDCTLL */
420819833afSPeter Tyser #define GPIO_PODR_LCDCTLL_7		(0x80)
421819833afSPeter Tyser #define GPIO_PODR_LCDCTLL_6		(0x40)
422819833afSPeter Tyser #define GPIO_PODR_LCDCTLL_5		(0x20)
423819833afSPeter Tyser #define GPIO_PODR_LCDCTLL_4		(0x10)
424819833afSPeter Tyser #define GPIO_PODR_LCDCTLL_3		(0x08)
425819833afSPeter Tyser #define GPIO_PODR_LCDCTLL_2		(0x04)
426819833afSPeter Tyser #define GPIO_PODR_LCDCTLL_1		(0x02)
427819833afSPeter Tyser #define GPIO_PODR_LCDCTLL_0		(0x01)
428819833afSPeter Tyser 
429819833afSPeter Tyser /* Bit definitions and macros for GPIO_PDDR_FECH */
430819833afSPeter Tyser #define GPIO_PDDR_FECH_L7		(0x80)
431819833afSPeter Tyser #define GPIO_PDDR_FECH_L6		(0x40)
432819833afSPeter Tyser #define GPIO_PDDR_FECH_L5		(0x20)
433819833afSPeter Tyser #define GPIO_PDDR_FECH_L4		(0x10)
434819833afSPeter Tyser #define GPIO_PDDR_FECH_L3		(0x08)
435819833afSPeter Tyser #define GPIO_PDDR_FECH_L2		(0x04)
436819833afSPeter Tyser #define GPIO_PDDR_FECH_L1		(0x02)
437819833afSPeter Tyser #define GPIO_PDDR_FECH_L0		(0x01)
438819833afSPeter Tyser 
439819833afSPeter Tyser /* Bit definitions and macros for GPIO_PDDR_SSI */
440819833afSPeter Tyser #define GPIO_PDDR_SSI_4			(0x10)
441819833afSPeter Tyser #define GPIO_PDDR_SSI_3			(0x08)
442819833afSPeter Tyser #define GPIO_PDDR_SSI_2			(0x04)
443819833afSPeter Tyser #define GPIO_PDDR_SSI_1			(0x02)
444819833afSPeter Tyser #define GPIO_PDDR_SSI_0			(0x01)
445819833afSPeter Tyser 
446819833afSPeter Tyser /* Bit definitions and macros for GPIO_PDDR_BUSCTL */
447819833afSPeter Tyser #define GPIO_PDDR_BUSCTL_3		(0x08)
448819833afSPeter Tyser #define GPIO_PDDR_BUSCTL_2		(0x04)
449819833afSPeter Tyser #define GPIO_PDDR_BUSCTL_1		(0x02)
450819833afSPeter Tyser #define GPIO_PDDR_BUSCTL_0		(0x01)
451819833afSPeter Tyser 
452819833afSPeter Tyser /* Bit definitions and macros for GPIO_PDDR_BE */
453819833afSPeter Tyser #define GPIO_PDDR_BE_3			(0x08)
454819833afSPeter Tyser #define GPIO_PDDR_BE_2			(0x04)
455819833afSPeter Tyser #define GPIO_PDDR_BE_1			(0x02)
456819833afSPeter Tyser #define GPIO_PDDR_BE_0			(0x01)
457819833afSPeter Tyser 
458819833afSPeter Tyser /* Bit definitions and macros for GPIO_PDDR_CS */
459819833afSPeter Tyser #define GPIO_PDDR_CS_1			(0x02)
460819833afSPeter Tyser #define GPIO_PDDR_CS_2			(0x04)
461819833afSPeter Tyser #define GPIO_PDDR_CS_3			(0x08)
462819833afSPeter Tyser #define GPIO_PDDR_CS_4			(0x10)
463819833afSPeter Tyser #define GPIO_PDDR_CS_5			(0x20)
464819833afSPeter Tyser 
465819833afSPeter Tyser /* Bit definitions and macros for GPIO_PDDR_PWM */
466819833afSPeter Tyser #define GPIO_PDDR_PWM_2			(0x04)
467819833afSPeter Tyser #define GPIO_PDDR_PWM_3			(0x08)
468819833afSPeter Tyser #define GPIO_PDDR_PWM_4			(0x10)
469819833afSPeter Tyser #define GPIO_PDDR_PWM_5			(0x20)
470819833afSPeter Tyser 
471819833afSPeter Tyser /* Bit definitions and macros for GPIO_PDDR_FECI2C */
472819833afSPeter Tyser #define GPIO_PDDR_FECI2C_0		(0x01)
473819833afSPeter Tyser #define GPIO_PDDR_FECI2C_1		(0x02)
474819833afSPeter Tyser #define GPIO_PDDR_FECI2C_2		(0x04)
475819833afSPeter Tyser #define GPIO_PDDR_FECI2C_3		(0x08)
476819833afSPeter Tyser 
477819833afSPeter Tyser /* Bit definitions and macros for GPIO_PDDR_UART */
478819833afSPeter Tyser #define GPIO_PDDR_UART_0		(0x01)
479819833afSPeter Tyser #define GPIO_PDDR_UART_1		(0x02)
480819833afSPeter Tyser #define GPIO_PDDR_UART_2		(0x04)
481819833afSPeter Tyser #define GPIO_PDDR_UART_3		(0x08)
482819833afSPeter Tyser #define GPIO_PDDR_UART_4		(0x10)
483819833afSPeter Tyser #define GPIO_PDDR_UART_5		(0x20)
484819833afSPeter Tyser #define GPIO_PDDR_UART_6		(0x40)
485819833afSPeter Tyser #define GPIO_PDDR_UART_7		(0x80)
486819833afSPeter Tyser 
487819833afSPeter Tyser /* Bit definitions and macros for GPIO_PDDR_QSPI */
488819833afSPeter Tyser #define GPIO_PDDR_QSPI_0		(0x01)
489819833afSPeter Tyser #define GPIO_PDDR_QSPI_1		(0x02)
490819833afSPeter Tyser #define GPIO_PDDR_QSPI_2		(0x04)
491819833afSPeter Tyser #define GPIO_PDDR_QSPI_3		(0x08)
492819833afSPeter Tyser #define GPIO_PDDR_QSPI_4		(0x10)
493819833afSPeter Tyser #define GPIO_PDDR_QSPI_5		(0x20)
494819833afSPeter Tyser 
495819833afSPeter Tyser /* Bit definitions and macros for GPIO_PDDR_TIMER */
496819833afSPeter Tyser #define GPIO_PDDR_TIMER_0		(0x01)
497819833afSPeter Tyser #define GPIO_PDDR_TIMER_1		(0x02)
498819833afSPeter Tyser #define GPIO_PDDR_TIMER_2		(0x04)
499819833afSPeter Tyser #define GPIO_PDDR_TIMER_3		(0x08)
500819833afSPeter Tyser 
501819833afSPeter Tyser /* Bit definitions and macros for GPIO_PDDR_LCDDATAH */
502819833afSPeter Tyser #define GPIO_PDDR_LCDDATAH_0		(0x01)
503819833afSPeter Tyser #define GPIO_PDDR_LCDDATAH_1		(0x02)
504819833afSPeter Tyser 
505819833afSPeter Tyser /* Bit definitions and macros for GPIO_PDDR_LCDDATAM */
506819833afSPeter Tyser #define GPIO_PDDR_LCDDATAM_0		(0x01)
507819833afSPeter Tyser #define GPIO_PDDR_LCDDATAM_1		(0x02)
508819833afSPeter Tyser #define GPIO_PDDR_LCDDATAM_2		(0x04)
509819833afSPeter Tyser #define GPIO_PDDR_LCDDATAM_3		(0x08)
510819833afSPeter Tyser #define GPIO_PDDR_LCDDATAM_4		(0x10)
511819833afSPeter Tyser #define GPIO_PDDR_LCDDATAM_5		(0x20)
512819833afSPeter Tyser #define GPIO_PDDR_LCDDATAM_6		(0x40)
513819833afSPeter Tyser #define GPIO_PDDR_LCDDATAM_7		(0x80)
514819833afSPeter Tyser 
515819833afSPeter Tyser /* Bit definitions and macros for GPIO_PDDR_LCDDATAL */
516819833afSPeter Tyser #define GPIO_PDDR_LCDDATAL_0		(0x01)
517819833afSPeter Tyser #define GPIO_PDDR_LCDDATAL_1		(0x02)
518819833afSPeter Tyser #define GPIO_PDDR_LCDDATAL_2		(0x04)
519819833afSPeter Tyser #define GPIO_PDDR_LCDDATAL_3		(0x08)
520819833afSPeter Tyser #define GPIO_PDDR_LCDDATAL_4		(0x10)
521819833afSPeter Tyser #define GPIO_PDDR_LCDDATAL_5		(0x20)
522819833afSPeter Tyser #define GPIO_PDDR_LCDDATAL_6		(0x40)
523819833afSPeter Tyser #define GPIO_PDDR_LCDDATAL_7		(0x80)
524819833afSPeter Tyser 
525819833afSPeter Tyser /* Bit definitions and macros for GPIO_PDDR_LCDCTLH */
526819833afSPeter Tyser #define GPIO_PDDR_LCDCTLH_0		(0x01)
527819833afSPeter Tyser 
528819833afSPeter Tyser /* Bit definitions and macros for GPIO_PDDR_LCDCTLL */
529819833afSPeter Tyser #define GPIO_PDDR_LCDCTLL_0		(0x01)
530819833afSPeter Tyser #define GPIO_PDDR_LCDCTLL_1		(0x02)
531819833afSPeter Tyser #define GPIO_PDDR_LCDCTLL_2		(0x04)
532819833afSPeter Tyser #define GPIO_PDDR_LCDCTLL_3		(0x08)
533819833afSPeter Tyser #define GPIO_PDDR_LCDCTLL_4		(0x10)
534819833afSPeter Tyser #define GPIO_PDDR_LCDCTLL_5		(0x20)
535819833afSPeter Tyser #define GPIO_PDDR_LCDCTLL_6		(0x40)
536819833afSPeter Tyser #define GPIO_PDDR_LCDCTLL_7		(0x80)
537819833afSPeter Tyser 
538819833afSPeter Tyser /* Bit definitions and macros for GPIO_PPDSDR_FECH */
539819833afSPeter Tyser #define GPIO_PPDSDR_FECH_L0		(0x01)
540819833afSPeter Tyser #define GPIO_PPDSDR_FECH_L1		(0x02)
541819833afSPeter Tyser #define GPIO_PPDSDR_FECH_L2		(0x04)
542819833afSPeter Tyser #define GPIO_PPDSDR_FECH_L3		(0x08)
543819833afSPeter Tyser #define GPIO_PPDSDR_FECH_L4		(0x10)
544819833afSPeter Tyser #define GPIO_PPDSDR_FECH_L5		(0x20)
545819833afSPeter Tyser #define GPIO_PPDSDR_FECH_L6		(0x40)
546819833afSPeter Tyser #define GPIO_PPDSDR_FECH_L7		(0x80)
547819833afSPeter Tyser 
548819833afSPeter Tyser /* Bit definitions and macros for GPIO_PPDSDR_SSI */
549819833afSPeter Tyser #define GPIO_PPDSDR_SSI_0		(0x01)
550819833afSPeter Tyser #define GPIO_PPDSDR_SSI_1		(0x02)
551819833afSPeter Tyser #define GPIO_PPDSDR_SSI_2		(0x04)
552819833afSPeter Tyser #define GPIO_PPDSDR_SSI_3		(0x08)
553819833afSPeter Tyser #define GPIO_PPDSDR_SSI_4		(0x10)
554819833afSPeter Tyser 
555819833afSPeter Tyser /* Bit definitions and macros for GPIO_PPDSDR_BUSCTL */
556819833afSPeter Tyser #define GPIO_PPDSDR_BUSCTL_0		(0x01)
557819833afSPeter Tyser #define GPIO_PPDSDR_BUSCTL_1		(0x02)
558819833afSPeter Tyser #define GPIO_PPDSDR_BUSCTL_2		(0x04)
559819833afSPeter Tyser #define GPIO_PPDSDR_BUSCTL_3		(0x08)
560819833afSPeter Tyser 
561819833afSPeter Tyser /* Bit definitions and macros for GPIO_PPDSDR_BE */
562819833afSPeter Tyser #define GPIO_PPDSDR_BE_0		(0x01)
563819833afSPeter Tyser #define GPIO_PPDSDR_BE_1		(0x02)
564819833afSPeter Tyser #define GPIO_PPDSDR_BE_2		(0x04)
565819833afSPeter Tyser #define GPIO_PPDSDR_BE_3		(0x08)
566819833afSPeter Tyser 
567819833afSPeter Tyser /* Bit definitions and macros for GPIO_PPDSDR_CS */
568819833afSPeter Tyser #define GPIO_PPDSDR_CS_1		(0x02)
569819833afSPeter Tyser #define GPIO_PPDSDR_CS_2		(0x04)
570819833afSPeter Tyser #define GPIO_PPDSDR_CS_3		(0x08)
571819833afSPeter Tyser #define GPIO_PPDSDR_CS_4		(0x10)
572819833afSPeter Tyser #define GPIO_PPDSDR_CS_5		(0x20)
573819833afSPeter Tyser 
574819833afSPeter Tyser /* Bit definitions and macros for GPIO_PPDSDR_PWM */
575819833afSPeter Tyser #define GPIO_PPDSDR_PWM_2		(0x04)
576819833afSPeter Tyser #define GPIO_PPDSDR_PWM_3		(0x08)
577819833afSPeter Tyser #define GPIO_PPDSDR_PWM_4		(0x10)
578819833afSPeter Tyser #define GPIO_PPDSDR_PWM_5		(0x20)
579819833afSPeter Tyser 
580819833afSPeter Tyser /* Bit definitions and macros for GPIO_PPDSDR_FECI2C */
581819833afSPeter Tyser #define GPIO_PPDSDR_FECI2C_0		(0x01)
582819833afSPeter Tyser #define GPIO_PPDSDR_FECI2C_1		(0x02)
583819833afSPeter Tyser #define GPIO_PPDSDR_FECI2C_2		(0x04)
584819833afSPeter Tyser #define GPIO_PPDSDR_FECI2C_3		(0x08)
585819833afSPeter Tyser 
586819833afSPeter Tyser /* Bit definitions and macros for GPIO_PPDSDR_UART */
587819833afSPeter Tyser #define GPIO_PPDSDR_UART_0		(0x01)
588819833afSPeter Tyser #define GPIO_PPDSDR_UART_1		(0x02)
589819833afSPeter Tyser #define GPIO_PPDSDR_UART_2		(0x04)
590819833afSPeter Tyser #define GPIO_PPDSDR_UART_3		(0x08)
591819833afSPeter Tyser #define GPIO_PPDSDR_UART_4		(0x10)
592819833afSPeter Tyser #define GPIO_PPDSDR_UART_5		(0x20)
593819833afSPeter Tyser #define GPIO_PPDSDR_UART_6		(0x40)
594819833afSPeter Tyser #define GPIO_PPDSDR_UART_7		(0x80)
595819833afSPeter Tyser 
596819833afSPeter Tyser /* Bit definitions and macros for GPIO_PPDSDR_QSPI */
597819833afSPeter Tyser #define GPIO_PPDSDR_QSPI_0		(0x01)
598819833afSPeter Tyser #define GPIO_PPDSDR_QSPI_1		(0x02)
599819833afSPeter Tyser #define GPIO_PPDSDR_QSPI_2		(0x04)
600819833afSPeter Tyser #define GPIO_PPDSDR_QSPI_3		(0x08)
601819833afSPeter Tyser #define GPIO_PPDSDR_QSPI_4		(0x10)
602819833afSPeter Tyser #define GPIO_PPDSDR_QSPI_5		(0x20)
603819833afSPeter Tyser 
604819833afSPeter Tyser /* Bit definitions and macros for GPIO_PPDSDR_TIMER */
605819833afSPeter Tyser #define GPIO_PPDSDR_TIMER_0		(0x01)
606819833afSPeter Tyser #define GPIO_PPDSDR_TIMER_1		(0x02)
607819833afSPeter Tyser #define GPIO_PPDSDR_TIMER_2		(0x04)
608819833afSPeter Tyser #define GPIO_PPDSDR_TIMER_3		(0x08)
609819833afSPeter Tyser 
610819833afSPeter Tyser /* Bit definitions and macros for GPIO_PPDSDR_LCDDATAH */
611819833afSPeter Tyser #define GPIO_PPDSDR_LCDDATAH_0		(0x01)
612819833afSPeter Tyser #define GPIO_PPDSDR_LCDDATAH_1		(0x02)
613819833afSPeter Tyser 
614819833afSPeter Tyser /* Bit definitions and macros for GPIO_PPDSDR_LCDDATAM */
615819833afSPeter Tyser #define GPIO_PPDSDR_LCDDATAM_0		(0x01)
616819833afSPeter Tyser #define GPIO_PPDSDR_LCDDATAM_1		(0x02)
617819833afSPeter Tyser #define GPIO_PPDSDR_LCDDATAM_2		(0x04)
618819833afSPeter Tyser #define GPIO_PPDSDR_LCDDATAM_3		(0x08)
619819833afSPeter Tyser #define GPIO_PPDSDR_LCDDATAM_4		(0x10)
620819833afSPeter Tyser #define GPIO_PPDSDR_LCDDATAM_5		(0x20)
621819833afSPeter Tyser #define GPIO_PPDSDR_LCDDATAM_6		(0x40)
622819833afSPeter Tyser #define GPIO_PPDSDR_LCDDATAM_7		(0x80)
623819833afSPeter Tyser 
624819833afSPeter Tyser /* Bit definitions and macros for GPIO_PPDSDR_LCDDATAL */
625819833afSPeter Tyser #define GPIO_PPDSDR_LCDDATAL_0		(0x01)
626819833afSPeter Tyser #define GPIO_PPDSDR_LCDDATAL_1		(0x02)
627819833afSPeter Tyser #define GPIO_PPDSDR_LCDDATAL_2		(0x04)
628819833afSPeter Tyser #define GPIO_PPDSDR_LCDDATAL_3		(0x08)
629819833afSPeter Tyser #define GPIO_PPDSDR_LCDDATAL_4		(0x10)
630819833afSPeter Tyser #define GPIO_PPDSDR_LCDDATAL_5		(0x20)
631819833afSPeter Tyser #define GPIO_PPDSDR_LCDDATAL_6		(0x40)
632819833afSPeter Tyser #define GPIO_PPDSDR_LCDDATAL_7		(0x80)
633819833afSPeter Tyser 
634819833afSPeter Tyser /* Bit definitions and macros for GPIO_PPDSDR_LCDCTLH */
635819833afSPeter Tyser #define GPIO_PPDSDR_LCDCTLH_0		(0x01)
636819833afSPeter Tyser 
637819833afSPeter Tyser /* Bit definitions and macros for GPIO_PPDSDR_LCDCTLL */
638819833afSPeter Tyser #define GPIO_PPDSDR_LCDCTLL_0		(0x01)
639819833afSPeter Tyser #define GPIO_PPDSDR_LCDCTLL_1		(0x02)
640819833afSPeter Tyser #define GPIO_PPDSDR_LCDCTLL_2		(0x04)
641819833afSPeter Tyser #define GPIO_PPDSDR_LCDCTLL_3		(0x08)
642819833afSPeter Tyser #define GPIO_PPDSDR_LCDCTLL_4		(0x10)
643819833afSPeter Tyser #define GPIO_PPDSDR_LCDCTLL_5		(0x20)
644819833afSPeter Tyser #define GPIO_PPDSDR_LCDCTLL_6		(0x40)
645819833afSPeter Tyser #define GPIO_PPDSDR_LCDCTLL_7		(0x80)
646819833afSPeter Tyser 
647819833afSPeter Tyser /* Bit definitions and macros for GPIO_PCLRR_FECH */
648819833afSPeter Tyser #define GPIO_PCLRR_FECH_L0		(0x01)
649819833afSPeter Tyser #define GPIO_PCLRR_FECH_L1		(0x02)
650819833afSPeter Tyser #define GPIO_PCLRR_FECH_L2		(0x04)
651819833afSPeter Tyser #define GPIO_PCLRR_FECH_L3		(0x08)
652819833afSPeter Tyser #define GPIO_PCLRR_FECH_L4		(0x10)
653819833afSPeter Tyser #define GPIO_PCLRR_FECH_L5		(0x20)
654819833afSPeter Tyser #define GPIO_PCLRR_FECH_L6		(0x40)
655819833afSPeter Tyser #define GPIO_PCLRR_FECH_L7		(0x80)
656819833afSPeter Tyser 
657819833afSPeter Tyser /* Bit definitions and macros for GPIO_PCLRR_SSI */
658819833afSPeter Tyser #define GPIO_PCLRR_SSI_0		(0x01)
659819833afSPeter Tyser #define GPIO_PCLRR_SSI_1		(0x02)
660819833afSPeter Tyser #define GPIO_PCLRR_SSI_2		(0x04)
661819833afSPeter Tyser #define GPIO_PCLRR_SSI_3		(0x08)
662819833afSPeter Tyser #define GPIO_PCLRR_SSI_4		(0x10)
663819833afSPeter Tyser 
664819833afSPeter Tyser /* Bit definitions and macros for GPIO_PCLRR_BUSCTL */
665819833afSPeter Tyser #define GPIO_PCLRR_BUSCTL_L0		(0x01)
666819833afSPeter Tyser #define GPIO_PCLRR_BUSCTL_L1		(0x02)
667819833afSPeter Tyser #define GPIO_PCLRR_BUSCTL_L2		(0x04)
668819833afSPeter Tyser #define GPIO_PCLRR_BUSCTL_L3		(0x08)
669819833afSPeter Tyser 
670819833afSPeter Tyser /* Bit definitions and macros for GPIO_PCLRR_BE */
671819833afSPeter Tyser #define GPIO_PCLRR_BE_0			(0x01)
672819833afSPeter Tyser #define GPIO_PCLRR_BE_1			(0x02)
673819833afSPeter Tyser #define GPIO_PCLRR_BE_2			(0x04)
674819833afSPeter Tyser #define GPIO_PCLRR_BE_3			(0x08)
675819833afSPeter Tyser 
676819833afSPeter Tyser /* Bit definitions and macros for GPIO_PCLRR_CS */
677819833afSPeter Tyser #define GPIO_PCLRR_CS_1			(0x02)
678819833afSPeter Tyser #define GPIO_PCLRR_CS_2			(0x04)
679819833afSPeter Tyser #define GPIO_PCLRR_CS_3			(0x08)
680819833afSPeter Tyser #define GPIO_PCLRR_CS_4			(0x10)
681819833afSPeter Tyser #define GPIO_PCLRR_CS_5			(0x20)
682819833afSPeter Tyser 
683819833afSPeter Tyser /* Bit definitions and macros for GPIO_PCLRR_PWM */
684819833afSPeter Tyser #define GPIO_PCLRR_PWM_2		(0x04)
685819833afSPeter Tyser #define GPIO_PCLRR_PWM_3		(0x08)
686819833afSPeter Tyser #define GPIO_PCLRR_PWM_4		(0x10)
687819833afSPeter Tyser #define GPIO_PCLRR_PWM_5		(0x20)
688819833afSPeter Tyser 
689819833afSPeter Tyser /* Bit definitions and macros for GPIO_PCLRR_FECI2C */
690819833afSPeter Tyser #define GPIO_PCLRR_FECI2C_0		(0x01)
691819833afSPeter Tyser #define GPIO_PCLRR_FECI2C_1		(0x02)
692819833afSPeter Tyser #define GPIO_PCLRR_FECI2C_2		(0x04)
693819833afSPeter Tyser #define GPIO_PCLRR_FECI2C_3		(0x08)
694819833afSPeter Tyser 
695819833afSPeter Tyser /* Bit definitions and macros for GPIO_PCLRR_UART */
696819833afSPeter Tyser #define GPIO_PCLRR_UART0		(0x01)
697819833afSPeter Tyser #define GPIO_PCLRR_UART1		(0x02)
698819833afSPeter Tyser #define GPIO_PCLRR_UART2		(0x04)
699819833afSPeter Tyser #define GPIO_PCLRR_UART3		(0x08)
700819833afSPeter Tyser #define GPIO_PCLRR_UART4		(0x10)
701819833afSPeter Tyser #define GPIO_PCLRR_UART5		(0x20)
702819833afSPeter Tyser #define GPIO_PCLRR_UART6		(0x40)
703819833afSPeter Tyser #define GPIO_PCLRR_UART7		(0x80)
704819833afSPeter Tyser 
705819833afSPeter Tyser /* Bit definitions and macros for GPIO_PCLRR_QSPI */
706819833afSPeter Tyser #define GPIO_PCLRR_QSPI0		(0x01)
707819833afSPeter Tyser #define GPIO_PCLRR_QSPI1		(0x02)
708819833afSPeter Tyser #define GPIO_PCLRR_QSPI2		(0x04)
709819833afSPeter Tyser #define GPIO_PCLRR_QSPI3		(0x08)
710819833afSPeter Tyser #define GPIO_PCLRR_QSPI4		(0x10)
711819833afSPeter Tyser #define GPIO_PCLRR_QSPI5		(0x20)
712819833afSPeter Tyser 
713819833afSPeter Tyser /* Bit definitions and macros for GPIO_PCLRR_TIMER */
714819833afSPeter Tyser #define GPIO_PCLRR_TIMER0		(0x01)
715819833afSPeter Tyser #define GPIO_PCLRR_TIMER1		(0x02)
716819833afSPeter Tyser #define GPIO_PCLRR_TIMER2		(0x04)
717819833afSPeter Tyser #define GPIO_PCLRR_TIMER3		(0x08)
718819833afSPeter Tyser 
719819833afSPeter Tyser /* Bit definitions and macros for GPIO_PCLRR_LCDDATAH */
720819833afSPeter Tyser #define GPIO_PCLRR_LCDDATAH0		(0x01)
721819833afSPeter Tyser #define GPIO_PCLRR_LCDDATAH1		(0x02)
722819833afSPeter Tyser 
723819833afSPeter Tyser /* Bit definitions and macros for GPIO_PCLRR_LCDDATAM */
724819833afSPeter Tyser #define GPIO_PCLRR_LCDDATAM0		(0x01)
725819833afSPeter Tyser #define GPIO_PCLRR_LCDDATAM1		(0x02)
726819833afSPeter Tyser #define GPIO_PCLRR_LCDDATAM2		(0x04)
727819833afSPeter Tyser #define GPIO_PCLRR_LCDDATAM3		(0x08)
728819833afSPeter Tyser #define GPIO_PCLRR_LCDDATAM4		(0x10)
729819833afSPeter Tyser #define GPIO_PCLRR_LCDDATAM5		(0x20)
730819833afSPeter Tyser #define GPIO_PCLRR_LCDDATAM6		(0x40)
731819833afSPeter Tyser #define GPIO_PCLRR_LCDDATAM7		(0x80)
732819833afSPeter Tyser 
733819833afSPeter Tyser /* Bit definitions and macros for GPIO_PCLRR_LCDDATAL */
734819833afSPeter Tyser #define GPIO_PCLRR_LCDDATAL0		(0x01)
735819833afSPeter Tyser #define GPIO_PCLRR_LCDDATAL1		(0x02)
736819833afSPeter Tyser #define GPIO_PCLRR_LCDDATAL2		(0x04)
737819833afSPeter Tyser #define GPIO_PCLRR_LCDDATAL3		(0x08)
738819833afSPeter Tyser #define GPIO_PCLRR_LCDDATAL4		(0x10)
739819833afSPeter Tyser #define GPIO_PCLRR_LCDDATAL5		(0x20)
740819833afSPeter Tyser #define GPIO_PCLRR_LCDDATAL6		(0x40)
741819833afSPeter Tyser #define GPIO_PCLRR_LCDDATAL7		(0x80)
742819833afSPeter Tyser 
743819833afSPeter Tyser /* Bit definitions and macros for GPIO_PCLRR_LCDCTLH */
744819833afSPeter Tyser #define GPIO_PCLRR_LCDCTLH_PCLRR_LCDCTLH0		(0x01)
745819833afSPeter Tyser 
746819833afSPeter Tyser /* Bit definitions and macros for GPIO_PCLRR_LCDCTLL */
747819833afSPeter Tyser #define GPIO_PCLRR_LCDCTLL0		(0x01)
748819833afSPeter Tyser #define GPIO_PCLRR_LCDCTLL1		(0x02)
749819833afSPeter Tyser #define GPIO_PCLRR_LCDCTLL2		(0x04)
750819833afSPeter Tyser #define GPIO_PCLRR_LCDCTLL3		(0x08)
751819833afSPeter Tyser #define GPIO_PCLRR_LCDCTLL4		(0x10)
752819833afSPeter Tyser #define GPIO_PCLRR_LCDCTLL5		(0x20)
753819833afSPeter Tyser #define GPIO_PCLRR_LCDCTLL6		(0x40)
754819833afSPeter Tyser #define GPIO_PCLRR_LCDCTLL7		(0x80)
755819833afSPeter Tyser 
756819833afSPeter Tyser /* Bit definitions and macros for GPIO_PAR_FEC */
757819833afSPeter Tyser #ifdef CONFIG_M5329
758819833afSPeter Tyser #define GPIO_PAR_FEC_MII(x)		(((x)&0x03)<<0)
759819833afSPeter Tyser #define GPIO_PAR_FEC_7W(x)		(((x)&0x03)<<2)
760819833afSPeter Tyser #define GPIO_PAR_FEC_7W_GPIO		(0x00)
761819833afSPeter Tyser #define GPIO_PAR_FEC_7W_URTS1		(0x04)
762819833afSPeter Tyser #define GPIO_PAR_FEC_7W_FEC		(0x0C)
763819833afSPeter Tyser #define GPIO_PAR_FEC_MII_GPIO		(0x00)
764819833afSPeter Tyser #define GPIO_PAR_FEC_MII_UART		(0x01)
765819833afSPeter Tyser #define GPIO_PAR_FEC_MII_FEC		(0x03)
766819833afSPeter Tyser #else
767819833afSPeter Tyser #define GPIO_PAR_FEC_7W_FEC		(0x08)
768819833afSPeter Tyser #define GPIO_PAR_FEC_MII_FEC		(0x02)
769819833afSPeter Tyser #endif
770819833afSPeter Tyser 
771819833afSPeter Tyser /* Bit definitions and macros for GPIO_PAR_PWM */
772819833afSPeter Tyser #define GPIO_PAR_PWM1(x)		(((x)&0x03)<<0)
773819833afSPeter Tyser #define GPIO_PAR_PWM3(x)		(((x)&0x03)<<2)
774819833afSPeter Tyser #define GPIO_PAR_PWM5			(0x10)
775819833afSPeter Tyser #define GPIO_PAR_PWM7			(0x20)
776819833afSPeter Tyser 
777819833afSPeter Tyser /* Bit definitions and macros for GPIO_PAR_BUSCTL */
778819833afSPeter Tyser #define GPIO_PAR_BUSCTL_TS(x)		(((x)&0x03)<<3)
779819833afSPeter Tyser #define GPIO_PAR_BUSCTL_RWB		(0x20)
780819833afSPeter Tyser #define GPIO_PAR_BUSCTL_TA		(0x40)
781819833afSPeter Tyser #define GPIO_PAR_BUSCTL_OE		(0x80)
782819833afSPeter Tyser #define GPIO_PAR_BUSCTL_OE_GPIO		(0x00)
783819833afSPeter Tyser #define GPIO_PAR_BUSCTL_OE_OE		(0x80)
784819833afSPeter Tyser #define GPIO_PAR_BUSCTL_TA_GPIO		(0x00)
785819833afSPeter Tyser #define GPIO_PAR_BUSCTL_TA_TA		(0x40)
786819833afSPeter Tyser #define GPIO_PAR_BUSCTL_RWB_GPIO	(0x00)
787819833afSPeter Tyser #define GPIO_PAR_BUSCTL_RWB_RWB		(0x20)
788819833afSPeter Tyser #define GPIO_PAR_BUSCTL_TS_GPIO		(0x00)
789819833afSPeter Tyser #define GPIO_PAR_BUSCTL_TS_DACK0	(0x10)
790819833afSPeter Tyser #define GPIO_PAR_BUSCTL_TS_TS		(0x18)
791819833afSPeter Tyser 
792819833afSPeter Tyser /* Bit definitions and macros for GPIO_PAR_FECI2C */
793819833afSPeter Tyser #define GPIO_PAR_FECI2C_SDA(x)		(((x)&0x03)<<0)
794819833afSPeter Tyser #define GPIO_PAR_FECI2C_SCL(x)		(((x)&0x03)<<2)
795819833afSPeter Tyser #define GPIO_PAR_FECI2C_MDIO(x)		(((x)&0x03)<<4)
796819833afSPeter Tyser #define GPIO_PAR_FECI2C_MDC(x)		(((x)&0x03)<<6)
797819833afSPeter Tyser #define GPIO_PAR_FECI2C_MDC_GPIO	(0x00)
798819833afSPeter Tyser #define GPIO_PAR_FECI2C_MDC_UTXD2	(0x40)
799819833afSPeter Tyser #define GPIO_PAR_FECI2C_MDC_SCL		(0x80)
800819833afSPeter Tyser #define GPIO_PAR_FECI2C_MDC_EMDC	(0xC0)
801819833afSPeter Tyser #define GPIO_PAR_FECI2C_MDIO_GPIO	(0x00)
802819833afSPeter Tyser #define GPIO_PAR_FECI2C_MDIO_URXD2	(0x10)
803819833afSPeter Tyser #define GPIO_PAR_FECI2C_MDIO_SDA	(0x20)
804819833afSPeter Tyser #define GPIO_PAR_FECI2C_MDIO_EMDIO	(0x30)
805819833afSPeter Tyser #define GPIO_PAR_FECI2C_SCL_GPIO	(0x00)
806819833afSPeter Tyser #define GPIO_PAR_FECI2C_SCL_UTXD2	(0x04)
807819833afSPeter Tyser #define GPIO_PAR_FECI2C_SCL_SCL		(0x0C)
808819833afSPeter Tyser #define GPIO_PAR_FECI2C_SDA_GPIO	(0x00)
809819833afSPeter Tyser #define GPIO_PAR_FECI2C_SDA_URXD2	(0x02)
810819833afSPeter Tyser #define GPIO_PAR_FECI2C_SDA_SDA		(0x03)
811819833afSPeter Tyser 
812819833afSPeter Tyser /* Bit definitions and macros for GPIO_PAR_BE */
813819833afSPeter Tyser #define GPIO_PAR_BE0			(0x01)
814819833afSPeter Tyser #define GPIO_PAR_BE1			(0x02)
815819833afSPeter Tyser #define GPIO_PAR_BE2			(0x04)
816819833afSPeter Tyser #define GPIO_PAR_BE3			(0x08)
817819833afSPeter Tyser 
818819833afSPeter Tyser /* Bit definitions and macros for GPIO_PAR_CS */
819819833afSPeter Tyser #define GPIO_PAR_CS1			(0x02)
820819833afSPeter Tyser #define GPIO_PAR_CS2			(0x04)
821819833afSPeter Tyser #define GPIO_PAR_CS3			(0x08)
822819833afSPeter Tyser #define GPIO_PAR_CS4			(0x10)
823819833afSPeter Tyser #define GPIO_PAR_CS5			(0x20)
824819833afSPeter Tyser #define GPIO_PAR_CS1_GPIO		(0x00)
825819833afSPeter Tyser #define GPIO_PAR_CS1_SDCS1		(0x01)
826819833afSPeter Tyser #define GPIO_PAR_CS1_CS1		(0x03)
827819833afSPeter Tyser 
828819833afSPeter Tyser /* Bit definitions and macros for GPIO_PAR_SSI */
829819833afSPeter Tyser #define GPIO_PAR_SSI_MCLK		(0x0080)
830819833afSPeter Tyser #define GPIO_PAR_SSI_TXD(x)		(((x)&0x0003)<<8)
831819833afSPeter Tyser #define GPIO_PAR_SSI_RXD(x)		(((x)&0x0003)<<10)
832819833afSPeter Tyser #define GPIO_PAR_SSI_FS(x)		(((x)&0x0003)<<12)
833819833afSPeter Tyser #define GPIO_PAR_SSI_BCLK(x)		(((x)&0x0003)<<14)
834819833afSPeter Tyser 
835819833afSPeter Tyser /* Bit definitions and macros for GPIO_PAR_UART */
836819833afSPeter Tyser #define GPIO_PAR_UART_TXD0		(0x0001)
837819833afSPeter Tyser #define GPIO_PAR_UART_RXD0		(0x0002)
838819833afSPeter Tyser #define GPIO_PAR_UART_RTS0		(0x0004)
839819833afSPeter Tyser #define GPIO_PAR_UART_CTS0		(0x0008)
840819833afSPeter Tyser #define GPIO_PAR_UART_TXD1(x)		(((x)&0x0003)<<4)
841819833afSPeter Tyser #define GPIO_PAR_UART_RXD1(x)		(((x)&0x0003)<<6)
842819833afSPeter Tyser #define GPIO_PAR_UART_RTS1(x)		(((x)&0x0003)<<8)
843819833afSPeter Tyser #define GPIO_PAR_UART_CTS1(x)		(((x)&0x0003)<<10)
844819833afSPeter Tyser #define GPIO_PAR_UART_CTS1_GPIO		(0x0000)
845819833afSPeter Tyser #define GPIO_PAR_UART_CTS1_SSI_BCLK	(0x0800)
846819833afSPeter Tyser #define GPIO_PAR_UART_CTS1_ULPI_D7	(0x0400)
847819833afSPeter Tyser #define GPIO_PAR_UART_CTS1_UCTS1	(0x0C00)
848819833afSPeter Tyser #define GPIO_PAR_UART_RTS1_GPIO		(0x0000)
849819833afSPeter Tyser #define GPIO_PAR_UART_RTS1_SSI_FS	(0x0200)
850819833afSPeter Tyser #define GPIO_PAR_UART_RTS1_ULPI_D6	(0x0100)
851819833afSPeter Tyser #define GPIO_PAR_UART_RTS1_URTS1	(0x0300)
852819833afSPeter Tyser #define GPIO_PAR_UART_RXD1_GPIO		(0x0000)
853819833afSPeter Tyser #define GPIO_PAR_UART_RXD1_SSI_RXD	(0x0080)
854819833afSPeter Tyser #define GPIO_PAR_UART_RXD1_ULPI_D5	(0x0040)
855819833afSPeter Tyser #define GPIO_PAR_UART_RXD1_URXD1	(0x00C0)
856819833afSPeter Tyser #define GPIO_PAR_UART_TXD1_GPIO		(0x0000)
857819833afSPeter Tyser #define GPIO_PAR_UART_TXD1_SSI_TXD	(0x0020)
858819833afSPeter Tyser #define GPIO_PAR_UART_TXD1_ULPI_D4	(0x0010)
859819833afSPeter Tyser #define GPIO_PAR_UART_TXD1_UTXD1	(0x0030)
860819833afSPeter Tyser 
861819833afSPeter Tyser /* Bit definitions and macros for GPIO_PAR_QSPI */
862819833afSPeter Tyser #define GPIO_PAR_QSPI_SCK(x)		(((x)&0x0003)<<4)
863819833afSPeter Tyser #define GPIO_PAR_QSPI_DOUT(x)		(((x)&0x0003)<<6)
864819833afSPeter Tyser #define GPIO_PAR_QSPI_DIN(x)		(((x)&0x0003)<<8)
865819833afSPeter Tyser #define GPIO_PAR_QSPI_PCS0(x)		(((x)&0x0003)<<10)
866819833afSPeter Tyser #define GPIO_PAR_QSPI_PCS1(x)		(((x)&0x0003)<<12)
867819833afSPeter Tyser #define GPIO_PAR_QSPI_PCS2(x)		(((x)&0x0003)<<14)
868819833afSPeter Tyser 
869819833afSPeter Tyser /* Bit definitions and macros for GPIO_PAR_TIMER */
870819833afSPeter Tyser #define GPIO_PAR_TIN0(x)		(((x)&0x03)<<0)
871819833afSPeter Tyser #define GPIO_PAR_TIN1(x)		(((x)&0x03)<<2)
872819833afSPeter Tyser #define GPIO_PAR_TIN2(x)		(((x)&0x03)<<4)
873819833afSPeter Tyser #define GPIO_PAR_TIN3(x)		(((x)&0x03)<<6)
874819833afSPeter Tyser #define GPIO_PAR_TIN3_GPIO		(0x00)
875819833afSPeter Tyser #define GPIO_PAR_TIN3_TOUT3		(0x80)
876819833afSPeter Tyser #define GPIO_PAR_TIN3_URXD2		(0x40)
877819833afSPeter Tyser #define GPIO_PAR_TIN3_TIN3		(0xC0)
878819833afSPeter Tyser #define GPIO_PAR_TIN2_GPIO		(0x00)
879819833afSPeter Tyser #define GPIO_PAR_TIN2_TOUT2		(0x20)
880819833afSPeter Tyser #define GPIO_PAR_TIN2_UTXD2		(0x10)
881819833afSPeter Tyser #define GPIO_PAR_TIN2_TIN2		(0x30)
882819833afSPeter Tyser #define GPIO_PAR_TIN1_GPIO		(0x00)
883819833afSPeter Tyser #define GPIO_PAR_TIN1_TOUT1		(0x08)
884819833afSPeter Tyser #define GPIO_PAR_TIN1_DACK1		(0x04)
885819833afSPeter Tyser #define GPIO_PAR_TIN1_TIN1		(0x0C)
886819833afSPeter Tyser #define GPIO_PAR_TIN0_GPIO		(0x00)
887819833afSPeter Tyser #define GPIO_PAR_TIN0_TOUT0		(0x02)
888819833afSPeter Tyser #define GPIO_PAR_TIN0_DREQ0		(0x01)
889819833afSPeter Tyser #define GPIO_PAR_TIN0_TIN0		(0x03)
890819833afSPeter Tyser 
891819833afSPeter Tyser /* Bit definitions and macros for GPIO_PAR_LCDDATA */
892819833afSPeter Tyser #define GPIO_PAR_LCDDATA_LD7_0(x)	((x)&0x03)
893819833afSPeter Tyser #define GPIO_PAR_LCDDATA_LD15_8(x)	(((x)&0x03)<<2)
894819833afSPeter Tyser #define GPIO_PAR_LCDDATA_LD16(x)	(((x)&0x03)<<4)
895819833afSPeter Tyser #define GPIO_PAR_LCDDATA_LD17(x)	(((x)&0x03)<<6)
896819833afSPeter Tyser 
897819833afSPeter Tyser /* Bit definitions and macros for GPIO_PAR_LCDCTL */
898819833afSPeter Tyser #define GPIO_PAR_LCDCTL_CLS		(0x0001)
899819833afSPeter Tyser #define GPIO_PAR_LCDCTL_PS		(0x0002)
900819833afSPeter Tyser #define GPIO_PAR_LCDCTL_REV		(0x0004)
901819833afSPeter Tyser #define GPIO_PAR_LCDCTL_SPL_SPR		(0x0008)
902819833afSPeter Tyser #define GPIO_PAR_LCDCTL_CONTRAST	(0x0010)
903819833afSPeter Tyser #define GPIO_PAR_LCDCTL_LSCLK		(0x0020)
904819833afSPeter Tyser #define GPIO_PAR_LCDCTL_LP_HSYNC	(0x0040)
905819833afSPeter Tyser #define GPIO_PAR_LCDCTL_FLM_VSYNC	(0x0080)
906819833afSPeter Tyser #define GPIO_PAR_LCDCTL_ACD_OE		(0x0100)
907819833afSPeter Tyser 
908819833afSPeter Tyser /* Bit definitions and macros for GPIO_PAR_IRQ */
909819833afSPeter Tyser #define GPIO_PAR_IRQ1(x)		(((x)&0x0003)<<4)
910819833afSPeter Tyser #define GPIO_PAR_IRQ2(x)		(((x)&0x0003)<<6)
911819833afSPeter Tyser #define GPIO_PAR_IRQ4(x)		(((x)&0x0003)<<8)
912819833afSPeter Tyser #define GPIO_PAR_IRQ5(x)		(((x)&0x0003)<<10)
913819833afSPeter Tyser #define GPIO_PAR_IRQ6(x)		(((x)&0x0003)<<12)
914819833afSPeter Tyser 
915819833afSPeter Tyser /* Bit definitions and macros for GPIO_MSCR_FLEXBUS */
916819833afSPeter Tyser #define GPIO_MSCR_FLEXBUS_ADDRCTL(x)	((x)&0x03)
917819833afSPeter Tyser #define GPIO_MSCR_FLEXBUS_DLOWER(x)	(((x)&0x03)<<2)
918819833afSPeter Tyser #define GPIO_MSCR_FLEXBUS_DUPPER(x)	(((x)&0x03)<<4)
919819833afSPeter Tyser 
920819833afSPeter Tyser /* Bit definitions and macros for GPIO_MSCR_SDRAM */
921819833afSPeter Tyser #define GPIO_MSCR_SDRAM_SDRAM(x)	((x)&0x03)
922819833afSPeter Tyser #define GPIO_MSCR_SDRAM_SDCLK(x)	(((x)&0x03)<<2)
923819833afSPeter Tyser #define GPIO_MSCR_SDRAM_SDCLKB(x)	(((x)&0x03)<<4)
924819833afSPeter Tyser 
925819833afSPeter Tyser /* Bit definitions and macros for GPIO_DSCR_I2C */
926819833afSPeter Tyser #define GPIO_DSCR_I2C_DSE(x)		((x)&0x03)
927819833afSPeter Tyser 
928819833afSPeter Tyser /* Bit definitions and macros for GPIO_DSCR_PWM */
929819833afSPeter Tyser #define GPIO_DSCR_PWM_DSE(x)		((x)&0x03)
930819833afSPeter Tyser 
931819833afSPeter Tyser /* Bit definitions and macros for GPIO_DSCR_FEC */
932819833afSPeter Tyser #define GPIO_DSCR_FEC_DSE(x)		((x)&0x03)
933819833afSPeter Tyser 
934819833afSPeter Tyser /* Bit definitions and macros for GPIO_DSCR_UART */
935819833afSPeter Tyser #define GPIO_DSCR_UART0_DSE(x)		((x)&0x03)
936819833afSPeter Tyser #define GPIO_DSCR_UART1_DSE(x)		(((x)&0x03)<<2)
937819833afSPeter Tyser 
938819833afSPeter Tyser /* Bit definitions and macros for GPIO_DSCR_QSPI */
939819833afSPeter Tyser #define GPIO_DSCR_QSPI_DSE(x)		((x)&0x03)
940819833afSPeter Tyser 
941819833afSPeter Tyser /* Bit definitions and macros for GPIO_DSCR_TIMER */
942819833afSPeter Tyser #define GPIO_DSCR_TIMER_DSE(x)		((x)&0x03)
943819833afSPeter Tyser 
944819833afSPeter Tyser /* Bit definitions and macros for GPIO_DSCR_SSI */
945819833afSPeter Tyser #define GPIO_DSCR_SSI_DSE(x)		((x)&0x03)
946819833afSPeter Tyser 
947819833afSPeter Tyser /* Bit definitions and macros for GPIO_DSCR_LCD */
948819833afSPeter Tyser #define GPIO_DSCR_LCD_DSE(x)		((x)&0x03)
949819833afSPeter Tyser 
950819833afSPeter Tyser /* Bit definitions and macros for GPIO_DSCR_DEBUG */
951819833afSPeter Tyser #define GPIO_DSCR_DEBUG_DSE(x)		((x)&0x03)
952819833afSPeter Tyser 
953819833afSPeter Tyser /* Bit definitions and macros for GPIO_DSCR_CLKRST */
954819833afSPeter Tyser #define GPIO_DSCR_CLKRST_DSE(x)		((x)&0x03)
955819833afSPeter Tyser 
956819833afSPeter Tyser /* Bit definitions and macros for GPIO_DSCR_IRQ */
957819833afSPeter Tyser #define GPIO_DSCR_IRQ_DSE(x)		((x)&0x03)
958819833afSPeter Tyser 
959819833afSPeter Tyser /*********************************************************************
960819833afSPeter Tyser * SDRAM Controller (SDRAMC)
961819833afSPeter Tyser *********************************************************************/
962819833afSPeter Tyser /* Bit definitions and macros for SDRAMC_SDMR */
963819833afSPeter Tyser #define SDRAMC_SDMR_BNKAD_LEMR		(0x40000000)
964819833afSPeter Tyser #define SDRAMC_SDMR_BNKAD_LMR		(0x00000000)
965819833afSPeter Tyser #define SDRAMC_SDMR_AD(x)		(((x)&0x00000FFF)<<18)
966819833afSPeter Tyser #define SDRAMC_SDMR_CMD			(0x00010000)
967819833afSPeter Tyser 
968819833afSPeter Tyser /* Bit definitions and macros for SDRAMC_SDCR */
969819833afSPeter Tyser #define SDRAMC_SDCR_MODE_EN		(0x80000000)
970819833afSPeter Tyser #define SDRAMC_SDCR_CKE			(0x40000000)
971819833afSPeter Tyser #define SDRAMC_SDCR_DDR			(0x20000000)
972819833afSPeter Tyser #define SDRAMC_SDCR_REF			(0x10000000)
973819833afSPeter Tyser #define SDRAMC_SDCR_MUX(x)		(((x)&0x00000003)<<24)
974819833afSPeter Tyser #define SDRAMC_SDCR_OE_RULE		(0x00400000)
975819833afSPeter Tyser #define SDRAMC_SDCR_RCNT(x)		(((x)&0x0000003F)<<16)
976819833afSPeter Tyser #define SDRAMC_SDCR_PS_32		(0x00000000)
977819833afSPeter Tyser #define SDRAMC_SDCR_PS_16		(0x00002000)
978819833afSPeter Tyser #define SDRAMC_SDCR_DQS_OE(x)		(((x)&0x0000000F)<<8)
979819833afSPeter Tyser #define SDRAMC_SDCR_IREF		(0x00000004)
980819833afSPeter Tyser #define SDRAMC_SDCR_IPALL		(0x00000002)
981819833afSPeter Tyser 
982819833afSPeter Tyser /* Bit definitions and macros for SDRAMC_SDCFG1 */
983819833afSPeter Tyser #define SDRAMC_SDCFG1_SRD2RW(x)		(((x)&0x0000000F)<<28)
984819833afSPeter Tyser #define SDRAMC_SDCFG1_SWT2RD(x)		(((x)&0x00000007)<<24)
985819833afSPeter Tyser #define SDRAMC_SDCFG1_RDLAT(x)		(((x)&0x0000000F)<<20)
986819833afSPeter Tyser #define SDRAMC_SDCFG1_ACT2RW(x)		(((x)&0x00000007)<<16)
987819833afSPeter Tyser #define SDRAMC_SDCFG1_PRE2ACT(x)	(((x)&0x00000007)<<12)
988819833afSPeter Tyser #define SDRAMC_SDCFG1_REF2ACT(x)	(((x)&0x0000000F)<<8)
989819833afSPeter Tyser #define SDRAMC_SDCFG1_WTLAT(x)		(((x)&0x00000007)<<4)
990819833afSPeter Tyser 
991819833afSPeter Tyser /* Bit definitions and macros for SDRAMC_SDCFG2 */
992819833afSPeter Tyser #define SDRAMC_SDCFG2_BRD2PRE(x)	(((x)&0x0000000F)<<28)
993819833afSPeter Tyser #define SDRAMC_SDCFG2_BWT2RW(x)		(((x)&0x0000000F)<<24)
994819833afSPeter Tyser #define SDRAMC_SDCFG2_BRD2WT(x)		(((x)&0x0000000F)<<20)
995819833afSPeter Tyser #define SDRAMC_SDCFG2_BL(x)		(((x)&0x0000000F)<<16)
996819833afSPeter Tyser 
997819833afSPeter Tyser /* Bit definitions and macros for SDRAMC_SDDS */
998819833afSPeter Tyser #define SDRAMC_SDDS_SB_E(x)		(((x)&0x00000003)<<8)
999819833afSPeter Tyser #define SDRAMC_SDDS_SB_C(x)		(((x)&0x00000003)<<6)
1000819833afSPeter Tyser #define SDRAMC_SDDS_SB_A(x)		(((x)&0x00000003)<<4)
1001819833afSPeter Tyser #define SDRAMC_SDDS_SB_S(x)		(((x)&0x00000003)<<2)
1002819833afSPeter Tyser #define SDRAMC_SDDS_SB_D(x)		((x)&0x00000003)
1003819833afSPeter Tyser 
1004819833afSPeter Tyser /* Bit definitions and macros for SDRAMC_SDCS */
1005819833afSPeter Tyser #define SDRAMC_SDCS_BASE(x)		(((x)&0x00000FFF)<<20)
1006819833afSPeter Tyser #define SDRAMC_SDCS_CSSZ(x)		((x)&0x0000001F)
1007819833afSPeter Tyser #define SDRAMC_SDCS_CSSZ_4GBYTE		(0x0000001F)
1008819833afSPeter Tyser #define SDRAMC_SDCS_CSSZ_2GBYTE		(0x0000001E)
1009819833afSPeter Tyser #define SDRAMC_SDCS_CSSZ_1GBYTE		(0x0000001D)
1010819833afSPeter Tyser #define SDRAMC_SDCS_CSSZ_512MBYTE	(0x0000001C)
1011819833afSPeter Tyser #define SDRAMC_SDCS_CSSZ_256MBYTE	(0x0000001B)
1012819833afSPeter Tyser #define SDRAMC_SDCS_CSSZ_128MBYTE	(0x0000001A)
1013819833afSPeter Tyser #define SDRAMC_SDCS_CSSZ_64MBYTE	(0x00000019)
1014819833afSPeter Tyser #define SDRAMC_SDCS_CSSZ_32MBYTE	(0x00000018)
1015819833afSPeter Tyser #define SDRAMC_SDCS_CSSZ_16MBYTE	(0x00000017)
1016819833afSPeter Tyser #define SDRAMC_SDCS_CSSZ_8MBYTE		(0x00000016)
1017819833afSPeter Tyser #define SDRAMC_SDCS_CSSZ_4MBYTE		(0x00000015)
1018819833afSPeter Tyser #define SDRAMC_SDCS_CSSZ_2MBYTE		(0x00000014)
1019819833afSPeter Tyser #define SDRAMC_SDCS_CSSZ_1MBYTE		(0x00000013)
1020819833afSPeter Tyser #define SDRAMC_SDCS_CSSZ_DIABLE		(0x00000000)
1021819833afSPeter Tyser 
1022819833afSPeter Tyser /*********************************************************************
1023819833afSPeter Tyser * Phase Locked Loop (PLL)
1024819833afSPeter Tyser *********************************************************************/
1025819833afSPeter Tyser /* Bit definitions and macros for PLL_PODR */
1026819833afSPeter Tyser #define PLL_PODR_CPUDIV(x)		(((x)&0x0F)<<4)
1027819833afSPeter Tyser #define PLL_PODR_BUSDIV(x)		((x)&0x0F)
1028819833afSPeter Tyser 
1029819833afSPeter Tyser /* Bit definitions and macros for PLL_PLLCR */
1030819833afSPeter Tyser #define PLL_PLLCR_DITHEN		(0x80)
1031819833afSPeter Tyser #define PLL_PLLCR_DITHDEV(x)		((x)&0x07)
1032819833afSPeter Tyser 
1033819833afSPeter Tyser #endif				/* mcf5329_h */
1034