xref: /openbmc/u-boot/arch/arm/mach-uniphier/clk/pll-ld20.c (revision 83d290c56fab2d38cd1ab4c4cc7099559c1d5046)
1*83d290c5STom Rini // SPDX-License-Identifier: GPL-2.0+
2682e09ffSMasahiro Yamada /*
3682e09ffSMasahiro Yamada  * Copyright (C) 2016 Socionext Inc.
4682e09ffSMasahiro Yamada  *   Author: Masahiro Yamada <yamada.masahiro@socionext.com>
5682e09ffSMasahiro Yamada  */
6682e09ffSMasahiro Yamada 
7546197b9SMasahiro Yamada #include <linux/delay.h>
8682e09ffSMasahiro Yamada 
9682e09ffSMasahiro Yamada #include "../init.h"
10682e09ffSMasahiro Yamada #include "../sc64-regs.h"
11682e09ffSMasahiro Yamada #include "pll.h"
12682e09ffSMasahiro Yamada 
13a55957b9SMasahiro Yamada /* PLL type: SSC */
14a55957b9SMasahiro Yamada #define SC_CPLLCTRL	(SC_BASE_ADDR | 0x1400)	/* CPU/ARM */
15a55957b9SMasahiro Yamada #define SC_SPLLCTRL	(SC_BASE_ADDR | 0x1410)	/* misc */
16a55957b9SMasahiro Yamada #define SC_SPLL2CTRL	(SC_BASE_ADDR | 0x1420)	/* DSP */
17a55957b9SMasahiro Yamada #define SC_MPLLCTRL	(SC_BASE_ADDR | 0x1430)	/* Video codec */
18a55957b9SMasahiro Yamada #define SC_VPPLLCTRL	(SC_BASE_ADDR | 0x1440)	/* VPE etc. */
19a55957b9SMasahiro Yamada #define SC_GPPLLCTRL	(SC_BASE_ADDR | 0x1450)	/* GPU/Mali */
20a55957b9SMasahiro Yamada #define SC_DPLL0CTRL	(SC_BASE_ADDR | 0x1460)	/* DDR memory 0 */
21a55957b9SMasahiro Yamada #define SC_DPLL1CTRL	(SC_BASE_ADDR | 0x1470)	/* DDR memory 1 */
22a55957b9SMasahiro Yamada #define SC_DPLL2CTRL	(SC_BASE_ADDR | 0x1480)	/* DDR memory 2 */
23a55957b9SMasahiro Yamada 
24a55957b9SMasahiro Yamada /* PLL type: VPLL27 */
25a55957b9SMasahiro Yamada #define SC_VPLL27FCTRL	(SC_BASE_ADDR | 0x1500)
26a55957b9SMasahiro Yamada #define SC_VPLL27ACTRL	(SC_BASE_ADDR | 0x1520)
27a55957b9SMasahiro Yamada 
28a55957b9SMasahiro Yamada /* PLL type: DSPLL */
29a55957b9SMasahiro Yamada #define SC_VPLL8KCTRL	(SC_BASE_ADDR | 0x1540)
30a55957b9SMasahiro Yamada #define SC_A2PLLCTRL	(SC_BASE_ADDR | 0x15C0)
31a55957b9SMasahiro Yamada 
uniphier_ld20_pll_init(void)32a314a245SMasahiro Yamada void uniphier_ld20_pll_init(void)
33682e09ffSMasahiro Yamada {
34682e09ffSMasahiro Yamada 	uniphier_ld20_sscpll_init(SC_CPLLCTRL, UNIPHIER_PLL_FREQ_DEFAULT, 0, 4);
35682e09ffSMasahiro Yamada 	/* do nothing for SPLL */
36682e09ffSMasahiro Yamada 	uniphier_ld20_sscpll_init(SC_SPLL2CTRL, UNIPHIER_PLL_FREQ_DEFAULT, 0, 4);
37682e09ffSMasahiro Yamada 	uniphier_ld20_sscpll_init(SC_MPLLCTRL, UNIPHIER_PLL_FREQ_DEFAULT, 0, 2);
38682e09ffSMasahiro Yamada 	uniphier_ld20_sscpll_init(SC_VPPLLCTRL, UNIPHIER_PLL_FREQ_DEFAULT, 0, 4);
39682e09ffSMasahiro Yamada 	uniphier_ld20_sscpll_init(SC_GPPLLCTRL, UNIPHIER_PLL_FREQ_DEFAULT, 0, 2);
40682e09ffSMasahiro Yamada 
41682e09ffSMasahiro Yamada 	mdelay(1);
42682e09ffSMasahiro Yamada 
4329532623SMasahiro Yamada 	uniphier_ld20_sscpll_ssc_en(SC_CPLLCTRL);
4429532623SMasahiro Yamada 	uniphier_ld20_sscpll_ssc_en(SC_SPLL2CTRL);
4529532623SMasahiro Yamada 	uniphier_ld20_sscpll_ssc_en(SC_MPLLCTRL);
4629532623SMasahiro Yamada 	uniphier_ld20_sscpll_ssc_en(SC_VPPLLCTRL);
4729532623SMasahiro Yamada 	uniphier_ld20_sscpll_ssc_en(SC_GPPLLCTRL);
48682e09ffSMasahiro Yamada 	uniphier_ld20_sscpll_ssc_en(SC_DPLL0CTRL);
49682e09ffSMasahiro Yamada 	uniphier_ld20_sscpll_ssc_en(SC_DPLL1CTRL);
50682e09ffSMasahiro Yamada 	uniphier_ld20_sscpll_ssc_en(SC_DPLL2CTRL);
51682e09ffSMasahiro Yamada 
52682e09ffSMasahiro Yamada 	uniphier_ld20_vpll27_init(SC_VPLL27FCTRL);
53682e09ffSMasahiro Yamada 	uniphier_ld20_vpll27_init(SC_VPLL27ACTRL);
54682e09ffSMasahiro Yamada 
55682e09ffSMasahiro Yamada 	uniphier_ld20_dspll_init(SC_VPLL8KCTRL);
56682e09ffSMasahiro Yamada 	uniphier_ld20_dspll_init(SC_A2PLLCTRL);
57682e09ffSMasahiro Yamada }
58