xref: /openbmc/u-boot/arch/arm/mach-socfpga/reset_manager_s10.c (revision 1b484736ce47cb220cb523f00ebe77025cab219f)
1*3607a808SLey Foon Tan // SPDX-License-Identifier: GPL-2.0
2*3607a808SLey Foon Tan /*
3*3607a808SLey Foon Tan  * Copyright (C) 2016-2018 Intel Corporation <www.intel.com>
4*3607a808SLey Foon Tan  *
5*3607a808SLey Foon Tan  */
6*3607a808SLey Foon Tan 
7*3607a808SLey Foon Tan #include <common.h>
8*3607a808SLey Foon Tan #include <asm/io.h>
9*3607a808SLey Foon Tan #include <asm/arch/reset_manager.h>
10*3607a808SLey Foon Tan #include <asm/arch/system_manager.h>
11*3607a808SLey Foon Tan #include <dt-bindings/reset/altr,rst-mgr-s10.h>
12*3607a808SLey Foon Tan 
13*3607a808SLey Foon Tan DECLARE_GLOBAL_DATA_PTR;
14*3607a808SLey Foon Tan 
15*3607a808SLey Foon Tan static const struct socfpga_reset_manager *reset_manager_base =
16*3607a808SLey Foon Tan 		(void *)SOCFPGA_RSTMGR_ADDRESS;
17*3607a808SLey Foon Tan static const struct socfpga_system_manager *system_manager_base =
18*3607a808SLey Foon Tan 		(void *)SOCFPGA_SYSMGR_ADDRESS;
19*3607a808SLey Foon Tan 
20*3607a808SLey Foon Tan /* Assert or de-assert SoCFPGA reset manager reset. */
socfpga_per_reset(u32 reset,int set)21*3607a808SLey Foon Tan void socfpga_per_reset(u32 reset, int set)
22*3607a808SLey Foon Tan {
23*3607a808SLey Foon Tan 	const void *reg;
24*3607a808SLey Foon Tan 
25*3607a808SLey Foon Tan 	if (RSTMGR_BANK(reset) == 0)
26*3607a808SLey Foon Tan 		reg = &reset_manager_base->mpumodrst;
27*3607a808SLey Foon Tan 	else if (RSTMGR_BANK(reset) == 1)
28*3607a808SLey Foon Tan 		reg = &reset_manager_base->per0modrst;
29*3607a808SLey Foon Tan 	else if (RSTMGR_BANK(reset) == 2)
30*3607a808SLey Foon Tan 		reg = &reset_manager_base->per1modrst;
31*3607a808SLey Foon Tan 	else if (RSTMGR_BANK(reset) == 3)
32*3607a808SLey Foon Tan 		reg = &reset_manager_base->brgmodrst;
33*3607a808SLey Foon Tan 	else	/* Invalid reset register, do nothing */
34*3607a808SLey Foon Tan 		return;
35*3607a808SLey Foon Tan 
36*3607a808SLey Foon Tan 	if (set)
37*3607a808SLey Foon Tan 		setbits_le32(reg, 1 << RSTMGR_RESET(reset));
38*3607a808SLey Foon Tan 	else
39*3607a808SLey Foon Tan 		clrbits_le32(reg, 1 << RSTMGR_RESET(reset));
40*3607a808SLey Foon Tan }
41*3607a808SLey Foon Tan 
42*3607a808SLey Foon Tan /*
43*3607a808SLey Foon Tan  * Assert reset on every peripheral but L4WD0.
44*3607a808SLey Foon Tan  * Watchdog must be kept intact to prevent glitches
45*3607a808SLey Foon Tan  * and/or hangs.
46*3607a808SLey Foon Tan  */
socfpga_per_reset_all(void)47*3607a808SLey Foon Tan void socfpga_per_reset_all(void)
48*3607a808SLey Foon Tan {
49*3607a808SLey Foon Tan 	const u32 l4wd0 = 1 << RSTMGR_RESET(SOCFPGA_RESET(L4WD0));
50*3607a808SLey Foon Tan 
51*3607a808SLey Foon Tan 	/* disable all except OCP and l4wd0. OCP disable later */
52*3607a808SLey Foon Tan 	writel(~(l4wd0 | RSTMGR_PER0MODRST_OCP_MASK),
53*3607a808SLey Foon Tan 	       &reset_manager_base->per0modrst);
54*3607a808SLey Foon Tan 	writel(~l4wd0, &reset_manager_base->per0modrst);
55*3607a808SLey Foon Tan 	writel(0xffffffff, &reset_manager_base->per1modrst);
56*3607a808SLey Foon Tan }
57*3607a808SLey Foon Tan 
socfpga_bridges_reset(int enable)58*3607a808SLey Foon Tan void socfpga_bridges_reset(int enable)
59*3607a808SLey Foon Tan {
60*3607a808SLey Foon Tan 	if (enable) {
61*3607a808SLey Foon Tan 		/* clear idle request to all bridges */
62*3607a808SLey Foon Tan 		setbits_le32(&system_manager_base->noc_idlereq_clr, ~0);
63*3607a808SLey Foon Tan 
64*3607a808SLey Foon Tan 		/* Release bridges from reset state per handoff value */
65*3607a808SLey Foon Tan 		clrbits_le32(&reset_manager_base->brgmodrst, ~0);
66*3607a808SLey Foon Tan 
67*3607a808SLey Foon Tan 		/* Poll until all idleack to 0 */
68*3607a808SLey Foon Tan 		while (readl(&system_manager_base->noc_idleack))
69*3607a808SLey Foon Tan 			;
70*3607a808SLey Foon Tan 	} else {
71*3607a808SLey Foon Tan 		/* set idle request to all bridges */
72*3607a808SLey Foon Tan 		writel(~0, &system_manager_base->noc_idlereq_set);
73*3607a808SLey Foon Tan 
74*3607a808SLey Foon Tan 		/* Enable the NOC timeout */
75*3607a808SLey Foon Tan 		writel(1, &system_manager_base->noc_timeout);
76*3607a808SLey Foon Tan 
77*3607a808SLey Foon Tan 		/* Poll until all idleack to 1 */
78*3607a808SLey Foon Tan 		while ((readl(&system_manager_base->noc_idleack) ^
79*3607a808SLey Foon Tan 			(SYSMGR_NOC_H2F_MSK | SYSMGR_NOC_LWH2F_MSK)))
80*3607a808SLey Foon Tan 			;
81*3607a808SLey Foon Tan 
82*3607a808SLey Foon Tan 		/* Poll until all idlestatus to 1 */
83*3607a808SLey Foon Tan 		while ((readl(&system_manager_base->noc_idlestatus) ^
84*3607a808SLey Foon Tan 			(SYSMGR_NOC_H2F_MSK | SYSMGR_NOC_LWH2F_MSK)))
85*3607a808SLey Foon Tan 			;
86*3607a808SLey Foon Tan 
87*3607a808SLey Foon Tan 		/* Put all bridges (except NOR DDR scheduler) into reset */
88*3607a808SLey Foon Tan 		setbits_le32(&reset_manager_base->brgmodrst,
89*3607a808SLey Foon Tan 			     ~RSTMGR_BRGMODRST_DDRSCH_MASK);
90*3607a808SLey Foon Tan 
91*3607a808SLey Foon Tan 		/* Disable NOC timeout */
92*3607a808SLey Foon Tan 		writel(0, &system_manager_base->noc_timeout);
93*3607a808SLey Foon Tan 	}
94*3607a808SLey Foon Tan }
95*3607a808SLey Foon Tan 
96*3607a808SLey Foon Tan /*
97*3607a808SLey Foon Tan  * Release peripherals from reset based on handoff
98*3607a808SLey Foon Tan  */
reset_deassert_peripherals_handoff(void)99*3607a808SLey Foon Tan void reset_deassert_peripherals_handoff(void)
100*3607a808SLey Foon Tan {
101*3607a808SLey Foon Tan 	writel(0, &reset_manager_base->per1modrst);
102*3607a808SLey Foon Tan 	/* Enable OCP first */
103*3607a808SLey Foon Tan 	writel(~RSTMGR_PER0MODRST_OCP_MASK, &reset_manager_base->per0modrst);
104*3607a808SLey Foon Tan 	writel(0, &reset_manager_base->per0modrst);
105*3607a808SLey Foon Tan }
106