xref: /openbmc/u-boot/arch/arm/include/asm/arch-sunxi/dram_sun4i.h (revision 83d290c56fab2d38cd1ab4c4cc7099559c1d5046)
1*83d290c5STom Rini /* SPDX-License-Identifier: GPL-2.0+ */
2bec72c79SHans de Goede /*
3bec72c79SHans de Goede  * (C) Copyright 2007-2012
4bec72c79SHans de Goede  * Allwinner Technology Co., Ltd. <www.allwinnertech.com>
5bec72c79SHans de Goede  * Berg Xing <bergxing@allwinnertech.com>
6bec72c79SHans de Goede  * Tom Cubie <tangliang@allwinnertech.com>
7bec72c79SHans de Goede  *
8bec72c79SHans de Goede  * Sunxi platform dram register definition.
9bec72c79SHans de Goede  */
10bec72c79SHans de Goede 
11bec72c79SHans de Goede #ifndef _SUNXI_DRAM_SUN4I_H
12bec72c79SHans de Goede #define _SUNXI_DRAM_SUN4I_H
13bec72c79SHans de Goede 
14bec72c79SHans de Goede struct sunxi_dram_reg {
15bec72c79SHans de Goede 	u32 ccr;		/* 0x00 controller configuration register */
16bec72c79SHans de Goede 	u32 dcr;		/* 0x04 dram configuration register */
17bec72c79SHans de Goede 	u32 iocr;		/* 0x08 i/o configuration register */
18bec72c79SHans de Goede 	u32 csr;		/* 0x0c controller status register */
19bec72c79SHans de Goede 	u32 drr;		/* 0x10 dram refresh register */
20bec72c79SHans de Goede 	u32 tpr0;		/* 0x14 dram timing parameters register 0 */
21bec72c79SHans de Goede 	u32 tpr1;		/* 0x18 dram timing parameters register 1 */
22bec72c79SHans de Goede 	u32 tpr2;		/* 0x1c dram timing parameters register 2 */
23bec72c79SHans de Goede 	u32 gdllcr;		/* 0x20 global dll control register */
24bec72c79SHans de Goede 	u8 res0[0x28];
25bec72c79SHans de Goede 	u32 rslr0;		/* 0x4c rank system latency register */
26bec72c79SHans de Goede 	u32 rslr1;		/* 0x50 rank system latency register */
27bec72c79SHans de Goede 	u8 res1[0x8];
28bec72c79SHans de Goede 	u32 rdgr0;		/* 0x5c rank dqs gating register */
29bec72c79SHans de Goede 	u32 rdgr1;		/* 0x60 rank dqs gating register */
30bec72c79SHans de Goede 	u8 res2[0x34];
31bec72c79SHans de Goede 	u32 odtcr;		/* 0x98 odt configuration register */
32bec72c79SHans de Goede 	u32 dtr0;		/* 0x9c data training register 0 */
33bec72c79SHans de Goede 	u32 dtr1;		/* 0xa0 data training register 1 */
34bec72c79SHans de Goede 	u32 dtar;		/* 0xa4 data training address register */
35bec72c79SHans de Goede 	u32 zqcr0;		/* 0xa8 zq control register 0 */
36bec72c79SHans de Goede 	u32 zqcr1;		/* 0xac zq control register 1 */
37bec72c79SHans de Goede 	u32 zqsr;		/* 0xb0 zq status register */
38bec72c79SHans de Goede 	u32 idcr;		/* 0xb4 initializaton delay configure reg */
39bec72c79SHans de Goede 	u8 res3[0x138];
40bec72c79SHans de Goede 	u32 mr;			/* 0x1f0 mode register */
41bec72c79SHans de Goede 	u32 emr;		/* 0x1f4 extended mode register */
42bec72c79SHans de Goede 	u32 emr2;		/* 0x1f8 extended mode register */
43bec72c79SHans de Goede 	u32 emr3;		/* 0x1fc extended mode register */
44bec72c79SHans de Goede 	u32 dllctr;		/* 0x200 dll control register */
45bec72c79SHans de Goede 	u32 dllcr[5];		/* 0x204 dll control register 0(byte 0) */
46bec72c79SHans de Goede 	/* 0x208 dll control register 1(byte 1) */
47bec72c79SHans de Goede 	/* 0x20c dll control register 2(byte 2) */
48bec72c79SHans de Goede 	/* 0x210 dll control register 3(byte 3) */
49bec72c79SHans de Goede 	/* 0x214 dll control register 4(byte 4) */
50bec72c79SHans de Goede 	u32 dqtr0;		/* 0x218 dq timing register */
51bec72c79SHans de Goede 	u32 dqtr1;		/* 0x21c dq timing register */
52bec72c79SHans de Goede 	u32 dqtr2;		/* 0x220 dq timing register */
53bec72c79SHans de Goede 	u32 dqtr3;		/* 0x224 dq timing register */
54bec72c79SHans de Goede 	u32 dqstr;		/* 0x228 dqs timing register */
55bec72c79SHans de Goede 	u32 dqsbtr;		/* 0x22c dqsb timing register */
56bec72c79SHans de Goede 	u32 mcr;		/* 0x230 mode configure register */
57bec72c79SHans de Goede 	u8 res[0x8];
58bec72c79SHans de Goede 	u32 ppwrsctl;		/* 0x23c pad power save control */
59bec72c79SHans de Goede 	u32 apr;		/* 0x240 arbiter period register */
60bec72c79SHans de Goede 	u32 pldtr;		/* 0x244 priority level data threshold reg */
61bec72c79SHans de Goede 	u8 res5[0x8];
62bec72c79SHans de Goede 	u32 hpcr[32];		/* 0x250 host port configure register */
63bec72c79SHans de Goede 	u8 res6[0x10];
64bec72c79SHans de Goede 	u32 csel;		/* 0x2e0 controller select register */
65bec72c79SHans de Goede };
66bec72c79SHans de Goede 
67bec72c79SHans de Goede struct dram_para {
68bec72c79SHans de Goede 	u32 clock;
69bec72c79SHans de Goede 	u32 mbus_clock;
70bec72c79SHans de Goede 	u32 type;
71bec72c79SHans de Goede 	u32 rank_num;
72bec72c79SHans de Goede 	u32 density;
73bec72c79SHans de Goede 	u32 io_width;
74bec72c79SHans de Goede 	u32 bus_width;
75bec72c79SHans de Goede 	u32 cas;
76bec72c79SHans de Goede 	u32 zq;
77bec72c79SHans de Goede 	u32 odt_en;
788ffc487cSHans de Goede 	u32 size; /* For compat with dram.c files from u-boot-sunxi, unused */
79bec72c79SHans de Goede 	u32 tpr0;
80bec72c79SHans de Goede 	u32 tpr1;
81bec72c79SHans de Goede 	u32 tpr2;
82bec72c79SHans de Goede 	u32 tpr3;
83bec72c79SHans de Goede 	u32 tpr4;
84bec72c79SHans de Goede 	u32 tpr5;
85bec72c79SHans de Goede 	u32 emr1;
86bec72c79SHans de Goede 	u32 emr2;
87bec72c79SHans de Goede 	u32 emr3;
88bec72c79SHans de Goede 	u32 dqs_gating_delay;
89bec72c79SHans de Goede 	u32 active_windowing;
90bec72c79SHans de Goede };
91bec72c79SHans de Goede 
92bec72c79SHans de Goede #define DRAM_CCR_COMMAND_RATE_1T (0x1 << 5)
93bec72c79SHans de Goede #define DRAM_CCR_DQS_GATE (0x1 << 14)
94bec72c79SHans de Goede #define DRAM_CCR_DQS_DRIFT_COMP (0x1 << 17)
95bec72c79SHans de Goede #define DRAM_CCR_ITM_OFF (0x1 << 28)
96bec72c79SHans de Goede #define DRAM_CCR_DATA_TRAINING (0x1 << 30)
97bec72c79SHans de Goede #define DRAM_CCR_INIT (0x1 << 31)
98bec72c79SHans de Goede 
99bec72c79SHans de Goede #define DRAM_MEMORY_TYPE_DDR1 1
100bec72c79SHans de Goede #define DRAM_MEMORY_TYPE_DDR2 2
101bec72c79SHans de Goede #define DRAM_MEMORY_TYPE_DDR3 3
102bec72c79SHans de Goede #define DRAM_MEMORY_TYPE_LPDDR2 4
103bec72c79SHans de Goede #define DRAM_MEMORY_TYPE_LPDDR 5
104bec72c79SHans de Goede #define DRAM_DCR_TYPE (0x1 << 0)
105bec72c79SHans de Goede #define DRAM_DCR_TYPE_DDR2 0x0
106bec72c79SHans de Goede #define DRAM_DCR_TYPE_DDR3 0x1
107bec72c79SHans de Goede #define DRAM_DCR_IO_WIDTH(n) (((n) & 0x3) << 1)
108bec72c79SHans de Goede #define DRAM_DCR_IO_WIDTH_MASK DRAM_DCR_IO_WIDTH(0x3)
109bec72c79SHans de Goede #define DRAM_DCR_IO_WIDTH_8BIT 0x0
110bec72c79SHans de Goede #define DRAM_DCR_IO_WIDTH_16BIT 0x1
111bec72c79SHans de Goede #define DRAM_DCR_CHIP_DENSITY(n) (((n) & 0x7) << 3)
112bec72c79SHans de Goede #define DRAM_DCR_CHIP_DENSITY_MASK DRAM_DCR_CHIP_DENSITY(0x7)
113bec72c79SHans de Goede #define DRAM_DCR_CHIP_DENSITY_256M 0x0
114bec72c79SHans de Goede #define DRAM_DCR_CHIP_DENSITY_512M 0x1
115bec72c79SHans de Goede #define DRAM_DCR_CHIP_DENSITY_1024M 0x2
116bec72c79SHans de Goede #define DRAM_DCR_CHIP_DENSITY_2048M 0x3
117bec72c79SHans de Goede #define DRAM_DCR_CHIP_DENSITY_4096M 0x4
118bec72c79SHans de Goede #define DRAM_DCR_CHIP_DENSITY_8192M 0x5
119bec72c79SHans de Goede #define DRAM_DCR_BUS_WIDTH(n) (((n) & 0x7) << 6)
120bec72c79SHans de Goede #define DRAM_DCR_BUS_WIDTH_MASK DRAM_DCR_BUS_WIDTH(0x7)
121bec72c79SHans de Goede #define DRAM_DCR_BUS_WIDTH_32BIT 0x3
122bec72c79SHans de Goede #define DRAM_DCR_BUS_WIDTH_16BIT 0x1
123bec72c79SHans de Goede #define DRAM_DCR_BUS_WIDTH_8BIT 0x0
124bec72c79SHans de Goede #define DRAM_DCR_RANK_SEL(n) (((n) & 0x3) << 10)
125bec72c79SHans de Goede #define DRAM_DCR_RANK_SEL_MASK DRAM_DCR_CMD_RANK(0x3)
126bec72c79SHans de Goede #define DRAM_DCR_CMD_RANK_ALL (0x1 << 12)
127bec72c79SHans de Goede #define DRAM_DCR_MODE(n) (((n) & 0x3) << 13)
128bec72c79SHans de Goede #define DRAM_DCR_MODE_MASK DRAM_DCR_MODE(0x3)
129bec72c79SHans de Goede #define DRAM_DCR_MODE_SEQ 0x0
130bec72c79SHans de Goede #define DRAM_DCR_MODE_INTERLEAVE 0x1
131bec72c79SHans de Goede 
132bec72c79SHans de Goede #define DRAM_CSR_DTERR  (0x1 << 20)
133bec72c79SHans de Goede #define DRAM_CSR_DTIERR (0x1 << 21)
134bec72c79SHans de Goede #define DRAM_CSR_FAILED (DRAM_CSR_DTERR | DRAM_CSR_DTIERR)
135bec72c79SHans de Goede 
136bec72c79SHans de Goede #define DRAM_DRR_TRFC(n) ((n) & 0xff)
137bec72c79SHans de Goede #define DRAM_DRR_TREFI(n) (((n) & 0xffff) << 8)
138bec72c79SHans de Goede #define DRAM_DRR_BURST(n) ((((n) - 1) & 0xf) << 24)
139bec72c79SHans de Goede 
140bec72c79SHans de Goede #define DRAM_MCR_MODE_NORM(n) (((n) & 0x3) << 0)
141bec72c79SHans de Goede #define DRAM_MCR_MODE_NORM_MASK DRAM_MCR_MOD_NORM(0x3)
142bec72c79SHans de Goede #define DRAM_MCR_MODE_DQ_OUT(n) (((n) & 0x3) << 2)
143bec72c79SHans de Goede #define DRAM_MCR_MODE_DQ_OUT_MASK DRAM_MCR_MODE_DQ_OUT(0x3)
144bec72c79SHans de Goede #define DRAM_MCR_MODE_ADDR_OUT(n) (((n) & 0x3) << 4)
145bec72c79SHans de Goede #define DRAM_MCR_MODE_ADDR_OUT_MASK DRAM_MCR_MODE_ADDR_OUT(0x3)
146bec72c79SHans de Goede #define DRAM_MCR_MODE_DQ_IN_OUT(n) (((n) & 0x3) << 6)
147bec72c79SHans de Goede #define DRAM_MCR_MODE_DQ_IN_OUT_MASK DRAM_MCR_MODE_DQ_IN_OUT(0x3)
148bec72c79SHans de Goede #define DRAM_MCR_MODE_DQ_TURNON_DELAY(n) (((n) & 0x7) << 8)
149bec72c79SHans de Goede #define DRAM_MCR_MODE_DQ_TURNON_DELAY_MASK DRAM_MCR_MODE_DQ_TURNON_DELAY(0x7)
150bec72c79SHans de Goede #define DRAM_MCR_MODE_ADDR_IN (0x1 << 11)
151bec72c79SHans de Goede #define DRAM_MCR_RESET (0x1 << 12)
152bec72c79SHans de Goede #define DRAM_MCR_MODE_EN(n) (((n) & 0x3) << 13)
153bec72c79SHans de Goede #define DRAM_MCR_MODE_EN_MASK DRAM_MCR_MOD_EN(0x3)
154bec72c79SHans de Goede #define DRAM_MCR_DCLK_OUT (0x1 << 16)
155bec72c79SHans de Goede 
156bec72c79SHans de Goede #define DRAM_DLLCR_NRESET (0x1 << 30)
157bec72c79SHans de Goede #define DRAM_DLLCR_DISABLE (0x1 << 31)
158bec72c79SHans de Goede 
159bec72c79SHans de Goede #define DRAM_ZQCR0_IMP_DIV(n) (((n) & 0xff) << 20)
160bec72c79SHans de Goede #define DRAM_ZQCR0_IMP_DIV_MASK DRAM_ZQCR0_IMP_DIV(0xff)
161bec72c79SHans de Goede #define DRAM_ZQCR0_ZCAL (1 << 31) /* Starts ZQ calibration when set to 1 */
162bec72c79SHans de Goede #define DRAM_ZQCR0_ZDEN (1 << 28) /* Uses ZDATA instead of doing calibration */
163bec72c79SHans de Goede 
164bec72c79SHans de Goede #define DRAM_ZQSR_ZDONE (1 << 31) /* ZQ calibration completion flag */
165bec72c79SHans de Goede 
1668975cdf4SHans de Goede #define DRAM_IOCR_ODT_EN ((3 << 30) | (3 << 0))
167bec72c79SHans de Goede 
168bec72c79SHans de Goede #define DRAM_MR_BURST_LENGTH(n) (((n) & 0x7) << 0)
169bec72c79SHans de Goede #define DRAM_MR_BURST_LENGTH_MASK DRAM_MR_BURST_LENGTH(0x7)
170bec72c79SHans de Goede #define DRAM_MR_CAS_LAT(n) (((n) & 0x7) << 4)
171bec72c79SHans de Goede #define DRAM_MR_CAS_LAT_MASK DRAM_MR_CAS_LAT(0x7)
172bec72c79SHans de Goede #define DRAM_MR_WRITE_RECOVERY(n) (((n) & 0x7) << 9)
173bec72c79SHans de Goede #define DRAM_MR_WRITE_RECOVERY_MASK DRAM_MR_WRITE_RECOVERY(0x7)
174bec72c79SHans de Goede #define DRAM_MR_POWER_DOWN (0x1 << 12)
175bec72c79SHans de Goede 
176bec72c79SHans de Goede #define DRAM_CSEL_MAGIC 0x16237495
177bec72c79SHans de Goede 
178bec72c79SHans de Goede unsigned long dramc_init(struct dram_para *para);
179bec72c79SHans de Goede 
180bec72c79SHans de Goede #endif /* _SUNXI_DRAM_SUN4I_H */
181