1*110fa979SWenyou Yang/* 2*110fa979SWenyou Yang * sama5d3_mci2.dtsi - Device Tree Include file for SAMA5D3 SoC with 3*110fa979SWenyou Yang * 3 MMC ports 4*110fa979SWenyou Yang * 5*110fa979SWenyou Yang * Copyright (C) 2013 Boris BREZILLON <b.brezillon@overkiz.com> 6*110fa979SWenyou Yang * 7*110fa979SWenyou Yang * Licensed under GPLv2. 8*110fa979SWenyou Yang */ 9*110fa979SWenyou Yang 10*110fa979SWenyou Yang#include <dt-bindings/pinctrl/at91.h> 11*110fa979SWenyou Yang#include <dt-bindings/interrupt-controller/irq.h> 12*110fa979SWenyou Yang#include <dt-bindings/clock/at91.h> 13*110fa979SWenyou Yang 14*110fa979SWenyou Yang/ { 15*110fa979SWenyou Yang ahb { 16*110fa979SWenyou Yang apb { 17*110fa979SWenyou Yang pinctrl@fffff200 { 18*110fa979SWenyou Yang mmc2 { 19*110fa979SWenyou Yang pinctrl_mmc2_clk_cmd_dat0: mmc2_clk_cmd_dat0 { 20*110fa979SWenyou Yang atmel,pins = 21*110fa979SWenyou Yang <AT91_PIOC 15 AT91_PERIPH_A AT91_PINCTRL_NONE /* PC15 periph A MCI2_CK, conflicts with PCK2 */ 22*110fa979SWenyou Yang AT91_PIOC 10 AT91_PERIPH_A AT91_PINCTRL_PULL_UP /* PC10 periph A MCI2_CDA with pullup */ 23*110fa979SWenyou Yang AT91_PIOC 11 AT91_PERIPH_A AT91_PINCTRL_PULL_UP>; /* PC11 periph A MCI2_DA0 with pullup */ 24*110fa979SWenyou Yang }; 25*110fa979SWenyou Yang pinctrl_mmc2_dat1_3: mmc2_dat1_3 { 26*110fa979SWenyou Yang atmel,pins = 27*110fa979SWenyou Yang <AT91_PIOC 12 AT91_PERIPH_A AT91_PINCTRL_PULL_UP /* PC12 periph A MCI2_DA1 with pullup, conflicts with TIOA1 */ 28*110fa979SWenyou Yang AT91_PIOC 13 AT91_PERIPH_A AT91_PINCTRL_PULL_UP /* PC13 periph A MCI2_DA2 with pullup, conflicts with TIOB1 */ 29*110fa979SWenyou Yang AT91_PIOC 14 AT91_PERIPH_A AT91_PINCTRL_PULL_UP>; /* PC14 periph A MCI2_DA3 with pullup, conflicts with TCLK1 */ 30*110fa979SWenyou Yang }; 31*110fa979SWenyou Yang }; 32*110fa979SWenyou Yang }; 33*110fa979SWenyou Yang 34*110fa979SWenyou Yang pmc: pmc@fffffc00 { 35*110fa979SWenyou Yang periphck { 36*110fa979SWenyou Yang mci2_clk: mci2_clk@23 { 37*110fa979SWenyou Yang #clock-cells = <0>; 38*110fa979SWenyou Yang reg = <23>; 39*110fa979SWenyou Yang }; 40*110fa979SWenyou Yang }; 41*110fa979SWenyou Yang }; 42*110fa979SWenyou Yang 43*110fa979SWenyou Yang mmc2: mmc@f8004000 { 44*110fa979SWenyou Yang compatible = "atmel,hsmci"; 45*110fa979SWenyou Yang reg = <0xf8004000 0x600>; 46*110fa979SWenyou Yang interrupts = <23 IRQ_TYPE_LEVEL_HIGH 0>; 47*110fa979SWenyou Yang dmas = <&dma1 2 AT91_DMA_CFG_PER_ID(1)>; 48*110fa979SWenyou Yang dma-names = "rxtx"; 49*110fa979SWenyou Yang pinctrl-names = "default"; 50*110fa979SWenyou Yang pinctrl-0 = <&pinctrl_mmc2_clk_cmd_dat0 &pinctrl_mmc2_dat1_3>; 51*110fa979SWenyou Yang clocks = <&mci2_clk>; 52*110fa979SWenyou Yang clock-names = "mci_clk"; 53*110fa979SWenyou Yang status = "disabled"; 54*110fa979SWenyou Yang #address-cells = <1>; 55*110fa979SWenyou Yang #size-cells = <0>; 56*110fa979SWenyou Yang }; 57*110fa979SWenyou Yang }; 58*110fa979SWenyou Yang }; 59*110fa979SWenyou Yang}; 60