1*25e88d40SWenyou Yang/* 2*25e88d40SWenyou Yang * at91sam9x5_lcd.dtsi - Device Tree Include file for AT91SAM9x5 SoC with an 3*25e88d40SWenyou Yang * LCD controller. 4*25e88d40SWenyou Yang * 5*25e88d40SWenyou Yang * Copyright (C) 2013 Boris BREZILLON <b.brezillon@overkiz.com> 6*25e88d40SWenyou Yang * 7*25e88d40SWenyou Yang * Licensed under GPLv2. 8*25e88d40SWenyou Yang */ 9*25e88d40SWenyou Yang 10*25e88d40SWenyou Yang#include <dt-bindings/pinctrl/at91.h> 11*25e88d40SWenyou Yang#include <dt-bindings/interrupt-controller/irq.h> 12*25e88d40SWenyou Yang 13*25e88d40SWenyou Yang/ { 14*25e88d40SWenyou Yang ahb { 15*25e88d40SWenyou Yang apb { 16*25e88d40SWenyou Yang hlcdc: hlcdc@f8038000 { 17*25e88d40SWenyou Yang compatible = "atmel,at91sam9x5-hlcdc"; 18*25e88d40SWenyou Yang reg = <0xf8038000 0x4000>; 19*25e88d40SWenyou Yang interrupts = <25 IRQ_TYPE_LEVEL_HIGH 0>; 20*25e88d40SWenyou Yang clocks = <&lcdc_clk>, <&lcdck>, <&clk32k>; 21*25e88d40SWenyou Yang clock-names = "periph_clk","sys_clk", "slow_clk"; 22*25e88d40SWenyou Yang status = "disabled"; 23*25e88d40SWenyou Yang }; 24*25e88d40SWenyou Yang 25*25e88d40SWenyou Yang pinctrl@fffff400 { 26*25e88d40SWenyou Yang lcd { 27*25e88d40SWenyou Yang pinctrl_lcd_base: lcd-base-0 { 28*25e88d40SWenyou Yang atmel,pins = 29*25e88d40SWenyou Yang <AT91_PIOC 27 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDVSYNC */ 30*25e88d40SWenyou Yang AT91_PIOC 28 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDHSYNC */ 31*25e88d40SWenyou Yang AT91_PIOC 24 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDDISP */ 32*25e88d40SWenyou Yang AT91_PIOC 29 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDDEN */ 33*25e88d40SWenyou Yang AT91_PIOC 30 AT91_PERIPH_A AT91_PINCTRL_NONE>; /* LCDPCK */ 34*25e88d40SWenyou Yang }; 35*25e88d40SWenyou Yang 36*25e88d40SWenyou Yang pinctrl_lcd_pwm: lcd-pwm-0 { 37*25e88d40SWenyou Yang atmel,pins = <AT91_PIOC 26 AT91_PERIPH_A AT91_PINCTRL_NONE>; /* LCDPWM */ 38*25e88d40SWenyou Yang }; 39*25e88d40SWenyou Yang 40*25e88d40SWenyou Yang pinctrl_lcd_rgb444: lcd-rgb-0 { 41*25e88d40SWenyou Yang atmel,pins = 42*25e88d40SWenyou Yang <AT91_PIOC 0 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD0 pin */ 43*25e88d40SWenyou Yang AT91_PIOC 1 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD1 pin */ 44*25e88d40SWenyou Yang AT91_PIOC 2 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD2 pin */ 45*25e88d40SWenyou Yang AT91_PIOC 3 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD3 pin */ 46*25e88d40SWenyou Yang AT91_PIOC 4 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD4 pin */ 47*25e88d40SWenyou Yang AT91_PIOC 5 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD5 pin */ 48*25e88d40SWenyou Yang AT91_PIOC 6 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD6 pin */ 49*25e88d40SWenyou Yang AT91_PIOC 7 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD7 pin */ 50*25e88d40SWenyou Yang AT91_PIOC 8 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD8 pin */ 51*25e88d40SWenyou Yang AT91_PIOC 9 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD9 pin */ 52*25e88d40SWenyou Yang AT91_PIOC 10 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD10 pin */ 53*25e88d40SWenyou Yang AT91_PIOC 11 AT91_PERIPH_A AT91_PINCTRL_NONE>; /* LCDD11 pin */ 54*25e88d40SWenyou Yang }; 55*25e88d40SWenyou Yang 56*25e88d40SWenyou Yang pinctrl_lcd_rgb565: lcd-rgb-1 { 57*25e88d40SWenyou Yang atmel,pins = 58*25e88d40SWenyou Yang <AT91_PIOC 0 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD0 pin */ 59*25e88d40SWenyou Yang AT91_PIOC 1 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD1 pin */ 60*25e88d40SWenyou Yang AT91_PIOC 2 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD2 pin */ 61*25e88d40SWenyou Yang AT91_PIOC 3 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD3 pin */ 62*25e88d40SWenyou Yang AT91_PIOC 4 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD4 pin */ 63*25e88d40SWenyou Yang AT91_PIOC 5 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD5 pin */ 64*25e88d40SWenyou Yang AT91_PIOC 6 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD6 pin */ 65*25e88d40SWenyou Yang AT91_PIOC 7 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD7 pin */ 66*25e88d40SWenyou Yang AT91_PIOC 8 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD8 pin */ 67*25e88d40SWenyou Yang AT91_PIOC 9 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD9 pin */ 68*25e88d40SWenyou Yang AT91_PIOC 10 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD10 pin */ 69*25e88d40SWenyou Yang AT91_PIOC 11 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD11 pin */ 70*25e88d40SWenyou Yang AT91_PIOC 12 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD12 pin */ 71*25e88d40SWenyou Yang AT91_PIOC 13 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD13 pin */ 72*25e88d40SWenyou Yang AT91_PIOC 14 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD14 pin */ 73*25e88d40SWenyou Yang AT91_PIOC 15 AT91_PERIPH_A AT91_PINCTRL_NONE>; /* LCDD15 pin */ 74*25e88d40SWenyou Yang }; 75*25e88d40SWenyou Yang 76*25e88d40SWenyou Yang pinctrl_lcd_rgb666: lcd-rgb-2 { 77*25e88d40SWenyou Yang atmel,pins = 78*25e88d40SWenyou Yang <AT91_PIOC 0 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD0 pin */ 79*25e88d40SWenyou Yang AT91_PIOC 1 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD1 pin */ 80*25e88d40SWenyou Yang AT91_PIOC 2 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD2 pin */ 81*25e88d40SWenyou Yang AT91_PIOC 3 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD3 pin */ 82*25e88d40SWenyou Yang AT91_PIOC 4 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD4 pin */ 83*25e88d40SWenyou Yang AT91_PIOC 5 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD5 pin */ 84*25e88d40SWenyou Yang AT91_PIOC 6 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD6 pin */ 85*25e88d40SWenyou Yang AT91_PIOC 7 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD7 pin */ 86*25e88d40SWenyou Yang AT91_PIOC 8 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD8 pin */ 87*25e88d40SWenyou Yang AT91_PIOC 9 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD9 pin */ 88*25e88d40SWenyou Yang AT91_PIOC 10 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD10 pin */ 89*25e88d40SWenyou Yang AT91_PIOC 11 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD11 pin */ 90*25e88d40SWenyou Yang AT91_PIOC 12 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD12 pin */ 91*25e88d40SWenyou Yang AT91_PIOC 13 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD13 pin */ 92*25e88d40SWenyou Yang AT91_PIOC 14 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD14 pin */ 93*25e88d40SWenyou Yang AT91_PIOC 15 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD15 pin */ 94*25e88d40SWenyou Yang AT91_PIOC 16 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD16 pin */ 95*25e88d40SWenyou Yang AT91_PIOC 17 AT91_PERIPH_A AT91_PINCTRL_NONE>; /* LCDD17 pin */ 96*25e88d40SWenyou Yang }; 97*25e88d40SWenyou Yang 98*25e88d40SWenyou Yang pinctrl_lcd_rgb888: lcd-rgb-3 { 99*25e88d40SWenyou Yang atmel,pins = 100*25e88d40SWenyou Yang <AT91_PIOC 0 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD0 pin */ 101*25e88d40SWenyou Yang AT91_PIOC 1 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD1 pin */ 102*25e88d40SWenyou Yang AT91_PIOC 2 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD2 pin */ 103*25e88d40SWenyou Yang AT91_PIOC 3 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD3 pin */ 104*25e88d40SWenyou Yang AT91_PIOC 4 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD4 pin */ 105*25e88d40SWenyou Yang AT91_PIOC 5 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD5 pin */ 106*25e88d40SWenyou Yang AT91_PIOC 6 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD6 pin */ 107*25e88d40SWenyou Yang AT91_PIOC 7 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD7 pin */ 108*25e88d40SWenyou Yang AT91_PIOC 8 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD8 pin */ 109*25e88d40SWenyou Yang AT91_PIOC 9 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD9 pin */ 110*25e88d40SWenyou Yang AT91_PIOC 10 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD10 pin */ 111*25e88d40SWenyou Yang AT91_PIOC 11 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD11 pin */ 112*25e88d40SWenyou Yang AT91_PIOC 12 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD12 pin */ 113*25e88d40SWenyou Yang AT91_PIOC 13 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD13 pin */ 114*25e88d40SWenyou Yang AT91_PIOC 14 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD14 pin */ 115*25e88d40SWenyou Yang AT91_PIOC 15 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD15 pin */ 116*25e88d40SWenyou Yang AT91_PIOC 16 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD16 pin */ 117*25e88d40SWenyou Yang AT91_PIOC 17 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD17 pin */ 118*25e88d40SWenyou Yang AT91_PIOC 18 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD18 pin */ 119*25e88d40SWenyou Yang AT91_PIOC 19 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD19 pin */ 120*25e88d40SWenyou Yang AT91_PIOC 20 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD20 pin */ 121*25e88d40SWenyou Yang AT91_PIOC 21 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD21 pin */ 122*25e88d40SWenyou Yang AT91_PIOC 22 AT91_PERIPH_A AT91_PINCTRL_NONE /* LCDD22 pin */ 123*25e88d40SWenyou Yang AT91_PIOC 23 AT91_PERIPH_A AT91_PINCTRL_NONE>; /* LCDD23 pin */ 124*25e88d40SWenyou Yang }; 125*25e88d40SWenyou Yang }; 126*25e88d40SWenyou Yang }; 127*25e88d40SWenyou Yang 128*25e88d40SWenyou Yang pmc: pmc@fffffc00 { 129*25e88d40SWenyou Yang periphck { 130*25e88d40SWenyou Yang lcdc_clk: lcdc_clk@25 { 131*25e88d40SWenyou Yang #clock-cells = <0>; 132*25e88d40SWenyou Yang reg = <25>; 133*25e88d40SWenyou Yang }; 134*25e88d40SWenyou Yang }; 135*25e88d40SWenyou Yang 136*25e88d40SWenyou Yang systemck { 137*25e88d40SWenyou Yang lcdck: lcdck@3 { 138*25e88d40SWenyou Yang #clock-cells = <0>; 139*25e88d40SWenyou Yang reg = <3>; 140*25e88d40SWenyou Yang clocks = <&mck>; 141*25e88d40SWenyou Yang }; 142*25e88d40SWenyou Yang }; 143*25e88d40SWenyou Yang }; 144*25e88d40SWenyou Yang }; 145*25e88d40SWenyou Yang }; 146*25e88d40SWenyou Yang}; 147