xref: /openbmc/u-boot/arch/arm/cpu/armv8/fsl-layerscape/ls1046a_serdes.c (revision 83d290c56fab2d38cd1ab4c4cc7099559c1d5046)
1*83d290c5STom Rini // SPDX-License-Identifier: GPL-2.0+
2b528b937SMingkai Hu /*
3b528b937SMingkai Hu  * Copyright 2016 Freescale Semiconductor, Inc.
4b528b937SMingkai Hu  */
5b528b937SMingkai Hu 
6b528b937SMingkai Hu #include <common.h>
7b528b937SMingkai Hu #include <asm/arch/fsl_serdes.h>
8b528b937SMingkai Hu #include <asm/arch/immap_lsch2.h>
9b528b937SMingkai Hu 
10b528b937SMingkai Hu struct serdes_config {
11b528b937SMingkai Hu 	u32 protocol;
12b528b937SMingkai Hu 	u8 lanes[SRDS_MAX_LANES];
13b528b937SMingkai Hu };
14b528b937SMingkai Hu 
15b528b937SMingkai Hu static struct serdes_config serdes1_cfg_tbl[] = {
16b528b937SMingkai Hu 	/* SerDes 1 */
17b528b937SMingkai Hu 	{0x3333, {SGMII_FM1_DTSEC9, SGMII_FM1_DTSEC10, SGMII_FM1_DTSEC5,
18b528b937SMingkai Hu 		  SGMII_FM1_DTSEC6} },
19b528b937SMingkai Hu 	{0x1133, {XFI_FM1_MAC9, XFI_FM1_MAC10, SGMII_FM1_DTSEC5,
20b528b937SMingkai Hu 		  SGMII_FM1_DTSEC6} },
21b528b937SMingkai Hu 	{0x1333, {XFI_FM1_MAC9, SGMII_FM1_DTSEC10, SGMII_FM1_DTSEC5,
22b528b937SMingkai Hu 		  SGMII_FM1_DTSEC6} },
23b528b937SMingkai Hu 	{0x2333, {SGMII_2500_FM1_DTSEC9, SGMII_FM1_DTSEC10, SGMII_FM1_DTSEC5,
24b528b937SMingkai Hu 		  SGMII_FM1_DTSEC6} },
25b528b937SMingkai Hu 	{0x2233, {SGMII_2500_FM1_DTSEC9, SGMII_2500_FM1_DTSEC10,
26b528b937SMingkai Hu 		  SGMII_FM1_DTSEC5, SGMII_FM1_DTSEC6} },
27b528b937SMingkai Hu 	{0x1040, {XFI_FM1_MAC9, NONE, QSGMII_FM1_A, NONE} },
28b528b937SMingkai Hu 	{0x2040, {SGMII_2500_FM1_DTSEC9, NONE, QSGMII_FM1_A, NONE} },
29b528b937SMingkai Hu 	{0x1163, {XFI_FM1_MAC9, XFI_FM1_MAC10, PCIE1, SGMII_FM1_DTSEC6} },
30b528b937SMingkai Hu 	{0x2263, {SGMII_2500_FM1_DTSEC9, SGMII_2500_FM1_DTSEC10, PCIE1,
31b528b937SMingkai Hu 		  SGMII_FM1_DTSEC6} },
32b528b937SMingkai Hu 	{0x3363, {SGMII_FM1_DTSEC5, SGMII_FM1_DTSEC6, PCIE1,
33b528b937SMingkai Hu 		  SGMII_FM1_DTSEC6} },
34b528b937SMingkai Hu 	{0x2223, {SGMII_2500_FM1_DTSEC9, SGMII_2500_FM1_DTSEC10,
35b528b937SMingkai Hu 		  SGMII_2500_FM1_DTSEC5, SGMII_FM1_DTSEC6} },
36b528b937SMingkai Hu 	{}
37b528b937SMingkai Hu };
38b528b937SMingkai Hu 
39b528b937SMingkai Hu static struct serdes_config serdes2_cfg_tbl[] = {
40b528b937SMingkai Hu 	/* SerDes 2 */
41b528b937SMingkai Hu 	{0x8888, {PCIE1, PCIE1, PCIE1, PCIE1} },
42b528b937SMingkai Hu 	{0x5559, {PCIE1, PCIE2, PCIE3, SATA1} },
43b528b937SMingkai Hu 	{0x5577, {PCIE1, PCIE2, PCIE3, PCIE3} },
44b528b937SMingkai Hu 	{0x5506, {PCIE1, PCIE2, NONE, PCIE3} },
45b528b937SMingkai Hu 	{0x0506, {NONE, PCIE2, NONE, PCIE3} },
46b528b937SMingkai Hu 	{0x0559, {NONE, PCIE2, PCIE3, SATA1} },
47b528b937SMingkai Hu 	{0x5A59, {PCIE1, SGMII_FM1_DTSEC2, PCIE3, SATA1} },
48b528b937SMingkai Hu 	{0x5A06, {PCIE1, SGMII_FM1_DTSEC2, NONE, PCIE3} },
49b528b937SMingkai Hu 	{}
50b528b937SMingkai Hu };
51b528b937SMingkai Hu 
52b528b937SMingkai Hu static struct serdes_config *serdes_cfg_tbl[] = {
53b528b937SMingkai Hu 	serdes1_cfg_tbl,
54b528b937SMingkai Hu 	serdes2_cfg_tbl,
55b528b937SMingkai Hu };
56b528b937SMingkai Hu 
serdes_get_prtcl(int serdes,int cfg,int lane)57b528b937SMingkai Hu enum srds_prtcl serdes_get_prtcl(int serdes, int cfg, int lane)
58b528b937SMingkai Hu {
59b528b937SMingkai Hu 	struct serdes_config *ptr;
60b528b937SMingkai Hu 
61b528b937SMingkai Hu 	if (serdes >= ARRAY_SIZE(serdes_cfg_tbl))
62b528b937SMingkai Hu 		return 0;
63b528b937SMingkai Hu 
64b528b937SMingkai Hu 	ptr = serdes_cfg_tbl[serdes];
65b528b937SMingkai Hu 	while (ptr->protocol) {
66b528b937SMingkai Hu 		if (ptr->protocol == cfg)
67b528b937SMingkai Hu 			return ptr->lanes[lane];
68b528b937SMingkai Hu 		ptr++;
69b528b937SMingkai Hu 	}
70b528b937SMingkai Hu 
71b528b937SMingkai Hu 	return 0;
72b528b937SMingkai Hu }
73b528b937SMingkai Hu 
is_serdes_prtcl_valid(int serdes,u32 prtcl)74b528b937SMingkai Hu int is_serdes_prtcl_valid(int serdes, u32 prtcl)
75b528b937SMingkai Hu {
76b528b937SMingkai Hu 	int i;
77b528b937SMingkai Hu 	struct serdes_config *ptr;
78b528b937SMingkai Hu 
79b528b937SMingkai Hu 	if (serdes >= ARRAY_SIZE(serdes_cfg_tbl))
80b528b937SMingkai Hu 		return 0;
81b528b937SMingkai Hu 
82b528b937SMingkai Hu 	ptr = serdes_cfg_tbl[serdes];
83b528b937SMingkai Hu 	while (ptr->protocol) {
84b528b937SMingkai Hu 		if (ptr->protocol == prtcl)
85b528b937SMingkai Hu 			break;
86b528b937SMingkai Hu 		ptr++;
87b528b937SMingkai Hu 	}
88b528b937SMingkai Hu 
89b528b937SMingkai Hu 	if (!ptr->protocol)
90b528b937SMingkai Hu 		return 0;
91b528b937SMingkai Hu 
92b528b937SMingkai Hu 	for (i = 0; i < SRDS_MAX_LANES; i++) {
93b528b937SMingkai Hu 		if (ptr->lanes[i] != NONE)
94b528b937SMingkai Hu 			return 1;
95b528b937SMingkai Hu 	}
96b528b937SMingkai Hu 
97b528b937SMingkai Hu 	return 0;
98b528b937SMingkai Hu }
99