102e3ff54SCédric Le Goater /*
202e3ff54SCédric Le Goater * QEMU PowerPC XIVE interrupt controller model
302e3ff54SCédric Le Goater *
402e3ff54SCédric Le Goater *
502e3ff54SCédric Le Goater * The POWER9 processor comes with a new interrupt controller, called
602e3ff54SCédric Le Goater * XIVE as "eXternal Interrupt Virtualization Engine".
702e3ff54SCédric Le Goater *
802e3ff54SCédric Le Goater * = Overall architecture
902e3ff54SCédric Le Goater *
1002e3ff54SCédric Le Goater *
1102e3ff54SCédric Le Goater * XIVE Interrupt Controller
1202e3ff54SCédric Le Goater * +------------------------------------+ IPIs
1302e3ff54SCédric Le Goater * | +---------+ +---------+ +--------+ | +-------+
1402e3ff54SCédric Le Goater * | |VC | |CQ | |PC |----> | CORES |
1502e3ff54SCédric Le Goater * | | esb | | | | |----> | |
1602e3ff54SCédric Le Goater * | | eas | | Bridge | | tctx |----> | |
1702e3ff54SCédric Le Goater * | |SC end | | | | nvt | | | |
1802e3ff54SCédric Le Goater * +------+ | +---------+ +----+----+ +--------+ | +-+-+-+-+
1902e3ff54SCédric Le Goater * | RAM | +------------------|-----------------+ | | |
2002e3ff54SCédric Le Goater * | | | | | |
2102e3ff54SCédric Le Goater * | | | | | |
2202e3ff54SCédric Le Goater * | | +--------------------v------------------------v-v-v--+ other
2302e3ff54SCédric Le Goater * | <--+ Power Bus +--> chips
2402e3ff54SCédric Le Goater * | esb | +---------+-----------------------+------------------+
2502e3ff54SCédric Le Goater * | eas | | |
2602e3ff54SCédric Le Goater * | end | +--|------+ |
2702e3ff54SCédric Le Goater * | nvt | +----+----+ | +----+----+
2802e3ff54SCédric Le Goater * +------+ |SC | | |SC |
2902e3ff54SCédric Le Goater * | | | | |
3002e3ff54SCédric Le Goater * | PQ-bits | | | PQ-bits |
3102e3ff54SCédric Le Goater * | local |-+ | in VC |
3202e3ff54SCédric Le Goater * +---------+ +---------+
3302e3ff54SCédric Le Goater * PCIe NX,NPU,CAPI
3402e3ff54SCédric Le Goater *
3502e3ff54SCédric Le Goater * SC: Source Controller (aka. IVSE)
3602e3ff54SCédric Le Goater * VC: Virtualization Controller (aka. IVRE)
3702e3ff54SCédric Le Goater * PC: Presentation Controller (aka. IVPE)
3802e3ff54SCédric Le Goater * CQ: Common Queue (Bridge)
3902e3ff54SCédric Le Goater *
4002e3ff54SCédric Le Goater * PQ-bits: 2 bits source state machine (P:pending Q:queued)
4102e3ff54SCédric Le Goater * esb: Event State Buffer (Array of PQ bits in an IVSE)
4202e3ff54SCédric Le Goater * eas: Event Assignment Structure
4302e3ff54SCédric Le Goater * end: Event Notification Descriptor
4402e3ff54SCédric Le Goater * nvt: Notification Virtual Target
4502e3ff54SCédric Le Goater * tctx: Thread interrupt Context
4602e3ff54SCédric Le Goater *
4702e3ff54SCédric Le Goater *
4802e3ff54SCédric Le Goater * The XIVE IC is composed of three sub-engines :
4902e3ff54SCédric Le Goater *
5002e3ff54SCédric Le Goater * - Interrupt Virtualization Source Engine (IVSE), or Source
5102e3ff54SCédric Le Goater * Controller (SC). These are found in PCI PHBs, in the PSI host
5202e3ff54SCédric Le Goater * bridge controller, but also inside the main controller for the
5302e3ff54SCédric Le Goater * core IPIs and other sub-chips (NX, CAP, NPU) of the
5402e3ff54SCédric Le Goater * chip/processor. They are configured to feed the IVRE with events.
5502e3ff54SCédric Le Goater *
5602e3ff54SCédric Le Goater * - Interrupt Virtualization Routing Engine (IVRE) or Virtualization
5702e3ff54SCédric Le Goater * Controller (VC). Its job is to match an event source with an
5802e3ff54SCédric Le Goater * Event Notification Descriptor (END).
5902e3ff54SCédric Le Goater *
6002e3ff54SCédric Le Goater * - Interrupt Virtualization Presentation Engine (IVPE) or
6102e3ff54SCédric Le Goater * Presentation Controller (PC). It maintains the interrupt context
6202e3ff54SCédric Le Goater * state of each thread and handles the delivery of the external
6302e3ff54SCédric Le Goater * exception to the thread.
6402e3ff54SCédric Le Goater *
6502e3ff54SCédric Le Goater * In XIVE 1.0, the sub-engines used to be referred as:
6602e3ff54SCédric Le Goater *
6702e3ff54SCédric Le Goater * SC Source Controller
6802e3ff54SCédric Le Goater * VC Virtualization Controller
6902e3ff54SCédric Le Goater * PC Presentation Controller
7002e3ff54SCédric Le Goater * CQ Common Queue (PowerBUS Bridge)
7102e3ff54SCédric Le Goater *
7202e3ff54SCédric Le Goater *
7302e3ff54SCédric Le Goater * = XIVE internal tables
7402e3ff54SCédric Le Goater *
7502e3ff54SCédric Le Goater * Each of the sub-engines uses a set of tables to redirect exceptions
7602e3ff54SCédric Le Goater * from event sources to CPU threads.
7702e3ff54SCédric Le Goater *
7802e3ff54SCédric Le Goater * +-------+
7902e3ff54SCédric Le Goater * User or OS | EQ |
8002e3ff54SCédric Le Goater * or +------>|entries|
8102e3ff54SCédric Le Goater * Hypervisor | | .. |
8202e3ff54SCédric Le Goater * Memory | +-------+
8302e3ff54SCédric Le Goater * | ^
8402e3ff54SCédric Le Goater * | |
8502e3ff54SCédric Le Goater * +-------------------------------------------------+
8602e3ff54SCédric Le Goater * | |
8702e3ff54SCédric Le Goater * Hypervisor +------+ +---+--+ +---+--+ +------+
8802e3ff54SCédric Le Goater * Memory | ESB | | EAT | | ENDT | | NVTT |
8902e3ff54SCédric Le Goater * (skiboot) +----+-+ +----+-+ +----+-+ +------+
9002e3ff54SCédric Le Goater * ^ | ^ | ^ | ^
9102e3ff54SCédric Le Goater * | | | | | | |
9202e3ff54SCédric Le Goater * +-------------------------------------------------+
9302e3ff54SCédric Le Goater * | | | | | | |
9402e3ff54SCédric Le Goater * | | | | | | |
9502e3ff54SCédric Le Goater * +----|--|--------|--|--------|--|-+ +-|-----+ +------+
9602e3ff54SCédric Le Goater * | | | | | | | | | | tctx| |Thread|
9702e3ff54SCédric Le Goater * IPI or --> | + v + v + v |---| + .. |-----> |
9802e3ff54SCédric Le Goater * HW events --> | | | | | |
9902e3ff54SCédric Le Goater * IVSE | IVRE | | IVPE | +------+
10002e3ff54SCédric Le Goater * +---------------------------------+ +-------+
10102e3ff54SCédric Le Goater *
10202e3ff54SCédric Le Goater *
10302e3ff54SCédric Le Goater *
10402e3ff54SCédric Le Goater * The IVSE have a 2-bits state machine, P for pending and Q for queued,
10502e3ff54SCédric Le Goater * for each source that allows events to be triggered. They are stored in
10602e3ff54SCédric Le Goater * an Event State Buffer (ESB) array and can be controlled by MMIOs.
10702e3ff54SCédric Le Goater *
10802e3ff54SCédric Le Goater * If the event is let through, the IVRE looks up in the Event Assignment
10902e3ff54SCédric Le Goater * Structure (EAS) table for an Event Notification Descriptor (END)
11002e3ff54SCédric Le Goater * configured for the source. Each Event Notification Descriptor defines
11102e3ff54SCédric Le Goater * a notification path to a CPU and an in-memory Event Queue, in which
11202e3ff54SCédric Le Goater * will be enqueued an EQ data for the OS to pull.
11302e3ff54SCédric Le Goater *
11402e3ff54SCédric Le Goater * The IVPE determines if a Notification Virtual Target (NVT) can
11502e3ff54SCédric Le Goater * handle the event by scanning the thread contexts of the VCPUs
11602e3ff54SCédric Le Goater * dispatched on the processor HW threads. It maintains the state of
11702e3ff54SCédric Le Goater * the thread interrupt context (TCTX) of each thread in a NVT table.
11802e3ff54SCédric Le Goater *
11902e3ff54SCédric Le Goater * = Acronyms
12002e3ff54SCédric Le Goater *
12102e3ff54SCédric Le Goater * Description In XIVE 1.0, used to be referred as
12202e3ff54SCédric Le Goater *
12302e3ff54SCédric Le Goater * EAS Event Assignment Structure IVE Interrupt Virt. Entry
12402e3ff54SCédric Le Goater * EAT Event Assignment Table IVT Interrupt Virt. Table
12502e3ff54SCédric Le Goater * ENDT Event Notif. Descriptor Table EQDT Event Queue Desc. Table
12602e3ff54SCédric Le Goater * EQ Event Queue same
12702e3ff54SCédric Le Goater * ESB Event State Buffer SBE State Bit Entry
12802e3ff54SCédric Le Goater * NVT Notif. Virtual Target VPD Virtual Processor Desc.
12902e3ff54SCédric Le Goater * NVTT Notif. Virtual Target Table VPDT Virtual Processor Desc. Table
13002e3ff54SCédric Le Goater * TCTX Thread interrupt Context
13102e3ff54SCédric Le Goater *
13202e3ff54SCédric Le Goater *
13302e3ff54SCédric Le Goater * Copyright (c) 2017-2018, IBM Corporation.
13402e3ff54SCédric Le Goater *
13502e3ff54SCédric Le Goater * This code is licensed under the GPL version 2 or later. See the
13602e3ff54SCédric Le Goater * COPYING file in the top-level directory.
13702e3ff54SCédric Le Goater *
13802e3ff54SCédric Le Goater */
13902e3ff54SCédric Le Goater
14002e3ff54SCédric Le Goater #ifndef PPC_XIVE_H
14102e3ff54SCédric Le Goater #define PPC_XIVE_H
14202e3ff54SCédric Le Goater
14338afd772SCédric Le Goater #include "sysemu/kvm.h"
1447ff7ea92SCédric Le Goater #include "hw/sysbus.h"
1457ff7ea92SCédric Le Goater #include "hw/ppc/xive_regs.h"
146db1015e9SEduardo Habkost #include "qom/object.h"
14702e3ff54SCédric Le Goater
14802e3ff54SCédric Le Goater /*
1496bf6f3a1SCédric Le Goater * XIVE Notifier (Interface between Source and Router)
1505e79b155SCédric Le Goater */
1515e79b155SCédric Le Goater
1521994d3aaSCédric Le Goater typedef struct XiveNotifier XiveNotifier;
1535e79b155SCédric Le Goater
1545e79b155SCédric Le Goater #define TYPE_XIVE_NOTIFIER "xive-notifier"
1555e79b155SCédric Le Goater #define XIVE_NOTIFIER(obj) \
1561994d3aaSCédric Le Goater INTERFACE_CHECK(XiveNotifier, (obj), TYPE_XIVE_NOTIFIER)
157db1015e9SEduardo Habkost typedef struct XiveNotifierClass XiveNotifierClass;
1588110fa1dSEduardo Habkost DECLARE_CLASS_CHECKERS(XiveNotifierClass, XIVE_NOTIFIER,
1598110fa1dSEduardo Habkost TYPE_XIVE_NOTIFIER)
1605e79b155SCédric Le Goater
161db1015e9SEduardo Habkost struct XiveNotifierClass {
1625e79b155SCédric Le Goater InterfaceClass parent;
1630aa2612aSCédric Le Goater void (*notify)(XiveNotifier *xn, uint32_t lisn, bool pq_checked);
164db1015e9SEduardo Habkost };
1655e79b155SCédric Le Goater
1665e79b155SCédric Le Goater /*
16702e3ff54SCédric Le Goater * XIVE Interrupt Source
16802e3ff54SCédric Le Goater */
16902e3ff54SCédric Le Goater
17002e3ff54SCédric Le Goater #define TYPE_XIVE_SOURCE "xive-source"
1718063396bSEduardo Habkost OBJECT_DECLARE_SIMPLE_TYPE(XiveSource, XIVE_SOURCE)
17202e3ff54SCédric Le Goater
17302e3ff54SCédric Le Goater /*
17402e3ff54SCédric Le Goater * XIVE Interrupt Source characteristics, which define how the ESB are
17502e3ff54SCédric Le Goater * controlled.
17602e3ff54SCédric Le Goater */
17702e3ff54SCédric Le Goater #define XIVE_SRC_H_INT_ESB 0x1 /* ESB managed with hcall H_INT_ESB */
17802e3ff54SCédric Le Goater #define XIVE_SRC_STORE_EOI 0x2 /* Store EOI supported */
179c6b8cc37SCédric Le Goater #define XIVE_SRC_PQ_DISABLE 0x4 /* Disable check on the PQ state bits */
18002e3ff54SCédric Le Goater
181db1015e9SEduardo Habkost struct XiveSource {
18202e3ff54SCédric Le Goater DeviceState parent;
18302e3ff54SCédric Le Goater
18402e3ff54SCédric Le Goater /* IRQs */
18502e3ff54SCédric Le Goater uint32_t nr_irqs;
1865fd9ef18SCédric Le Goater unsigned long *lsi_map;
18702e3ff54SCédric Le Goater
1885fd9ef18SCédric Le Goater /* PQ bits and LSI assertion bit */
18902e3ff54SCédric Le Goater uint8_t *status;
190a8da2e14SFrederic Barrat uint8_t reset_pq; /* PQ state on reset */
19102e3ff54SCédric Le Goater
19202e3ff54SCédric Le Goater /* ESB memory region */
19302e3ff54SCédric Le Goater uint64_t esb_flags;
19402e3ff54SCédric Le Goater uint32_t esb_shift;
19502e3ff54SCédric Le Goater MemoryRegion esb_mmio;
196cf36e5b3SGreg Kurz MemoryRegion esb_mmio_emulated;
1975e79b155SCédric Le Goater
19838afd772SCédric Le Goater /* KVM support */
19938afd772SCédric Le Goater void *esb_mmap;
200981b1c62SCédric Le Goater MemoryRegion esb_mmio_kvm;
20138afd772SCédric Le Goater
2025e79b155SCédric Le Goater XiveNotifier *xive;
203db1015e9SEduardo Habkost };
20402e3ff54SCédric Le Goater
20502e3ff54SCédric Le Goater /*
20602e3ff54SCédric Le Goater * ESB MMIO setting. Can be one page, for both source triggering and
20702e3ff54SCédric Le Goater * source management, or two different pages. See below for magic
20802e3ff54SCédric Le Goater * values.
20902e3ff54SCédric Le Goater */
21002e3ff54SCédric Le Goater #define XIVE_ESB_4K 12 /* PSI HB only */
21102e3ff54SCédric Le Goater #define XIVE_ESB_4K_2PAGE 13
21202e3ff54SCédric Le Goater #define XIVE_ESB_64K 16
21302e3ff54SCédric Le Goater #define XIVE_ESB_64K_2PAGE 17
21402e3ff54SCédric Le Goater
xive_source_esb_has_2page(XiveSource * xsrc)21502e3ff54SCédric Le Goater static inline bool xive_source_esb_has_2page(XiveSource *xsrc)
21602e3ff54SCédric Le Goater {
21702e3ff54SCédric Le Goater return xsrc->esb_shift == XIVE_ESB_64K_2PAGE ||
21802e3ff54SCédric Le Goater xsrc->esb_shift == XIVE_ESB_4K_2PAGE;
21902e3ff54SCédric Le Goater }
22002e3ff54SCédric Le Goater
xive_source_esb_len(XiveSource * xsrc)22107f27705SNicholas Piggin static inline uint64_t xive_source_esb_len(XiveSource *xsrc)
222cf36e5b3SGreg Kurz {
223cf36e5b3SGreg Kurz return (1ull << xsrc->esb_shift) * xsrc->nr_irqs;
224cf36e5b3SGreg Kurz }
225cf36e5b3SGreg Kurz
22602e3ff54SCédric Le Goater /* The trigger page is always the first/even page */
xive_source_esb_page(XiveSource * xsrc,uint32_t srcno)22702e3ff54SCédric Le Goater static inline hwaddr xive_source_esb_page(XiveSource *xsrc, uint32_t srcno)
22802e3ff54SCédric Le Goater {
22902e3ff54SCédric Le Goater assert(srcno < xsrc->nr_irqs);
23002e3ff54SCédric Le Goater return (1ull << xsrc->esb_shift) * srcno;
23102e3ff54SCédric Le Goater }
23202e3ff54SCédric Le Goater
23302e3ff54SCédric Le Goater /* In a two pages ESB MMIO setting, the odd page is for management */
xive_source_esb_mgmt(XiveSource * xsrc,int srcno)23402e3ff54SCédric Le Goater static inline hwaddr xive_source_esb_mgmt(XiveSource *xsrc, int srcno)
23502e3ff54SCédric Le Goater {
23602e3ff54SCédric Le Goater hwaddr addr = xive_source_esb_page(xsrc, srcno);
23702e3ff54SCédric Le Goater
23802e3ff54SCédric Le Goater if (xive_source_esb_has_2page(xsrc)) {
23902e3ff54SCédric Le Goater addr += (1 << (xsrc->esb_shift - 1));
24002e3ff54SCédric Le Goater }
24102e3ff54SCédric Le Goater
24202e3ff54SCédric Le Goater return addr;
24302e3ff54SCédric Le Goater }
24402e3ff54SCédric Le Goater
24502e3ff54SCédric Le Goater /*
24602e3ff54SCédric Le Goater * Each interrupt source has a 2-bit state machine which can be
24702e3ff54SCédric Le Goater * controlled by MMIO. P indicates that an interrupt is pending (has
24802e3ff54SCédric Le Goater * been sent to a queue and is waiting for an EOI). Q indicates that
24902e3ff54SCédric Le Goater * the interrupt has been triggered while pending.
25002e3ff54SCédric Le Goater *
25102e3ff54SCédric Le Goater * This acts as a coalescing mechanism in order to guarantee that a
25202e3ff54SCédric Le Goater * given interrupt only occurs at most once in a queue.
25302e3ff54SCédric Le Goater *
25402e3ff54SCédric Le Goater * When doing an EOI, the Q bit will indicate if the interrupt
25502e3ff54SCédric Le Goater * needs to be re-triggered.
25602e3ff54SCédric Le Goater */
2575fd9ef18SCédric Le Goater #define XIVE_STATUS_ASSERTED 0x4 /* Extra bit for LSI */
25802e3ff54SCédric Le Goater #define XIVE_ESB_VAL_P 0x2
25902e3ff54SCédric Le Goater #define XIVE_ESB_VAL_Q 0x1
26002e3ff54SCédric Le Goater
26102e3ff54SCédric Le Goater #define XIVE_ESB_RESET 0x0
26202e3ff54SCédric Le Goater #define XIVE_ESB_PENDING XIVE_ESB_VAL_P
26302e3ff54SCédric Le Goater #define XIVE_ESB_QUEUED (XIVE_ESB_VAL_P | XIVE_ESB_VAL_Q)
26402e3ff54SCédric Le Goater #define XIVE_ESB_OFF XIVE_ESB_VAL_Q
26502e3ff54SCédric Le Goater
266fb8dc327SCédric Le Goater bool xive_esb_trigger(uint8_t *pq);
267fb8dc327SCédric Le Goater bool xive_esb_eoi(uint8_t *pq);
268fb8dc327SCédric Le Goater uint8_t xive_esb_set(uint8_t *pq, uint8_t value);
269fb8dc327SCédric Le Goater
27002e3ff54SCédric Le Goater /*
27102e3ff54SCédric Le Goater * "magic" Event State Buffer (ESB) MMIO offsets.
27202e3ff54SCédric Le Goater *
27302e3ff54SCédric Le Goater * The following offsets into the ESB MMIO allow to read or manipulate
27402e3ff54SCédric Le Goater * the PQ bits. They must be used with an 8-byte load instruction.
27502e3ff54SCédric Le Goater * They all return the previous state of the interrupt (atomically).
27602e3ff54SCédric Le Goater *
27702e3ff54SCédric Le Goater * Additionally, some ESB pages support doing an EOI via a store and
27802e3ff54SCédric Le Goater * some ESBs support doing a trigger via a separate trigger page.
27902e3ff54SCédric Le Goater */
28002e3ff54SCédric Le Goater #define XIVE_ESB_STORE_EOI 0x400 /* Store */
28102e3ff54SCédric Le Goater #define XIVE_ESB_LOAD_EOI 0x000 /* Load */
28202e3ff54SCédric Le Goater #define XIVE_ESB_GET 0x800 /* Load */
283aadf13abSCédric Le Goater #define XIVE_ESB_INJECT 0x800 /* Store */
28402e3ff54SCédric Le Goater #define XIVE_ESB_SET_PQ_00 0xc00 /* Load */
28502e3ff54SCédric Le Goater #define XIVE_ESB_SET_PQ_01 0xd00 /* Load */
28602e3ff54SCédric Le Goater #define XIVE_ESB_SET_PQ_10 0xe00 /* Load */
28702e3ff54SCédric Le Goater #define XIVE_ESB_SET_PQ_11 0xf00 /* Load */
28802e3ff54SCédric Le Goater
28902e3ff54SCédric Le Goater uint8_t xive_source_esb_get(XiveSource *xsrc, uint32_t srcno);
29002e3ff54SCédric Le Goater uint8_t xive_source_esb_set(XiveSource *xsrc, uint32_t srcno, uint8_t pq);
29102e3ff54SCédric Le Goater
292621f70d2SCédric Le Goater /*
293621f70d2SCédric Le Goater * Source status helpers
294621f70d2SCédric Le Goater */
xive_source_set_status(XiveSource * xsrc,uint32_t srcno,uint8_t status,bool enable)295621f70d2SCédric Le Goater static inline void xive_source_set_status(XiveSource *xsrc, uint32_t srcno,
296621f70d2SCédric Le Goater uint8_t status, bool enable)
297621f70d2SCédric Le Goater {
298621f70d2SCédric Le Goater if (enable) {
299621f70d2SCédric Le Goater xsrc->status[srcno] |= status;
300621f70d2SCédric Le Goater } else {
301621f70d2SCédric Le Goater xsrc->status[srcno] &= ~status;
302621f70d2SCédric Le Goater }
303621f70d2SCédric Le Goater }
304621f70d2SCédric Le Goater
xive_source_set_asserted(XiveSource * xsrc,uint32_t srcno,bool enable)305621f70d2SCédric Le Goater static inline void xive_source_set_asserted(XiveSource *xsrc, uint32_t srcno,
306621f70d2SCédric Le Goater bool enable)
307621f70d2SCédric Le Goater {
308621f70d2SCédric Le Goater xive_source_set_status(xsrc, srcno, XIVE_STATUS_ASSERTED, enable);
309621f70d2SCédric Le Goater }
310621f70d2SCédric Le Goater
xive_source_is_asserted(XiveSource * xsrc,uint32_t srcno)311621f70d2SCédric Le Goater static inline bool xive_source_is_asserted(XiveSource *xsrc, uint32_t srcno)
312621f70d2SCédric Le Goater {
313621f70d2SCédric Le Goater return xsrc->status[srcno] & XIVE_STATUS_ASSERTED;
314621f70d2SCédric Le Goater }
315621f70d2SCédric Le Goater
31602e3ff54SCédric Le Goater void xive_source_pic_print_info(XiveSource *xsrc, uint32_t offset,
317b71a3f67SPhilippe Mathieu-Daudé GString *buf);
31802e3ff54SCédric Le Goater
xive_source_irq_is_lsi(XiveSource * xsrc,uint32_t srcno)3195fd9ef18SCédric Le Goater static inline bool xive_source_irq_is_lsi(XiveSource *xsrc, uint32_t srcno)
3205fd9ef18SCédric Le Goater {
3215fd9ef18SCédric Le Goater assert(srcno < xsrc->nr_irqs);
3225fd9ef18SCédric Le Goater return test_bit(srcno, xsrc->lsi_map);
3235fd9ef18SCédric Le Goater }
3245fd9ef18SCédric Le Goater
xive_source_irq_set_lsi(XiveSource * xsrc,uint32_t srcno)3250afed8c8SGreg Kurz static inline void xive_source_irq_set_lsi(XiveSource *xsrc, uint32_t srcno)
3265fd9ef18SCédric Le Goater {
3275fd9ef18SCédric Le Goater assert(srcno < xsrc->nr_irqs);
3285fd9ef18SCédric Le Goater bitmap_set(xsrc->lsi_map, srcno, 1);
3295fd9ef18SCédric Le Goater }
3305fd9ef18SCédric Le Goater
331734d9c89SCédric Le Goater void xive_source_set_irq(void *opaque, int srcno, int val);
332734d9c89SCédric Le Goater
3337ff7ea92SCédric Le Goater /*
33440a5056cSCédric Le Goater * XIVE Thread interrupt Management (TM) context
33540a5056cSCédric Le Goater */
33640a5056cSCédric Le Goater
33740a5056cSCédric Le Goater #define TYPE_XIVE_TCTX "xive-tctx"
3388063396bSEduardo Habkost OBJECT_DECLARE_SIMPLE_TYPE(XiveTCTX, XIVE_TCTX)
33940a5056cSCédric Le Goater
34040a5056cSCédric Le Goater /*
34140a5056cSCédric Le Goater * XIVE Thread interrupt Management register rings :
34240a5056cSCédric Le Goater *
34340a5056cSCédric Le Goater * QW-0 User event-based exception state
34440a5056cSCédric Le Goater * QW-1 O/S OS context for priority management, interrupt acks
34540a5056cSCédric Le Goater * QW-2 Pool hypervisor pool context for virtual processors dispatched
34640a5056cSCédric Le Goater * QW-3 Physical physical thread context and security context
34740a5056cSCédric Le Goater */
34840a5056cSCédric Le Goater #define XIVE_TM_RING_COUNT 4
34940a5056cSCédric Le Goater #define XIVE_TM_RING_SIZE 0x10
35040a5056cSCédric Le Goater
35147950946SCédric Le Goater typedef struct XivePresenter XivePresenter;
35247950946SCédric Le Goater
353db1015e9SEduardo Habkost struct XiveTCTX {
35440a5056cSCédric Le Goater DeviceState parent_obj;
35540a5056cSCédric Le Goater
35640a5056cSCédric Le Goater CPUState *cs;
3574aca9786SBenjamin Herrenschmidt qemu_irq hv_output;
3584aca9786SBenjamin Herrenschmidt qemu_irq os_output;
35940a5056cSCédric Le Goater
36040a5056cSCédric Le Goater uint8_t regs[XIVE_TM_RING_COUNT * XIVE_TM_RING_SIZE];
36147950946SCédric Le Goater
36247950946SCédric Le Goater XivePresenter *xptr;
363db1015e9SEduardo Habkost };
36440a5056cSCédric Le Goater
xive_tctx_word2(uint8_t * ring)365daf115cfSCédric Le Goater static inline uint32_t xive_tctx_word2(uint8_t *ring)
366daf115cfSCédric Le Goater {
367daf115cfSCédric Le Goater return *((uint32_t *) &ring[TM_WORD2]);
368daf115cfSCédric Le Goater }
369daf115cfSCédric Le Goater
37040a5056cSCédric Le Goater /*
3717ff7ea92SCédric Le Goater * XIVE Router
3727ff7ea92SCédric Le Goater */
373d1214b81SGreg Kurz typedef struct XiveFabric XiveFabric;
3747ff7ea92SCédric Le Goater
375db1015e9SEduardo Habkost struct XiveRouter {
3767ff7ea92SCédric Le Goater SysBusDevice parent;
377d1214b81SGreg Kurz
378d1214b81SGreg Kurz XiveFabric *xfb;
379db1015e9SEduardo Habkost };
3807ff7ea92SCédric Le Goater
3817ff7ea92SCédric Le Goater #define TYPE_XIVE_ROUTER "xive-router"
382c821774aSEduardo Habkost OBJECT_DECLARE_TYPE(XiveRouter, XiveRouterClass,
38330b5707cSEduardo Habkost XIVE_ROUTER)
3847ff7ea92SCédric Le Goater
385db1015e9SEduardo Habkost struct XiveRouterClass {
3867ff7ea92SCédric Le Goater SysBusDeviceClass parent;
3877ff7ea92SCédric Le Goater
3887ff7ea92SCédric Le Goater /* XIVE table accessors */
3897ff7ea92SCédric Le Goater int (*get_eas)(XiveRouter *xrtr, uint8_t eas_blk, uint32_t eas_idx,
3907ff7ea92SCédric Le Goater XiveEAS *eas);
3910aa2612aSCédric Le Goater int (*get_pq)(XiveRouter *xrtr, uint8_t eas_blk, uint32_t eas_idx,
3920aa2612aSCédric Le Goater uint8_t *pq);
3930aa2612aSCédric Le Goater int (*set_pq)(XiveRouter *xrtr, uint8_t eas_blk, uint32_t eas_idx,
3940aa2612aSCédric Le Goater uint8_t *pq);
395e4ddaac6SCédric Le Goater int (*get_end)(XiveRouter *xrtr, uint8_t end_blk, uint32_t end_idx,
396e4ddaac6SCédric Le Goater XiveEND *end);
397e4ddaac6SCédric Le Goater int (*write_end)(XiveRouter *xrtr, uint8_t end_blk, uint32_t end_idx,
398e4ddaac6SCédric Le Goater XiveEND *end, uint8_t word_number);
399af53dbf6SCédric Le Goater int (*get_nvt)(XiveRouter *xrtr, uint8_t nvt_blk, uint32_t nvt_idx,
400af53dbf6SCédric Le Goater XiveNVT *nvt);
401af53dbf6SCédric Le Goater int (*write_nvt)(XiveRouter *xrtr, uint8_t nvt_blk, uint32_t nvt_idx,
402af53dbf6SCédric Le Goater XiveNVT *nvt, uint8_t word_number);
403f22f56ddSCédric Le Goater uint8_t (*get_block_id)(XiveRouter *xrtr);
40456e08e77SCédric Le Goater void (*end_notify)(XiveRouter *xrtr, XiveEAS *eas);
405db1015e9SEduardo Habkost };
4067ff7ea92SCédric Le Goater
4077ff7ea92SCédric Le Goater int xive_router_get_eas(XiveRouter *xrtr, uint8_t eas_blk, uint32_t eas_idx,
4087ff7ea92SCédric Le Goater XiveEAS *eas);
409e4ddaac6SCédric Le Goater int xive_router_get_end(XiveRouter *xrtr, uint8_t end_blk, uint32_t end_idx,
410e4ddaac6SCédric Le Goater XiveEND *end);
411e4ddaac6SCédric Le Goater int xive_router_write_end(XiveRouter *xrtr, uint8_t end_blk, uint32_t end_idx,
412e4ddaac6SCédric Le Goater XiveEND *end, uint8_t word_number);
413af53dbf6SCédric Le Goater int xive_router_get_nvt(XiveRouter *xrtr, uint8_t nvt_blk, uint32_t nvt_idx,
414af53dbf6SCédric Le Goater XiveNVT *nvt);
415af53dbf6SCédric Le Goater int xive_router_write_nvt(XiveRouter *xrtr, uint8_t nvt_blk, uint32_t nvt_idx,
416af53dbf6SCédric Le Goater XiveNVT *nvt, uint8_t word_number);
4170aa2612aSCédric Le Goater void xive_router_notify(XiveNotifier *xn, uint32_t lisn, bool pq_checked);
41856e08e77SCédric Le Goater void xive_router_end_notify(XiveRouter *xrtr, XiveEAS *eas);
419e4ddaac6SCédric Le Goater
420e4ddaac6SCédric Le Goater /*
42113bee852SCédric Le Goater * XIVE Presenter
42213bee852SCédric Le Goater */
42313bee852SCédric Le Goater
42413bee852SCédric Le Goater typedef struct XiveTCTXMatch {
42513bee852SCédric Le Goater XiveTCTX *tctx;
42613bee852SCédric Le Goater uint8_t ring;
42713bee852SCédric Le Goater } XiveTCTXMatch;
42813bee852SCédric Le Goater
42913bee852SCédric Le Goater #define TYPE_XIVE_PRESENTER "xive-presenter"
43013bee852SCédric Le Goater #define XIVE_PRESENTER(obj) \
43113bee852SCédric Le Goater INTERFACE_CHECK(XivePresenter, (obj), TYPE_XIVE_PRESENTER)
432db1015e9SEduardo Habkost typedef struct XivePresenterClass XivePresenterClass;
4338110fa1dSEduardo Habkost DECLARE_CLASS_CHECKERS(XivePresenterClass, XIVE_PRESENTER,
4348110fa1dSEduardo Habkost TYPE_XIVE_PRESENTER)
43513bee852SCédric Le Goater
4362a24e6e3SFrederic Barrat #define XIVE_PRESENTER_GEN1_TIMA_OS 0x1
4372a24e6e3SFrederic Barrat
438db1015e9SEduardo Habkost struct XivePresenterClass {
43913bee852SCédric Le Goater InterfaceClass parent;
44013bee852SCédric Le Goater int (*match_nvt)(XivePresenter *xptr, uint8_t format,
44113bee852SCédric Le Goater uint8_t nvt_blk, uint32_t nvt_idx,
44213bee852SCédric Le Goater bool cam_ignore, uint8_t priority,
44313bee852SCédric Le Goater uint32_t logic_serv, XiveTCTXMatch *match);
444e519cdd9SGreg Kurz bool (*in_kernel)(const XivePresenter *xptr);
4452a24e6e3SFrederic Barrat uint32_t (*get_config)(XivePresenter *xptr);
446db1015e9SEduardo Habkost };
44713bee852SCédric Le Goater
44813bee852SCédric Le Goater int xive_presenter_tctx_match(XivePresenter *xptr, XiveTCTX *tctx,
44913bee852SCédric Le Goater uint8_t format,
45013bee852SCédric Le Goater uint8_t nvt_blk, uint32_t nvt_idx,
45113bee852SCédric Le Goater bool cam_ignore, uint32_t logic_serv);
452dd4e4d12SCédric Le Goater bool xive_presenter_notify(XiveFabric *xfb, uint8_t format,
453dd4e4d12SCédric Le Goater uint8_t nvt_blk, uint32_t nvt_idx,
454dd4e4d12SCédric Le Goater bool cam_ignore, uint8_t priority,
455dd4e4d12SCédric Le Goater uint32_t logic_serv);
45613bee852SCédric Le Goater
45713bee852SCédric Le Goater /*
458d3eb47a2SCédric Le Goater * XIVE Fabric (Interface between Interrupt Controller and Machine)
459d3eb47a2SCédric Le Goater */
460d3eb47a2SCédric Le Goater
461d3eb47a2SCédric Le Goater #define TYPE_XIVE_FABRIC "xive-fabric"
462d3eb47a2SCédric Le Goater #define XIVE_FABRIC(obj) \
463d3eb47a2SCédric Le Goater INTERFACE_CHECK(XiveFabric, (obj), TYPE_XIVE_FABRIC)
464db1015e9SEduardo Habkost typedef struct XiveFabricClass XiveFabricClass;
4658110fa1dSEduardo Habkost DECLARE_CLASS_CHECKERS(XiveFabricClass, XIVE_FABRIC,
4668110fa1dSEduardo Habkost TYPE_XIVE_FABRIC)
467d3eb47a2SCédric Le Goater
468db1015e9SEduardo Habkost struct XiveFabricClass {
469d3eb47a2SCédric Le Goater InterfaceClass parent;
470d3eb47a2SCédric Le Goater int (*match_nvt)(XiveFabric *xfb, uint8_t format,
471d3eb47a2SCédric Le Goater uint8_t nvt_blk, uint32_t nvt_idx,
472d3eb47a2SCédric Le Goater bool cam_ignore, uint8_t priority,
473d3eb47a2SCédric Le Goater uint32_t logic_serv, XiveTCTXMatch *match);
474db1015e9SEduardo Habkost };
475d3eb47a2SCédric Le Goater
476d3eb47a2SCédric Le Goater /*
477002686beSCédric Le Goater * XIVE END ESBs
478002686beSCédric Le Goater */
479002686beSCédric Le Goater
480002686beSCédric Le Goater #define TYPE_XIVE_END_SOURCE "xive-end-source"
4818063396bSEduardo Habkost OBJECT_DECLARE_SIMPLE_TYPE(XiveENDSource, XIVE_END_SOURCE)
482002686beSCédric Le Goater
483db1015e9SEduardo Habkost struct XiveENDSource {
484002686beSCédric Le Goater DeviceState parent;
485002686beSCédric Le Goater
486002686beSCédric Le Goater uint32_t nr_ends;
487002686beSCédric Le Goater
488002686beSCédric Le Goater /* ESB memory region */
489002686beSCédric Le Goater uint32_t esb_shift;
490002686beSCédric Le Goater MemoryRegion esb_mmio;
491002686beSCédric Le Goater
492002686beSCédric Le Goater XiveRouter *xrtr;
493db1015e9SEduardo Habkost };
494002686beSCédric Le Goater
495002686beSCédric Le Goater /*
496e4ddaac6SCédric Le Goater * For legacy compatibility, the exceptions define up to 256 different
497e4ddaac6SCédric Le Goater * priorities. P9 implements only 9 levels : 8 active levels [0 - 7]
498e4ddaac6SCédric Le Goater * and the least favored level 0xFF.
499e4ddaac6SCédric Le Goater */
500e4ddaac6SCédric Le Goater #define XIVE_PRIORITY_MAX 7
501e4ddaac6SCédric Le Goater
502207d9fe9SCédric Le Goater /*
50389d2468dSCédric Le Goater * Convert a priority number to an Interrupt Pending Buffer (IPB)
50489d2468dSCédric Le Goater * register, which indicates a pending interrupt at the priority
50589d2468dSCédric Le Goater * corresponding to the bit number
50689d2468dSCédric Le Goater */
xive_priority_to_ipb(uint8_t priority)50789d2468dSCédric Le Goater static inline uint8_t xive_priority_to_ipb(uint8_t priority)
50889d2468dSCédric Le Goater {
50989d2468dSCédric Le Goater return priority > XIVE_PRIORITY_MAX ?
51089d2468dSCédric Le Goater 0 : 1 << (XIVE_PRIORITY_MAX - priority);
51189d2468dSCédric Le Goater }
51289d2468dSCédric Le Goater
51389d2468dSCédric Le Goater /*
514207d9fe9SCédric Le Goater * XIVE Thread Interrupt Management Aera (TIMA)
515207d9fe9SCédric Le Goater *
516207d9fe9SCédric Le Goater * This region gives access to the registers of the thread interrupt
517207d9fe9SCédric Le Goater * management context. It is four page wide, each page providing a
518207d9fe9SCédric Le Goater * different view of the registers. The page with the lower offset is
519207d9fe9SCédric Le Goater * the most privileged and gives access to the entire context.
520207d9fe9SCédric Le Goater */
521207d9fe9SCédric Le Goater #define XIVE_TM_HW_PAGE 0x0
522207d9fe9SCédric Le Goater #define XIVE_TM_HV_PAGE 0x1
523207d9fe9SCédric Le Goater #define XIVE_TM_OS_PAGE 0x2
524207d9fe9SCédric Le Goater #define XIVE_TM_USER_PAGE 0x3
525207d9fe9SCédric Le Goater
5264fb42350SCédric Le Goater void xive_tctx_tm_write(XivePresenter *xptr, XiveTCTX *tctx, hwaddr offset,
5274fb42350SCédric Le Goater uint64_t value, unsigned size);
5284fb42350SCédric Le Goater uint64_t xive_tctx_tm_read(XivePresenter *xptr, XiveTCTX *tctx, hwaddr offset,
529f9b9db38SCédric Le Goater unsigned size);
530207d9fe9SCédric Le Goater
531f163e270SPhilippe Mathieu-Daudé void xive_tctx_pic_print_info(XiveTCTX *tctx, GString *buf);
53247950946SCédric Le Goater Object *xive_tctx_create(Object *cpu, XivePresenter *xptr, Error **errp);
533d49e8a9bSCédric Le Goater void xive_tctx_reset(XiveTCTX *tctx);
5340990ce6aSGreg Kurz void xive_tctx_destroy(XiveTCTX *tctx);
535a5b841f1SCédric Le Goater void xive_tctx_ipb_update(XiveTCTX *tctx, uint8_t ring, uint8_t ipb);
536*00a7a7a5SMichael Kowal void xive_tctx_reset_signal(XiveTCTX *tctx, uint8_t ring);
537207d9fe9SCédric Le Goater
53838afd772SCédric Le Goater /*
53938afd772SCédric Le Goater * KVM XIVE device helpers
54038afd772SCédric Le Goater */
54138afd772SCédric Le Goater
542e594c2adSDavid Gibson int kvmppc_xive_source_reset_one(XiveSource *xsrc, int srcno, Error **errp);
54338afd772SCédric Le Goater void kvmppc_xive_source_set_irq(void *opaque, int srcno, int val);
5443885ca66SGreg Kurz int kvmppc_xive_cpu_connect(XiveTCTX *tctx, Error **errp);
5451118b6b7SGreg Kurz int kvmppc_xive_cpu_synchronize_state(XiveTCTX *tctx, Error **errp);
5465fa36b7fSGreg Kurz int kvmppc_xive_cpu_get_state(XiveTCTX *tctx, Error **errp);
5475fa36b7fSGreg Kurz int kvmppc_xive_cpu_set_state(XiveTCTX *tctx, Error **errp);
54838afd772SCédric Le Goater
54902e3ff54SCédric Le Goater #endif /* PPC_XIVE_H */
550