xref: /openbmc/qemu/hw/net/ftgmac100.c (revision d34fea6cce319c54ff09f96a2e74fb5a2d50affa)
1bd44300dSCédric Le Goater /*
2bd44300dSCédric Le Goater  * Faraday FTGMAC100 Gigabit Ethernet
3bd44300dSCédric Le Goater  *
4bd44300dSCédric Le Goater  * Copyright (C) 2016-2017, IBM Corporation.
5bd44300dSCédric Le Goater  *
6bd44300dSCédric Le Goater  * Based on Coldfire Fast Ethernet Controller emulation.
7bd44300dSCédric Le Goater  *
8bd44300dSCédric Le Goater  * Copyright (c) 2007 CodeSourcery.
9bd44300dSCédric Le Goater  *
10bd44300dSCédric Le Goater  * This code is licensed under the GPL version 2 or later. See the
11bd44300dSCédric Le Goater  * COPYING file in the top-level directory.
12bd44300dSCédric Le Goater  */
13bd44300dSCédric Le Goater 
14bd44300dSCédric Le Goater #include "qemu/osdep.h"
1564552b6bSMarkus Armbruster #include "hw/irq.h"
16bd44300dSCédric Le Goater #include "hw/net/ftgmac100.h"
17bd44300dSCédric Le Goater #include "sysemu/dma.h"
18289251b0SCédric Le Goater #include "qapi/error.h"
19bd44300dSCédric Le Goater #include "qemu/log.h"
200b8fa32fSMarkus Armbruster #include "qemu/module.h"
21bd44300dSCédric Le Goater #include "net/checksum.h"
22bd44300dSCédric Le Goater #include "net/eth.h"
23bd44300dSCédric Le Goater #include "hw/net/mii.h"
24a27bd6c7SMarkus Armbruster #include "hw/qdev-properties.h"
25d6454270SMarkus Armbruster #include "migration/vmstate.h"
26bd44300dSCédric Le Goater 
275691f477SMichael Tokarev #include <zlib.h> /* for crc32 */
28bd44300dSCédric Le Goater 
29bd44300dSCédric Le Goater /*
30bd44300dSCédric Le Goater  * FTGMAC100 registers
31bd44300dSCédric Le Goater  */
32bd44300dSCédric Le Goater #define FTGMAC100_ISR             0x00
33bd44300dSCédric Le Goater #define FTGMAC100_IER             0x04
34bd44300dSCédric Le Goater #define FTGMAC100_MAC_MADR        0x08
35bd44300dSCédric Le Goater #define FTGMAC100_MAC_LADR        0x0c
36bd44300dSCédric Le Goater #define FTGMAC100_MATH0           0x10
37bd44300dSCédric Le Goater #define FTGMAC100_MATH1           0x14
38bd44300dSCédric Le Goater #define FTGMAC100_NPTXPD          0x18
39bd44300dSCédric Le Goater #define FTGMAC100_RXPD            0x1C
40bd44300dSCédric Le Goater #define FTGMAC100_NPTXR_BADR      0x20
41bd44300dSCédric Le Goater #define FTGMAC100_RXR_BADR        0x24
42bd44300dSCédric Le Goater #define FTGMAC100_HPTXPD          0x28
43bd44300dSCédric Le Goater #define FTGMAC100_HPTXR_BADR      0x2c
44bd44300dSCédric Le Goater #define FTGMAC100_ITC             0x30
45bd44300dSCédric Le Goater #define FTGMAC100_APTC            0x34
46bd44300dSCédric Le Goater #define FTGMAC100_DBLAC           0x38
47bd44300dSCédric Le Goater #define FTGMAC100_REVR            0x40
48bd44300dSCédric Le Goater #define FTGMAC100_FEAR1           0x44
49bd44300dSCédric Le Goater #define FTGMAC100_RBSR            0x4c
50bd44300dSCédric Le Goater #define FTGMAC100_TPAFCR          0x48
51bd44300dSCédric Le Goater 
52bd44300dSCédric Le Goater #define FTGMAC100_MACCR           0x50
53bd44300dSCédric Le Goater #define FTGMAC100_MACSR           0x54
54bd44300dSCédric Le Goater #define FTGMAC100_PHYCR           0x60
55bd44300dSCédric Le Goater #define FTGMAC100_PHYDATA         0x64
56bd44300dSCédric Le Goater #define FTGMAC100_FCR             0x68
57bd44300dSCédric Le Goater 
58bd44300dSCédric Le Goater /*
59578c6e9eSJamin Lin  * FTGMAC100 registers high
60578c6e9eSJamin Lin  *
61578c6e9eSJamin Lin  * values below are offset by - FTGMAC100_REG_HIGH_OFFSET from datasheet
62578c6e9eSJamin Lin  * because its memory region is start at FTGMAC100_REG_HIGH_OFFSET
63578c6e9eSJamin Lin  */
64578c6e9eSJamin Lin #define FTGMAC100_NPTXR_BADR_HIGH   (0x17C - FTGMAC100_REG_HIGH_OFFSET)
65578c6e9eSJamin Lin #define FTGMAC100_HPTXR_BADR_HIGH   (0x184 - FTGMAC100_REG_HIGH_OFFSET)
66578c6e9eSJamin Lin #define FTGMAC100_RXR_BADR_HIGH     (0x18C - FTGMAC100_REG_HIGH_OFFSET)
67578c6e9eSJamin Lin 
68578c6e9eSJamin Lin /*
69bd44300dSCédric Le Goater  * Interrupt status register & interrupt enable register
70bd44300dSCédric Le Goater  */
71bd44300dSCédric Le Goater #define FTGMAC100_INT_RPKT_BUF    (1 << 0)
72bd44300dSCédric Le Goater #define FTGMAC100_INT_RPKT_FIFO   (1 << 1)
73bd44300dSCédric Le Goater #define FTGMAC100_INT_NO_RXBUF    (1 << 2)
74bd44300dSCédric Le Goater #define FTGMAC100_INT_RPKT_LOST   (1 << 3)
75bd44300dSCédric Le Goater #define FTGMAC100_INT_XPKT_ETH    (1 << 4)
76bd44300dSCédric Le Goater #define FTGMAC100_INT_XPKT_FIFO   (1 << 5)
77bd44300dSCédric Le Goater #define FTGMAC100_INT_NO_NPTXBUF  (1 << 6)
78bd44300dSCédric Le Goater #define FTGMAC100_INT_XPKT_LOST   (1 << 7)
79bd44300dSCédric Le Goater #define FTGMAC100_INT_AHB_ERR     (1 << 8)
80bd44300dSCédric Le Goater #define FTGMAC100_INT_PHYSTS_CHG  (1 << 9)
81bd44300dSCédric Le Goater #define FTGMAC100_INT_NO_HPTXBUF  (1 << 10)
82bd44300dSCédric Le Goater 
83bd44300dSCédric Le Goater /*
84bd44300dSCédric Le Goater  * Automatic polling timer control register
85bd44300dSCédric Le Goater  */
86bd44300dSCédric Le Goater #define FTGMAC100_APTC_RXPOLL_CNT(x)        ((x) & 0xf)
87bd44300dSCédric Le Goater #define FTGMAC100_APTC_RXPOLL_TIME_SEL      (1 << 4)
88bd44300dSCédric Le Goater #define FTGMAC100_APTC_TXPOLL_CNT(x)        (((x) >> 8) & 0xf)
89bd44300dSCédric Le Goater #define FTGMAC100_APTC_TXPOLL_TIME_SEL      (1 << 12)
90bd44300dSCédric Le Goater 
91bd44300dSCédric Le Goater /*
92d7a64d00SErik Smit  * DMA burst length and arbitration control register
93d7a64d00SErik Smit  */
94d7a64d00SErik Smit #define FTGMAC100_DBLAC_RXBURST_SIZE(x)     (((x) >> 8) & 0x3)
95d7a64d00SErik Smit #define FTGMAC100_DBLAC_TXBURST_SIZE(x)     (((x) >> 10) & 0x3)
96d7a64d00SErik Smit #define FTGMAC100_DBLAC_RXDES_SIZE(x)       ((((x) >> 12) & 0xf) * 8)
97d7a64d00SErik Smit #define FTGMAC100_DBLAC_TXDES_SIZE(x)       ((((x) >> 16) & 0xf) * 8)
98d7a64d00SErik Smit #define FTGMAC100_DBLAC_IFG_CNT(x)          (((x) >> 20) & 0x7)
99d7a64d00SErik Smit #define FTGMAC100_DBLAC_IFG_INC             (1 << 23)
100d7a64d00SErik Smit 
101d7a64d00SErik Smit /*
102bd44300dSCédric Le Goater  * PHY control register
103bd44300dSCédric Le Goater  */
104bd44300dSCédric Le Goater #define FTGMAC100_PHYCR_MIIRD               (1 << 26)
105bd44300dSCédric Le Goater #define FTGMAC100_PHYCR_MIIWR               (1 << 27)
106bd44300dSCédric Le Goater 
107bd44300dSCédric Le Goater #define FTGMAC100_PHYCR_DEV(x)              (((x) >> 16) & 0x1f)
108bd44300dSCédric Le Goater #define FTGMAC100_PHYCR_REG(x)              (((x) >> 21) & 0x1f)
109bd44300dSCédric Le Goater 
110bd44300dSCédric Le Goater /*
111bd44300dSCédric Le Goater  * PHY data register
112bd44300dSCédric Le Goater  */
113bd44300dSCédric Le Goater #define FTGMAC100_PHYDATA_MIIWDATA(x)       ((x) & 0xffff)
114bd44300dSCédric Le Goater #define FTGMAC100_PHYDATA_MIIRDATA(x)       (((x) >> 16) & 0xffff)
115bd44300dSCédric Le Goater 
116bd44300dSCédric Le Goater /*
117f16c845aSCédric Le Goater  * PHY control register - New MDC/MDIO interface
118f16c845aSCédric Le Goater  */
119f16c845aSCédric Le Goater #define FTGMAC100_PHYCR_NEW_DATA(x)     (((x) >> 16) & 0xffff)
120f16c845aSCédric Le Goater #define FTGMAC100_PHYCR_NEW_FIRE        (1 << 15)
121f16c845aSCédric Le Goater #define FTGMAC100_PHYCR_NEW_ST_22       (1 << 12)
122f16c845aSCédric Le Goater #define FTGMAC100_PHYCR_NEW_OP(x)       (((x) >> 10) & 3)
123f16c845aSCédric Le Goater #define   FTGMAC100_PHYCR_NEW_OP_WRITE    0x1
124f16c845aSCédric Le Goater #define   FTGMAC100_PHYCR_NEW_OP_READ     0x2
125f16c845aSCédric Le Goater #define FTGMAC100_PHYCR_NEW_DEV(x)      (((x) >> 5) & 0x1f)
126f16c845aSCédric Le Goater #define FTGMAC100_PHYCR_NEW_REG(x)      ((x) & 0x1f)
127f16c845aSCédric Le Goater 
128f16c845aSCédric Le Goater /*
129bd44300dSCédric Le Goater  * Feature Register
130bd44300dSCédric Le Goater  */
131bd44300dSCédric Le Goater #define FTGMAC100_REVR_NEW_MDIO_INTERFACE   (1 << 31)
132bd44300dSCédric Le Goater 
133bd44300dSCédric Le Goater /*
134bd44300dSCédric Le Goater  * MAC control register
135bd44300dSCédric Le Goater  */
136bd44300dSCédric Le Goater #define FTGMAC100_MACCR_TXDMA_EN         (1 << 0)
137bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RXDMA_EN         (1 << 1)
138bd44300dSCédric Le Goater #define FTGMAC100_MACCR_TXMAC_EN         (1 << 2)
139bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RXMAC_EN         (1 << 3)
140bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RM_VLAN          (1 << 4)
141bd44300dSCédric Le Goater #define FTGMAC100_MACCR_HPTXR_EN         (1 << 5)
142bd44300dSCédric Le Goater #define FTGMAC100_MACCR_LOOP_EN          (1 << 6)
143bd44300dSCédric Le Goater #define FTGMAC100_MACCR_ENRX_IN_HALFTX   (1 << 7)
144bd44300dSCédric Le Goater #define FTGMAC100_MACCR_FULLDUP          (1 << 8)
145bd44300dSCédric Le Goater #define FTGMAC100_MACCR_GIGA_MODE        (1 << 9)
146bd44300dSCédric Le Goater #define FTGMAC100_MACCR_CRC_APD          (1 << 10) /* not needed */
147bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RX_RUNT          (1 << 12)
148bd44300dSCédric Le Goater #define FTGMAC100_MACCR_JUMBO_LF         (1 << 13)
149bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RX_ALL           (1 << 14)
150bd44300dSCédric Le Goater #define FTGMAC100_MACCR_HT_MULTI_EN      (1 << 15)
151bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RX_MULTIPKT      (1 << 16)
152bd44300dSCédric Le Goater #define FTGMAC100_MACCR_RX_BROADPKT      (1 << 17)
153bd44300dSCédric Le Goater #define FTGMAC100_MACCR_DISCARD_CRCERR   (1 << 18)
154bd44300dSCédric Le Goater #define FTGMAC100_MACCR_FAST_MODE        (1 << 19)
155bd44300dSCédric Le Goater #define FTGMAC100_MACCR_SW_RST           (1 << 31)
156bd44300dSCédric Le Goater 
157bd44300dSCédric Le Goater /*
158bd44300dSCédric Le Goater  * Transmit descriptor
159bd44300dSCédric Le Goater  */
160bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_TXBUF_SIZE(x)   ((x) & 0x3fff)
161bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_EDOTR           (1 << 15)
162bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_CRC_ERR         (1 << 19)
163bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_LTS             (1 << 28)
164bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_FTS             (1 << 29)
1651335fe3eSCédric Le Goater #define FTGMAC100_TXDES0_EDOTR_ASPEED    (1 << 30)
166bd44300dSCédric Le Goater #define FTGMAC100_TXDES0_TXDMA_OWN       (1 << 31)
167bd44300dSCédric Le Goater 
168bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_VLANTAG_CI(x)   ((x) & 0xffff)
169bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_INS_VLANTAG     (1 << 16)
170bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_TCP_CHKSUM      (1 << 17)
171bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_UDP_CHKSUM      (1 << 18)
172bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_IP_CHKSUM       (1 << 19)
173bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_LLC             (1 << 22)
174bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_TX2FIC          (1 << 30)
175bd44300dSCédric Le Goater #define FTGMAC100_TXDES1_TXIC            (1 << 31)
176bd44300dSCédric Le Goater 
1772095468dSJamin Lin #define FTGMAC100_TXDES2_TXBUF_BADR_HI(x)   (((x) >> 16) & 0x7)
1782095468dSJamin Lin 
179bd44300dSCédric Le Goater /*
180bd44300dSCédric Le Goater  * Receive descriptor
181bd44300dSCédric Le Goater  */
182bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_VDBC            0x3fff
183bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_EDORR           (1 << 15)
184bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_MULTICAST       (1 << 16)
185bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_BROADCAST       (1 << 17)
186bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_RX_ERR          (1 << 18)
187bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_CRC_ERR         (1 << 19)
188bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_FTL             (1 << 20)
189bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_RUNT            (1 << 21)
190bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_RX_ODD_NB       (1 << 22)
191bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_FIFO_FULL       (1 << 23)
192bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_PAUSE_OPCODE    (1 << 24)
193bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_PAUSE_FRAME     (1 << 25)
194bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_LRS             (1 << 28)
195bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_FRS             (1 << 29)
1961335fe3eSCédric Le Goater #define FTGMAC100_RXDES0_EDORR_ASPEED    (1 << 30)
197bd44300dSCédric Le Goater #define FTGMAC100_RXDES0_RXPKT_RDY       (1 << 31)
198bd44300dSCédric Le Goater 
199bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_VLANTAG_CI      0xffff
200bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_PROT_MASK       (0x3 << 20)
201bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_PROT_NONIP      (0x0 << 20)
202bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_PROT_IP         (0x1 << 20)
203bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_PROT_TCPIP      (0x2 << 20)
204bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_PROT_UDPIP      (0x3 << 20)
205bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_LLC             (1 << 22)
206bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_DF              (1 << 23)
207bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_VLANTAG_AVAIL   (1 << 24)
208bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_TCP_CHKSUM_ERR  (1 << 25)
209bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_UDP_CHKSUM_ERR  (1 << 26)
210bd44300dSCédric Le Goater #define FTGMAC100_RXDES1_IP_CHKSUM_ERR   (1 << 27)
211bd44300dSCédric Le Goater 
2122095468dSJamin Lin #define FTGMAC100_RXDES2_RXBUF_BADR_HI(x)   (((x) >> 16) & 0x7)
2132095468dSJamin Lin 
214bd44300dSCédric Le Goater /*
215bd44300dSCédric Le Goater  * Receive and transmit Buffer Descriptor
216bd44300dSCédric Le Goater  */
217bd44300dSCédric Le Goater typedef struct {
218bd44300dSCédric Le Goater     uint32_t        des0;
219bd44300dSCédric Le Goater     uint32_t        des1;
2202095468dSJamin Lin     uint32_t        des2;        /* used by HW 64 bits DMA */
221bd44300dSCédric Le Goater     uint32_t        des3;
222bd44300dSCédric Le Goater } FTGMAC100Desc;
223bd44300dSCédric Le Goater 
22455efb365SCédric Le Goater #define FTGMAC100_DESC_ALIGNMENT 16
22555efb365SCédric Le Goater 
226bd44300dSCédric Le Goater /*
227bd44300dSCédric Le Goater  * Specific RTL8211E MII Registers
228bd44300dSCédric Le Goater  */
229bd44300dSCédric Le Goater #define RTL8211E_MII_PHYCR        16 /* PHY Specific Control */
230bd44300dSCédric Le Goater #define RTL8211E_MII_PHYSR        17 /* PHY Specific Status */
231bd44300dSCédric Le Goater #define RTL8211E_MII_INER         18 /* Interrupt Enable */
232bd44300dSCédric Le Goater #define RTL8211E_MII_INSR         19 /* Interrupt Status */
233bd44300dSCédric Le Goater #define RTL8211E_MII_RXERC        24 /* Receive Error Counter */
234bd44300dSCédric Le Goater #define RTL8211E_MII_LDPSR        27 /* Link Down Power Saving */
235bd44300dSCédric Le Goater #define RTL8211E_MII_EPAGSR       30 /* Extension Page Select */
236bd44300dSCédric Le Goater #define RTL8211E_MII_PAGSEL       31 /* Page Select */
237bd44300dSCédric Le Goater 
238bd44300dSCédric Le Goater /*
239bd44300dSCédric Le Goater  * RTL8211E Interrupt Status
240bd44300dSCédric Le Goater  */
241bd44300dSCédric Le Goater #define PHY_INT_AUTONEG_ERROR       (1 << 15)
242bd44300dSCédric Le Goater #define PHY_INT_PAGE_RECV           (1 << 12)
243bd44300dSCédric Le Goater #define PHY_INT_AUTONEG_COMPLETE    (1 << 11)
244bd44300dSCédric Le Goater #define PHY_INT_LINK_STATUS         (1 << 10)
245bd44300dSCédric Le Goater #define PHY_INT_ERROR               (1 << 9)
246bd44300dSCédric Le Goater #define PHY_INT_DOWN                (1 << 8)
247bd44300dSCédric Le Goater #define PHY_INT_JABBER              (1 << 0)
248bd44300dSCédric Le Goater 
249bd44300dSCédric Le Goater /*
250bd44300dSCédric Le Goater  * Max frame size for the receiving buffer
251bd44300dSCédric Le Goater  */
252cd679a76SCédric Le Goater #define FTGMAC100_MAX_FRAME_SIZE    9220
253bd44300dSCédric Le Goater 
2545b0961f7SJamin Lin /*
2555b0961f7SJamin Lin  * Limits depending on the type of the frame
256bd44300dSCédric Le Goater  *
257bd44300dSCédric Le Goater  *   9216 for Jumbo frames (+ 4 for VLAN)
258bd44300dSCédric Le Goater  *   1518 for other frames (+ 4 for VLAN)
259bd44300dSCédric Le Goater  */
ftgmac100_max_frame_size(FTGMAC100State * s,uint16_t proto)260cd679a76SCédric Le Goater static int ftgmac100_max_frame_size(FTGMAC100State *s, uint16_t proto)
261bd44300dSCédric Le Goater {
262cd679a76SCédric Le Goater     int max = (s->maccr & FTGMAC100_MACCR_JUMBO_LF ? 9216 : 1518);
263cd679a76SCédric Le Goater 
264cd679a76SCédric Le Goater     return max + (proto == ETH_P_VLAN ? 4 : 0);
265bd44300dSCédric Le Goater }
266bd44300dSCédric Le Goater 
ftgmac100_update_irq(FTGMAC100State * s)267bd44300dSCédric Le Goater static void ftgmac100_update_irq(FTGMAC100State *s)
268bd44300dSCédric Le Goater {
269bd44300dSCédric Le Goater     qemu_set_irq(s->irq, s->isr & s->ier);
270bd44300dSCédric Le Goater }
271bd44300dSCédric Le Goater 
272bd44300dSCédric Le Goater /*
273bd44300dSCédric Le Goater  * The MII phy could raise a GPIO to the processor which in turn
274bd44300dSCédric Le Goater  * could be handled as an interrpt by the OS.
275bd44300dSCédric Le Goater  * For now we don't handle any GPIO/interrupt line, so the OS will
276bd44300dSCédric Le Goater  * have to poll for the PHY status.
277bd44300dSCédric Le Goater  */
phy_update_irq(FTGMAC100State * s)278bd44300dSCédric Le Goater static void phy_update_irq(FTGMAC100State *s)
279bd44300dSCédric Le Goater {
280bd44300dSCédric Le Goater     ftgmac100_update_irq(s);
281bd44300dSCédric Le Goater }
282bd44300dSCédric Le Goater 
phy_update_link(FTGMAC100State * s)283bd44300dSCédric Le Goater static void phy_update_link(FTGMAC100State *s)
284bd44300dSCédric Le Goater {
285bd44300dSCédric Le Goater     /* Autonegotiation status mirrors link status.  */
286bd44300dSCédric Le Goater     if (qemu_get_queue(s->nic)->link_down) {
287bd44300dSCédric Le Goater         s->phy_status &= ~(MII_BMSR_LINK_ST | MII_BMSR_AN_COMP);
288bd44300dSCédric Le Goater         s->phy_int |= PHY_INT_DOWN;
289bd44300dSCédric Le Goater     } else {
290bd44300dSCédric Le Goater         s->phy_status |= (MII_BMSR_LINK_ST | MII_BMSR_AN_COMP);
291bd44300dSCédric Le Goater         s->phy_int |= PHY_INT_AUTONEG_COMPLETE;
292bd44300dSCédric Le Goater     }
293bd44300dSCédric Le Goater     phy_update_irq(s);
294bd44300dSCédric Le Goater }
295bd44300dSCédric Le Goater 
ftgmac100_set_link(NetClientState * nc)296bd44300dSCédric Le Goater static void ftgmac100_set_link(NetClientState *nc)
297bd44300dSCédric Le Goater {
298bd44300dSCédric Le Goater     phy_update_link(FTGMAC100(qemu_get_nic_opaque(nc)));
299bd44300dSCédric Le Goater }
300bd44300dSCédric Le Goater 
phy_reset(FTGMAC100State * s)301bd44300dSCédric Le Goater static void phy_reset(FTGMAC100State *s)
302bd44300dSCédric Le Goater {
303bd44300dSCédric Le Goater     s->phy_status = (MII_BMSR_100TX_FD | MII_BMSR_100TX_HD | MII_BMSR_10T_FD |
304bd44300dSCédric Le Goater                      MII_BMSR_10T_HD | MII_BMSR_EXTSTAT | MII_BMSR_MFPS |
305bd44300dSCédric Le Goater                      MII_BMSR_AN_COMP | MII_BMSR_AUTONEG | MII_BMSR_LINK_ST |
306bd44300dSCédric Le Goater                      MII_BMSR_EXTCAP);
307bd44300dSCédric Le Goater     s->phy_control = (MII_BMCR_AUTOEN | MII_BMCR_FD | MII_BMCR_SPEED1000);
308bd44300dSCédric Le Goater     s->phy_advertise = (MII_ANAR_PAUSE_ASYM | MII_ANAR_PAUSE | MII_ANAR_TXFD |
309bd44300dSCédric Le Goater                         MII_ANAR_TX | MII_ANAR_10FD | MII_ANAR_10 |
310bd44300dSCédric Le Goater                         MII_ANAR_CSMACD);
311bd44300dSCédric Le Goater     s->phy_int_mask = 0;
312bd44300dSCédric Le Goater     s->phy_int = 0;
313bd44300dSCédric Le Goater }
314bd44300dSCédric Le Goater 
do_phy_read(FTGMAC100State * s,uint8_t reg)315f16c845aSCédric Le Goater static uint16_t do_phy_read(FTGMAC100State *s, uint8_t reg)
316bd44300dSCédric Le Goater {
317f16c845aSCédric Le Goater     uint16_t val;
318bd44300dSCédric Le Goater 
319bd44300dSCédric Le Goater     switch (reg) {
320bd44300dSCédric Le Goater     case MII_BMCR: /* Basic Control */
321bd44300dSCédric Le Goater         val = s->phy_control;
322bd44300dSCédric Le Goater         break;
323bd44300dSCédric Le Goater     case MII_BMSR: /* Basic Status */
324bd44300dSCédric Le Goater         val = s->phy_status;
325bd44300dSCédric Le Goater         break;
326bd44300dSCédric Le Goater     case MII_PHYID1: /* ID1 */
327bd44300dSCédric Le Goater         val = RTL8211E_PHYID1;
328bd44300dSCédric Le Goater         break;
329bd44300dSCédric Le Goater     case MII_PHYID2: /* ID2 */
330bd44300dSCédric Le Goater         val = RTL8211E_PHYID2;
331bd44300dSCédric Le Goater         break;
332bd44300dSCédric Le Goater     case MII_ANAR: /* Auto-neg advertisement */
333bd44300dSCédric Le Goater         val = s->phy_advertise;
334bd44300dSCédric Le Goater         break;
335bd44300dSCédric Le Goater     case MII_ANLPAR: /* Auto-neg Link Partner Ability */
336bd44300dSCédric Le Goater         val = (MII_ANLPAR_ACK | MII_ANLPAR_PAUSE | MII_ANLPAR_TXFD |
337bd44300dSCédric Le Goater                MII_ANLPAR_TX | MII_ANLPAR_10FD | MII_ANLPAR_10 |
338bd44300dSCédric Le Goater                MII_ANLPAR_CSMACD);
339bd44300dSCédric Le Goater         break;
340bd44300dSCédric Le Goater     case MII_ANER: /* Auto-neg Expansion */
341bd44300dSCédric Le Goater         val = MII_ANER_NWAY;
342bd44300dSCédric Le Goater         break;
343bd44300dSCédric Le Goater     case MII_CTRL1000: /* 1000BASE-T control  */
344bd44300dSCédric Le Goater         val = (MII_CTRL1000_HALF | MII_CTRL1000_FULL);
345bd44300dSCédric Le Goater         break;
346bd44300dSCédric Le Goater     case MII_STAT1000: /* 1000BASE-T status  */
347bd44300dSCédric Le Goater         val = MII_STAT1000_FULL;
348bd44300dSCédric Le Goater         break;
349bd44300dSCédric Le Goater     case RTL8211E_MII_INSR:  /* Interrupt status.  */
350bd44300dSCédric Le Goater         val = s->phy_int;
351bd44300dSCédric Le Goater         s->phy_int = 0;
352bd44300dSCédric Le Goater         phy_update_irq(s);
353bd44300dSCédric Le Goater         break;
354bd44300dSCédric Le Goater     case RTL8211E_MII_INER:  /* Interrupt enable */
355bd44300dSCédric Le Goater         val = s->phy_int_mask;
356bd44300dSCédric Le Goater         break;
357bd44300dSCédric Le Goater     case RTL8211E_MII_PHYCR:
358bd44300dSCédric Le Goater     case RTL8211E_MII_PHYSR:
359bd44300dSCédric Le Goater     case RTL8211E_MII_RXERC:
360bd44300dSCédric Le Goater     case RTL8211E_MII_LDPSR:
361bd44300dSCédric Le Goater     case RTL8211E_MII_EPAGSR:
362bd44300dSCédric Le Goater     case RTL8211E_MII_PAGSEL:
363bd44300dSCédric Le Goater         qemu_log_mask(LOG_UNIMP, "%s: reg %d not implemented\n",
364bd44300dSCédric Le Goater                       __func__, reg);
365bd44300dSCédric Le Goater         val = 0;
366bd44300dSCédric Le Goater         break;
367bd44300dSCédric Le Goater     default:
368bd44300dSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: Bad address at offset %d\n",
369bd44300dSCédric Le Goater                       __func__, reg);
370bd44300dSCédric Le Goater         val = 0;
371bd44300dSCédric Le Goater         break;
372bd44300dSCédric Le Goater     }
373bd44300dSCédric Le Goater 
374bd44300dSCédric Le Goater     return val;
375bd44300dSCédric Le Goater }
376bd44300dSCédric Le Goater 
377bd44300dSCédric Le Goater #define MII_BMCR_MASK (MII_BMCR_LOOPBACK | MII_BMCR_SPEED100 |          \
378bd44300dSCédric Le Goater                        MII_BMCR_SPEED | MII_BMCR_AUTOEN | MII_BMCR_PDOWN | \
379bd44300dSCédric Le Goater                        MII_BMCR_FD | MII_BMCR_CTST)
380bd44300dSCédric Le Goater #define MII_ANAR_MASK 0x2d7f
381bd44300dSCédric Le Goater 
do_phy_write(FTGMAC100State * s,uint8_t reg,uint16_t val)382f16c845aSCédric Le Goater static void do_phy_write(FTGMAC100State *s, uint8_t reg, uint16_t val)
383bd44300dSCédric Le Goater {
384bd44300dSCédric Le Goater     switch (reg) {
385bd44300dSCédric Le Goater     case MII_BMCR:     /* Basic Control */
386bd44300dSCédric Le Goater         if (val & MII_BMCR_RESET) {
387bd44300dSCédric Le Goater             phy_reset(s);
388bd44300dSCédric Le Goater         } else {
389bd44300dSCédric Le Goater             s->phy_control = val & MII_BMCR_MASK;
390bd44300dSCédric Le Goater             /* Complete autonegotiation immediately.  */
391bd44300dSCédric Le Goater             if (val & MII_BMCR_AUTOEN) {
392bd44300dSCédric Le Goater                 s->phy_status |= MII_BMSR_AN_COMP;
393bd44300dSCédric Le Goater             }
394bd44300dSCédric Le Goater         }
395bd44300dSCédric Le Goater         break;
396bd44300dSCédric Le Goater     case MII_ANAR:     /* Auto-neg advertisement */
397bd44300dSCédric Le Goater         s->phy_advertise = (val & MII_ANAR_MASK) | MII_ANAR_TX;
398bd44300dSCédric Le Goater         break;
399bd44300dSCédric Le Goater     case RTL8211E_MII_INER: /* Interrupt enable */
400bd44300dSCédric Le Goater         s->phy_int_mask = val & 0xff;
401bd44300dSCédric Le Goater         phy_update_irq(s);
402bd44300dSCédric Le Goater         break;
403bd44300dSCédric Le Goater     case RTL8211E_MII_PHYCR:
404bd44300dSCédric Le Goater     case RTL8211E_MII_PHYSR:
405bd44300dSCédric Le Goater     case RTL8211E_MII_RXERC:
406bd44300dSCédric Le Goater     case RTL8211E_MII_LDPSR:
407bd44300dSCédric Le Goater     case RTL8211E_MII_EPAGSR:
408bd44300dSCédric Le Goater     case RTL8211E_MII_PAGSEL:
409bd44300dSCédric Le Goater         qemu_log_mask(LOG_UNIMP, "%s: reg %d not implemented\n",
410bd44300dSCédric Le Goater                       __func__, reg);
411bd44300dSCédric Le Goater         break;
412bd44300dSCédric Le Goater     default:
413bd44300dSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: Bad address at offset %d\n",
414bd44300dSCédric Le Goater                       __func__, reg);
415bd44300dSCédric Le Goater         break;
416bd44300dSCédric Le Goater     }
417bd44300dSCédric Le Goater }
418bd44300dSCédric Le Goater 
do_phy_new_ctl(FTGMAC100State * s)419f16c845aSCédric Le Goater static void do_phy_new_ctl(FTGMAC100State *s)
420f16c845aSCédric Le Goater {
421f16c845aSCédric Le Goater     uint8_t reg;
422f16c845aSCédric Le Goater     uint16_t data;
423f16c845aSCédric Le Goater 
424f16c845aSCédric Le Goater     if (!(s->phycr & FTGMAC100_PHYCR_NEW_ST_22)) {
425f16c845aSCédric Le Goater         qemu_log_mask(LOG_UNIMP, "%s: unsupported ST code\n", __func__);
426f16c845aSCédric Le Goater         return;
427f16c845aSCédric Le Goater     }
428f16c845aSCédric Le Goater 
429f16c845aSCédric Le Goater     /* Nothing to do */
430f16c845aSCédric Le Goater     if (!(s->phycr & FTGMAC100_PHYCR_NEW_FIRE)) {
431f16c845aSCédric Le Goater         return;
432f16c845aSCédric Le Goater     }
433f16c845aSCédric Le Goater 
434f16c845aSCédric Le Goater     reg = FTGMAC100_PHYCR_NEW_REG(s->phycr);
435f16c845aSCédric Le Goater     data = FTGMAC100_PHYCR_NEW_DATA(s->phycr);
436f16c845aSCédric Le Goater 
437f16c845aSCédric Le Goater     switch (FTGMAC100_PHYCR_NEW_OP(s->phycr)) {
438f16c845aSCédric Le Goater     case FTGMAC100_PHYCR_NEW_OP_WRITE:
439f16c845aSCédric Le Goater         do_phy_write(s, reg, data);
440f16c845aSCédric Le Goater         break;
441f16c845aSCédric Le Goater     case FTGMAC100_PHYCR_NEW_OP_READ:
442f16c845aSCédric Le Goater         s->phydata = do_phy_read(s, reg) & 0xffff;
443f16c845aSCédric Le Goater         break;
444f16c845aSCédric Le Goater     default:
445f16c845aSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: invalid OP code %08x\n",
446f16c845aSCédric Le Goater                       __func__, s->phycr);
447f16c845aSCédric Le Goater     }
448f16c845aSCédric Le Goater 
449f16c845aSCédric Le Goater     s->phycr &= ~FTGMAC100_PHYCR_NEW_FIRE;
450f16c845aSCédric Le Goater }
451f16c845aSCédric Le Goater 
do_phy_ctl(FTGMAC100State * s)452f16c845aSCédric Le Goater static void do_phy_ctl(FTGMAC100State *s)
453f16c845aSCédric Le Goater {
454f16c845aSCédric Le Goater     uint8_t reg = FTGMAC100_PHYCR_REG(s->phycr);
455f16c845aSCédric Le Goater 
456f16c845aSCédric Le Goater     if (s->phycr & FTGMAC100_PHYCR_MIIWR) {
457f16c845aSCédric Le Goater         do_phy_write(s, reg, s->phydata & 0xffff);
458f16c845aSCédric Le Goater         s->phycr &= ~FTGMAC100_PHYCR_MIIWR;
459f16c845aSCédric Le Goater     } else if (s->phycr & FTGMAC100_PHYCR_MIIRD) {
460f16c845aSCédric Le Goater         s->phydata = do_phy_read(s, reg) << 16;
461f16c845aSCédric Le Goater         s->phycr &= ~FTGMAC100_PHYCR_MIIRD;
462f16c845aSCédric Le Goater     } else {
463f16c845aSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: no OP code %08x\n",
464f16c845aSCédric Le Goater                       __func__, s->phycr);
465f16c845aSCédric Le Goater     }
466f16c845aSCédric Le Goater }
467f16c845aSCédric Le Goater 
ftgmac100_read_bd(FTGMAC100Desc * bd,dma_addr_t addr)468bd44300dSCédric Le Goater static int ftgmac100_read_bd(FTGMAC100Desc *bd, dma_addr_t addr)
469bd44300dSCédric Le Goater {
470ba06fe8aSPhilippe Mathieu-Daudé     if (dma_memory_read(&address_space_memory, addr,
471ba06fe8aSPhilippe Mathieu-Daudé                         bd, sizeof(*bd), MEMTXATTRS_UNSPECIFIED)) {
472bd44300dSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: failed to read descriptor @ 0x%"
473bd44300dSCédric Le Goater                       HWADDR_PRIx "\n", __func__, addr);
474bd44300dSCédric Le Goater         return -1;
475bd44300dSCédric Le Goater     }
476bd44300dSCédric Le Goater     bd->des0 = le32_to_cpu(bd->des0);
477bd44300dSCédric Le Goater     bd->des1 = le32_to_cpu(bd->des1);
478bd44300dSCédric Le Goater     bd->des2 = le32_to_cpu(bd->des2);
479bd44300dSCédric Le Goater     bd->des3 = le32_to_cpu(bd->des3);
480bd44300dSCédric Le Goater     return 0;
481bd44300dSCédric Le Goater }
482bd44300dSCédric Le Goater 
ftgmac100_write_bd(FTGMAC100Desc * bd,dma_addr_t addr)483bd44300dSCédric Le Goater static int ftgmac100_write_bd(FTGMAC100Desc *bd, dma_addr_t addr)
484bd44300dSCédric Le Goater {
485bd44300dSCédric Le Goater     FTGMAC100Desc lebd;
486bd44300dSCédric Le Goater 
487bd44300dSCédric Le Goater     lebd.des0 = cpu_to_le32(bd->des0);
488bd44300dSCédric Le Goater     lebd.des1 = cpu_to_le32(bd->des1);
489bd44300dSCédric Le Goater     lebd.des2 = cpu_to_le32(bd->des2);
490bd44300dSCédric Le Goater     lebd.des3 = cpu_to_le32(bd->des3);
491ba06fe8aSPhilippe Mathieu-Daudé     if (dma_memory_write(&address_space_memory, addr,
492ba06fe8aSPhilippe Mathieu-Daudé                          &lebd, sizeof(lebd), MEMTXATTRS_UNSPECIFIED)) {
493bd44300dSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: failed to write descriptor @ 0x%"
494bd44300dSCédric Le Goater                       HWADDR_PRIx "\n", __func__, addr);
495bd44300dSCédric Le Goater         return -1;
496bd44300dSCédric Le Goater     }
497bd44300dSCédric Le Goater     return 0;
498bd44300dSCédric Le Goater }
499bd44300dSCédric Le Goater 
ftgmac100_insert_vlan(FTGMAC100State * s,int frame_size,uint8_t vlan_tci)500c2ab73fcSCédric Le Goater static int ftgmac100_insert_vlan(FTGMAC100State *s, int frame_size,
501c2ab73fcSCédric Le Goater                                   uint8_t vlan_tci)
502c2ab73fcSCédric Le Goater {
503c2ab73fcSCédric Le Goater     uint8_t *vlan_hdr = s->frame + (ETH_ALEN * 2);
504c2ab73fcSCédric Le Goater     uint8_t *payload = vlan_hdr + sizeof(struct vlan_header);
505c2ab73fcSCédric Le Goater 
506c2ab73fcSCédric Le Goater     if (frame_size < sizeof(struct eth_header)) {
507c2ab73fcSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR,
508c2ab73fcSCédric Le Goater                       "%s: frame too small for VLAN insertion : %d bytes\n",
509c2ab73fcSCédric Le Goater                       __func__, frame_size);
510c2ab73fcSCédric Le Goater         s->isr |= FTGMAC100_INT_XPKT_LOST;
511c2ab73fcSCédric Le Goater         goto out;
512c2ab73fcSCédric Le Goater     }
513c2ab73fcSCédric Le Goater 
514c2ab73fcSCédric Le Goater     if (frame_size + sizeof(struct vlan_header) > sizeof(s->frame)) {
515c2ab73fcSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR,
516c2ab73fcSCédric Le Goater                       "%s: frame too big : %d bytes\n",
517c2ab73fcSCédric Le Goater                       __func__, frame_size);
518c2ab73fcSCédric Le Goater         s->isr |= FTGMAC100_INT_XPKT_LOST;
519c2ab73fcSCédric Le Goater         frame_size -= sizeof(struct vlan_header);
520c2ab73fcSCédric Le Goater     }
521c2ab73fcSCédric Le Goater 
522c2ab73fcSCédric Le Goater     memmove(payload, vlan_hdr, frame_size - (ETH_ALEN * 2));
523c2ab73fcSCédric Le Goater     stw_be_p(vlan_hdr, ETH_P_VLAN);
524c2ab73fcSCédric Le Goater     stw_be_p(vlan_hdr + 2, vlan_tci);
525c2ab73fcSCédric Le Goater     frame_size += sizeof(struct vlan_header);
526c2ab73fcSCédric Le Goater 
527c2ab73fcSCédric Le Goater out:
528c2ab73fcSCédric Le Goater     return frame_size;
529c2ab73fcSCédric Le Goater }
530c2ab73fcSCédric Le Goater 
ftgmac100_do_tx(FTGMAC100State * s,uint64_t tx_ring,uint64_t tx_descriptor)5310b51fd0fSJamin Lin static void ftgmac100_do_tx(FTGMAC100State *s, uint64_t tx_ring,
5320b51fd0fSJamin Lin                             uint64_t tx_descriptor)
533bd44300dSCédric Le Goater {
534bd44300dSCédric Le Goater     int frame_size = 0;
535bd44300dSCédric Le Goater     uint8_t *ptr = s->frame;
5360b51fd0fSJamin Lin     uint64_t addr = tx_descriptor;
5372095468dSJamin Lin     uint64_t buf_addr = 0;
538bd44300dSCédric Le Goater     uint32_t flags = 0;
539bd44300dSCédric Le Goater 
540bd44300dSCédric Le Goater     while (1) {
541bd44300dSCédric Le Goater         FTGMAC100Desc bd;
542bd44300dSCédric Le Goater         int len;
543bd44300dSCédric Le Goater 
544bd44300dSCédric Le Goater         if (ftgmac100_read_bd(&bd, addr) ||
545bd44300dSCédric Le Goater             ((bd.des0 & FTGMAC100_TXDES0_TXDMA_OWN) == 0)) {
546bd44300dSCédric Le Goater             /* Run out of descriptors to transmit.  */
547bd44300dSCédric Le Goater             s->isr |= FTGMAC100_INT_NO_NPTXBUF;
548bd44300dSCédric Le Goater             break;
549bd44300dSCédric Le Goater         }
550bd44300dSCédric Le Goater 
5515b0961f7SJamin Lin         /*
5525b0961f7SJamin Lin          * record transmit flags as they are valid only on the first
5535b0961f7SJamin Lin          * segment
5545b0961f7SJamin Lin          */
555bd44300dSCédric Le Goater         if (bd.des0 & FTGMAC100_TXDES0_FTS) {
556bd44300dSCédric Le Goater             flags = bd.des1;
557bd44300dSCédric Le Goater         }
558bd44300dSCédric Le Goater 
559cd679a76SCédric Le Goater         len = FTGMAC100_TXDES0_TXBUF_SIZE(bd.des0);
560af6d66e2SCédric Le Goater         if (!len) {
561af6d66e2SCédric Le Goater             /*
562af6d66e2SCédric Le Goater              * 0 is an invalid size, however the HW does not raise any
563af6d66e2SCédric Le Goater              * interrupt. Flag an error because the guest is buggy.
564af6d66e2SCédric Le Goater              */
565af6d66e2SCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "%s: invalid segment size\n",
566af6d66e2SCédric Le Goater                           __func__);
567af6d66e2SCédric Le Goater         }
568af6d66e2SCédric Le Goater 
569cd679a76SCédric Le Goater         if (frame_size + len > sizeof(s->frame)) {
570bd44300dSCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "%s: frame too big : %d bytes\n",
571bd44300dSCédric Le Goater                           __func__, len);
572cd679a76SCédric Le Goater             s->isr |= FTGMAC100_INT_XPKT_LOST;
573cd679a76SCédric Le Goater             len =  sizeof(s->frame) - frame_size;
574bd44300dSCédric Le Goater         }
575bd44300dSCédric Le Goater 
5762095468dSJamin Lin         buf_addr = bd.des3;
5772095468dSJamin Lin         if (s->dma64) {
5782095468dSJamin Lin             buf_addr = deposit64(buf_addr, 32, 32,
5792095468dSJamin Lin                                  FTGMAC100_TXDES2_TXBUF_BADR_HI(bd.des2));
5802095468dSJamin Lin         }
5812095468dSJamin Lin         if (dma_memory_read(&address_space_memory, buf_addr,
582ba06fe8aSPhilippe Mathieu-Daudé                             ptr, len, MEMTXATTRS_UNSPECIFIED)) {
583bd44300dSCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "%s: failed to read packet @ 0x%x\n",
584bd44300dSCédric Le Goater                           __func__, bd.des3);
5859c30f092SCédric Le Goater             s->isr |= FTGMAC100_INT_AHB_ERR;
586bd44300dSCédric Le Goater             break;
587bd44300dSCédric Le Goater         }
588bd44300dSCédric Le Goater 
589bd44300dSCédric Le Goater         ptr += len;
590bd44300dSCédric Le Goater         frame_size += len;
591bd44300dSCédric Le Goater         if (bd.des0 & FTGMAC100_TXDES0_LTS) {
592f5746335SBin Meng             int csum = 0;
593c2ab73fcSCédric Le Goater 
594c2ab73fcSCédric Le Goater             /* Check for VLAN */
595c2ab73fcSCédric Le Goater             if (flags & FTGMAC100_TXDES1_INS_VLANTAG &&
596c2ab73fcSCédric Le Goater                 be16_to_cpu(PKT_GET_ETH_HDR(s->frame)->h_proto) != ETH_P_VLAN) {
597c2ab73fcSCédric Le Goater                 frame_size = ftgmac100_insert_vlan(s, frame_size,
598c2ab73fcSCédric Le Goater                                             FTGMAC100_TXDES1_VLANTAG_CI(flags));
599c2ab73fcSCédric Le Goater             }
600c2ab73fcSCédric Le Goater 
601bd44300dSCédric Le Goater             if (flags & FTGMAC100_TXDES1_IP_CHKSUM) {
602f5746335SBin Meng                 csum |= CSUM_IP;
603bd44300dSCédric Le Goater             }
604f5746335SBin Meng             if (flags & FTGMAC100_TXDES1_TCP_CHKSUM) {
605f5746335SBin Meng                 csum |= CSUM_TCP;
606f5746335SBin Meng             }
607f5746335SBin Meng             if (flags & FTGMAC100_TXDES1_UDP_CHKSUM) {
608f5746335SBin Meng                 csum |= CSUM_UDP;
609f5746335SBin Meng             }
610f5746335SBin Meng             if (csum) {
611f5746335SBin Meng                 net_checksum_calculate(s->frame, frame_size, csum);
612f5746335SBin Meng             }
613f5746335SBin Meng 
614bd44300dSCédric Le Goater             /* Last buffer in frame.  */
615bd44300dSCédric Le Goater             qemu_send_packet(qemu_get_queue(s->nic), s->frame, frame_size);
616bd44300dSCédric Le Goater             ptr = s->frame;
617bd44300dSCédric Le Goater             frame_size = 0;
618bd44300dSCédric Le Goater             s->isr |= FTGMAC100_INT_XPKT_ETH;
619bd44300dSCédric Le Goater         }
620bd44300dSCédric Le Goater 
621bd44300dSCédric Le Goater         if (flags & FTGMAC100_TXDES1_TX2FIC) {
622bd44300dSCédric Le Goater             s->isr |= FTGMAC100_INT_XPKT_FIFO;
623bd44300dSCédric Le Goater         }
624bd44300dSCédric Le Goater         bd.des0 &= ~FTGMAC100_TXDES0_TXDMA_OWN;
625bd44300dSCédric Le Goater 
626bd44300dSCédric Le Goater         /* Write back the modified descriptor.  */
627bd44300dSCédric Le Goater         ftgmac100_write_bd(&bd, addr);
628bd44300dSCédric Le Goater         /* Advance to the next descriptor.  */
6291335fe3eSCédric Le Goater         if (bd.des0 & s->txdes0_edotr) {
630bd44300dSCédric Le Goater             addr = tx_ring;
631bd44300dSCédric Le Goater         } else {
632d7a64d00SErik Smit             addr += FTGMAC100_DBLAC_TXDES_SIZE(s->dblac);
633bd44300dSCédric Le Goater         }
634bd44300dSCédric Le Goater     }
635bd44300dSCédric Le Goater 
636bd44300dSCédric Le Goater     s->tx_descriptor = addr;
637bd44300dSCédric Le Goater 
638bd44300dSCédric Le Goater     ftgmac100_update_irq(s);
639bd44300dSCédric Le Goater }
640bd44300dSCédric Le Goater 
ftgmac100_can_receive(NetClientState * nc)641b8c4b67eSPhilippe Mathieu-Daudé static bool ftgmac100_can_receive(NetClientState *nc)
642bd44300dSCédric Le Goater {
643bd44300dSCédric Le Goater     FTGMAC100State *s = FTGMAC100(qemu_get_nic_opaque(nc));
644bd44300dSCédric Le Goater     FTGMAC100Desc bd;
645bd44300dSCédric Le Goater 
646bd44300dSCédric Le Goater     if ((s->maccr & (FTGMAC100_MACCR_RXDMA_EN | FTGMAC100_MACCR_RXMAC_EN))
647bd44300dSCédric Le Goater          != (FTGMAC100_MACCR_RXDMA_EN | FTGMAC100_MACCR_RXMAC_EN)) {
648b8c4b67eSPhilippe Mathieu-Daudé         return false;
649bd44300dSCédric Le Goater     }
650bd44300dSCédric Le Goater 
651bd44300dSCédric Le Goater     if (ftgmac100_read_bd(&bd, s->rx_descriptor)) {
652b8c4b67eSPhilippe Mathieu-Daudé         return false;
653bd44300dSCédric Le Goater     }
654bd44300dSCédric Le Goater     return !(bd.des0 & FTGMAC100_RXDES0_RXPKT_RDY);
655bd44300dSCédric Le Goater }
656bd44300dSCédric Le Goater 
657bd44300dSCédric Le Goater /*
658bd44300dSCédric Le Goater  * This is purely informative. The HW can poll the RW (and RX) ring
659bd44300dSCédric Le Goater  * buffers for available descriptors but we don't need to trigger a
660bd44300dSCédric Le Goater  * timer for that in qemu.
661bd44300dSCédric Le Goater  */
ftgmac100_rxpoll(FTGMAC100State * s)662bd44300dSCédric Le Goater static uint32_t ftgmac100_rxpoll(FTGMAC100State *s)
663bd44300dSCédric Le Goater {
6645b0961f7SJamin Lin     /*
6655b0961f7SJamin Lin      * Polling times :
666bd44300dSCédric Le Goater      *
667bd44300dSCédric Le Goater      * Speed      TIME_SEL=0    TIME_SEL=1
668bd44300dSCédric Le Goater      *
669bd44300dSCédric Le Goater      *    10         51.2 ms      819.2 ms
670bd44300dSCédric Le Goater      *   100         5.12 ms      81.92 ms
671bd44300dSCédric Le Goater      *  1000        1.024 ms     16.384 ms
672bd44300dSCédric Le Goater      */
673bd44300dSCédric Le Goater     static const int div[] = { 20, 200, 1000 };
674bd44300dSCédric Le Goater 
675bd44300dSCédric Le Goater     uint32_t cnt = 1024 * FTGMAC100_APTC_RXPOLL_CNT(s->aptcr);
676bd44300dSCédric Le Goater     uint32_t speed = (s->maccr & FTGMAC100_MACCR_FAST_MODE) ? 1 : 0;
677bd44300dSCédric Le Goater 
678bd44300dSCédric Le Goater     if (s->aptcr & FTGMAC100_APTC_RXPOLL_TIME_SEL) {
679bd44300dSCédric Le Goater         cnt <<= 4;
680bd44300dSCédric Le Goater     }
681bd44300dSCédric Le Goater 
682bd44300dSCédric Le Goater     if (s->maccr & FTGMAC100_MACCR_GIGA_MODE) {
683bd44300dSCédric Le Goater         speed = 2;
684bd44300dSCédric Le Goater     }
685bd44300dSCédric Le Goater 
6864a4ff4c5SLaurent Vivier     return cnt / div[speed];
687bd44300dSCédric Le Goater }
688bd44300dSCédric Le Goater 
ftgmac100_do_reset(FTGMAC100State * s,bool sw_reset)689e0059c88SCédric Le Goater static void ftgmac100_do_reset(FTGMAC100State *s, bool sw_reset)
690bd44300dSCédric Le Goater {
691bd44300dSCédric Le Goater     /* Reset the FTGMAC100 */
692bd44300dSCédric Le Goater     s->isr = 0;
693bd44300dSCédric Le Goater     s->ier = 0;
694bd44300dSCédric Le Goater     s->rx_enabled = 0;
695bd44300dSCédric Le Goater     s->rx_ring = 0;
696bd44300dSCédric Le Goater     s->rbsr = 0x640;
697bd44300dSCédric Le Goater     s->rx_descriptor = 0;
698bd44300dSCédric Le Goater     s->tx_ring = 0;
699bd44300dSCédric Le Goater     s->tx_descriptor = 0;
700bd44300dSCédric Le Goater     s->math[0] = 0;
701bd44300dSCédric Le Goater     s->math[1] = 0;
702bd44300dSCédric Le Goater     s->itc = 0;
703bd44300dSCédric Le Goater     s->aptcr = 1;
704bd44300dSCédric Le Goater     s->dblac = 0x00022f00;
705bd44300dSCédric Le Goater     s->revr = 0;
706bd44300dSCédric Le Goater     s->fear1 = 0;
707bd44300dSCédric Le Goater     s->tpafcr = 0xf1;
708bd44300dSCédric Le Goater 
709e0059c88SCédric Le Goater     if (sw_reset) {
710e0059c88SCédric Le Goater         s->maccr &= FTGMAC100_MACCR_GIGA_MODE | FTGMAC100_MACCR_FAST_MODE;
711e0059c88SCédric Le Goater     } else {
712bd44300dSCédric Le Goater         s->maccr = 0;
713e0059c88SCédric Le Goater     }
714e0059c88SCédric Le Goater 
715bd44300dSCédric Le Goater     s->phycr = 0;
716bd44300dSCédric Le Goater     s->phydata = 0;
717bd44300dSCédric Le Goater     s->fcr = 0x400;
718bd44300dSCédric Le Goater 
719bd44300dSCédric Le Goater     /* and the PHY */
720bd44300dSCédric Le Goater     phy_reset(s);
721bd44300dSCédric Le Goater }
722bd44300dSCédric Le Goater 
ftgmac100_reset(DeviceState * d)723e0059c88SCédric Le Goater static void ftgmac100_reset(DeviceState *d)
724e0059c88SCédric Le Goater {
725e0059c88SCédric Le Goater     ftgmac100_do_reset(FTGMAC100(d), false);
726e0059c88SCédric Le Goater }
727e0059c88SCédric Le Goater 
ftgmac100_read(void * opaque,hwaddr addr,unsigned size)728bd44300dSCédric Le Goater static uint64_t ftgmac100_read(void *opaque, hwaddr addr, unsigned size)
729bd44300dSCédric Le Goater {
730bd44300dSCédric Le Goater     FTGMAC100State *s = FTGMAC100(opaque);
731bd44300dSCédric Le Goater 
732bd44300dSCédric Le Goater     switch (addr & 0xff) {
733bd44300dSCédric Le Goater     case FTGMAC100_ISR:
734bd44300dSCédric Le Goater         return s->isr;
735bd44300dSCédric Le Goater     case FTGMAC100_IER:
736bd44300dSCédric Le Goater         return s->ier;
737bd44300dSCédric Le Goater     case FTGMAC100_MAC_MADR:
738bd44300dSCédric Le Goater         return (s->conf.macaddr.a[0] << 8)  | s->conf.macaddr.a[1];
739bd44300dSCédric Le Goater     case FTGMAC100_MAC_LADR:
740bd44300dSCédric Le Goater         return ((uint32_t) s->conf.macaddr.a[2] << 24) |
741bd44300dSCédric Le Goater             (s->conf.macaddr.a[3] << 16) | (s->conf.macaddr.a[4] << 8) |
742bd44300dSCédric Le Goater             s->conf.macaddr.a[5];
743bd44300dSCédric Le Goater     case FTGMAC100_MATH0:
744bd44300dSCédric Le Goater         return s->math[0];
745bd44300dSCédric Le Goater     case FTGMAC100_MATH1:
746bd44300dSCédric Le Goater         return s->math[1];
74739161476SCédric Le Goater     case FTGMAC100_RXR_BADR:
7480b51fd0fSJamin Lin         return extract64(s->rx_ring, 0, 32);
74939161476SCédric Le Goater     case FTGMAC100_NPTXR_BADR:
7500b51fd0fSJamin Lin         return extract64(s->tx_ring, 0, 32);
751bd44300dSCédric Le Goater     case FTGMAC100_ITC:
752bd44300dSCédric Le Goater         return s->itc;
753bd44300dSCédric Le Goater     case FTGMAC100_DBLAC:
754bd44300dSCédric Le Goater         return s->dblac;
755bd44300dSCédric Le Goater     case FTGMAC100_REVR:
756bd44300dSCédric Le Goater         return s->revr;
757bd44300dSCédric Le Goater     case FTGMAC100_FEAR1:
758bd44300dSCédric Le Goater         return s->fear1;
759bd44300dSCédric Le Goater     case FTGMAC100_TPAFCR:
760bd44300dSCédric Le Goater         return s->tpafcr;
761bd44300dSCédric Le Goater     case FTGMAC100_FCR:
762bd44300dSCédric Le Goater         return s->fcr;
763bd44300dSCédric Le Goater     case FTGMAC100_MACCR:
764bd44300dSCédric Le Goater         return s->maccr;
765bd44300dSCédric Le Goater     case FTGMAC100_PHYCR:
766bd44300dSCédric Le Goater         return s->phycr;
767bd44300dSCédric Le Goater     case FTGMAC100_PHYDATA:
768bd44300dSCédric Le Goater         return s->phydata;
769bd44300dSCédric Le Goater 
770bd44300dSCédric Le Goater         /* We might want to support these one day */
771bd44300dSCédric Le Goater     case FTGMAC100_HPTXPD: /* High Priority Transmit Poll Demand */
772bd44300dSCédric Le Goater     case FTGMAC100_HPTXR_BADR: /* High Priority Transmit Ring Base Address */
773bd44300dSCédric Le Goater     case FTGMAC100_MACSR: /* MAC Status Register (MACSR) */
774bd44300dSCédric Le Goater         qemu_log_mask(LOG_UNIMP, "%s: read to unimplemented register 0x%"
775bd44300dSCédric Le Goater                       HWADDR_PRIx "\n", __func__, addr);
776bd44300dSCédric Le Goater         return 0;
777bd44300dSCédric Le Goater     default:
778bd44300dSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: Bad address at offset 0x%"
779bd44300dSCédric Le Goater                       HWADDR_PRIx "\n", __func__, addr);
780bd44300dSCédric Le Goater         return 0;
781bd44300dSCédric Le Goater     }
782bd44300dSCédric Le Goater }
783bd44300dSCédric Le Goater 
ftgmac100_write(void * opaque,hwaddr addr,uint64_t value,unsigned size)784bd44300dSCédric Le Goater static void ftgmac100_write(void *opaque, hwaddr addr,
785bd44300dSCédric Le Goater                           uint64_t value, unsigned size)
786bd44300dSCédric Le Goater {
787bd44300dSCédric Le Goater     FTGMAC100State *s = FTGMAC100(opaque);
788bd44300dSCédric Le Goater 
789bd44300dSCédric Le Goater     switch (addr & 0xff) {
790bd44300dSCédric Le Goater     case FTGMAC100_ISR: /* Interrupt status */
791bd44300dSCédric Le Goater         s->isr &= ~value;
792bd44300dSCédric Le Goater         break;
793bd44300dSCédric Le Goater     case FTGMAC100_IER: /* Interrupt control */
794bd44300dSCédric Le Goater         s->ier = value;
795bd44300dSCédric Le Goater         break;
796bd44300dSCédric Le Goater     case FTGMAC100_MAC_MADR: /* MAC */
797bd44300dSCédric Le Goater         s->conf.macaddr.a[0] = value >> 8;
798bd44300dSCédric Le Goater         s->conf.macaddr.a[1] = value;
799bd44300dSCédric Le Goater         break;
800bd44300dSCédric Le Goater     case FTGMAC100_MAC_LADR:
801bd44300dSCédric Le Goater         s->conf.macaddr.a[2] = value >> 24;
802bd44300dSCédric Le Goater         s->conf.macaddr.a[3] = value >> 16;
803bd44300dSCédric Le Goater         s->conf.macaddr.a[4] = value >> 8;
804bd44300dSCédric Le Goater         s->conf.macaddr.a[5] = value;
805bd44300dSCédric Le Goater         break;
806bd44300dSCédric Le Goater     case FTGMAC100_MATH0: /* Multicast Address Hash Table 0 */
807bd44300dSCédric Le Goater         s->math[0] = value;
808bd44300dSCédric Le Goater         break;
809bd44300dSCédric Le Goater     case FTGMAC100_MATH1: /* Multicast Address Hash Table 1 */
810bd44300dSCédric Le Goater         s->math[1] = value;
811bd44300dSCédric Le Goater         break;
812bd44300dSCédric Le Goater     case FTGMAC100_ITC: /* TODO: Interrupt Timer Control */
813bd44300dSCédric Le Goater         s->itc = value;
814bd44300dSCédric Le Goater         break;
815bd44300dSCédric Le Goater     case FTGMAC100_RXR_BADR: /* Ring buffer address */
81655efb365SCédric Le Goater         if (!QEMU_IS_ALIGNED(value, FTGMAC100_DESC_ALIGNMENT)) {
81755efb365SCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "%s: Bad RX buffer alignment 0x%"
81855efb365SCédric Le Goater                           HWADDR_PRIx "\n", __func__, value);
81955efb365SCédric Le Goater             return;
82055efb365SCédric Le Goater         }
8210b51fd0fSJamin Lin         s->rx_ring = deposit64(s->rx_ring, 0, 32, value);
8220b51fd0fSJamin Lin         s->rx_descriptor = deposit64(s->rx_descriptor, 0, 32, value);
823bd44300dSCédric Le Goater         break;
824bd44300dSCédric Le Goater 
825bd44300dSCédric Le Goater     case FTGMAC100_RBSR: /* DMA buffer size */
826bd44300dSCédric Le Goater         s->rbsr = value;
827bd44300dSCédric Le Goater         break;
828bd44300dSCédric Le Goater 
829bd44300dSCédric Le Goater     case FTGMAC100_NPTXR_BADR: /* Transmit buffer address */
83055efb365SCédric Le Goater         if (!QEMU_IS_ALIGNED(value, FTGMAC100_DESC_ALIGNMENT)) {
83155efb365SCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "%s: Bad TX buffer alignment 0x%"
83255efb365SCédric Le Goater                           HWADDR_PRIx "\n", __func__, value);
83355efb365SCédric Le Goater             return;
83455efb365SCédric Le Goater         }
8350b51fd0fSJamin Lin         s->tx_ring = deposit64(s->tx_ring, 0, 32, value);
8360b51fd0fSJamin Lin         s->tx_descriptor = deposit64(s->tx_descriptor, 0, 32, value);
837bd44300dSCédric Le Goater         break;
838bd44300dSCédric Le Goater 
839bd44300dSCédric Le Goater     case FTGMAC100_NPTXPD: /* Trigger transmit */
840bd44300dSCédric Le Goater         if ((s->maccr & (FTGMAC100_MACCR_TXDMA_EN | FTGMAC100_MACCR_TXMAC_EN))
841bd44300dSCédric Le Goater             == (FTGMAC100_MACCR_TXDMA_EN | FTGMAC100_MACCR_TXMAC_EN)) {
842bd44300dSCédric Le Goater             /* TODO: high priority tx ring */
843bd44300dSCédric Le Goater             ftgmac100_do_tx(s, s->tx_ring, s->tx_descriptor);
844bd44300dSCédric Le Goater         }
845bd44300dSCédric Le Goater         if (ftgmac100_can_receive(qemu_get_queue(s->nic))) {
846bd44300dSCédric Le Goater             qemu_flush_queued_packets(qemu_get_queue(s->nic));
847bd44300dSCédric Le Goater         }
848bd44300dSCédric Le Goater         break;
849bd44300dSCédric Le Goater 
850bd44300dSCédric Le Goater     case FTGMAC100_RXPD: /* Receive Poll Demand Register */
851bd44300dSCédric Le Goater         if (ftgmac100_can_receive(qemu_get_queue(s->nic))) {
852bd44300dSCédric Le Goater             qemu_flush_queued_packets(qemu_get_queue(s->nic));
853bd44300dSCédric Le Goater         }
854bd44300dSCédric Le Goater         break;
855bd44300dSCédric Le Goater 
856bd44300dSCédric Le Goater     case FTGMAC100_APTC: /* Automatic polling */
857bd44300dSCédric Le Goater         s->aptcr = value;
858bd44300dSCédric Le Goater 
859bd44300dSCédric Le Goater         if (FTGMAC100_APTC_RXPOLL_CNT(s->aptcr)) {
860bd44300dSCédric Le Goater             ftgmac100_rxpoll(s);
861bd44300dSCédric Le Goater         }
862bd44300dSCédric Le Goater 
863bd44300dSCédric Le Goater         if (FTGMAC100_APTC_TXPOLL_CNT(s->aptcr)) {
864bd44300dSCédric Le Goater             qemu_log_mask(LOG_UNIMP, "%s: no transmit polling\n", __func__);
865bd44300dSCédric Le Goater         }
866bd44300dSCédric Le Goater         break;
867bd44300dSCédric Le Goater 
868bd44300dSCédric Le Goater     case FTGMAC100_MACCR: /* MAC Device control */
869bd44300dSCédric Le Goater         s->maccr = value;
870bd44300dSCédric Le Goater         if (value & FTGMAC100_MACCR_SW_RST) {
871e0059c88SCédric Le Goater             ftgmac100_do_reset(s, true);
872bd44300dSCédric Le Goater         }
873bd44300dSCédric Le Goater 
874bd44300dSCédric Le Goater         if (ftgmac100_can_receive(qemu_get_queue(s->nic))) {
875bd44300dSCédric Le Goater             qemu_flush_queued_packets(qemu_get_queue(s->nic));
876bd44300dSCédric Le Goater         }
877bd44300dSCédric Le Goater         break;
878bd44300dSCédric Le Goater 
879bd44300dSCédric Le Goater     case FTGMAC100_PHYCR:  /* PHY Device control */
880bd44300dSCédric Le Goater         s->phycr = value;
881f16c845aSCédric Le Goater         if (s->revr & FTGMAC100_REVR_NEW_MDIO_INTERFACE) {
882f16c845aSCédric Le Goater             do_phy_new_ctl(s);
883bd44300dSCédric Le Goater         } else {
884f16c845aSCédric Le Goater             do_phy_ctl(s);
885bd44300dSCédric Le Goater         }
886bd44300dSCédric Le Goater         break;
887bd44300dSCédric Le Goater     case FTGMAC100_PHYDATA:
888bd44300dSCédric Le Goater         s->phydata = value & 0xffff;
889bd44300dSCédric Le Goater         break;
890bd44300dSCédric Le Goater     case FTGMAC100_DBLAC: /* DMA Burst Length and Arbitration Control */
891a134321eSerik-smit         if (FTGMAC100_DBLAC_TXDES_SIZE(value) < sizeof(FTGMAC100Desc)) {
892d7a64d00SErik Smit             qemu_log_mask(LOG_GUEST_ERROR,
893a134321eSerik-smit                           "%s: transmit descriptor too small: %" PRIx64
894a134321eSerik-smit                           " bytes\n", __func__,
895a134321eSerik-smit                           FTGMAC100_DBLAC_TXDES_SIZE(value));
896d7a64d00SErik Smit             break;
897d7a64d00SErik Smit         }
898a134321eSerik-smit         if (FTGMAC100_DBLAC_RXDES_SIZE(value) < sizeof(FTGMAC100Desc)) {
899d7a64d00SErik Smit             qemu_log_mask(LOG_GUEST_ERROR,
900a134321eSerik-smit                           "%s: receive descriptor too small : %" PRIx64
901a134321eSerik-smit                           " bytes\n", __func__,
902a134321eSerik-smit                           FTGMAC100_DBLAC_RXDES_SIZE(value));
903d7a64d00SErik Smit             break;
904d7a64d00SErik Smit         }
905bd44300dSCédric Le Goater         s->dblac = value;
906bd44300dSCédric Le Goater         break;
907bd44300dSCédric Le Goater     case FTGMAC100_REVR:  /* Feature Register */
908f16c845aSCédric Le Goater         s->revr = value;
909bd44300dSCédric Le Goater         break;
910bd44300dSCédric Le Goater     case FTGMAC100_FEAR1: /* Feature Register 1 */
911bd44300dSCédric Le Goater         s->fear1 = value;
912bd44300dSCédric Le Goater         break;
913bd44300dSCédric Le Goater     case FTGMAC100_TPAFCR: /* Transmit Priority Arbitration and FIFO Control */
914bd44300dSCédric Le Goater         s->tpafcr = value;
915bd44300dSCédric Le Goater         break;
916bd44300dSCédric Le Goater     case FTGMAC100_FCR: /* Flow Control  */
917bd44300dSCédric Le Goater         s->fcr  = value;
918bd44300dSCédric Le Goater         break;
919bd44300dSCédric Le Goater 
920bd44300dSCédric Le Goater     case FTGMAC100_HPTXPD: /* High Priority Transmit Poll Demand */
921bd44300dSCédric Le Goater     case FTGMAC100_HPTXR_BADR: /* High Priority Transmit Ring Base Address */
922bd44300dSCédric Le Goater     case FTGMAC100_MACSR: /* MAC Status Register (MACSR) */
923bd44300dSCédric Le Goater         qemu_log_mask(LOG_UNIMP, "%s: write to unimplemented register 0x%"
924bd44300dSCédric Le Goater                       HWADDR_PRIx "\n", __func__, addr);
925bd44300dSCédric Le Goater         break;
926bd44300dSCédric Le Goater     default:
927bd44300dSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: Bad address at offset 0x%"
928bd44300dSCédric Le Goater                       HWADDR_PRIx "\n", __func__, addr);
929bd44300dSCédric Le Goater         break;
930bd44300dSCédric Le Goater     }
931bd44300dSCédric Le Goater 
932bd44300dSCédric Le Goater     ftgmac100_update_irq(s);
933bd44300dSCédric Le Goater }
934bd44300dSCédric Le Goater 
ftgmac100_high_read(void * opaque,hwaddr addr,unsigned size)935578c6e9eSJamin Lin static uint64_t ftgmac100_high_read(void *opaque, hwaddr addr, unsigned size)
936578c6e9eSJamin Lin {
937578c6e9eSJamin Lin     FTGMAC100State *s = FTGMAC100(opaque);
938578c6e9eSJamin Lin     uint64_t val = 0;
939578c6e9eSJamin Lin 
940578c6e9eSJamin Lin     switch (addr) {
941578c6e9eSJamin Lin     case FTGMAC100_NPTXR_BADR_HIGH:
942578c6e9eSJamin Lin         val = extract64(s->tx_ring, 32, 32);
943578c6e9eSJamin Lin         break;
944578c6e9eSJamin Lin     case FTGMAC100_HPTXR_BADR_HIGH:
945578c6e9eSJamin Lin         /* High Priority Transmit Ring Base High Address */
946578c6e9eSJamin Lin         qemu_log_mask(LOG_UNIMP, "%s: read to unimplemented register 0x%"
947578c6e9eSJamin Lin                       HWADDR_PRIx "\n", __func__, addr);
948578c6e9eSJamin Lin         break;
949578c6e9eSJamin Lin     case FTGMAC100_RXR_BADR_HIGH:
950578c6e9eSJamin Lin         val = extract64(s->rx_ring, 32, 32);
951578c6e9eSJamin Lin         break;
952578c6e9eSJamin Lin     default:
953578c6e9eSJamin Lin         qemu_log_mask(LOG_GUEST_ERROR, "%s: Bad address at offset 0x%"
954578c6e9eSJamin Lin                       HWADDR_PRIx "\n", __func__, addr);
955578c6e9eSJamin Lin         break;
956578c6e9eSJamin Lin     }
957578c6e9eSJamin Lin 
958578c6e9eSJamin Lin     return val;
959578c6e9eSJamin Lin }
960578c6e9eSJamin Lin 
ftgmac100_high_write(void * opaque,hwaddr addr,uint64_t value,unsigned size)961578c6e9eSJamin Lin static void ftgmac100_high_write(void *opaque, hwaddr addr,
962578c6e9eSJamin Lin                           uint64_t value, unsigned size)
963578c6e9eSJamin Lin {
964578c6e9eSJamin Lin     FTGMAC100State *s = FTGMAC100(opaque);
965578c6e9eSJamin Lin 
966578c6e9eSJamin Lin     switch (addr) {
967578c6e9eSJamin Lin     case FTGMAC100_NPTXR_BADR_HIGH:
968578c6e9eSJamin Lin         s->tx_ring = deposit64(s->tx_ring, 32, 32, value);
969578c6e9eSJamin Lin         s->tx_descriptor = deposit64(s->tx_descriptor, 32, 32, value);
970578c6e9eSJamin Lin         break;
971578c6e9eSJamin Lin     case FTGMAC100_HPTXR_BADR_HIGH:
972578c6e9eSJamin Lin         /* High Priority Transmit Ring Base High Address */
973578c6e9eSJamin Lin         qemu_log_mask(LOG_UNIMP, "%s: write to unimplemented register 0x%"
974578c6e9eSJamin Lin                       HWADDR_PRIx "\n", __func__, addr);
975578c6e9eSJamin Lin         break;
976578c6e9eSJamin Lin     case FTGMAC100_RXR_BADR_HIGH:
977578c6e9eSJamin Lin         s->rx_ring = deposit64(s->rx_ring, 32, 32, value);
978578c6e9eSJamin Lin         s->rx_descriptor = deposit64(s->rx_descriptor, 32, 32, value);
979578c6e9eSJamin Lin         break;
980578c6e9eSJamin Lin     default:
981578c6e9eSJamin Lin         qemu_log_mask(LOG_GUEST_ERROR, "%s: Bad address at offset 0x%"
982578c6e9eSJamin Lin                       HWADDR_PRIx "\n", __func__, addr);
983578c6e9eSJamin Lin         break;
984578c6e9eSJamin Lin     }
985578c6e9eSJamin Lin 
986578c6e9eSJamin Lin     ftgmac100_update_irq(s);
987578c6e9eSJamin Lin }
988578c6e9eSJamin Lin 
ftgmac100_filter(FTGMAC100State * s,const uint8_t * buf,size_t len)989bd44300dSCédric Le Goater static int ftgmac100_filter(FTGMAC100State *s, const uint8_t *buf, size_t len)
990bd44300dSCédric Le Goater {
991bd44300dSCédric Le Goater     unsigned mcast_idx;
992bd44300dSCédric Le Goater 
993bd44300dSCédric Le Goater     if (s->maccr & FTGMAC100_MACCR_RX_ALL) {
994bd44300dSCédric Le Goater         return 1;
995bd44300dSCédric Le Goater     }
996bd44300dSCédric Le Goater 
997bd44300dSCédric Le Goater     switch (get_eth_packet_type(PKT_GET_ETH_HDR(buf))) {
998bd44300dSCédric Le Goater     case ETH_PKT_BCAST:
999bd44300dSCédric Le Goater         if (!(s->maccr & FTGMAC100_MACCR_RX_BROADPKT)) {
1000bd44300dSCédric Le Goater             return 0;
1001bd44300dSCédric Le Goater         }
1002bd44300dSCédric Le Goater         break;
1003bd44300dSCédric Le Goater     case ETH_PKT_MCAST:
1004bd44300dSCédric Le Goater         if (!(s->maccr & FTGMAC100_MACCR_RX_MULTIPKT)) {
1005bd44300dSCédric Le Goater             if (!(s->maccr & FTGMAC100_MACCR_HT_MULTI_EN)) {
1006bd44300dSCédric Le Goater                 return 0;
1007bd44300dSCédric Le Goater             }
1008bd44300dSCédric Le Goater 
100944effc1fSCédric Le Goater             mcast_idx = net_crc32_le(buf, ETH_ALEN);
101044effc1fSCédric Le Goater             mcast_idx = (~(mcast_idx >> 2)) & 0x3f;
1011bd44300dSCédric Le Goater             if (!(s->math[mcast_idx / 32] & (1 << (mcast_idx % 32)))) {
1012bd44300dSCédric Le Goater                 return 0;
1013bd44300dSCédric Le Goater             }
1014bd44300dSCédric Le Goater         }
1015bd44300dSCédric Le Goater         break;
1016bd44300dSCédric Le Goater     case ETH_PKT_UCAST:
1017bd44300dSCédric Le Goater         if (memcmp(s->conf.macaddr.a, buf, 6)) {
1018bd44300dSCédric Le Goater             return 0;
1019bd44300dSCédric Le Goater         }
1020bd44300dSCédric Le Goater         break;
1021bd44300dSCédric Le Goater     }
1022bd44300dSCédric Le Goater 
1023bd44300dSCédric Le Goater     return 1;
1024bd44300dSCédric Le Goater }
1025bd44300dSCédric Le Goater 
ftgmac100_receive(NetClientState * nc,const uint8_t * buf,size_t len)1026bd44300dSCédric Le Goater static ssize_t ftgmac100_receive(NetClientState *nc, const uint8_t *buf,
1027bd44300dSCédric Le Goater                                  size_t len)
1028bd44300dSCédric Le Goater {
1029bd44300dSCédric Le Goater     FTGMAC100State *s = FTGMAC100(qemu_get_nic_opaque(nc));
1030bd44300dSCédric Le Goater     FTGMAC100Desc bd;
1031bd44300dSCédric Le Goater     uint32_t flags = 0;
10320b51fd0fSJamin Lin     uint64_t addr;
1033bd44300dSCédric Le Goater     uint32_t crc;
10342095468dSJamin Lin     uint64_t buf_addr = 0;
1035bd44300dSCédric Le Goater     uint8_t *crc_ptr;
1036bd44300dSCédric Le Goater     uint32_t buf_len;
1037bd44300dSCédric Le Goater     size_t size = len;
1038bd44300dSCédric Le Goater     uint32_t first = FTGMAC100_RXDES0_FRS;
1039cd679a76SCédric Le Goater     uint16_t proto = be16_to_cpu(PKT_GET_ETH_HDR(buf)->h_proto);
1040cd679a76SCédric Le Goater     int max_frame_size = ftgmac100_max_frame_size(s, proto);
1041bd44300dSCédric Le Goater 
1042bd44300dSCédric Le Goater     if ((s->maccr & (FTGMAC100_MACCR_RXDMA_EN | FTGMAC100_MACCR_RXMAC_EN))
1043bd44300dSCédric Le Goater          != (FTGMAC100_MACCR_RXDMA_EN | FTGMAC100_MACCR_RXMAC_EN)) {
1044bd44300dSCédric Le Goater         return -1;
1045bd44300dSCédric Le Goater     }
1046bd44300dSCédric Le Goater 
1047bd44300dSCédric Le Goater     if (!ftgmac100_filter(s, buf, size)) {
1048bd44300dSCédric Le Goater         return size;
1049bd44300dSCédric Le Goater     }
1050bd44300dSCédric Le Goater 
1051bd44300dSCédric Le Goater     crc = cpu_to_be32(crc32(~0, buf, size));
1052036e98e5SStephen Longfield     /* Increase size by 4, loop below reads the last 4 bytes from crc_ptr. */
1053036e98e5SStephen Longfield     size += 4;
1054bd44300dSCédric Le Goater     crc_ptr = (uint8_t *) &crc;
1055bd44300dSCédric Le Goater 
1056bd44300dSCédric Le Goater     /* Huge frames are truncated.  */
1057bd44300dSCédric Le Goater     if (size > max_frame_size) {
1058bd44300dSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: frame too big : %zd bytes\n",
1059bd44300dSCédric Le Goater                       __func__, size);
1060cd679a76SCédric Le Goater         size = max_frame_size;
1061bd44300dSCédric Le Goater         flags |= FTGMAC100_RXDES0_FTL;
1062bd44300dSCédric Le Goater     }
1063bd44300dSCédric Le Goater 
1064bd44300dSCédric Le Goater     switch (get_eth_packet_type(PKT_GET_ETH_HDR(buf))) {
1065bd44300dSCédric Le Goater     case ETH_PKT_BCAST:
1066bd44300dSCédric Le Goater         flags |= FTGMAC100_RXDES0_BROADCAST;
1067bd44300dSCédric Le Goater         break;
1068bd44300dSCédric Le Goater     case ETH_PKT_MCAST:
1069bd44300dSCédric Le Goater         flags |= FTGMAC100_RXDES0_MULTICAST;
1070bd44300dSCédric Le Goater         break;
1071bd44300dSCédric Le Goater     case ETH_PKT_UCAST:
1072bd44300dSCédric Le Goater         break;
1073bd44300dSCédric Le Goater     }
1074bd44300dSCédric Le Goater 
1075cf9f48d3SCédric Le Goater     s->isr |= FTGMAC100_INT_RPKT_FIFO;
1076bd44300dSCédric Le Goater     addr = s->rx_descriptor;
1077bd44300dSCédric Le Goater     while (size > 0) {
1078bd44300dSCédric Le Goater         if (!ftgmac100_can_receive(nc)) {
1079bd44300dSCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "%s: Unexpected packet\n", __func__);
1080bd44300dSCédric Le Goater             return -1;
1081bd44300dSCédric Le Goater         }
1082bd44300dSCédric Le Goater 
1083bd44300dSCédric Le Goater         if (ftgmac100_read_bd(&bd, addr) ||
1084bd44300dSCédric Le Goater             (bd.des0 & FTGMAC100_RXDES0_RXPKT_RDY)) {
1085bd44300dSCédric Le Goater             /* No descriptors available.  Bail out.  */
1086bd44300dSCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "%s: Lost end of frame\n",
1087bd44300dSCédric Le Goater                           __func__);
1088bd44300dSCédric Le Goater             s->isr |= FTGMAC100_INT_NO_RXBUF;
1089bd44300dSCédric Le Goater             break;
1090bd44300dSCédric Le Goater         }
1091bd44300dSCédric Le Goater         buf_len = (size <= s->rbsr) ? size : s->rbsr;
1092bd44300dSCédric Le Goater         bd.des0 |= buf_len & 0x3fff;
1093bd44300dSCédric Le Goater         size -= buf_len;
1094bd44300dSCédric Le Goater 
1095bd44300dSCédric Le Goater         /* The last 4 bytes are the CRC.  */
1096bd44300dSCédric Le Goater         if (size < 4) {
1097bd44300dSCédric Le Goater             buf_len += size - 4;
1098bd44300dSCédric Le Goater         }
10992095468dSJamin Lin 
1100bd44300dSCédric Le Goater         buf_addr = bd.des3;
11012095468dSJamin Lin         if (s->dma64) {
11022095468dSJamin Lin             buf_addr = deposit64(buf_addr, 32, 32,
11032095468dSJamin Lin                                  FTGMAC100_RXDES2_RXBUF_BADR_HI(bd.des2));
11042095468dSJamin Lin         }
11058576b12dSCédric Le Goater         if (first && proto == ETH_P_VLAN && buf_len >= 18) {
11068576b12dSCédric Le Goater             bd.des1 = lduw_be_p(buf + 14) | FTGMAC100_RXDES1_VLANTAG_AVAIL;
11078576b12dSCédric Le Goater 
11088576b12dSCédric Le Goater             if (s->maccr & FTGMAC100_MACCR_RM_VLAN) {
1109ba06fe8aSPhilippe Mathieu-Daudé                 dma_memory_write(&address_space_memory, buf_addr, buf, 12,
1110ba06fe8aSPhilippe Mathieu-Daudé                                  MEMTXATTRS_UNSPECIFIED);
1111ba06fe8aSPhilippe Mathieu-Daudé                 dma_memory_write(&address_space_memory, buf_addr + 12,
1112ba06fe8aSPhilippe Mathieu-Daudé                                  buf + 16, buf_len - 16,
1113ba06fe8aSPhilippe Mathieu-Daudé                                  MEMTXATTRS_UNSPECIFIED);
11148576b12dSCédric Le Goater             } else {
1115ba06fe8aSPhilippe Mathieu-Daudé                 dma_memory_write(&address_space_memory, buf_addr, buf,
1116ba06fe8aSPhilippe Mathieu-Daudé                                  buf_len, MEMTXATTRS_UNSPECIFIED);
11178576b12dSCédric Le Goater             }
11188576b12dSCédric Le Goater         } else {
11198576b12dSCédric Le Goater             bd.des1 = 0;
1120ba06fe8aSPhilippe Mathieu-Daudé             dma_memory_write(&address_space_memory, buf_addr, buf, buf_len,
1121ba06fe8aSPhilippe Mathieu-Daudé                              MEMTXATTRS_UNSPECIFIED);
11228576b12dSCédric Le Goater         }
1123bd44300dSCédric Le Goater         buf += buf_len;
1124bd44300dSCédric Le Goater         if (size < 4) {
1125bd44300dSCédric Le Goater             dma_memory_write(&address_space_memory, buf_addr + buf_len,
1126ba06fe8aSPhilippe Mathieu-Daudé                              crc_ptr, 4 - size, MEMTXATTRS_UNSPECIFIED);
1127bd44300dSCédric Le Goater             crc_ptr += 4 - size;
1128bd44300dSCédric Le Goater         }
1129bd44300dSCédric Le Goater 
1130bd44300dSCédric Le Goater         bd.des0 |= first | FTGMAC100_RXDES0_RXPKT_RDY;
1131bd44300dSCédric Le Goater         first = 0;
1132bd44300dSCédric Le Goater         if (size == 0) {
1133bd44300dSCédric Le Goater             /* Last buffer in frame.  */
1134bd44300dSCédric Le Goater             bd.des0 |= flags | FTGMAC100_RXDES0_LRS;
1135bd44300dSCédric Le Goater             s->isr |= FTGMAC100_INT_RPKT_BUF;
1136bd44300dSCédric Le Goater         }
1137bd44300dSCédric Le Goater         ftgmac100_write_bd(&bd, addr);
11381335fe3eSCédric Le Goater         if (bd.des0 & s->rxdes0_edorr) {
1139bd44300dSCédric Le Goater             addr = s->rx_ring;
1140bd44300dSCédric Le Goater         } else {
1141d7a64d00SErik Smit             addr += FTGMAC100_DBLAC_RXDES_SIZE(s->dblac);
1142bd44300dSCédric Le Goater         }
1143bd44300dSCédric Le Goater     }
1144bd44300dSCédric Le Goater     s->rx_descriptor = addr;
1145bd44300dSCédric Le Goater 
1146bd44300dSCédric Le Goater     ftgmac100_update_irq(s);
1147bd44300dSCédric Le Goater     return len;
1148bd44300dSCédric Le Goater }
1149bd44300dSCédric Le Goater 
1150bd44300dSCédric Le Goater static const MemoryRegionOps ftgmac100_ops = {
1151bd44300dSCédric Le Goater     .read = ftgmac100_read,
1152bd44300dSCédric Le Goater     .write = ftgmac100_write,
1153*d34fea6cSJoel Stanley     .valid.min_access_size = 1,
1154bd44300dSCédric Le Goater     .valid.max_access_size = 4,
1155bd44300dSCédric Le Goater     .endianness = DEVICE_LITTLE_ENDIAN,
1156bd44300dSCédric Le Goater };
1157bd44300dSCédric Le Goater 
1158578c6e9eSJamin Lin static const MemoryRegionOps ftgmac100_high_ops = {
1159578c6e9eSJamin Lin     .read = ftgmac100_high_read,
1160578c6e9eSJamin Lin     .write = ftgmac100_high_write,
1161*d34fea6cSJoel Stanley     .valid.min_access_size = 1,
1162578c6e9eSJamin Lin     .valid.max_access_size = 4,
1163578c6e9eSJamin Lin     .endianness = DEVICE_LITTLE_ENDIAN,
1164578c6e9eSJamin Lin };
1165578c6e9eSJamin Lin 
ftgmac100_cleanup(NetClientState * nc)1166bd44300dSCédric Le Goater static void ftgmac100_cleanup(NetClientState *nc)
1167bd44300dSCédric Le Goater {
1168bd44300dSCédric Le Goater     FTGMAC100State *s = FTGMAC100(qemu_get_nic_opaque(nc));
1169bd44300dSCédric Le Goater 
1170bd44300dSCédric Le Goater     s->nic = NULL;
1171bd44300dSCédric Le Goater }
1172bd44300dSCédric Le Goater 
1173bd44300dSCédric Le Goater static NetClientInfo net_ftgmac100_info = {
1174bd44300dSCédric Le Goater     .type = NET_CLIENT_DRIVER_NIC,
1175bd44300dSCédric Le Goater     .size = sizeof(NICState),
1176bd44300dSCédric Le Goater     .can_receive = ftgmac100_can_receive,
1177bd44300dSCédric Le Goater     .receive = ftgmac100_receive,
1178bd44300dSCédric Le Goater     .cleanup = ftgmac100_cleanup,
1179bd44300dSCédric Le Goater     .link_status_changed = ftgmac100_set_link,
1180bd44300dSCédric Le Goater };
1181bd44300dSCédric Le Goater 
ftgmac100_realize(DeviceState * dev,Error ** errp)1182bd44300dSCédric Le Goater static void ftgmac100_realize(DeviceState *dev, Error **errp)
1183bd44300dSCédric Le Goater {
1184bd44300dSCédric Le Goater     FTGMAC100State *s = FTGMAC100(dev);
1185bd44300dSCédric Le Goater     SysBusDevice *sbd = SYS_BUS_DEVICE(dev);
1186bd44300dSCédric Le Goater 
11871335fe3eSCédric Le Goater     if (s->aspeed) {
11881335fe3eSCédric Le Goater         s->txdes0_edotr = FTGMAC100_TXDES0_EDOTR_ASPEED;
11891335fe3eSCédric Le Goater         s->rxdes0_edorr = FTGMAC100_RXDES0_EDORR_ASPEED;
11901335fe3eSCédric Le Goater     } else {
11911335fe3eSCédric Le Goater         s->txdes0_edotr = FTGMAC100_TXDES0_EDOTR;
11921335fe3eSCédric Le Goater         s->rxdes0_edorr = FTGMAC100_RXDES0_EDORR;
11931335fe3eSCédric Le Goater     }
11941335fe3eSCédric Le Goater 
1195eec2f9ccSJamin Lin     memory_region_init(&s->iomem_container, OBJECT(s),
1196eec2f9ccSJamin Lin                        TYPE_FTGMAC100 ".container", FTGMAC100_MEM_SIZE);
1197eec2f9ccSJamin Lin     sysbus_init_mmio(sbd, &s->iomem_container);
1198eec2f9ccSJamin Lin 
1199eec2f9ccSJamin Lin     memory_region_init_io(&s->iomem, OBJECT(s), &ftgmac100_ops, s,
1200eec2f9ccSJamin Lin                           TYPE_FTGMAC100 ".regs", FTGMAC100_REG_MEM_SIZE);
1201eec2f9ccSJamin Lin     memory_region_add_subregion(&s->iomem_container, 0x0, &s->iomem);
1202eec2f9ccSJamin Lin 
1203578c6e9eSJamin Lin     if (s->dma64) {
1204578c6e9eSJamin Lin         memory_region_init_io(&s->iomem_high, OBJECT(s), &ftgmac100_high_ops,
1205578c6e9eSJamin Lin                               s, TYPE_FTGMAC100 ".regs.high",
1206578c6e9eSJamin Lin                               FTGMAC100_REG_HIGH_MEM_SIZE);
1207578c6e9eSJamin Lin         memory_region_add_subregion(&s->iomem_container,
1208578c6e9eSJamin Lin                                     FTGMAC100_REG_HIGH_OFFSET,
1209578c6e9eSJamin Lin                                     &s->iomem_high);
1210578c6e9eSJamin Lin     }
1211578c6e9eSJamin Lin 
1212bd44300dSCédric Le Goater     sysbus_init_irq(sbd, &s->irq);
1213bd44300dSCédric Le Goater     qemu_macaddr_default_if_unset(&s->conf.macaddr);
1214bd44300dSCédric Le Goater 
1215bd44300dSCédric Le Goater     s->nic = qemu_new_nic(&net_ftgmac100_info, &s->conf,
12167d0fefdfSAkihiko Odaki                           object_get_typename(OBJECT(dev)), dev->id,
12177d0fefdfSAkihiko Odaki                           &dev->mem_reentrancy_guard, s);
1218bd44300dSCédric Le Goater     qemu_format_nic_info_str(qemu_get_queue(s->nic), s->conf.macaddr.a);
1219bd44300dSCédric Le Goater }
1220bd44300dSCédric Le Goater 
1221bd44300dSCédric Le Goater static const VMStateDescription vmstate_ftgmac100 = {
1222bd44300dSCédric Le Goater     .name = TYPE_FTGMAC100,
12230b51fd0fSJamin Lin     .version_id = 2,
12240b51fd0fSJamin Lin     .minimum_version_id = 2,
12251de81b42SRichard Henderson     .fields = (const VMStateField[]) {
1226bd44300dSCédric Le Goater         VMSTATE_UINT32(irq_state, FTGMAC100State),
1227bd44300dSCédric Le Goater         VMSTATE_UINT32(isr, FTGMAC100State),
1228bd44300dSCédric Le Goater         VMSTATE_UINT32(ier, FTGMAC100State),
1229bd44300dSCédric Le Goater         VMSTATE_UINT32(rx_enabled, FTGMAC100State),
1230bd44300dSCédric Le Goater         VMSTATE_UINT32(rbsr, FTGMAC100State),
1231bd44300dSCédric Le Goater         VMSTATE_UINT32_ARRAY(math, FTGMAC100State, 2),
1232bd44300dSCédric Le Goater         VMSTATE_UINT32(itc, FTGMAC100State),
1233bd44300dSCédric Le Goater         VMSTATE_UINT32(aptcr, FTGMAC100State),
1234bd44300dSCédric Le Goater         VMSTATE_UINT32(dblac, FTGMAC100State),
1235bd44300dSCédric Le Goater         VMSTATE_UINT32(revr, FTGMAC100State),
1236bd44300dSCédric Le Goater         VMSTATE_UINT32(fear1, FTGMAC100State),
1237bd44300dSCédric Le Goater         VMSTATE_UINT32(tpafcr, FTGMAC100State),
1238bd44300dSCédric Le Goater         VMSTATE_UINT32(maccr, FTGMAC100State),
1239bd44300dSCédric Le Goater         VMSTATE_UINT32(phycr, FTGMAC100State),
1240bd44300dSCédric Le Goater         VMSTATE_UINT32(phydata, FTGMAC100State),
1241bd44300dSCédric Le Goater         VMSTATE_UINT32(fcr, FTGMAC100State),
1242bd44300dSCédric Le Goater         VMSTATE_UINT32(phy_status, FTGMAC100State),
1243bd44300dSCédric Le Goater         VMSTATE_UINT32(phy_control, FTGMAC100State),
1244bd44300dSCédric Le Goater         VMSTATE_UINT32(phy_advertise, FTGMAC100State),
1245bd44300dSCédric Le Goater         VMSTATE_UINT32(phy_int, FTGMAC100State),
1246bd44300dSCédric Le Goater         VMSTATE_UINT32(phy_int_mask, FTGMAC100State),
12471335fe3eSCédric Le Goater         VMSTATE_UINT32(txdes0_edotr, FTGMAC100State),
12481335fe3eSCédric Le Goater         VMSTATE_UINT32(rxdes0_edorr, FTGMAC100State),
12490b51fd0fSJamin Lin         VMSTATE_UINT64(rx_ring, FTGMAC100State),
12500b51fd0fSJamin Lin         VMSTATE_UINT64(tx_ring, FTGMAC100State),
12510b51fd0fSJamin Lin         VMSTATE_UINT64(rx_descriptor, FTGMAC100State),
12520b51fd0fSJamin Lin         VMSTATE_UINT64(tx_descriptor, FTGMAC100State),
1253bd44300dSCédric Le Goater         VMSTATE_END_OF_LIST()
1254bd44300dSCédric Le Goater     }
1255bd44300dSCédric Le Goater };
1256bd44300dSCédric Le Goater 
1257bd44300dSCédric Le Goater static Property ftgmac100_properties[] = {
12581335fe3eSCédric Le Goater     DEFINE_PROP_BOOL("aspeed", FTGMAC100State, aspeed, false),
1259bd44300dSCédric Le Goater     DEFINE_NIC_PROPERTIES(FTGMAC100State, conf),
1260578c6e9eSJamin Lin     DEFINE_PROP_BOOL("dma64", FTGMAC100State, dma64, false),
1261bd44300dSCédric Le Goater     DEFINE_PROP_END_OF_LIST(),
1262bd44300dSCédric Le Goater };
1263bd44300dSCédric Le Goater 
ftgmac100_class_init(ObjectClass * klass,void * data)1264bd44300dSCédric Le Goater static void ftgmac100_class_init(ObjectClass *klass, void *data)
1265bd44300dSCédric Le Goater {
1266bd44300dSCédric Le Goater     DeviceClass *dc = DEVICE_CLASS(klass);
1267bd44300dSCédric Le Goater 
1268bd44300dSCédric Le Goater     dc->vmsd = &vmstate_ftgmac100;
1269e3d08143SPeter Maydell     device_class_set_legacy_reset(dc, ftgmac100_reset);
12704f67d30bSMarc-André Lureau     device_class_set_props(dc, ftgmac100_properties);
1271bd44300dSCédric Le Goater     set_bit(DEVICE_CATEGORY_NETWORK, dc->categories);
1272bd44300dSCédric Le Goater     dc->realize = ftgmac100_realize;
1273bd44300dSCédric Le Goater     dc->desc = "Faraday FTGMAC100 Gigabit Ethernet emulation";
1274bd44300dSCédric Le Goater }
1275bd44300dSCédric Le Goater 
1276bd44300dSCédric Le Goater static const TypeInfo ftgmac100_info = {
1277bd44300dSCédric Le Goater     .name = TYPE_FTGMAC100,
1278bd44300dSCédric Le Goater     .parent = TYPE_SYS_BUS_DEVICE,
1279bd44300dSCédric Le Goater     .instance_size = sizeof(FTGMAC100State),
1280bd44300dSCédric Le Goater     .class_init = ftgmac100_class_init,
1281bd44300dSCédric Le Goater };
1282bd44300dSCédric Le Goater 
1283289251b0SCédric Le Goater /*
1284289251b0SCédric Le Goater  * AST2600 MII controller
1285289251b0SCédric Le Goater  */
1286289251b0SCédric Le Goater #define ASPEED_MII_PHYCR_FIRE        BIT(31)
1287289251b0SCédric Le Goater #define ASPEED_MII_PHYCR_ST_22       BIT(28)
1288289251b0SCédric Le Goater #define ASPEED_MII_PHYCR_OP(x)       ((x) & (ASPEED_MII_PHYCR_OP_WRITE | \
1289289251b0SCédric Le Goater                                              ASPEED_MII_PHYCR_OP_READ))
1290289251b0SCédric Le Goater #define ASPEED_MII_PHYCR_OP_WRITE    BIT(26)
1291289251b0SCédric Le Goater #define ASPEED_MII_PHYCR_OP_READ     BIT(27)
1292289251b0SCédric Le Goater #define ASPEED_MII_PHYCR_DATA(x)     (x & 0xffff)
1293289251b0SCédric Le Goater #define ASPEED_MII_PHYCR_PHY(x)      (((x) >> 21) & 0x1f)
1294289251b0SCédric Le Goater #define ASPEED_MII_PHYCR_REG(x)      (((x) >> 16) & 0x1f)
1295289251b0SCédric Le Goater 
1296289251b0SCédric Le Goater #define ASPEED_MII_PHYDATA_IDLE      BIT(16)
1297289251b0SCédric Le Goater 
aspeed_mii_transition(AspeedMiiState * s,bool fire)1298289251b0SCédric Le Goater static void aspeed_mii_transition(AspeedMiiState *s, bool fire)
1299289251b0SCédric Le Goater {
1300289251b0SCédric Le Goater     if (fire) {
1301289251b0SCédric Le Goater         s->phycr |= ASPEED_MII_PHYCR_FIRE;
1302289251b0SCédric Le Goater         s->phydata &= ~ASPEED_MII_PHYDATA_IDLE;
1303289251b0SCédric Le Goater     } else {
1304289251b0SCédric Le Goater         s->phycr &= ~ASPEED_MII_PHYCR_FIRE;
1305289251b0SCédric Le Goater         s->phydata |= ASPEED_MII_PHYDATA_IDLE;
1306289251b0SCédric Le Goater     }
1307289251b0SCédric Le Goater }
1308289251b0SCédric Le Goater 
aspeed_mii_do_phy_ctl(AspeedMiiState * s)1309289251b0SCédric Le Goater static void aspeed_mii_do_phy_ctl(AspeedMiiState *s)
1310289251b0SCédric Le Goater {
1311289251b0SCédric Le Goater     uint8_t reg;
1312289251b0SCédric Le Goater     uint16_t data;
1313289251b0SCédric Le Goater 
1314289251b0SCédric Le Goater     if (!(s->phycr & ASPEED_MII_PHYCR_ST_22)) {
1315289251b0SCédric Le Goater         aspeed_mii_transition(s, !ASPEED_MII_PHYCR_FIRE);
1316289251b0SCédric Le Goater         qemu_log_mask(LOG_UNIMP, "%s: unsupported ST code\n", __func__);
1317289251b0SCédric Le Goater         return;
1318289251b0SCédric Le Goater     }
1319289251b0SCédric Le Goater 
1320289251b0SCédric Le Goater     /* Nothing to do */
1321289251b0SCédric Le Goater     if (!(s->phycr & ASPEED_MII_PHYCR_FIRE)) {
1322289251b0SCédric Le Goater         return;
1323289251b0SCédric Le Goater     }
1324289251b0SCédric Le Goater 
1325289251b0SCédric Le Goater     reg = ASPEED_MII_PHYCR_REG(s->phycr);
1326289251b0SCédric Le Goater     data = ASPEED_MII_PHYCR_DATA(s->phycr);
1327289251b0SCédric Le Goater 
1328289251b0SCédric Le Goater     switch (ASPEED_MII_PHYCR_OP(s->phycr)) {
1329289251b0SCédric Le Goater     case ASPEED_MII_PHYCR_OP_WRITE:
1330289251b0SCédric Le Goater         do_phy_write(s->nic, reg, data);
1331289251b0SCédric Le Goater         break;
1332289251b0SCédric Le Goater     case ASPEED_MII_PHYCR_OP_READ:
1333289251b0SCédric Le Goater         s->phydata = (s->phydata & ~0xffff) | do_phy_read(s->nic, reg);
1334289251b0SCédric Le Goater         break;
1335289251b0SCédric Le Goater     default:
1336289251b0SCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "%s: invalid OP code %08x\n",
1337289251b0SCédric Le Goater                       __func__, s->phycr);
1338289251b0SCédric Le Goater     }
1339289251b0SCédric Le Goater 
1340289251b0SCédric Le Goater     aspeed_mii_transition(s, !ASPEED_MII_PHYCR_FIRE);
1341289251b0SCédric Le Goater }
1342289251b0SCédric Le Goater 
aspeed_mii_read(void * opaque,hwaddr addr,unsigned size)1343289251b0SCédric Le Goater static uint64_t aspeed_mii_read(void *opaque, hwaddr addr, unsigned size)
1344289251b0SCédric Le Goater {
1345289251b0SCédric Le Goater     AspeedMiiState *s = ASPEED_MII(opaque);
1346289251b0SCédric Le Goater 
1347289251b0SCédric Le Goater     switch (addr) {
1348289251b0SCédric Le Goater     case 0x0:
1349289251b0SCédric Le Goater         return s->phycr;
1350289251b0SCédric Le Goater     case 0x4:
1351289251b0SCédric Le Goater         return s->phydata;
1352289251b0SCédric Le Goater     default:
1353289251b0SCédric Le Goater         g_assert_not_reached();
1354289251b0SCédric Le Goater     }
1355289251b0SCédric Le Goater }
1356289251b0SCédric Le Goater 
aspeed_mii_write(void * opaque,hwaddr addr,uint64_t value,unsigned size)1357289251b0SCédric Le Goater static void aspeed_mii_write(void *opaque, hwaddr addr,
1358289251b0SCédric Le Goater                              uint64_t value, unsigned size)
1359289251b0SCédric Le Goater {
1360289251b0SCédric Le Goater     AspeedMiiState *s = ASPEED_MII(opaque);
1361289251b0SCédric Le Goater 
1362289251b0SCédric Le Goater     switch (addr) {
1363289251b0SCédric Le Goater     case 0x0:
1364289251b0SCédric Le Goater         s->phycr = value & ~(s->phycr & ASPEED_MII_PHYCR_FIRE);
1365289251b0SCédric Le Goater         break;
1366289251b0SCédric Le Goater     case 0x4:
1367289251b0SCédric Le Goater         s->phydata = value & ~(0xffff | ASPEED_MII_PHYDATA_IDLE);
1368289251b0SCédric Le Goater         break;
1369289251b0SCédric Le Goater     default:
1370289251b0SCédric Le Goater         g_assert_not_reached();
1371289251b0SCédric Le Goater     }
1372289251b0SCédric Le Goater 
1373289251b0SCédric Le Goater     aspeed_mii_transition(s, !!(s->phycr & ASPEED_MII_PHYCR_FIRE));
1374289251b0SCédric Le Goater     aspeed_mii_do_phy_ctl(s);
1375289251b0SCédric Le Goater }
1376289251b0SCédric Le Goater 
1377289251b0SCédric Le Goater static const MemoryRegionOps aspeed_mii_ops = {
1378289251b0SCédric Le Goater     .read = aspeed_mii_read,
1379289251b0SCédric Le Goater     .write = aspeed_mii_write,
1380289251b0SCédric Le Goater     .valid.min_access_size = 4,
1381289251b0SCédric Le Goater     .valid.max_access_size = 4,
1382289251b0SCédric Le Goater     .endianness = DEVICE_LITTLE_ENDIAN,
1383289251b0SCédric Le Goater };
1384289251b0SCédric Le Goater 
aspeed_mii_reset(DeviceState * dev)1385289251b0SCédric Le Goater static void aspeed_mii_reset(DeviceState *dev)
1386289251b0SCédric Le Goater {
1387289251b0SCédric Le Goater     AspeedMiiState *s = ASPEED_MII(dev);
1388289251b0SCédric Le Goater 
1389289251b0SCédric Le Goater     s->phycr = 0;
1390289251b0SCédric Le Goater     s->phydata = 0;
1391289251b0SCédric Le Goater 
1392289251b0SCédric Le Goater     aspeed_mii_transition(s, !!(s->phycr & ASPEED_MII_PHYCR_FIRE));
1393289251b0SCédric Le Goater };
1394289251b0SCédric Le Goater 
aspeed_mii_realize(DeviceState * dev,Error ** errp)1395289251b0SCédric Le Goater static void aspeed_mii_realize(DeviceState *dev, Error **errp)
1396289251b0SCédric Le Goater {
1397289251b0SCédric Le Goater     AspeedMiiState *s = ASPEED_MII(dev);
1398289251b0SCédric Le Goater     SysBusDevice *sbd = SYS_BUS_DEVICE(dev);
1399289251b0SCédric Le Goater 
1400ccb88bf2SCédric Le Goater     assert(s->nic);
1401289251b0SCédric Le Goater 
1402289251b0SCédric Le Goater     memory_region_init_io(&s->iomem, OBJECT(dev), &aspeed_mii_ops, s,
1403289251b0SCédric Le Goater                           TYPE_ASPEED_MII, 0x8);
1404289251b0SCédric Le Goater     sysbus_init_mmio(sbd, &s->iomem);
1405289251b0SCédric Le Goater }
1406289251b0SCédric Le Goater 
1407289251b0SCédric Le Goater static const VMStateDescription vmstate_aspeed_mii = {
1408289251b0SCédric Le Goater     .name = TYPE_ASPEED_MII,
1409289251b0SCédric Le Goater     .version_id = 1,
1410289251b0SCédric Le Goater     .minimum_version_id = 1,
14111de81b42SRichard Henderson     .fields = (const VMStateField[]) {
1412289251b0SCédric Le Goater         VMSTATE_UINT32(phycr, FTGMAC100State),
1413289251b0SCédric Le Goater         VMSTATE_UINT32(phydata, FTGMAC100State),
1414289251b0SCédric Le Goater         VMSTATE_END_OF_LIST()
1415289251b0SCédric Le Goater     }
1416289251b0SCédric Le Goater };
1417ccb88bf2SCédric Le Goater 
1418ccb88bf2SCédric Le Goater static Property aspeed_mii_properties[] = {
1419ccb88bf2SCédric Le Goater     DEFINE_PROP_LINK("nic", AspeedMiiState, nic, TYPE_FTGMAC100,
1420ccb88bf2SCédric Le Goater                      FTGMAC100State *),
1421ccb88bf2SCédric Le Goater     DEFINE_PROP_END_OF_LIST(),
1422ccb88bf2SCédric Le Goater };
1423ccb88bf2SCédric Le Goater 
aspeed_mii_class_init(ObjectClass * klass,void * data)1424289251b0SCédric Le Goater static void aspeed_mii_class_init(ObjectClass *klass, void *data)
1425289251b0SCédric Le Goater {
1426289251b0SCédric Le Goater     DeviceClass *dc = DEVICE_CLASS(klass);
1427289251b0SCédric Le Goater 
1428289251b0SCédric Le Goater     dc->vmsd = &vmstate_aspeed_mii;
1429e3d08143SPeter Maydell     device_class_set_legacy_reset(dc, aspeed_mii_reset);
1430289251b0SCédric Le Goater     dc->realize = aspeed_mii_realize;
1431289251b0SCédric Le Goater     dc->desc = "Aspeed MII controller";
14324f67d30bSMarc-André Lureau     device_class_set_props(dc, aspeed_mii_properties);
1433289251b0SCédric Le Goater }
1434289251b0SCédric Le Goater 
1435289251b0SCédric Le Goater static const TypeInfo aspeed_mii_info = {
1436289251b0SCédric Le Goater     .name = TYPE_ASPEED_MII,
1437289251b0SCédric Le Goater     .parent = TYPE_SYS_BUS_DEVICE,
1438289251b0SCédric Le Goater     .instance_size = sizeof(AspeedMiiState),
1439289251b0SCédric Le Goater     .class_init = aspeed_mii_class_init,
1440289251b0SCédric Le Goater };
1441289251b0SCédric Le Goater 
ftgmac100_register_types(void)1442bd44300dSCédric Le Goater static void ftgmac100_register_types(void)
1443bd44300dSCédric Le Goater {
1444bd44300dSCédric Le Goater     type_register_static(&ftgmac100_info);
1445289251b0SCédric Le Goater     type_register_static(&aspeed_mii_info);
1446bd44300dSCédric Le Goater }
1447bd44300dSCédric Le Goater 
1448bd44300dSCédric Le Goater type_init(ftgmac100_register_types)
1449