xref: /openbmc/qemu/hw/intc/pnv_xive2_regs.h (revision 93b799fafd9170da3a79a533ea6f73a18de82e22)
1da71b7e3SCédric Le Goater /*
2da71b7e3SCédric Le Goater  * QEMU PowerPC XIVE2 interrupt controller model  (POWER10)
3da71b7e3SCédric Le Goater  *
4da71b7e3SCédric Le Goater  * Copyright (c) 2019-2022, IBM Corporation.
5da71b7e3SCédric Le Goater  *
6da71b7e3SCédric Le Goater  * This code is licensed under the GPL version 2 or later. See the
7da71b7e3SCédric Le Goater  * COPYING file in the top-level directory.
8da71b7e3SCédric Le Goater  */
9da71b7e3SCédric Le Goater 
10da71b7e3SCédric Le Goater #ifndef PPC_PNV_XIVE2_REGS_H
11da71b7e3SCédric Le Goater #define PPC_PNV_XIVE2_REGS_H
12da71b7e3SCédric Le Goater 
13da71b7e3SCédric Le Goater /*
14da71b7e3SCédric Le Goater  * CQ Common Queue (PowerBus bridge) Registers
15da71b7e3SCédric Le Goater  */
16da71b7e3SCédric Le Goater 
17da71b7e3SCédric Le Goater /* XIVE2 Capabilities */
18da71b7e3SCédric Le Goater #define X_CQ_XIVE_CAP                           0x02
19da71b7e3SCédric Le Goater #define CQ_XIVE_CAP                             0x010
20da71b7e3SCédric Le Goater #define    CQ_XIVE_CAP_VERSION                  PPC_BITMASK(0, 3)
21da71b7e3SCédric Le Goater /* 4:6 reserved */
22da71b7e3SCédric Le Goater #define    CQ_XIVE_CAP_USER_INT_PRIO            PPC_BITMASK(8, 9)
23da71b7e3SCédric Le Goater #define       CQ_XIVE_CAP_USER_INT_PRIO_1       0
24da71b7e3SCédric Le Goater #define       CQ_XIVE_CAP_USER_INT_PRIO_1_2     1
25da71b7e3SCédric Le Goater #define       CQ_XIVE_CAP_USER_INT_PRIO_1_4     2
26da71b7e3SCédric Le Goater #define       CQ_XIVE_CAP_USER_INT_PRIO_1_8     3
27da71b7e3SCédric Le Goater #define    CQ_XIVE_CAP_VP_INT_PRIO              PPC_BITMASK(10, 11)
28da71b7e3SCédric Le Goater #define       CQ_XIVE_CAP_VP_INT_PRIO_1_8       0
29da71b7e3SCédric Le Goater #define       CQ_XIVE_CAP_VP_INT_PRIO_2_8       1
30da71b7e3SCédric Le Goater #define       CQ_XIVE_CAP_VP_INT_PRIO_4_8       2
31da71b7e3SCédric Le Goater #define       CQ_XIVE_CAP_VP_INT_PRIO_8         3
32da71b7e3SCédric Le Goater #define    CQ_XIVE_CAP_BLOCK_ID_WIDTH           PPC_BITMASK(12, 13)
33835806f1SCédric Le Goater #define    CQ_XIVE_CAP_VP_SAVE_RESTORE          PPC_BIT(38)
34da71b7e3SCédric Le Goater 
35707ea7abSCédric Le Goater #define    CQ_XIVE_CAP_PHB_PQ_DISABLE           PPC_BIT(56)
36707ea7abSCédric Le Goater #define    CQ_XIVE_CAP_PHB_ABT                  PPC_BIT(57)
37707ea7abSCédric Le Goater #define    CQ_XIVE_CAP_EXPLOITATION_MODE        PPC_BIT(58)
38707ea7abSCédric Le Goater #define    CQ_XIVE_CAP_STORE_EOI                PPC_BIT(59)
39707ea7abSCédric Le Goater 
40da71b7e3SCédric Le Goater /* XIVE2 Configuration */
41da71b7e3SCédric Le Goater #define X_CQ_XIVE_CFG                           0x03
42da71b7e3SCédric Le Goater #define CQ_XIVE_CFG                             0x018
43da71b7e3SCédric Le Goater 
44da71b7e3SCédric Le Goater /* 0:7 reserved */
45da71b7e3SCédric Le Goater #define    CQ_XIVE_CFG_USER_INT_PRIO            PPC_BITMASK(8, 9)
46da71b7e3SCédric Le Goater #define    CQ_XIVE_CFG_VP_INT_PRIO              PPC_BITMASK(10, 11)
47da71b7e3SCédric Le Goater #define       CQ_XIVE_CFG_INT_PRIO_1            0
48da71b7e3SCédric Le Goater #define       CQ_XIVE_CFG_INT_PRIO_2            1
49da71b7e3SCédric Le Goater #define       CQ_XIVE_CFG_INT_PRIO_4            2
50da71b7e3SCédric Le Goater #define       CQ_XIVE_CFG_INT_PRIO_8            3
51da71b7e3SCédric Le Goater #define    CQ_XIVE_CFG_BLOCK_ID_WIDTH           PPC_BITMASK(12, 13)
52da71b7e3SCédric Le Goater #define       CQ_XIVE_CFG_BLOCK_ID_4BITS        0
53da71b7e3SCédric Le Goater #define       CQ_XIVE_CFG_BLOCK_ID_5BITS        1
54da71b7e3SCédric Le Goater #define       CQ_XIVE_CFG_BLOCK_ID_6BITS        2
55da71b7e3SCédric Le Goater #define       CQ_XIVE_CFG_BLOCK_ID_7BITS        3
56da71b7e3SCédric Le Goater #define    CQ_XIVE_CFG_HYP_HARD_RANGE           PPC_BITMASK(14, 15)
57da71b7e3SCédric Le Goater #define       CQ_XIVE_CFG_THREADID_7BITS        0
58da71b7e3SCédric Le Goater #define       CQ_XIVE_CFG_THREADID_8BITS        1
59da71b7e3SCédric Le Goater #define       CQ_XIVE_CFG_THREADID_9BITS        2
60da71b7e3SCédric Le Goater #define       CQ_XIVE_CFG_THREADID_10BITs       3
61da71b7e3SCédric Le Goater #define    CQ_XIVE_CFG_HYP_HARD_BLKID_OVERRIDE  PPC_BIT(16)
62da71b7e3SCédric Le Goater #define    CQ_XIVE_CFG_HYP_HARD_BLOCK_ID        PPC_BITMASK(17, 23)
63da71b7e3SCédric Le Goater 
64747ffe28SCédric Le Goater #define    CQ_XIVE_CFG_GEN1_TIMA_OS             PPC_BIT(24)
65747ffe28SCédric Le Goater #define    CQ_XIVE_CFG_GEN1_TIMA_HYP            PPC_BIT(25)
66747ffe28SCédric Le Goater #define    CQ_XIVE_CFG_GEN1_TIMA_HYP_BLK0       PPC_BIT(26) /* 0 if bit[25]=0 */
67747ffe28SCédric Le Goater #define    CQ_XIVE_CFG_GEN1_TIMA_CROWD_DIS      PPC_BIT(27) /* 0 if bit[25]=0 */
68747ffe28SCédric Le Goater #define    CQ_XIVE_CFG_GEN1_END_ESX             PPC_BIT(28)
69835806f1SCédric Le Goater #define    CQ_XIVE_CFG_EN_VP_SAVE_RESTORE       PPC_BIT(38) /* 0 if bit[25]=1 */
70835806f1SCédric Le Goater #define    CQ_XIVE_CFG_EN_VP_SAVE_REST_STRICT   PPC_BIT(39) /* 0 if bit[25]=1 */
71747ffe28SCédric Le Goater 
72da71b7e3SCédric Le Goater /* Interrupt Controller Base Address Register - 512 pages (32M) */
73da71b7e3SCédric Le Goater #define X_CQ_IC_BAR                             0x08
74da71b7e3SCédric Le Goater #define CQ_IC_BAR                               0x040
75da71b7e3SCédric Le Goater #define    CQ_IC_BAR_VALID                      PPC_BIT(0)
76da71b7e3SCédric Le Goater #define    CQ_IC_BAR_64K                        PPC_BIT(1)
77da71b7e3SCédric Le Goater /* 2:7 reserved */
78da71b7e3SCédric Le Goater #define    CQ_IC_BAR_ADDR                       PPC_BITMASK(8, 42)
79da71b7e3SCédric Le Goater /* 43:63 reserved */
80da71b7e3SCédric Le Goater 
81da71b7e3SCédric Le Goater /* Thread Management Base Address Register - 4 pages */
82da71b7e3SCédric Le Goater #define X_CQ_TM_BAR                             0x09
83da71b7e3SCédric Le Goater #define CQ_TM_BAR                               0x048
84da71b7e3SCédric Le Goater #define    CQ_TM_BAR_VALID                      PPC_BIT(0)
85da71b7e3SCédric Le Goater #define    CQ_TM_BAR_64K                        PPC_BIT(1)
86da71b7e3SCédric Le Goater #define    CQ_TM_BAR_ADDR                       PPC_BITMASK(8, 49)
87da71b7e3SCédric Le Goater 
88da71b7e3SCédric Le Goater /* ESB Base Address Register */
89da71b7e3SCédric Le Goater #define X_CQ_ESB_BAR                            0x0A
90da71b7e3SCédric Le Goater #define CQ_ESB_BAR                              0x050
91da71b7e3SCédric Le Goater #define    CQ_BAR_VALID                         PPC_BIT(0)
92da71b7e3SCédric Le Goater #define    CQ_BAR_64K                           PPC_BIT(1)
93da71b7e3SCédric Le Goater /* 2:7 reserved */
94da71b7e3SCédric Le Goater #define    CQ_BAR_ADDR                          PPC_BITMASK(8, 39)
95da71b7e3SCédric Le Goater #define    CQ_BAR_SET_DIV                       PPC_BITMASK(56, 58)
96da71b7e3SCédric Le Goater #define    CQ_BAR_RANGE                         PPC_BITMASK(59, 63)
97da71b7e3SCédric Le Goater                                                 /* 0 (16M) - 16 (16T) */
98da71b7e3SCédric Le Goater 
99da71b7e3SCédric Le Goater /* END Base Address Register */
100da71b7e3SCédric Le Goater #define X_CQ_END_BAR                            0x0B
101da71b7e3SCédric Le Goater #define CQ_END_BAR                              0x058
102da71b7e3SCédric Le Goater 
103da71b7e3SCédric Le Goater /* NVPG Base Address Register */
104da71b7e3SCédric Le Goater #define X_CQ_NVPG_BAR                           0x0C
105da71b7e3SCédric Le Goater #define CQ_NVPG_BAR                             0x060
106da71b7e3SCédric Le Goater 
107da71b7e3SCédric Le Goater /* NVC Base Address Register */
108da71b7e3SCédric Le Goater #define X_CQ_NVC_BAR                            0x0D
109da71b7e3SCédric Le Goater #define CQ_NVC_BAR                              0x068
110da71b7e3SCédric Le Goater 
111da71b7e3SCédric Le Goater /* Table Address Register */
112da71b7e3SCédric Le Goater #define X_CQ_TAR                                0x0E
113da71b7e3SCédric Le Goater #define CQ_TAR                                  0x070
114da71b7e3SCédric Le Goater #define     CQ_TAR_AUTOINC                      PPC_BIT(0)
115da71b7e3SCédric Le Goater #define     CQ_TAR_SELECT                       PPC_BITMASK(12, 15)
116da71b7e3SCédric Le Goater #define     CQ_TAR_ESB                          0       /* 0 - 15 */
117da71b7e3SCédric Le Goater #define     CQ_TAR_END                          2       /* 0 - 15 */
118da71b7e3SCédric Le Goater #define     CQ_TAR_NVPG                         3       /* 0 - 15 */
119da71b7e3SCédric Le Goater #define     CQ_TAR_NVC                          5       /* 0 - 15 */
120da71b7e3SCédric Le Goater #define     CQ_TAR_ENTRY_SELECT                 PPC_BITMASK(28, 31)
121da71b7e3SCédric Le Goater 
122da71b7e3SCédric Le Goater /* Table Data Register */
123da71b7e3SCédric Le Goater #define X_CQ_TDR                                0x0F
124da71b7e3SCédric Le Goater #define CQ_TDR                                  0x078
125da71b7e3SCédric Le Goater /* for the NVPG, NVC, ESB, END Set Translation Tables */
126da71b7e3SCédric Le Goater #define     CQ_TDR_VALID                        PPC_BIT(0)
127da71b7e3SCédric Le Goater #define     CQ_TDR_BLOCK_ID                     PPC_BITMASK(60, 63)
128da71b7e3SCédric Le Goater 
129da71b7e3SCédric Le Goater /*
130da71b7e3SCédric Le Goater  * Processor Cores Enabled for MsgSnd
131da71b7e3SCédric Le Goater  * Identifies which of the 32 possible core chiplets are enabled and
132da71b7e3SCédric Le Goater  * available to receive the MsgSnd command
133da71b7e3SCédric Le Goater  */
134da71b7e3SCédric Le Goater #define X_CQ_MSGSND                             0x10
135da71b7e3SCédric Le Goater #define CQ_MSGSND                               0x080
136da71b7e3SCédric Le Goater 
137da71b7e3SCédric Le Goater /* Interrupt Unit Reset Control */
138da71b7e3SCédric Le Goater #define X_CQ_RST_CTL                            0x12
139da71b7e3SCédric Le Goater #define CQ_RST_CTL                              0x090
140da71b7e3SCédric Le Goater #define     CQ_RST_SYNC_RESET                   PPC_BIT(0)      /* Write Only */
141da71b7e3SCédric Le Goater #define     CQ_RST_QUIESCE_PB                   PPC_BIT(1)      /* RW */
142da71b7e3SCédric Le Goater #define     CQ_RST_MASTER_IDLE                  PPC_BIT(2)      /* Read Only */
143da71b7e3SCédric Le Goater #define     CQ_RST_SAVE_IDLE                    PPC_BIT(3)      /* Read Only */
144da71b7e3SCédric Le Goater #define     CQ_RST_PB_BAR_RESET                 PPC_BIT(4)      /* Write Only */
145da71b7e3SCédric Le Goater 
146da71b7e3SCédric Le Goater /* PowerBus General Configuration */
147da71b7e3SCédric Le Goater #define X_CQ_CFG_PB_GEN                         0x14
148da71b7e3SCédric Le Goater #define CQ_CFG_PB_GEN                           0x0A0
149da71b7e3SCédric Le Goater #define    CQ_CFG_PB_GEN_PB_INIT                PPC_BIT(45)
150da71b7e3SCédric Le Goater 
151da71b7e3SCédric Le Goater /*
152da71b7e3SCédric Le Goater  * FIR
153da71b7e3SCédric Le Goater  *     (And-Mask)
154da71b7e3SCédric Le Goater  *     (Or-Mask)
155da71b7e3SCédric Le Goater  */
156da71b7e3SCédric Le Goater #define X_CQ_FIR                                0x30
157da71b7e3SCédric Le Goater #define X_CQ_FIR_AND                            0x31
158da71b7e3SCédric Le Goater #define X_CQ_FIR_OR                             0x32
159da71b7e3SCédric Le Goater #define CQ_FIR                                  0x180
160da71b7e3SCédric Le Goater #define CQ_FIR_AND                              0x188
161da71b7e3SCédric Le Goater #define CQ_FIR_OR                               0x190
162da71b7e3SCédric Le Goater #define  CQ_FIR_PB_RCMDX_CI_ERR1                PPC_BIT(19)
163da71b7e3SCédric Le Goater #define  CQ_FIR_VC_INFO_ERROR_0_2               PPC_BITMASK(61, 63)
164da71b7e3SCédric Le Goater 
165da71b7e3SCédric Le Goater /*
166da71b7e3SCédric Le Goater  * FIR Mask
167da71b7e3SCédric Le Goater  *     (And-Mask)
168da71b7e3SCédric Le Goater  *     (Or-Mask)
169da71b7e3SCédric Le Goater  */
170da71b7e3SCédric Le Goater #define X_CQ_FIRMASK                            0x33
171da71b7e3SCédric Le Goater #define X_CQ_FIRMASK_AND                        0x34
172da71b7e3SCédric Le Goater #define X_CQ_FIRMASK_OR                         0x35
173da71b7e3SCédric Le Goater #define CQ_FIRMASK                              0x198
174da71b7e3SCédric Le Goater #define CQ_FIRMASK_AND                          0x1A0
175da71b7e3SCédric Le Goater #define CQ_FIRMASK_OR                           0x1A8
176da71b7e3SCédric Le Goater 
177da71b7e3SCédric Le Goater /*
178da71b7e3SCédric Le Goater  * VC0
179da71b7e3SCédric Le Goater  */
180da71b7e3SCédric Le Goater 
181da71b7e3SCédric Le Goater /* VSD table address */
182da71b7e3SCédric Le Goater #define X_VC_VSD_TABLE_ADDR                     0x100
183da71b7e3SCédric Le Goater #define VC_VSD_TABLE_ADDR                       0x000
184da71b7e3SCédric Le Goater #define   VC_VSD_TABLE_AUTOINC                  PPC_BIT(0)
185da71b7e3SCédric Le Goater #define   VC_VSD_TABLE_SELECT                   PPC_BITMASK(12, 15)
186da71b7e3SCédric Le Goater #define   VC_VSD_TABLE_ADDRESS                  PPC_BITMASK(28, 31)
187da71b7e3SCédric Le Goater 
188da71b7e3SCédric Le Goater /* VSD table data */
189da71b7e3SCédric Le Goater #define X_VC_VSD_TABLE_DATA                     0x101
190da71b7e3SCédric Le Goater #define VC_VSD_TABLE_DATA                       0x008
191da71b7e3SCédric Le Goater 
192da71b7e3SCédric Le Goater /* AIB AT macro indirect kill */
193da71b7e3SCédric Le Goater #define X_VC_AT_MACRO_KILL                      0x102
194da71b7e3SCédric Le Goater #define VC_AT_MACRO_KILL                        0x010
195da71b7e3SCédric Le Goater #define  VC_AT_MACRO_KILL_VALID                 PPC_BIT(0)
196da71b7e3SCédric Le Goater #define  VC_AT_MACRO_KILL_VSD                   PPC_BITMASK(12, 15)
197da71b7e3SCédric Le Goater #define  VC_AT_MACRO_KILL_BLOCK_ID              PPC_BITMASK(28, 31)
198da71b7e3SCédric Le Goater #define  VC_AT_MACRO_KILL_OFFSET                PPC_BITMASK(48, 60)
199da71b7e3SCédric Le Goater 
200da71b7e3SCédric Le Goater /* AIB AT macro indirect kill mask (same bit definitions) */
201da71b7e3SCédric Le Goater #define X_VC_AT_MACRO_KILL_MASK                 0x103
202da71b7e3SCédric Le Goater #define VC_AT_MACRO_KILL_MASK                   0x018
203da71b7e3SCédric Le Goater 
204da71b7e3SCédric Le Goater /* Remote IRQs and ERQs configuration [n] (n = 0:6) */
205da71b7e3SCédric Le Goater #define X_VC_QUEUES_CFG_REM0                    0x117
206da71b7e3SCédric Le Goater 
207da71b7e3SCédric Le Goater #define VC_QUEUES_CFG_REM0                      0x0B8
208da71b7e3SCédric Le Goater #define VC_QUEUES_CFG_REM1                      0x0C0
209da71b7e3SCédric Le Goater #define VC_QUEUES_CFG_REM2                      0x0C8
210da71b7e3SCédric Le Goater #define VC_QUEUES_CFG_REM3                      0x0D0
211da71b7e3SCédric Le Goater #define VC_QUEUES_CFG_REM4                      0x0D8
212da71b7e3SCédric Le Goater #define VC_QUEUES_CFG_REM5                      0x0E0
213da71b7e3SCédric Le Goater #define VC_QUEUES_CFG_REM6                      0x0E8
214da71b7e3SCédric Le Goater #define  VC_QUEUES_CFG_MEMB_EN                  PPC_BIT(38)
215da71b7e3SCédric Le Goater #define  VC_QUEUES_CFG_MEMB_SZ                  PPC_BITMASK(42, 47)
216da71b7e3SCédric Le Goater 
217da71b7e3SCédric Le Goater /*
218da71b7e3SCédric Le Goater  * VC1
219da71b7e3SCédric Le Goater  */
220da71b7e3SCédric Le Goater 
221da71b7e3SCédric Le Goater /* ESBC cache flush control trigger */
222da71b7e3SCédric Le Goater #define X_VC_ESBC_FLUSH_CTRL                    0x140
223da71b7e3SCédric Le Goater #define VC_ESBC_FLUSH_CTRL                      0x200
224da71b7e3SCédric Le Goater #define  VC_ESBC_FLUSH_CTRL_POLL_VALID          PPC_BIT(0)
225da71b7e3SCédric Le Goater #define  VC_ESBC_FLUSH_CTRL_WANT_CACHE_DISABLE  PPC_BIT(2)
226da71b7e3SCédric Le Goater 
227da71b7e3SCédric Le Goater /* ESBC cache flush poll trigger */
228da71b7e3SCédric Le Goater #define X_VC_ESBC_FLUSH_POLL                    0x141
229da71b7e3SCédric Le Goater #define VC_ESBC_FLUSH_POLL                      0x208
230da71b7e3SCédric Le Goater #define  VC_ESBC_FLUSH_POLL_BLOCK_ID            PPC_BITMASK(0, 3)
231da71b7e3SCédric Le Goater #define  VC_ESBC_FLUSH_POLL_OFFSET              PPC_BITMASK(4, 31)  /* 28-bit */
232da71b7e3SCédric Le Goater #define  VC_ESBC_FLUSH_POLL_BLOCK_ID_MASK       PPC_BITMASK(32, 35)
233da71b7e3SCédric Le Goater #define  VC_ESBC_FLUSH_POLL_OFFSET_MASK         PPC_BITMASK(36, 63) /* 28-bit */
234da71b7e3SCédric Le Goater 
23576125c01SNicholas Piggin /* ESBC cache flush inject register */
23676125c01SNicholas Piggin #define X_VC_ESBC_FLUSH_INJECT                  0x142
23776125c01SNicholas Piggin #define VC_ESBC_FLUSH_INJECT                    0x210
23876125c01SNicholas Piggin 
23932af01f8SFrederic Barrat /* ESBC configuration */
24032af01f8SFrederic Barrat #define X_VC_ESBC_CFG                           0x148
24132af01f8SFrederic Barrat #define VC_ESBC_CFG                             0x240
24232af01f8SFrederic Barrat 
243da71b7e3SCédric Le Goater /* EASC flush control register */
244da71b7e3SCédric Le Goater #define X_VC_EASC_FLUSH_CTRL                    0x160
245da71b7e3SCédric Le Goater #define VC_EASC_FLUSH_CTRL                      0x300
246da71b7e3SCédric Le Goater #define  VC_EASC_FLUSH_CTRL_POLL_VALID          PPC_BIT(0)
247da71b7e3SCédric Le Goater #define  VC_EASC_FLUSH_CTRL_WANT_CACHE_DISABLE  PPC_BIT(2)
248da71b7e3SCédric Le Goater 
249da71b7e3SCédric Le Goater /* EASC flush poll register */
250da71b7e3SCédric Le Goater #define X_VC_EASC_FLUSH_POLL                    0x161
251da71b7e3SCédric Le Goater #define VC_EASC_FLUSH_POLL                      0x308
252da71b7e3SCédric Le Goater #define  VC_EASC_FLUSH_POLL_BLOCK_ID            PPC_BITMASK(0, 3)
253da71b7e3SCédric Le Goater #define  VC_EASC_FLUSH_POLL_OFFSET              PPC_BITMASK(4, 31)  /* 28-bit */
254da71b7e3SCédric Le Goater #define  VC_EASC_FLUSH_POLL_BLOCK_ID_MASK       PPC_BITMASK(32, 35)
255da71b7e3SCédric Le Goater #define  VC_EASC_FLUSH_POLL_OFFSET_MASK         PPC_BITMASK(36, 63) /* 28-bit */
256da71b7e3SCédric Le Goater 
25776125c01SNicholas Piggin /* EASC flush inject register */
25876125c01SNicholas Piggin #define X_VC_EASC_FLUSH_INJECT                  0x162
25976125c01SNicholas Piggin #define VC_EASC_FLUSH_INJECT                    0x310
26076125c01SNicholas Piggin 
261da71b7e3SCédric Le Goater /*
262da71b7e3SCédric Le Goater  * VC2
263da71b7e3SCédric Le Goater  */
264da71b7e3SCédric Le Goater 
265da71b7e3SCédric Le Goater /* ENDC flush control register */
266da71b7e3SCédric Le Goater #define X_VC_ENDC_FLUSH_CTRL                    0x180
267da71b7e3SCédric Le Goater #define VC_ENDC_FLUSH_CTRL                      0x400
268da71b7e3SCédric Le Goater #define  VC_ENDC_FLUSH_CTRL_POLL_VALID          PPC_BIT(0)
269da71b7e3SCédric Le Goater #define  VC_ENDC_FLUSH_CTRL_WANT_CACHE_DISABLE  PPC_BIT(2)
270da71b7e3SCédric Le Goater #define  VC_ENDC_FLUSH_CTRL_WANT_INVALIDATE     PPC_BIT(3)
271da71b7e3SCédric Le Goater #define  VC_ENDC_FLUSH_CTRL_INJECT_INVALIDATE   PPC_BIT(7)
272da71b7e3SCédric Le Goater 
273da71b7e3SCédric Le Goater /* ENDC flush poll register */
274da71b7e3SCédric Le Goater #define X_VC_ENDC_FLUSH_POLL                    0x181
275da71b7e3SCédric Le Goater #define VC_ENDC_FLUSH_POLL                      0x408
276da71b7e3SCédric Le Goater #define  VC_ENDC_FLUSH_POLL_BLOCK_ID            PPC_BITMASK(4, 7)
277da71b7e3SCédric Le Goater #define  VC_ENDC_FLUSH_POLL_OFFSET              PPC_BITMASK(8, 31)  /* 24-bit */
278da71b7e3SCédric Le Goater #define  VC_ENDC_FLUSH_POLL_BLOCK_ID_MASK       PPC_BITMASK(36, 39)
279da71b7e3SCédric Le Goater #define  VC_ENDC_FLUSH_POLL_OFFSET_MASK         PPC_BITMASK(40, 63) /* 24-bit */
280da71b7e3SCédric Le Goater 
28176125c01SNicholas Piggin /* ENDC flush inject register */
28276125c01SNicholas Piggin #define X_VC_ENDC_FLUSH_INJECT                  0x182
28376125c01SNicholas Piggin #define VC_ENDC_FLUSH_INJECT                    0x410
28476125c01SNicholas Piggin 
285da71b7e3SCédric Le Goater /* ENDC Sync done */
286da71b7e3SCédric Le Goater #define X_VC_ENDC_SYNC_DONE                     0x184
287da71b7e3SCédric Le Goater #define VC_ENDC_SYNC_DONE                       0x420
288da71b7e3SCédric Le Goater #define   VC_ENDC_SYNC_POLL_DONE                PPC_BITMASK(0, 6)
289da71b7e3SCédric Le Goater #define   VC_ENDC_SYNC_QUEUE_IPI                PPC_BIT(0)
290da71b7e3SCédric Le Goater #define   VC_ENDC_SYNC_QUEUE_HWD                PPC_BIT(1)
291da71b7e3SCédric Le Goater #define   VC_ENDC_SYNC_QUEUE_NXC                PPC_BIT(2)
292da71b7e3SCédric Le Goater #define   VC_ENDC_SYNC_QUEUE_INT                PPC_BIT(3)
293da71b7e3SCédric Le Goater #define   VC_ENDC_SYNC_QUEUE_OS                 PPC_BIT(4)
294da71b7e3SCédric Le Goater #define   VC_ENDC_SYNC_QUEUE_POOL               PPC_BIT(5)
295da71b7e3SCédric Le Goater #define   VC_ENDC_SYNC_QUEUE_HARD               PPC_BIT(6)
296da71b7e3SCédric Le Goater #define   VC_QUEUE_COUNT                        7
297da71b7e3SCédric Le Goater 
2988c01b2e1SFrederic Barrat /* ENDC cache watch assign */
2998c01b2e1SFrederic Barrat #define X_VC_ENDC_WATCH_ASSIGN                  0x186
3008c01b2e1SFrederic Barrat #define VC_ENDC_WATCH_ASSIGN                    0x430
3018c01b2e1SFrederic Barrat 
3028c01b2e1SFrederic Barrat /* ENDC configuration register */
3038c01b2e1SFrederic Barrat #define X_VC_ENDC_CFG                           0x188
3048c01b2e1SFrederic Barrat #define VC_ENDC_CFG                             0x440
3058c01b2e1SFrederic Barrat #define   VC_ENDC_CFG_CACHE_WATCH_ASSIGN        PPC_BITMASK(32, 35)
3068c01b2e1SFrederic Barrat 
307da71b7e3SCédric Le Goater /* ENDC cache watch specification 0  */
308da71b7e3SCédric Le Goater #define X_VC_ENDC_WATCH0_SPEC                   0x1A0
309da71b7e3SCédric Le Goater #define VC_ENDC_WATCH0_SPEC                     0x500
310da71b7e3SCédric Le Goater #define   VC_ENDC_WATCH_CONFLICT                PPC_BIT(0)
311da71b7e3SCédric Le Goater #define   VC_ENDC_WATCH_FULL                    PPC_BIT(8)
312da71b7e3SCédric Le Goater #define   VC_ENDC_WATCH_BLOCK_ID                PPC_BITMASK(28, 31)
313da71b7e3SCédric Le Goater #define   VC_ENDC_WATCH_INDEX                   PPC_BITMASK(40, 63)
314da71b7e3SCédric Le Goater 
315da71b7e3SCédric Le Goater /* ENDC cache watch data 0 */
316da71b7e3SCédric Le Goater #define X_VC_ENDC_WATCH0_DATA0                  0x1A4
317da71b7e3SCédric Le Goater #define X_VC_ENDC_WATCH0_DATA1                  0x1A5
318da71b7e3SCédric Le Goater #define X_VC_ENDC_WATCH0_DATA2                  0x1A6
319da71b7e3SCédric Le Goater #define X_VC_ENDC_WATCH0_DATA3                  0x1A7
320da71b7e3SCédric Le Goater 
321da71b7e3SCédric Le Goater #define VC_ENDC_WATCH0_DATA0                    0x520
322da71b7e3SCédric Le Goater #define VC_ENDC_WATCH0_DATA1                    0x528
323da71b7e3SCédric Le Goater #define VC_ENDC_WATCH0_DATA2                    0x530
324da71b7e3SCédric Le Goater #define VC_ENDC_WATCH0_DATA3                    0x538
325da71b7e3SCédric Le Goater 
3268c01b2e1SFrederic Barrat /* ENDC cache watch 1  */
3278c01b2e1SFrederic Barrat #define X_VC_ENDC_WATCH1_SPEC                   0x1A8
3288c01b2e1SFrederic Barrat #define VC_ENDC_WATCH1_SPEC                     0x540
3298c01b2e1SFrederic Barrat #define X_VC_ENDC_WATCH1_DATA0                  0x1AC
3308c01b2e1SFrederic Barrat #define X_VC_ENDC_WATCH1_DATA1                  0x1AD
3318c01b2e1SFrederic Barrat #define X_VC_ENDC_WATCH1_DATA2                  0x1AE
3328c01b2e1SFrederic Barrat #define X_VC_ENDC_WATCH1_DATA3                  0x1AF
3338c01b2e1SFrederic Barrat #define VC_ENDC_WATCH1_DATA0                    0x560
3348c01b2e1SFrederic Barrat #define VC_ENDC_WATCH1_DATA1                    0x568
3358c01b2e1SFrederic Barrat #define VC_ENDC_WATCH1_DATA2                    0x570
3368c01b2e1SFrederic Barrat #define VC_ENDC_WATCH1_DATA3                    0x578
3378c01b2e1SFrederic Barrat 
3388c01b2e1SFrederic Barrat /* ENDC cache watch 2  */
3398c01b2e1SFrederic Barrat #define X_VC_ENDC_WATCH2_SPEC                   0x1B0
3408c01b2e1SFrederic Barrat #define VC_ENDC_WATCH2_SPEC                     0x580
3418c01b2e1SFrederic Barrat #define X_VC_ENDC_WATCH2_DATA0                  0x1B4
3428c01b2e1SFrederic Barrat #define X_VC_ENDC_WATCH2_DATA1                  0x1B5
3438c01b2e1SFrederic Barrat #define X_VC_ENDC_WATCH2_DATA2                  0x1B6
3448c01b2e1SFrederic Barrat #define X_VC_ENDC_WATCH2_DATA3                  0x1B7
3458c01b2e1SFrederic Barrat #define VC_ENDC_WATCH2_DATA0                    0x5A0
3468c01b2e1SFrederic Barrat #define VC_ENDC_WATCH2_DATA1                    0x5A8
3478c01b2e1SFrederic Barrat #define VC_ENDC_WATCH2_DATA2                    0x5B0
3488c01b2e1SFrederic Barrat #define VC_ENDC_WATCH2_DATA3                    0x5B8
3498c01b2e1SFrederic Barrat 
3508c01b2e1SFrederic Barrat /* ENDC cache watch 3  */
3518c01b2e1SFrederic Barrat #define X_VC_ENDC_WATCH3_SPEC                   0x1B8
3528c01b2e1SFrederic Barrat #define VC_ENDC_WATCH3_SPEC                     0x5C0
3538c01b2e1SFrederic Barrat #define X_VC_ENDC_WATCH3_DATA0                  0x1BC
3548c01b2e1SFrederic Barrat #define X_VC_ENDC_WATCH3_DATA1                  0x1BD
3558c01b2e1SFrederic Barrat #define X_VC_ENDC_WATCH3_DATA2                  0x1BE
3568c01b2e1SFrederic Barrat #define X_VC_ENDC_WATCH3_DATA3                  0x1BF
3578c01b2e1SFrederic Barrat #define VC_ENDC_WATCH3_DATA0                    0x5E0
3588c01b2e1SFrederic Barrat #define VC_ENDC_WATCH3_DATA1                    0x5E8
3598c01b2e1SFrederic Barrat #define VC_ENDC_WATCH3_DATA2                    0x5F0
3608c01b2e1SFrederic Barrat #define VC_ENDC_WATCH3_DATA3                    0x5F8
3618c01b2e1SFrederic Barrat 
362da71b7e3SCédric Le Goater /*
363da71b7e3SCédric Le Goater  * PC LSB1
364da71b7e3SCédric Le Goater  */
365da71b7e3SCédric Le Goater 
366da71b7e3SCédric Le Goater /* VSD table address register */
367da71b7e3SCédric Le Goater #define X_PC_VSD_TABLE_ADDR                     0x200
368da71b7e3SCédric Le Goater #define PC_VSD_TABLE_ADDR                       0x000
369da71b7e3SCédric Le Goater #define   PC_VSD_TABLE_AUTOINC                  PPC_BIT(0)
370da71b7e3SCédric Le Goater #define   PC_VSD_TABLE_SELECT                   PPC_BITMASK(12, 15)
371da71b7e3SCédric Le Goater #define   PC_VSD_TABLE_ADDRESS                  PPC_BITMASK(28, 31)
372da71b7e3SCédric Le Goater 
373da71b7e3SCédric Le Goater /* VSD table data register */
374da71b7e3SCédric Le Goater #define X_PC_VSD_TABLE_DATA                     0x201
375da71b7e3SCédric Le Goater #define PC_VSD_TABLE_DATA                       0x008
376da71b7e3SCédric Le Goater 
377da71b7e3SCédric Le Goater /* AT indirect kill register */
378da71b7e3SCédric Le Goater #define X_PC_AT_KILL                            0x202
379da71b7e3SCédric Le Goater #define PC_AT_KILL                              0x010
380da71b7e3SCédric Le Goater #define     PC_AT_KILL_VALID                    PPC_BIT(0)
381da71b7e3SCédric Le Goater #define     PC_AT_KILL_VSD_TYPE                 PPC_BITMASK(24, 27)
382da71b7e3SCédric Le Goater /* Only NVP, NVG, NVC */
383da71b7e3SCédric Le Goater #define     PC_AT_KILL_BLOCK_ID                 PPC_BITMASK(28, 31)
384da71b7e3SCédric Le Goater #define     PC_AT_KILL_OFFSET                   PPC_BITMASK(48, 60)
385da71b7e3SCédric Le Goater 
386da71b7e3SCédric Le Goater /* AT indirect kill mask register */
387da71b7e3SCédric Le Goater #define X_PC_AT_KILL_MASK                       0x203
388da71b7e3SCédric Le Goater #define PC_AT_KILL_MASK                         0x018
389da71b7e3SCédric Le Goater #define     PC_AT_KILL_MASK_VSD_TYPE            PPC_BITMASK(24, 27)
390da71b7e3SCédric Le Goater #define     PC_AT_KILL_MASK_BLOCK_ID            PPC_BITMASK(28, 31)
391da71b7e3SCédric Le Goater #define     PC_AT_KILL_MASK_OFFSET              PPC_BITMASK(48, 60)
392da71b7e3SCédric Le Goater 
393da71b7e3SCédric Le Goater /*
394da71b7e3SCédric Le Goater  * PC LSB2
395da71b7e3SCédric Le Goater  */
396da71b7e3SCédric Le Goater 
397da71b7e3SCédric Le Goater /* NxC Cache flush control */
398da71b7e3SCédric Le Goater #define X_PC_NXC_FLUSH_CTRL                     0x280
399da71b7e3SCédric Le Goater #define PC_NXC_FLUSH_CTRL                       0x400
400da71b7e3SCédric Le Goater #define  PC_NXC_FLUSH_CTRL_POLL_VALID           PPC_BIT(0)
401da71b7e3SCédric Le Goater #define  PC_NXC_FLUSH_CTRL_WANT_CACHE_DISABLE   PPC_BIT(2)
402da71b7e3SCédric Le Goater #define  PC_NXC_FLUSH_CTRL_WANT_INVALIDATE      PPC_BIT(3)
403da71b7e3SCédric Le Goater #define  PC_NXC_FLUSH_CTRL_INJECT_INVALIDATE    PPC_BIT(7)
404da71b7e3SCédric Le Goater 
405da71b7e3SCédric Le Goater /* NxC Cache flush poll */
406da71b7e3SCédric Le Goater #define X_PC_NXC_FLUSH_POLL                     0x281
407da71b7e3SCédric Le Goater #define PC_NXC_FLUSH_POLL                       0x408
408da71b7e3SCédric Le Goater #define  PC_NXC_FLUSH_POLL_NXC_TYPE             PPC_BITMASK(2, 3)
409da71b7e3SCédric Le Goater #define    PC_NXC_FLUSH_POLL_NXC_TYPE_NVP       0
410da71b7e3SCédric Le Goater #define    PC_NXC_FLUSH_POLL_NXC_TYPE_NVG       2
411da71b7e3SCédric Le Goater #define    PC_NXC_FLUSH_POLL_NXC_TYPE_NVC       3
412da71b7e3SCédric Le Goater #define  PC_NXC_FLUSH_POLL_BLOCK_ID             PPC_BITMASK(4, 7)
413da71b7e3SCédric Le Goater #define  PC_NXC_FLUSH_POLL_OFFSET               PPC_BITMASK(8, 31)  /* 24-bit */
414da71b7e3SCédric Le Goater #define  PC_NXC_FLUSH_POLL_NXC_TYPE_MASK        PPC_BITMASK(34, 35) /* 0: Ign */
415da71b7e3SCédric Le Goater #define  PC_NXC_FLUSH_POLL_BLOCK_ID_MASK        PPC_BITMASK(36, 39)
416da71b7e3SCédric Le Goater #define  PC_NXC_FLUSH_POLL_OFFSET_MASK          PPC_BITMASK(40, 63) /* 24-bit */
417da71b7e3SCédric Le Goater 
41876125c01SNicholas Piggin /* NxC Cache flush inject */
41976125c01SNicholas Piggin #define X_PC_NXC_FLUSH_INJECT                   0x282
42076125c01SNicholas Piggin #define PC_NXC_FLUSH_INJECT                     0x410
42176125c01SNicholas Piggin 
4228c01b2e1SFrederic Barrat /* NxC Cache watch assign */
4238c01b2e1SFrederic Barrat #define X_PC_NXC_WATCH_ASSIGN                   0x286
4248c01b2e1SFrederic Barrat #define PC_NXC_WATCH_ASSIGN                     0x430
4258c01b2e1SFrederic Barrat 
4268c01b2e1SFrederic Barrat /* NxC Proc config */
4278c01b2e1SFrederic Barrat #define X_PC_NXC_PROC_CONFIG                    0x28A
4288c01b2e1SFrederic Barrat #define PC_NXC_PROC_CONFIG                      0x450
4298c01b2e1SFrederic Barrat #define   PC_NXC_PROC_CONFIG_WATCH_ASSIGN       PPC_BITMASK(0, 3)
430*9d7188a2SFrederic Barrat #define   PC_NXC_PROC_CONFIG_NVG_TABLE_COMPRESS PPC_BITMASK(32, 35)
431*9d7188a2SFrederic Barrat #define   PC_NXC_PROC_CONFIG_NVC_TABLE_COMPRESS PPC_BITMASK(36, 39)
4328c01b2e1SFrederic Barrat 
433da71b7e3SCédric Le Goater /* NxC Cache Watch 0 Specification */
434da71b7e3SCédric Le Goater #define X_PC_NXC_WATCH0_SPEC                    0x2A0
435da71b7e3SCédric Le Goater #define PC_NXC_WATCH0_SPEC                      0x500
436da71b7e3SCédric Le Goater #define   PC_NXC_WATCH_CONFLICT                 PPC_BIT(0)
437da71b7e3SCédric Le Goater #define   PC_NXC_WATCH_FULL                     PPC_BIT(8)
438da71b7e3SCédric Le Goater #define   PC_NXC_WATCH_NXC_TYPE                 PPC_BITMASK(26, 27)
439da71b7e3SCédric Le Goater #define     PC_NXC_WATCH_NXC_NVP                0
440da71b7e3SCédric Le Goater #define     PC_NXC_WATCH_NXC_NVG                2
441da71b7e3SCédric Le Goater #define     PC_NXC_WATCH_NXC_NVC                3
442da71b7e3SCédric Le Goater #define   PC_NXC_WATCH_BLOCK_ID                 PPC_BITMASK(28, 31)
443da71b7e3SCédric Le Goater #define   PC_NXC_WATCH_INDEX                    PPC_BITMASK(40, 63)
444da71b7e3SCédric Le Goater 
445da71b7e3SCédric Le Goater /* NxC Cache Watch 0 Data */
446da71b7e3SCédric Le Goater #define X_PC_NXC_WATCH0_DATA0                   0x2A4
447da71b7e3SCédric Le Goater #define X_PC_NXC_WATCH0_DATA1                   0x2A5
448da71b7e3SCédric Le Goater #define X_PC_NXC_WATCH0_DATA2                   0x2A6
449da71b7e3SCédric Le Goater #define X_PC_NXC_WATCH0_DATA3                   0x2A7
450da71b7e3SCédric Le Goater 
451da71b7e3SCédric Le Goater #define PC_NXC_WATCH0_DATA0                     0x520
452da71b7e3SCédric Le Goater #define PC_NXC_WATCH0_DATA1                     0x528
453da71b7e3SCédric Le Goater #define PC_NXC_WATCH0_DATA2                     0x530
454da71b7e3SCédric Le Goater #define PC_NXC_WATCH0_DATA3                     0x538
455da71b7e3SCédric Le Goater 
4568c01b2e1SFrederic Barrat /* NxC Cache Watch 1 */
4578c01b2e1SFrederic Barrat #define X_PC_NXC_WATCH1_SPEC                    0x2A8
4588c01b2e1SFrederic Barrat #define PC_NXC_WATCH1_SPEC                      0x540
4598c01b2e1SFrederic Barrat #define X_PC_NXC_WATCH1_DATA0                   0x2AC
4608c01b2e1SFrederic Barrat #define X_PC_NXC_WATCH1_DATA1                   0x2AD
4618c01b2e1SFrederic Barrat #define X_PC_NXC_WATCH1_DATA2                   0x2AE
4628c01b2e1SFrederic Barrat #define X_PC_NXC_WATCH1_DATA3                   0x2AF
4638c01b2e1SFrederic Barrat #define PC_NXC_WATCH1_DATA0                     0x560
4648c01b2e1SFrederic Barrat #define PC_NXC_WATCH1_DATA1                     0x568
4658c01b2e1SFrederic Barrat #define PC_NXC_WATCH1_DATA2                     0x570
4668c01b2e1SFrederic Barrat #define PC_NXC_WATCH1_DATA3                     0x578
4678c01b2e1SFrederic Barrat 
4688c01b2e1SFrederic Barrat /* NxC Cache Watch 2 */
4698c01b2e1SFrederic Barrat #define X_PC_NXC_WATCH2_SPEC                    0x2B0
4708c01b2e1SFrederic Barrat #define PC_NXC_WATCH2_SPEC                      0x580
4718c01b2e1SFrederic Barrat #define X_PC_NXC_WATCH2_DATA0                   0x2B4
4728c01b2e1SFrederic Barrat #define X_PC_NXC_WATCH2_DATA1                   0x2B5
4738c01b2e1SFrederic Barrat #define X_PC_NXC_WATCH2_DATA2                   0x2B6
4748c01b2e1SFrederic Barrat #define X_PC_NXC_WATCH2_DATA3                   0x2B7
4758c01b2e1SFrederic Barrat #define PC_NXC_WATCH2_DATA0                     0x5A0
4768c01b2e1SFrederic Barrat #define PC_NXC_WATCH2_DATA1                     0x5A8
4778c01b2e1SFrederic Barrat #define PC_NXC_WATCH2_DATA2                     0x5B0
4788c01b2e1SFrederic Barrat #define PC_NXC_WATCH2_DATA3                     0x5B8
4798c01b2e1SFrederic Barrat 
4808c01b2e1SFrederic Barrat /* NxC Cache Watch 3 */
4818c01b2e1SFrederic Barrat #define X_PC_NXC_WATCH3_SPEC                    0x2B8
4828c01b2e1SFrederic Barrat #define PC_NXC_WATCH3_SPEC                      0x5C0
4838c01b2e1SFrederic Barrat #define X_PC_NXC_WATCH3_DATA0                   0x2BC
4848c01b2e1SFrederic Barrat #define X_PC_NXC_WATCH3_DATA1                   0x2BD
4858c01b2e1SFrederic Barrat #define X_PC_NXC_WATCH3_DATA2                   0x2BE
4868c01b2e1SFrederic Barrat #define X_PC_NXC_WATCH3_DATA3                   0x2BF
4878c01b2e1SFrederic Barrat #define PC_NXC_WATCH3_DATA0                     0x5E0
4888c01b2e1SFrederic Barrat #define PC_NXC_WATCH3_DATA1                     0x5E8
4898c01b2e1SFrederic Barrat #define PC_NXC_WATCH3_DATA2                     0x5F0
4908c01b2e1SFrederic Barrat #define PC_NXC_WATCH3_DATA3                     0x5F8
4918c01b2e1SFrederic Barrat 
492da71b7e3SCédric Le Goater /*
493da71b7e3SCédric Le Goater  * TCTXT Registers
494da71b7e3SCédric Le Goater  */
495da71b7e3SCédric Le Goater 
496da71b7e3SCédric Le Goater /* Physical Thread Enable0 register */
497da71b7e3SCédric Le Goater #define X_TCTXT_EN0                             0x300
498da71b7e3SCédric Le Goater #define TCTXT_EN0                               0x000
499da71b7e3SCédric Le Goater 
500da71b7e3SCédric Le Goater /* Physical Thread Enable0 Set register */
501da71b7e3SCédric Le Goater #define X_TCTXT_EN0_SET                         0x302
502da71b7e3SCédric Le Goater #define TCTXT_EN0_SET                           0x010
503da71b7e3SCédric Le Goater 
504da71b7e3SCédric Le Goater /* Physical Thread Enable0 Reset register */
505da71b7e3SCédric Le Goater #define X_TCTXT_EN0_RESET                       0x303
506da71b7e3SCédric Le Goater #define TCTXT_EN0_RESET                         0x018
507da71b7e3SCédric Le Goater 
508da71b7e3SCédric Le Goater /* Physical Thread Enable1 register */
509da71b7e3SCédric Le Goater #define X_TCTXT_EN1                             0x304
510da71b7e3SCédric Le Goater #define TCTXT_EN1                               0x020
511da71b7e3SCédric Le Goater 
512da71b7e3SCédric Le Goater /* Physical Thread Enable1 Set register */
513da71b7e3SCédric Le Goater #define X_TCTXT_EN1_SET                         0x306
514da71b7e3SCédric Le Goater #define TCTXT_EN1_SET                           0x030
515da71b7e3SCédric Le Goater 
516da71b7e3SCédric Le Goater /* Physical Thread Enable1 Reset register */
517da71b7e3SCédric Le Goater #define X_TCTXT_EN1_RESET                       0x307
518da71b7e3SCédric Le Goater #define TCTXT_EN1_RESET                         0x038
519da71b7e3SCédric Le Goater 
520cce84fc9SFrederic Barrat /* TCTXT Config register */
521cce84fc9SFrederic Barrat #define X_TCTXT_CFG                             0x328
522cce84fc9SFrederic Barrat #define TCTXT_CFG                               0x140
523cce84fc9SFrederic Barrat 
524da71b7e3SCédric Le Goater /*
525da71b7e3SCédric Le Goater  * VSD Tables
526da71b7e3SCédric Le Goater  */
527da71b7e3SCédric Le Goater #define VST_ESB                  0
528da71b7e3SCédric Le Goater #define VST_EAS                  1 /* No used by PC */
529da71b7e3SCédric Le Goater #define VST_END                  2
530da71b7e3SCédric Le Goater #define VST_NVP                  3
531da71b7e3SCédric Le Goater #define VST_NVG                  4
532da71b7e3SCédric Le Goater #define VST_NVC                  5
533da71b7e3SCédric Le Goater #define VST_IC                   6 /* No used by PC */
534da71b7e3SCédric Le Goater #define VST_SYNC                 7
535da71b7e3SCédric Le Goater #define VST_ERQ                  8 /* No used by PC */
536da71b7e3SCédric Le Goater 
537da71b7e3SCédric Le Goater /*
538da71b7e3SCédric Le Goater  * Bits in a VSD entry.
539da71b7e3SCédric Le Goater  *
540da71b7e3SCédric Le Goater  * Note: the address is naturally aligned, we don't use a PPC_BITMASK,
541da71b7e3SCédric Le Goater  *       but just a mask to apply to the address before OR'ing it in.
542da71b7e3SCédric Le Goater  *
543da71b7e3SCédric Le Goater  * Note: VSD_FIRMWARE is a SW bit ! It hijacks an unused bit in the
544da71b7e3SCédric Le Goater  *       VSD and is only meant to be used in indirect mode !
545da71b7e3SCédric Le Goater  */
546da71b7e3SCédric Le Goater #define VSD_MODE                PPC_BITMASK(0, 1)
547da71b7e3SCédric Le Goater #define  VSD_MODE_SHARED        1
548da71b7e3SCédric Le Goater #define  VSD_MODE_EXCLUSIVE     2
549da71b7e3SCédric Le Goater #define  VSD_MODE_FORWARD       3
550da71b7e3SCédric Le Goater #define VSD_FIRMWARE            PPC_BIT(2) /* Read warning */
551da71b7e3SCédric Le Goater #define VSD_FIRMWARE2           PPC_BIT(3) /* unused */
552da71b7e3SCédric Le Goater #define VSD_RESERVED            PPC_BITMASK(4, 7) /* P10 reserved */
553da71b7e3SCédric Le Goater #define VSD_ADDRESS_MASK        0x00fffffffffff000ull
554da71b7e3SCédric Le Goater #define VSD_MIGRATION_REG       PPC_BITMASK(52, 55)
555da71b7e3SCédric Le Goater #define VSD_INDIRECT            PPC_BIT(56)
556da71b7e3SCédric Le Goater #define VSD_TSIZE               PPC_BITMASK(59, 63)
557da71b7e3SCédric Le Goater 
558da71b7e3SCédric Le Goater #endif /* PPC_PNV_XIVE2_REGS_H */
559