xref: /openbmc/qemu/hw/intc/pnv_xive2.c (revision d6d5f5c0347b124319ff9c0a43358bdae1d7ea26)
1da71b7e3SCédric Le Goater /*
2da71b7e3SCédric Le Goater  * QEMU PowerPC XIVE2 interrupt controller model  (POWER10)
3da71b7e3SCédric Le Goater  *
4da71b7e3SCédric Le Goater  * Copyright (c) 2019-2022, IBM Corporation.
5da71b7e3SCédric Le Goater  *
6da71b7e3SCédric Le Goater  * This code is licensed under the GPL version 2 or later. See the
7da71b7e3SCédric Le Goater  * COPYING file in the top-level directory.
8da71b7e3SCédric Le Goater  */
9da71b7e3SCédric Le Goater 
10da71b7e3SCédric Le Goater #include "qemu/osdep.h"
11da71b7e3SCédric Le Goater #include "qemu/log.h"
12da71b7e3SCédric Le Goater #include "qapi/error.h"
13da71b7e3SCédric Le Goater #include "target/ppc/cpu.h"
14da71b7e3SCédric Le Goater #include "sysemu/cpus.h"
15da71b7e3SCédric Le Goater #include "sysemu/dma.h"
16da71b7e3SCédric Le Goater #include "hw/ppc/fdt.h"
17da71b7e3SCédric Le Goater #include "hw/ppc/pnv.h"
182c6fe2e2SMarkus Armbruster #include "hw/ppc/pnv_chip.h"
19da71b7e3SCédric Le Goater #include "hw/ppc/pnv_core.h"
20da71b7e3SCédric Le Goater #include "hw/ppc/pnv_xscom.h"
21da71b7e3SCédric Le Goater #include "hw/ppc/xive2.h"
22da71b7e3SCédric Le Goater #include "hw/ppc/pnv_xive.h"
23da71b7e3SCédric Le Goater #include "hw/ppc/xive_regs.h"
24da71b7e3SCédric Le Goater #include "hw/ppc/xive2_regs.h"
25da71b7e3SCédric Le Goater #include "hw/ppc/ppc.h"
26da71b7e3SCédric Le Goater #include "hw/qdev-properties.h"
27da71b7e3SCédric Le Goater #include "sysemu/reset.h"
2876125c01SNicholas Piggin #include "sysemu/qtest.h"
29da71b7e3SCédric Le Goater 
30da71b7e3SCédric Le Goater #include <libfdt.h>
31da71b7e3SCédric Le Goater 
32da71b7e3SCédric Le Goater #include "pnv_xive2_regs.h"
33da71b7e3SCédric Le Goater 
34da71b7e3SCédric Le Goater #undef XIVE2_DEBUG
35da71b7e3SCédric Le Goater 
3676125c01SNicholas Piggin /* XIVE Sync or Flush Notification Block */
3776125c01SNicholas Piggin typedef struct XiveSfnBlock {
3876125c01SNicholas Piggin     uint8_t bytes[32];
3976125c01SNicholas Piggin } XiveSfnBlock;
4076125c01SNicholas Piggin 
4176125c01SNicholas Piggin /* XIVE Thread Sync or Flush Notification Area */
4276125c01SNicholas Piggin typedef struct XiveThreadNA {
4376125c01SNicholas Piggin     XiveSfnBlock topo[16];
4476125c01SNicholas Piggin } XiveThreadNA;
4576125c01SNicholas Piggin 
46da71b7e3SCédric Le Goater /*
47da71b7e3SCédric Le Goater  * Virtual structures table (VST)
48da71b7e3SCédric Le Goater  */
49da71b7e3SCédric Le Goater #define SBE_PER_BYTE   4
50da71b7e3SCédric Le Goater 
51da71b7e3SCédric Le Goater typedef struct XiveVstInfo {
52da71b7e3SCédric Le Goater     const char *name;
53da71b7e3SCédric Le Goater     uint32_t    size;
54da71b7e3SCédric Le Goater     uint32_t    max_blocks;
55da71b7e3SCédric Le Goater } XiveVstInfo;
56da71b7e3SCédric Le Goater 
57da71b7e3SCédric Le Goater static const XiveVstInfo vst_infos[] = {
58da71b7e3SCédric Le Goater 
59da71b7e3SCédric Le Goater     [VST_EAS]  = { "EAT",  sizeof(Xive2Eas),     16 },
60da71b7e3SCédric Le Goater     [VST_ESB]  = { "ESB",  1,                    16 },
61da71b7e3SCédric Le Goater     [VST_END]  = { "ENDT", sizeof(Xive2End),     16 },
62da71b7e3SCédric Le Goater 
63da71b7e3SCédric Le Goater     [VST_NVP]  = { "NVPT", sizeof(Xive2Nvp),     16 },
64da71b7e3SCédric Le Goater     [VST_NVG]  = { "NVGT", sizeof(Xive2Nvgc),    16 },
65da71b7e3SCédric Le Goater     [VST_NVC]  = { "NVCT", sizeof(Xive2Nvgc),    16 },
66da71b7e3SCédric Le Goater 
6764770efdSMichael Kowal     [VST_IC]  =  { "IC",   1, /* ? */            16 }, /* Topology # */
6876125c01SNicholas Piggin     [VST_SYNC] = { "SYNC", sizeof(XiveThreadNA), 16 }, /* Topology # */
69da71b7e3SCédric Le Goater 
70da71b7e3SCédric Le Goater     /*
71da71b7e3SCédric Le Goater      * This table contains the backing store pages for the interrupt
72da71b7e3SCédric Le Goater      * fifos of the VC sub-engine in case of overflow.
73da71b7e3SCédric Le Goater      *
74da71b7e3SCédric Le Goater      * 0 - IPI,
75da71b7e3SCédric Le Goater      * 1 - HWD,
76da71b7e3SCédric Le Goater      * 2 - NxC,
77da71b7e3SCédric Le Goater      * 3 - INT,
78da71b7e3SCédric Le Goater      * 4 - OS-Queue,
79da71b7e3SCédric Le Goater      * 5 - Pool-Queue,
80da71b7e3SCédric Le Goater      * 6 - Hard-Queue
81da71b7e3SCédric Le Goater      */
82da71b7e3SCédric Le Goater     [VST_ERQ]  = { "ERQ",  1,                   VC_QUEUE_COUNT },
83da71b7e3SCédric Le Goater };
84da71b7e3SCédric Le Goater 
85da71b7e3SCédric Le Goater #define xive2_error(xive, fmt, ...)                                      \
86da71b7e3SCédric Le Goater     qemu_log_mask(LOG_GUEST_ERROR, "XIVE[%x] - " fmt "\n",              \
87da71b7e3SCédric Le Goater                   (xive)->chip->chip_id, ## __VA_ARGS__);
88da71b7e3SCédric Le Goater 
89da71b7e3SCédric Le Goater /*
90da71b7e3SCédric Le Goater  * TODO: Document block id override
91da71b7e3SCédric Le Goater  */
92da71b7e3SCédric Le Goater static uint32_t pnv_xive2_block_id(PnvXive2 *xive)
93da71b7e3SCédric Le Goater {
94da71b7e3SCédric Le Goater     uint8_t blk = xive->chip->chip_id;
95da71b7e3SCédric Le Goater     uint64_t cfg_val = xive->cq_regs[CQ_XIVE_CFG >> 3];
96da71b7e3SCédric Le Goater 
97da71b7e3SCédric Le Goater     if (cfg_val & CQ_XIVE_CFG_HYP_HARD_BLKID_OVERRIDE) {
98da71b7e3SCédric Le Goater         blk = GETFIELD(CQ_XIVE_CFG_HYP_HARD_BLOCK_ID, cfg_val);
99da71b7e3SCédric Le Goater     }
100da71b7e3SCédric Le Goater 
101da71b7e3SCédric Le Goater     return blk;
102da71b7e3SCédric Le Goater }
103da71b7e3SCédric Le Goater 
104da71b7e3SCédric Le Goater /*
105da71b7e3SCédric Le Goater  * Remote access to controllers. HW uses MMIOs. For now, a simple scan
106da71b7e3SCédric Le Goater  * of the chips is good enough.
107da71b7e3SCédric Le Goater  *
108da71b7e3SCédric Le Goater  * TODO: Block scope support
109da71b7e3SCédric Le Goater  */
110da71b7e3SCédric Le Goater static PnvXive2 *pnv_xive2_get_remote(uint8_t blk)
111da71b7e3SCédric Le Goater {
112da71b7e3SCédric Le Goater     PnvMachineState *pnv = PNV_MACHINE(qdev_get_machine());
113da71b7e3SCédric Le Goater     int i;
114da71b7e3SCédric Le Goater 
115da71b7e3SCédric Le Goater     for (i = 0; i < pnv->num_chips; i++) {
116da71b7e3SCédric Le Goater         Pnv10Chip *chip10 = PNV10_CHIP(pnv->chips[i]);
117da71b7e3SCédric Le Goater         PnvXive2 *xive = &chip10->xive;
118da71b7e3SCédric Le Goater 
119da71b7e3SCédric Le Goater         if (pnv_xive2_block_id(xive) == blk) {
120da71b7e3SCédric Le Goater             return xive;
121da71b7e3SCédric Le Goater         }
122da71b7e3SCédric Le Goater     }
123da71b7e3SCédric Le Goater     return NULL;
124da71b7e3SCédric Le Goater }
125da71b7e3SCédric Le Goater 
126da71b7e3SCédric Le Goater /*
127da71b7e3SCédric Le Goater  * VST accessors for ESB, EAT, ENDT, NVP
128da71b7e3SCédric Le Goater  *
129da71b7e3SCédric Le Goater  * Indirect VST tables are arrays of VSDs pointing to a page (of same
130da71b7e3SCédric Le Goater  * size). Each page is a direct VST table.
131da71b7e3SCédric Le Goater  */
132da71b7e3SCédric Le Goater 
133da71b7e3SCédric Le Goater #define XIVE_VSD_SIZE 8
134da71b7e3SCédric Le Goater 
135da71b7e3SCédric Le Goater /* Indirect page size can be 4K, 64K, 2M, 16M. */
136da71b7e3SCédric Le Goater static uint64_t pnv_xive2_vst_page_size_allowed(uint32_t page_shift)
137da71b7e3SCédric Le Goater {
138da71b7e3SCédric Le Goater      return page_shift == 12 || page_shift == 16 ||
139da71b7e3SCédric Le Goater          page_shift == 21 || page_shift == 24;
140da71b7e3SCédric Le Goater }
141da71b7e3SCédric Le Goater 
142da71b7e3SCédric Le Goater static uint64_t pnv_xive2_vst_addr_direct(PnvXive2 *xive, uint32_t type,
143da71b7e3SCédric Le Goater                                           uint64_t vsd, uint32_t idx)
144da71b7e3SCédric Le Goater {
145da71b7e3SCédric Le Goater     const XiveVstInfo *info = &vst_infos[type];
146da71b7e3SCédric Le Goater     uint64_t vst_addr = vsd & VSD_ADDRESS_MASK;
147da71b7e3SCédric Le Goater     uint64_t vst_tsize = 1ull << (GETFIELD(VSD_TSIZE, vsd) + 12);
148da71b7e3SCédric Le Goater     uint32_t idx_max;
149da71b7e3SCédric Le Goater 
150da71b7e3SCédric Le Goater     idx_max = vst_tsize / info->size - 1;
151da71b7e3SCédric Le Goater     if (idx > idx_max) {
152da71b7e3SCédric Le Goater #ifdef XIVE2_DEBUG
153da71b7e3SCédric Le Goater         xive2_error(xive, "VST: %s entry %x out of range [ 0 .. %x ] !?",
154da71b7e3SCédric Le Goater                    info->name, idx, idx_max);
155da71b7e3SCédric Le Goater #endif
156da71b7e3SCédric Le Goater         return 0;
157da71b7e3SCédric Le Goater     }
158da71b7e3SCédric Le Goater 
159da71b7e3SCédric Le Goater     return vst_addr + idx * info->size;
160da71b7e3SCédric Le Goater }
161da71b7e3SCédric Le Goater 
162da71b7e3SCédric Le Goater static uint64_t pnv_xive2_vst_addr_indirect(PnvXive2 *xive, uint32_t type,
163da71b7e3SCédric Le Goater                                             uint64_t vsd, uint32_t idx)
164da71b7e3SCédric Le Goater {
165da71b7e3SCédric Le Goater     const XiveVstInfo *info = &vst_infos[type];
166da71b7e3SCédric Le Goater     uint64_t vsd_addr;
167da71b7e3SCédric Le Goater     uint32_t vsd_idx;
168da71b7e3SCédric Le Goater     uint32_t page_shift;
169da71b7e3SCédric Le Goater     uint32_t vst_per_page;
170da71b7e3SCédric Le Goater 
171da71b7e3SCédric Le Goater     /* Get the page size of the indirect table. */
172da71b7e3SCédric Le Goater     vsd_addr = vsd & VSD_ADDRESS_MASK;
173da71b7e3SCédric Le Goater     ldq_be_dma(&address_space_memory, vsd_addr, &vsd, MEMTXATTRS_UNSPECIFIED);
174da71b7e3SCédric Le Goater 
175da71b7e3SCédric Le Goater     if (!(vsd & VSD_ADDRESS_MASK)) {
17634b43130SFrederic Barrat #ifdef XIVE2_DEBUG
177da71b7e3SCédric Le Goater         xive2_error(xive, "VST: invalid %s entry %x !?", info->name, idx);
17834b43130SFrederic Barrat #endif
179da71b7e3SCédric Le Goater         return 0;
180da71b7e3SCédric Le Goater     }
181da71b7e3SCédric Le Goater 
182da71b7e3SCédric Le Goater     page_shift = GETFIELD(VSD_TSIZE, vsd) + 12;
183da71b7e3SCédric Le Goater 
184da71b7e3SCédric Le Goater     if (!pnv_xive2_vst_page_size_allowed(page_shift)) {
185da71b7e3SCédric Le Goater         xive2_error(xive, "VST: invalid %s page shift %d", info->name,
186da71b7e3SCédric Le Goater                    page_shift);
187da71b7e3SCédric Le Goater         return 0;
188da71b7e3SCédric Le Goater     }
189da71b7e3SCédric Le Goater 
190da71b7e3SCédric Le Goater     vst_per_page = (1ull << page_shift) / info->size;
191da71b7e3SCédric Le Goater     vsd_idx = idx / vst_per_page;
192da71b7e3SCédric Le Goater 
193da71b7e3SCédric Le Goater     /* Load the VSD we are looking for, if not already done */
194da71b7e3SCédric Le Goater     if (vsd_idx) {
195da71b7e3SCédric Le Goater         vsd_addr = vsd_addr + vsd_idx * XIVE_VSD_SIZE;
196da71b7e3SCédric Le Goater         ldq_be_dma(&address_space_memory, vsd_addr, &vsd,
197da71b7e3SCédric Le Goater                    MEMTXATTRS_UNSPECIFIED);
198da71b7e3SCédric Le Goater 
199da71b7e3SCédric Le Goater         if (!(vsd & VSD_ADDRESS_MASK)) {
20034b43130SFrederic Barrat #ifdef XIVE2_DEBUG
201da71b7e3SCédric Le Goater             xive2_error(xive, "VST: invalid %s entry %x !?", info->name, idx);
20234b43130SFrederic Barrat #endif
203da71b7e3SCédric Le Goater             return 0;
204da71b7e3SCédric Le Goater         }
205da71b7e3SCédric Le Goater 
206da71b7e3SCédric Le Goater         /*
207da71b7e3SCédric Le Goater          * Check that the pages have a consistent size across the
208da71b7e3SCédric Le Goater          * indirect table
209da71b7e3SCédric Le Goater          */
210da71b7e3SCédric Le Goater         if (page_shift != GETFIELD(VSD_TSIZE, vsd) + 12) {
211da71b7e3SCédric Le Goater             xive2_error(xive, "VST: %s entry %x indirect page size differ !?",
212da71b7e3SCédric Le Goater                        info->name, idx);
213da71b7e3SCédric Le Goater             return 0;
214da71b7e3SCédric Le Goater         }
215da71b7e3SCédric Le Goater     }
216da71b7e3SCédric Le Goater 
217da71b7e3SCédric Le Goater     return pnv_xive2_vst_addr_direct(xive, type, vsd, (idx % vst_per_page));
218da71b7e3SCédric Le Goater }
219da71b7e3SCédric Le Goater 
220da71b7e3SCédric Le Goater static uint64_t pnv_xive2_vst_addr(PnvXive2 *xive, uint32_t type, uint8_t blk,
221da71b7e3SCédric Le Goater                                    uint32_t idx)
222da71b7e3SCédric Le Goater {
223da71b7e3SCédric Le Goater     const XiveVstInfo *info = &vst_infos[type];
224da71b7e3SCédric Le Goater     uint64_t vsd;
225da71b7e3SCédric Le Goater 
226da71b7e3SCédric Le Goater     if (blk >= info->max_blocks) {
227da71b7e3SCédric Le Goater         xive2_error(xive, "VST: invalid block id %d for VST %s %d !?",
228da71b7e3SCédric Le Goater                    blk, info->name, idx);
229da71b7e3SCédric Le Goater         return 0;
230da71b7e3SCédric Le Goater     }
231da71b7e3SCédric Le Goater 
232da71b7e3SCédric Le Goater     vsd = xive->vsds[type][blk];
233da71b7e3SCédric Le Goater 
234da71b7e3SCédric Le Goater     /* Remote VST access */
235da71b7e3SCédric Le Goater     if (GETFIELD(VSD_MODE, vsd) == VSD_MODE_FORWARD) {
236da71b7e3SCédric Le Goater         xive = pnv_xive2_get_remote(blk);
237da71b7e3SCédric Le Goater 
238da71b7e3SCédric Le Goater         return xive ? pnv_xive2_vst_addr(xive, type, blk, idx) : 0;
239da71b7e3SCédric Le Goater     }
240da71b7e3SCédric Le Goater 
241da71b7e3SCédric Le Goater     if (VSD_INDIRECT & vsd) {
242da71b7e3SCédric Le Goater         return pnv_xive2_vst_addr_indirect(xive, type, vsd, idx);
243da71b7e3SCédric Le Goater     }
244da71b7e3SCédric Le Goater 
245da71b7e3SCédric Le Goater     return pnv_xive2_vst_addr_direct(xive, type, vsd, idx);
246da71b7e3SCédric Le Goater }
247da71b7e3SCédric Le Goater 
248da71b7e3SCédric Le Goater static int pnv_xive2_vst_read(PnvXive2 *xive, uint32_t type, uint8_t blk,
249da71b7e3SCédric Le Goater                              uint32_t idx, void *data)
250da71b7e3SCédric Le Goater {
251da71b7e3SCédric Le Goater     const XiveVstInfo *info = &vst_infos[type];
252da71b7e3SCédric Le Goater     uint64_t addr = pnv_xive2_vst_addr(xive, type, blk, idx);
253ed409be1SCédric Le Goater     MemTxResult result;
254da71b7e3SCédric Le Goater 
255da71b7e3SCédric Le Goater     if (!addr) {
256da71b7e3SCédric Le Goater         return -1;
257da71b7e3SCédric Le Goater     }
258da71b7e3SCédric Le Goater 
259ed409be1SCédric Le Goater     result = address_space_read(&address_space_memory, addr,
260ed409be1SCédric Le Goater                                 MEMTXATTRS_UNSPECIFIED, data,
261ed409be1SCédric Le Goater                                 info->size);
262ed409be1SCédric Le Goater     if (result != MEMTX_OK) {
263ed409be1SCédric Le Goater         xive2_error(xive, "VST: read failed at @0x%" HWADDR_PRIx
264ed409be1SCédric Le Goater                    " for VST %s %x/%x\n", addr, info->name, blk, idx);
265ed409be1SCédric Le Goater         return -1;
266ed409be1SCédric Le Goater     }
267da71b7e3SCédric Le Goater     return 0;
268da71b7e3SCédric Le Goater }
269da71b7e3SCédric Le Goater 
270da71b7e3SCédric Le Goater #define XIVE_VST_WORD_ALL -1
271da71b7e3SCédric Le Goater 
272da71b7e3SCédric Le Goater static int pnv_xive2_vst_write(PnvXive2 *xive, uint32_t type, uint8_t blk,
273da71b7e3SCédric Le Goater                                uint32_t idx, void *data, uint32_t word_number)
274da71b7e3SCédric Le Goater {
275da71b7e3SCédric Le Goater     const XiveVstInfo *info = &vst_infos[type];
276da71b7e3SCédric Le Goater     uint64_t addr = pnv_xive2_vst_addr(xive, type, blk, idx);
277ed409be1SCédric Le Goater     MemTxResult result;
278da71b7e3SCédric Le Goater 
279da71b7e3SCédric Le Goater     if (!addr) {
280da71b7e3SCédric Le Goater         return -1;
281da71b7e3SCédric Le Goater     }
282da71b7e3SCédric Le Goater 
283da71b7e3SCédric Le Goater     if (word_number == XIVE_VST_WORD_ALL) {
284ed409be1SCédric Le Goater         result = address_space_write(&address_space_memory, addr,
285ed409be1SCédric Le Goater                                      MEMTXATTRS_UNSPECIFIED, data,
286ed409be1SCédric Le Goater                                      info->size);
287da71b7e3SCédric Le Goater     } else {
288ed409be1SCédric Le Goater         result = address_space_write(&address_space_memory,
289ed409be1SCédric Le Goater                                      addr + word_number * 4,
290ed409be1SCédric Le Goater                                      MEMTXATTRS_UNSPECIFIED,
291da71b7e3SCédric Le Goater                                      data + word_number * 4, 4);
292da71b7e3SCédric Le Goater     }
293ed409be1SCédric Le Goater 
294ed409be1SCédric Le Goater     if (result != MEMTX_OK) {
295ed409be1SCédric Le Goater         xive2_error(xive, "VST: write failed at @0x%" HWADDR_PRIx
296ed409be1SCédric Le Goater                    "for VST %s %x/%x\n", addr, info->name, blk, idx);
297ed409be1SCédric Le Goater         return -1;
298ed409be1SCédric Le Goater     }
299da71b7e3SCédric Le Goater     return 0;
300da71b7e3SCédric Le Goater }
301da71b7e3SCédric Le Goater 
3020aa2612aSCédric Le Goater static int pnv_xive2_get_pq(Xive2Router *xrtr, uint8_t blk, uint32_t idx,
3030aa2612aSCédric Le Goater                              uint8_t *pq)
3040aa2612aSCédric Le Goater {
3050aa2612aSCédric Le Goater     PnvXive2 *xive = PNV_XIVE2(xrtr);
3060aa2612aSCédric Le Goater 
3070aa2612aSCédric Le Goater     if (pnv_xive2_block_id(xive) != blk) {
3080aa2612aSCédric Le Goater         xive2_error(xive, "VST: EAS %x is remote !?", XIVE_EAS(blk, idx));
3090aa2612aSCédric Le Goater         return -1;
3100aa2612aSCédric Le Goater     }
3110aa2612aSCédric Le Goater 
3120aa2612aSCédric Le Goater     *pq = xive_source_esb_get(&xive->ipi_source, idx);
3130aa2612aSCédric Le Goater     return 0;
3140aa2612aSCédric Le Goater }
3150aa2612aSCédric Le Goater 
3160aa2612aSCédric Le Goater static int pnv_xive2_set_pq(Xive2Router *xrtr, uint8_t blk, uint32_t idx,
3170aa2612aSCédric Le Goater                              uint8_t *pq)
3180aa2612aSCédric Le Goater {
3190aa2612aSCédric Le Goater     PnvXive2 *xive = PNV_XIVE2(xrtr);
3200aa2612aSCédric Le Goater 
3210aa2612aSCédric Le Goater     if (pnv_xive2_block_id(xive) != blk) {
3220aa2612aSCédric Le Goater         xive2_error(xive, "VST: EAS %x is remote !?", XIVE_EAS(blk, idx));
3230aa2612aSCédric Le Goater         return -1;
3240aa2612aSCédric Le Goater     }
3250aa2612aSCédric Le Goater 
3260aa2612aSCédric Le Goater     *pq = xive_source_esb_set(&xive->ipi_source, idx, *pq);
3270aa2612aSCédric Le Goater     return 0;
3280aa2612aSCédric Le Goater }
3290aa2612aSCédric Le Goater 
330da71b7e3SCédric Le Goater static int pnv_xive2_get_end(Xive2Router *xrtr, uint8_t blk, uint32_t idx,
331da71b7e3SCédric Le Goater                              Xive2End *end)
332da71b7e3SCédric Le Goater {
333da71b7e3SCédric Le Goater     return pnv_xive2_vst_read(PNV_XIVE2(xrtr), VST_END, blk, idx, end);
334da71b7e3SCédric Le Goater }
335da71b7e3SCédric Le Goater 
336da71b7e3SCédric Le Goater static int pnv_xive2_write_end(Xive2Router *xrtr, uint8_t blk, uint32_t idx,
337da71b7e3SCédric Le Goater                                Xive2End *end, uint8_t word_number)
338da71b7e3SCédric Le Goater {
339da71b7e3SCédric Le Goater     return pnv_xive2_vst_write(PNV_XIVE2(xrtr), VST_END, blk, idx, end,
340da71b7e3SCédric Le Goater                               word_number);
341da71b7e3SCédric Le Goater }
342da71b7e3SCédric Le Goater 
34376125c01SNicholas Piggin static inline int pnv_xive2_get_current_pir(PnvXive2 *xive)
34476125c01SNicholas Piggin {
34576125c01SNicholas Piggin     if (!qtest_enabled()) {
34676125c01SNicholas Piggin         PowerPCCPU *cpu = POWERPC_CPU(current_cpu);
34776125c01SNicholas Piggin         return ppc_cpu_pir(cpu);
34876125c01SNicholas Piggin     }
34976125c01SNicholas Piggin     return 0;
35076125c01SNicholas Piggin }
35176125c01SNicholas Piggin 
35276125c01SNicholas Piggin /*
35376125c01SNicholas Piggin  * After SW injects a Queue Sync or Cache Flush operation, HW will notify
35476125c01SNicholas Piggin  * SW of the completion of the operation by writing a byte of all 1's (0xff)
35576125c01SNicholas Piggin  * to a specific memory location.  The memory location is calculated by first
35676125c01SNicholas Piggin  * looking up a base address in the SYNC VSD using the Topology ID of the
35776125c01SNicholas Piggin  * originating thread as the "block" number.  This points to a
35876125c01SNicholas Piggin  * 64k block of memory that is further divided into 128 512 byte chunks of
35976125c01SNicholas Piggin  * memory, which is indexed by the thread id of the requesting thread.
36076125c01SNicholas Piggin  * Finally, this 512 byte chunk of memory is divided into 16 32 byte
36176125c01SNicholas Piggin  * chunks which are indexed by the topology id of the targeted IC's chip.
36276125c01SNicholas Piggin  * The values below are the offsets into that 32 byte chunk of memory for
36376125c01SNicholas Piggin  * each type of cache flush or queue sync operation.
36476125c01SNicholas Piggin  */
36576125c01SNicholas Piggin #define PNV_XIVE2_QUEUE_IPI              0x00
36676125c01SNicholas Piggin #define PNV_XIVE2_QUEUE_HW               0x01
36776125c01SNicholas Piggin #define PNV_XIVE2_QUEUE_NXC              0x02
36876125c01SNicholas Piggin #define PNV_XIVE2_QUEUE_INT              0x03
36976125c01SNicholas Piggin #define PNV_XIVE2_QUEUE_OS               0x04
37076125c01SNicholas Piggin #define PNV_XIVE2_QUEUE_POOL             0x05
37176125c01SNicholas Piggin #define PNV_XIVE2_QUEUE_HARD             0x06
37276125c01SNicholas Piggin #define PNV_XIVE2_CACHE_ENDC             0x08
37376125c01SNicholas Piggin #define PNV_XIVE2_CACHE_ESBC             0x09
37476125c01SNicholas Piggin #define PNV_XIVE2_CACHE_EASC             0x0a
37576125c01SNicholas Piggin #define PNV_XIVE2_QUEUE_NXC_LD_LCL_NCO   0x10
37676125c01SNicholas Piggin #define PNV_XIVE2_QUEUE_NXC_LD_LCL_CO    0x11
37776125c01SNicholas Piggin #define PNV_XIVE2_QUEUE_NXC_ST_LCL_NCI   0x12
37876125c01SNicholas Piggin #define PNV_XIVE2_QUEUE_NXC_ST_LCL_CI    0x13
37976125c01SNicholas Piggin #define PNV_XIVE2_QUEUE_NXC_ST_RMT_NCI   0x14
38076125c01SNicholas Piggin #define PNV_XIVE2_QUEUE_NXC_ST_RMT_CI    0x15
38176125c01SNicholas Piggin #define PNV_XIVE2_CACHE_NXC              0x18
38276125c01SNicholas Piggin 
38376125c01SNicholas Piggin static int pnv_xive2_inject_notify(PnvXive2 *xive, int type)
38476125c01SNicholas Piggin {
38576125c01SNicholas Piggin     uint64_t addr;
38676125c01SNicholas Piggin     int pir = pnv_xive2_get_current_pir(xive);
38776125c01SNicholas Piggin     int thread_nr = PNV10_PIR2THREAD(pir);
38876125c01SNicholas Piggin     int thread_topo_id = PNV10_PIR2CHIP(pir);
38976125c01SNicholas Piggin     int ic_topo_id = xive->chip->chip_id;
39076125c01SNicholas Piggin     uint64_t offset = ic_topo_id * sizeof(XiveSfnBlock);
39176125c01SNicholas Piggin     uint8_t byte = 0xff;
39276125c01SNicholas Piggin     MemTxResult result;
39376125c01SNicholas Piggin 
39476125c01SNicholas Piggin     /* Retrieve the address of requesting thread's notification area */
39576125c01SNicholas Piggin     addr = pnv_xive2_vst_addr(xive, VST_SYNC, thread_topo_id, thread_nr);
39676125c01SNicholas Piggin 
39776125c01SNicholas Piggin     if (!addr) {
39876125c01SNicholas Piggin         xive2_error(xive, "VST: no SYNC entry %x/%x !?",
39976125c01SNicholas Piggin                     thread_topo_id, thread_nr);
40076125c01SNicholas Piggin         return -1;
40176125c01SNicholas Piggin     }
40276125c01SNicholas Piggin 
40376125c01SNicholas Piggin     address_space_stb(&address_space_memory, addr + offset + type, byte,
40476125c01SNicholas Piggin                       MEMTXATTRS_UNSPECIFIED, &result);
40576125c01SNicholas Piggin     assert(result == MEMTX_OK);
40676125c01SNicholas Piggin 
40776125c01SNicholas Piggin     return 0;
40876125c01SNicholas Piggin }
40976125c01SNicholas Piggin 
4108c01b2e1SFrederic Barrat static int pnv_xive2_end_update(PnvXive2 *xive, uint8_t watch_engine)
411da71b7e3SCédric Le Goater {
4128c01b2e1SFrederic Barrat     uint8_t  blk;
4138c01b2e1SFrederic Barrat     uint32_t idx;
4148c01b2e1SFrederic Barrat     int i, spec_reg, data_reg;
415da71b7e3SCédric Le Goater     uint64_t endc_watch[4];
416da71b7e3SCédric Le Goater 
4178c01b2e1SFrederic Barrat     assert(watch_engine < ARRAY_SIZE(endc_watch));
4188c01b2e1SFrederic Barrat 
4198c01b2e1SFrederic Barrat     spec_reg = (VC_ENDC_WATCH0_SPEC + watch_engine * 0x40) >> 3;
4208c01b2e1SFrederic Barrat     data_reg = (VC_ENDC_WATCH0_DATA0 + watch_engine * 0x40) >> 3;
4218c01b2e1SFrederic Barrat     blk = GETFIELD(VC_ENDC_WATCH_BLOCK_ID, xive->vc_regs[spec_reg]);
4228c01b2e1SFrederic Barrat     idx = GETFIELD(VC_ENDC_WATCH_INDEX, xive->vc_regs[spec_reg]);
4238c01b2e1SFrederic Barrat 
424da71b7e3SCédric Le Goater     for (i = 0; i < ARRAY_SIZE(endc_watch); i++) {
4258c01b2e1SFrederic Barrat         endc_watch[i] = cpu_to_be64(xive->vc_regs[data_reg + i]);
426da71b7e3SCédric Le Goater     }
427da71b7e3SCédric Le Goater 
428da71b7e3SCédric Le Goater     return pnv_xive2_vst_write(xive, VST_END, blk, idx, endc_watch,
429da71b7e3SCédric Le Goater                               XIVE_VST_WORD_ALL);
430da71b7e3SCédric Le Goater }
431da71b7e3SCédric Le Goater 
4328c01b2e1SFrederic Barrat static void pnv_xive2_end_cache_load(PnvXive2 *xive, uint8_t watch_engine)
433da71b7e3SCédric Le Goater {
4348c01b2e1SFrederic Barrat     uint8_t  blk;
4358c01b2e1SFrederic Barrat     uint32_t idx;
436da71b7e3SCédric Le Goater     uint64_t endc_watch[4] = { 0 };
4378c01b2e1SFrederic Barrat     int i, spec_reg, data_reg;
4388c01b2e1SFrederic Barrat 
4398c01b2e1SFrederic Barrat     assert(watch_engine < ARRAY_SIZE(endc_watch));
4408c01b2e1SFrederic Barrat 
4418c01b2e1SFrederic Barrat     spec_reg = (VC_ENDC_WATCH0_SPEC + watch_engine * 0x40) >> 3;
4428c01b2e1SFrederic Barrat     data_reg = (VC_ENDC_WATCH0_DATA0 + watch_engine * 0x40) >> 3;
4438c01b2e1SFrederic Barrat     blk = GETFIELD(VC_ENDC_WATCH_BLOCK_ID, xive->vc_regs[spec_reg]);
4448c01b2e1SFrederic Barrat     idx = GETFIELD(VC_ENDC_WATCH_INDEX, xive->vc_regs[spec_reg]);
445da71b7e3SCédric Le Goater 
446da71b7e3SCédric Le Goater     if (pnv_xive2_vst_read(xive, VST_END, blk, idx, endc_watch)) {
447da71b7e3SCédric Le Goater         xive2_error(xive, "VST: no END entry %x/%x !?", blk, idx);
448da71b7e3SCédric Le Goater     }
449da71b7e3SCédric Le Goater 
450da71b7e3SCédric Le Goater     for (i = 0; i < ARRAY_SIZE(endc_watch); i++) {
4518c01b2e1SFrederic Barrat         xive->vc_regs[data_reg + i] = be64_to_cpu(endc_watch[i]);
452da71b7e3SCédric Le Goater     }
453da71b7e3SCédric Le Goater }
454da71b7e3SCédric Le Goater 
455da71b7e3SCédric Le Goater static int pnv_xive2_get_nvp(Xive2Router *xrtr, uint8_t blk, uint32_t idx,
456da71b7e3SCédric Le Goater                              Xive2Nvp *nvp)
457da71b7e3SCédric Le Goater {
458da71b7e3SCédric Le Goater     return pnv_xive2_vst_read(PNV_XIVE2(xrtr), VST_NVP, blk, idx, nvp);
459da71b7e3SCédric Le Goater }
460da71b7e3SCédric Le Goater 
461da71b7e3SCédric Le Goater static int pnv_xive2_write_nvp(Xive2Router *xrtr, uint8_t blk, uint32_t idx,
462da71b7e3SCédric Le Goater                                Xive2Nvp *nvp, uint8_t word_number)
463da71b7e3SCédric Le Goater {
464da71b7e3SCédric Le Goater     return pnv_xive2_vst_write(PNV_XIVE2(xrtr), VST_NVP, blk, idx, nvp,
465da71b7e3SCédric Le Goater                               word_number);
466da71b7e3SCédric Le Goater }
467da71b7e3SCédric Le Goater 
468*d6d5f5c0SFrederic Barrat static int pnv_xive2_nxc_to_table_type(uint8_t nxc_type, uint32_t *table_type)
469da71b7e3SCédric Le Goater {
470*d6d5f5c0SFrederic Barrat     switch (nxc_type) {
471*d6d5f5c0SFrederic Barrat     case PC_NXC_WATCH_NXC_NVP:
472*d6d5f5c0SFrederic Barrat         *table_type = VST_NVP;
473*d6d5f5c0SFrederic Barrat         break;
474*d6d5f5c0SFrederic Barrat     case PC_NXC_WATCH_NXC_NVG:
475*d6d5f5c0SFrederic Barrat         *table_type = VST_NVG;
476*d6d5f5c0SFrederic Barrat         break;
477*d6d5f5c0SFrederic Barrat     case PC_NXC_WATCH_NXC_NVC:
478*d6d5f5c0SFrederic Barrat         *table_type = VST_NVC;
479*d6d5f5c0SFrederic Barrat         break;
480*d6d5f5c0SFrederic Barrat     default:
481*d6d5f5c0SFrederic Barrat         qemu_log_mask(LOG_GUEST_ERROR,
482*d6d5f5c0SFrederic Barrat                       "XIVE: invalid table type for nxc operation\n");
483*d6d5f5c0SFrederic Barrat         return -1;
484*d6d5f5c0SFrederic Barrat     }
485*d6d5f5c0SFrederic Barrat     return 0;
486*d6d5f5c0SFrederic Barrat }
487*d6d5f5c0SFrederic Barrat 
488*d6d5f5c0SFrederic Barrat static int pnv_xive2_nxc_update(PnvXive2 *xive, uint8_t watch_engine)
489*d6d5f5c0SFrederic Barrat {
490*d6d5f5c0SFrederic Barrat     uint8_t  blk, nxc_type;
491*d6d5f5c0SFrederic Barrat     uint32_t idx, table_type = -1;
4928c01b2e1SFrederic Barrat     int i, spec_reg, data_reg;
493da71b7e3SCédric Le Goater     uint64_t nxc_watch[4];
494da71b7e3SCédric Le Goater 
4958c01b2e1SFrederic Barrat     assert(watch_engine < ARRAY_SIZE(nxc_watch));
4968c01b2e1SFrederic Barrat 
4978c01b2e1SFrederic Barrat     spec_reg = (PC_NXC_WATCH0_SPEC + watch_engine * 0x40) >> 3;
4988c01b2e1SFrederic Barrat     data_reg = (PC_NXC_WATCH0_DATA0 + watch_engine * 0x40) >> 3;
499*d6d5f5c0SFrederic Barrat     nxc_type = GETFIELD(PC_NXC_WATCH_NXC_TYPE, xive->pc_regs[spec_reg]);
5008c01b2e1SFrederic Barrat     blk = GETFIELD(PC_NXC_WATCH_BLOCK_ID, xive->pc_regs[spec_reg]);
5018c01b2e1SFrederic Barrat     idx = GETFIELD(PC_NXC_WATCH_INDEX, xive->pc_regs[spec_reg]);
5028c01b2e1SFrederic Barrat 
503*d6d5f5c0SFrederic Barrat     assert(!pnv_xive2_nxc_to_table_type(nxc_type, &table_type));
504*d6d5f5c0SFrederic Barrat 
505da71b7e3SCédric Le Goater     for (i = 0; i < ARRAY_SIZE(nxc_watch); i++) {
5068c01b2e1SFrederic Barrat         nxc_watch[i] = cpu_to_be64(xive->pc_regs[data_reg + i]);
507da71b7e3SCédric Le Goater     }
508da71b7e3SCédric Le Goater 
509*d6d5f5c0SFrederic Barrat     return pnv_xive2_vst_write(xive, table_type, blk, idx, nxc_watch,
510da71b7e3SCédric Le Goater                               XIVE_VST_WORD_ALL);
511da71b7e3SCédric Le Goater }
512da71b7e3SCédric Le Goater 
513*d6d5f5c0SFrederic Barrat static void pnv_xive2_nxc_cache_load(PnvXive2 *xive, uint8_t watch_engine)
514da71b7e3SCédric Le Goater {
515*d6d5f5c0SFrederic Barrat     uint8_t  blk, nxc_type;
516*d6d5f5c0SFrederic Barrat     uint32_t idx, table_type = -1;
517da71b7e3SCédric Le Goater     uint64_t nxc_watch[4] = { 0 };
5188c01b2e1SFrederic Barrat     int i, spec_reg, data_reg;
5198c01b2e1SFrederic Barrat 
5208c01b2e1SFrederic Barrat     assert(watch_engine < ARRAY_SIZE(nxc_watch));
5218c01b2e1SFrederic Barrat 
5228c01b2e1SFrederic Barrat     spec_reg = (PC_NXC_WATCH0_SPEC + watch_engine * 0x40) >> 3;
5238c01b2e1SFrederic Barrat     data_reg = (PC_NXC_WATCH0_DATA0 + watch_engine * 0x40) >> 3;
524*d6d5f5c0SFrederic Barrat     nxc_type = GETFIELD(PC_NXC_WATCH_NXC_TYPE, xive->pc_regs[spec_reg]);
5258c01b2e1SFrederic Barrat     blk = GETFIELD(PC_NXC_WATCH_BLOCK_ID, xive->pc_regs[spec_reg]);
5268c01b2e1SFrederic Barrat     idx = GETFIELD(PC_NXC_WATCH_INDEX, xive->pc_regs[spec_reg]);
527da71b7e3SCédric Le Goater 
528*d6d5f5c0SFrederic Barrat     assert(!pnv_xive2_nxc_to_table_type(nxc_type, &table_type));
529*d6d5f5c0SFrederic Barrat 
530*d6d5f5c0SFrederic Barrat     if (pnv_xive2_vst_read(xive, table_type, blk, idx, nxc_watch)) {
531*d6d5f5c0SFrederic Barrat         xive2_error(xive, "VST: no NXC entry %x/%x in %s table!?",
532*d6d5f5c0SFrederic Barrat                     blk, idx, vst_infos[table_type].name);
533da71b7e3SCédric Le Goater     }
534da71b7e3SCédric Le Goater 
535da71b7e3SCédric Le Goater     for (i = 0; i < ARRAY_SIZE(nxc_watch); i++) {
5368c01b2e1SFrederic Barrat         xive->pc_regs[data_reg + i] = be64_to_cpu(nxc_watch[i]);
537da71b7e3SCédric Le Goater     }
538da71b7e3SCédric Le Goater }
539da71b7e3SCédric Le Goater 
540da71b7e3SCédric Le Goater static int pnv_xive2_get_eas(Xive2Router *xrtr, uint8_t blk, uint32_t idx,
541da71b7e3SCédric Le Goater                             Xive2Eas *eas)
542da71b7e3SCédric Le Goater {
543da71b7e3SCédric Le Goater     PnvXive2 *xive = PNV_XIVE2(xrtr);
544da71b7e3SCédric Le Goater 
545da71b7e3SCédric Le Goater     if (pnv_xive2_block_id(xive) != blk) {
546da71b7e3SCédric Le Goater         xive2_error(xive, "VST: EAS %x is remote !?", XIVE_EAS(blk, idx));
547da71b7e3SCédric Le Goater         return -1;
548da71b7e3SCédric Le Goater     }
549da71b7e3SCédric Le Goater 
550da71b7e3SCédric Le Goater     return pnv_xive2_vst_read(xive, VST_EAS, blk, idx, eas);
551da71b7e3SCédric Le Goater }
552da71b7e3SCédric Le Goater 
553e16032b8SCédric Le Goater static uint32_t pnv_xive2_get_config(Xive2Router *xrtr)
554e16032b8SCédric Le Goater {
555e16032b8SCédric Le Goater     PnvXive2 *xive = PNV_XIVE2(xrtr);
556e16032b8SCédric Le Goater     uint32_t cfg = 0;
557e16032b8SCédric Le Goater 
558e16032b8SCédric Le Goater     if (xive->cq_regs[CQ_XIVE_CFG >> 3] & CQ_XIVE_CFG_GEN1_TIMA_OS) {
559e16032b8SCédric Le Goater         cfg |= XIVE2_GEN1_TIMA_OS;
560e16032b8SCédric Le Goater     }
561e16032b8SCédric Le Goater 
562835806f1SCédric Le Goater     if (xive->cq_regs[CQ_XIVE_CFG >> 3] & CQ_XIVE_CFG_EN_VP_SAVE_RESTORE) {
563835806f1SCédric Le Goater         cfg |= XIVE2_VP_SAVE_RESTORE;
564835806f1SCédric Le Goater     }
565835806f1SCédric Le Goater 
56609a7e60cSCédric Le Goater     if (GETFIELD(CQ_XIVE_CFG_HYP_HARD_RANGE,
56709a7e60cSCédric Le Goater               xive->cq_regs[CQ_XIVE_CFG >> 3]) == CQ_XIVE_CFG_THREADID_8BITS) {
56809a7e60cSCédric Le Goater         cfg |= XIVE2_THREADID_8BITS;
56909a7e60cSCédric Le Goater     }
57009a7e60cSCédric Le Goater 
571e16032b8SCédric Le Goater     return cfg;
572e16032b8SCédric Le Goater }
573e16032b8SCédric Le Goater 
574da71b7e3SCédric Le Goater static bool pnv_xive2_is_cpu_enabled(PnvXive2 *xive, PowerPCCPU *cpu)
575da71b7e3SCédric Le Goater {
576da71b7e3SCédric Le Goater     int pir = ppc_cpu_pir(cpu);
577da71b7e3SCédric Le Goater     uint32_t fc = PNV10_PIR2FUSEDCORE(pir);
578da71b7e3SCédric Le Goater     uint64_t reg = fc < 8 ? TCTXT_EN0 : TCTXT_EN1;
579da71b7e3SCédric Le Goater     uint32_t bit = pir & 0x3f;
580da71b7e3SCédric Le Goater 
581da71b7e3SCédric Le Goater     return xive->tctxt_regs[reg >> 3] & PPC_BIT(bit);
582da71b7e3SCédric Le Goater }
583da71b7e3SCédric Le Goater 
584da71b7e3SCédric Le Goater static int pnv_xive2_match_nvt(XivePresenter *xptr, uint8_t format,
585da71b7e3SCédric Le Goater                                uint8_t nvt_blk, uint32_t nvt_idx,
586da71b7e3SCédric Le Goater                                bool cam_ignore, uint8_t priority,
587da71b7e3SCédric Le Goater                                uint32_t logic_serv, XiveTCTXMatch *match)
588da71b7e3SCédric Le Goater {
589da71b7e3SCédric Le Goater     PnvXive2 *xive = PNV_XIVE2(xptr);
590da71b7e3SCédric Le Goater     PnvChip *chip = xive->chip;
591da71b7e3SCédric Le Goater     int count = 0;
592da71b7e3SCédric Le Goater     int i, j;
593747ffe28SCédric Le Goater     bool gen1_tima_os =
594747ffe28SCédric Le Goater         xive->cq_regs[CQ_XIVE_CFG >> 3] & CQ_XIVE_CFG_GEN1_TIMA_OS;
595da71b7e3SCédric Le Goater 
596da71b7e3SCédric Le Goater     for (i = 0; i < chip->nr_cores; i++) {
597da71b7e3SCédric Le Goater         PnvCore *pc = chip->cores[i];
598da71b7e3SCédric Le Goater         CPUCore *cc = CPU_CORE(pc);
599da71b7e3SCédric Le Goater 
600da71b7e3SCédric Le Goater         for (j = 0; j < cc->nr_threads; j++) {
601da71b7e3SCédric Le Goater             PowerPCCPU *cpu = pc->threads[j];
602da71b7e3SCédric Le Goater             XiveTCTX *tctx;
603da71b7e3SCédric Le Goater             int ring;
604da71b7e3SCédric Le Goater 
605da71b7e3SCédric Le Goater             if (!pnv_xive2_is_cpu_enabled(xive, cpu)) {
606da71b7e3SCédric Le Goater                 continue;
607da71b7e3SCédric Le Goater             }
608da71b7e3SCédric Le Goater 
609da71b7e3SCédric Le Goater             tctx = XIVE_TCTX(pnv_cpu_state(cpu)->intc);
610da71b7e3SCédric Le Goater 
611747ffe28SCédric Le Goater             if (gen1_tima_os) {
612747ffe28SCédric Le Goater                 ring = xive_presenter_tctx_match(xptr, tctx, format, nvt_blk,
613747ffe28SCédric Le Goater                                                  nvt_idx, cam_ignore,
614747ffe28SCédric Le Goater                                                  logic_serv);
615747ffe28SCédric Le Goater             } else {
616da71b7e3SCédric Le Goater                 ring = xive2_presenter_tctx_match(xptr, tctx, format, nvt_blk,
617da71b7e3SCédric Le Goater                                                    nvt_idx, cam_ignore,
618da71b7e3SCédric Le Goater                                                    logic_serv);
619747ffe28SCédric Le Goater             }
620da71b7e3SCédric Le Goater 
621da71b7e3SCédric Le Goater             /*
622da71b7e3SCédric Le Goater              * Save the context and follow on to catch duplicates,
623da71b7e3SCédric Le Goater              * that we don't support yet.
624da71b7e3SCédric Le Goater              */
625da71b7e3SCédric Le Goater             if (ring != -1) {
626da71b7e3SCédric Le Goater                 if (match->tctx) {
627da71b7e3SCédric Le Goater                     qemu_log_mask(LOG_GUEST_ERROR, "XIVE: already found a "
628da71b7e3SCédric Le Goater                                   "thread context NVT %x/%x\n",
629da71b7e3SCédric Le Goater                                   nvt_blk, nvt_idx);
630da71b7e3SCédric Le Goater                     return false;
631da71b7e3SCédric Le Goater                 }
632da71b7e3SCédric Le Goater 
633da71b7e3SCédric Le Goater                 match->ring = ring;
634da71b7e3SCédric Le Goater                 match->tctx = tctx;
635da71b7e3SCédric Le Goater                 count++;
636da71b7e3SCédric Le Goater             }
637da71b7e3SCédric Le Goater         }
638da71b7e3SCédric Le Goater     }
639da71b7e3SCédric Le Goater 
640da71b7e3SCédric Le Goater     return count;
641da71b7e3SCédric Le Goater }
642da71b7e3SCédric Le Goater 
6432a24e6e3SFrederic Barrat static uint32_t pnv_xive2_presenter_get_config(XivePresenter *xptr)
6442a24e6e3SFrederic Barrat {
6452a24e6e3SFrederic Barrat     PnvXive2 *xive = PNV_XIVE2(xptr);
6462a24e6e3SFrederic Barrat     uint32_t cfg = 0;
6472a24e6e3SFrederic Barrat 
6482a24e6e3SFrederic Barrat     if (xive->cq_regs[CQ_XIVE_CFG >> 3] & CQ_XIVE_CFG_GEN1_TIMA_OS) {
6492a24e6e3SFrederic Barrat         cfg |= XIVE_PRESENTER_GEN1_TIMA_OS;
6502a24e6e3SFrederic Barrat     }
6512a24e6e3SFrederic Barrat     return cfg;
6522a24e6e3SFrederic Barrat }
6532a24e6e3SFrederic Barrat 
654da71b7e3SCédric Le Goater static uint8_t pnv_xive2_get_block_id(Xive2Router *xrtr)
655da71b7e3SCédric Le Goater {
656da71b7e3SCédric Le Goater     return pnv_xive2_block_id(PNV_XIVE2(xrtr));
657da71b7e3SCédric Le Goater }
658da71b7e3SCédric Le Goater 
659da71b7e3SCédric Le Goater /*
660da71b7e3SCédric Le Goater  * The TIMA MMIO space is shared among the chips and to identify the
661da71b7e3SCédric Le Goater  * chip from which the access is being done, we extract the chip id
662da71b7e3SCédric Le Goater  * from the PIR.
663da71b7e3SCédric Le Goater  */
664da71b7e3SCédric Le Goater static PnvXive2 *pnv_xive2_tm_get_xive(PowerPCCPU *cpu)
665da71b7e3SCédric Le Goater {
666da71b7e3SCédric Le Goater     int pir = ppc_cpu_pir(cpu);
667da71b7e3SCédric Le Goater     XivePresenter *xptr = XIVE_TCTX(pnv_cpu_state(cpu)->intc)->xptr;
668da71b7e3SCédric Le Goater     PnvXive2 *xive = PNV_XIVE2(xptr);
669da71b7e3SCédric Le Goater 
670da71b7e3SCédric Le Goater     if (!pnv_xive2_is_cpu_enabled(xive, cpu)) {
671da71b7e3SCédric Le Goater         xive2_error(xive, "IC: CPU %x is not enabled", pir);
672da71b7e3SCédric Le Goater     }
673da71b7e3SCédric Le Goater     return xive;
674da71b7e3SCédric Le Goater }
675da71b7e3SCédric Le Goater 
676da71b7e3SCédric Le Goater /*
677da71b7e3SCédric Le Goater  * The internal sources of the interrupt controller have no knowledge
678da71b7e3SCédric Le Goater  * of the XIVE2 chip on which they reside. Encode the block id in the
679da71b7e3SCédric Le Goater  * source interrupt number before forwarding the source event
680da71b7e3SCédric Le Goater  * notification to the Router. This is required on a multichip system.
681da71b7e3SCédric Le Goater  */
6820aa2612aSCédric Le Goater static void pnv_xive2_notify(XiveNotifier *xn, uint32_t srcno, bool pq_checked)
683da71b7e3SCédric Le Goater {
684da71b7e3SCédric Le Goater     PnvXive2 *xive = PNV_XIVE2(xn);
685da71b7e3SCédric Le Goater     uint8_t blk = pnv_xive2_block_id(xive);
686da71b7e3SCédric Le Goater 
6870aa2612aSCédric Le Goater     xive2_router_notify(xn, XIVE_EAS(blk, srcno), pq_checked);
688da71b7e3SCédric Le Goater }
689da71b7e3SCédric Le Goater 
690da71b7e3SCédric Le Goater /*
691da71b7e3SCédric Le Goater  * Set Translation Tables
692da71b7e3SCédric Le Goater  *
693da71b7e3SCédric Le Goater  * TODO add support for multiple sets
694da71b7e3SCédric Le Goater  */
695da71b7e3SCédric Le Goater static int pnv_xive2_stt_set_data(PnvXive2 *xive, uint64_t val)
696da71b7e3SCédric Le Goater {
697da71b7e3SCédric Le Goater     uint8_t tsel = GETFIELD(CQ_TAR_SELECT, xive->cq_regs[CQ_TAR >> 3]);
698da71b7e3SCédric Le Goater     uint8_t entry = GETFIELD(CQ_TAR_ENTRY_SELECT,
699da71b7e3SCédric Le Goater                                   xive->cq_regs[CQ_TAR >> 3]);
700da71b7e3SCédric Le Goater 
701da71b7e3SCédric Le Goater     switch (tsel) {
702da71b7e3SCédric Le Goater     case CQ_TAR_NVPG:
703da71b7e3SCédric Le Goater     case CQ_TAR_ESB:
704da71b7e3SCédric Le Goater     case CQ_TAR_END:
705da71b7e3SCédric Le Goater         xive->tables[tsel][entry] = val;
706da71b7e3SCédric Le Goater         break;
707da71b7e3SCédric Le Goater     default:
708da71b7e3SCédric Le Goater         xive2_error(xive, "IC: unsupported table %d", tsel);
709da71b7e3SCédric Le Goater         return -1;
710da71b7e3SCédric Le Goater     }
711da71b7e3SCédric Le Goater 
712da71b7e3SCédric Le Goater     if (xive->cq_regs[CQ_TAR >> 3] & CQ_TAR_AUTOINC) {
713da71b7e3SCédric Le Goater         xive->cq_regs[CQ_TAR >> 3] = SETFIELD(CQ_TAR_ENTRY_SELECT,
714da71b7e3SCédric Le Goater                      xive->cq_regs[CQ_TAR >> 3], ++entry);
715da71b7e3SCédric Le Goater     }
716da71b7e3SCédric Le Goater 
717da71b7e3SCédric Le Goater     return 0;
718da71b7e3SCédric Le Goater }
719da71b7e3SCédric Le Goater /*
720da71b7e3SCédric Le Goater  * Virtual Structure Tables (VST) configuration
721da71b7e3SCédric Le Goater  */
722da71b7e3SCédric Le Goater static void pnv_xive2_vst_set_exclusive(PnvXive2 *xive, uint8_t type,
723da71b7e3SCédric Le Goater                                         uint8_t blk, uint64_t vsd)
724da71b7e3SCédric Le Goater {
725da71b7e3SCédric Le Goater     Xive2EndSource *end_xsrc = &xive->end_source;
726da71b7e3SCédric Le Goater     XiveSource *xsrc = &xive->ipi_source;
727da71b7e3SCédric Le Goater     const XiveVstInfo *info = &vst_infos[type];
728da71b7e3SCédric Le Goater     uint32_t page_shift = GETFIELD(VSD_TSIZE, vsd) + 12;
729da71b7e3SCédric Le Goater     uint64_t vst_tsize = 1ull << page_shift;
730da71b7e3SCédric Le Goater     uint64_t vst_addr = vsd & VSD_ADDRESS_MASK;
731da71b7e3SCédric Le Goater 
732da71b7e3SCédric Le Goater     /* Basic checks */
733da71b7e3SCédric Le Goater 
734da71b7e3SCédric Le Goater     if (VSD_INDIRECT & vsd) {
735da71b7e3SCédric Le Goater         if (!pnv_xive2_vst_page_size_allowed(page_shift)) {
736da71b7e3SCédric Le Goater             xive2_error(xive, "VST: invalid %s page shift %d", info->name,
737da71b7e3SCédric Le Goater                        page_shift);
738da71b7e3SCédric Le Goater             return;
739da71b7e3SCédric Le Goater         }
740da71b7e3SCédric Le Goater     }
741da71b7e3SCédric Le Goater 
742da71b7e3SCédric Le Goater     if (!QEMU_IS_ALIGNED(vst_addr, 1ull << page_shift)) {
743da71b7e3SCédric Le Goater         xive2_error(xive, "VST: %s table address 0x%"PRIx64
744da71b7e3SCédric Le Goater                     " is not aligned with page shift %d",
745da71b7e3SCédric Le Goater                     info->name, vst_addr, page_shift);
746da71b7e3SCédric Le Goater         return;
747da71b7e3SCédric Le Goater     }
748da71b7e3SCédric Le Goater 
749da71b7e3SCédric Le Goater     /* Record the table configuration (in SRAM on HW) */
750da71b7e3SCédric Le Goater     xive->vsds[type][blk] = vsd;
751da71b7e3SCédric Le Goater 
752da71b7e3SCédric Le Goater     /* Now tune the models with the configuration provided by the FW */
753da71b7e3SCédric Le Goater 
754da71b7e3SCédric Le Goater     switch (type) {
755da71b7e3SCédric Le Goater     case VST_ESB:
756da71b7e3SCédric Le Goater         /*
757da71b7e3SCédric Le Goater          * Backing store pages for the source PQ bits. The model does
758da71b7e3SCédric Le Goater          * not use these PQ bits backed in RAM because the XiveSource
759da71b7e3SCédric Le Goater          * model has its own.
760da71b7e3SCédric Le Goater          *
761da71b7e3SCédric Le Goater          * If the table is direct, we can compute the number of PQ
762da71b7e3SCédric Le Goater          * entries provisioned by FW (such as skiboot) and resize the
763da71b7e3SCédric Le Goater          * ESB window accordingly.
764da71b7e3SCédric Le Goater          */
765da71b7e3SCédric Le Goater         if (!(VSD_INDIRECT & vsd)) {
766da71b7e3SCédric Le Goater             memory_region_set_size(&xsrc->esb_mmio, vst_tsize * SBE_PER_BYTE
767da71b7e3SCédric Le Goater                                    * (1ull << xsrc->esb_shift));
768da71b7e3SCédric Le Goater         }
769da71b7e3SCédric Le Goater 
770da71b7e3SCédric Le Goater         memory_region_add_subregion(&xive->esb_mmio, 0, &xsrc->esb_mmio);
771da71b7e3SCédric Le Goater         break;
772da71b7e3SCédric Le Goater 
773da71b7e3SCédric Le Goater     case VST_EAS:  /* Nothing to be done */
774da71b7e3SCédric Le Goater         break;
775da71b7e3SCédric Le Goater 
776da71b7e3SCédric Le Goater     case VST_END:
777da71b7e3SCédric Le Goater         /*
778da71b7e3SCédric Le Goater          * Backing store pages for the END.
779da71b7e3SCédric Le Goater          */
780da71b7e3SCédric Le Goater         if (!(VSD_INDIRECT & vsd)) {
781da71b7e3SCédric Le Goater             memory_region_set_size(&end_xsrc->esb_mmio, (vst_tsize / info->size)
782da71b7e3SCédric Le Goater                                    * (1ull << end_xsrc->esb_shift));
783da71b7e3SCédric Le Goater         }
784da71b7e3SCédric Le Goater         memory_region_add_subregion(&xive->end_mmio, 0, &end_xsrc->esb_mmio);
785da71b7e3SCédric Le Goater         break;
786da71b7e3SCédric Le Goater 
787da71b7e3SCédric Le Goater     case VST_NVP:  /* Not modeled */
788da71b7e3SCédric Le Goater     case VST_NVG:  /* Not modeled */
789da71b7e3SCédric Le Goater     case VST_NVC:  /* Not modeled */
790da71b7e3SCédric Le Goater     case VST_IC:   /* Not modeled */
791da71b7e3SCédric Le Goater     case VST_SYNC: /* Not modeled */
792da71b7e3SCédric Le Goater     case VST_ERQ:  /* Not modeled */
793da71b7e3SCédric Le Goater         break;
794da71b7e3SCédric Le Goater 
795da71b7e3SCédric Le Goater     default:
796da71b7e3SCédric Le Goater         g_assert_not_reached();
797da71b7e3SCédric Le Goater     }
798da71b7e3SCédric Le Goater }
799da71b7e3SCédric Le Goater 
800da71b7e3SCédric Le Goater /*
801da71b7e3SCédric Le Goater  * Both PC and VC sub-engines are configured as each use the Virtual
802da71b7e3SCédric Le Goater  * Structure Tables
803da71b7e3SCédric Le Goater  */
804da71b7e3SCédric Le Goater static void pnv_xive2_vst_set_data(PnvXive2 *xive, uint64_t vsd)
805da71b7e3SCédric Le Goater {
806da71b7e3SCédric Le Goater     uint8_t mode = GETFIELD(VSD_MODE, vsd);
807da71b7e3SCédric Le Goater     uint8_t type = GETFIELD(VC_VSD_TABLE_SELECT,
808da71b7e3SCédric Le Goater                             xive->vc_regs[VC_VSD_TABLE_ADDR >> 3]);
809da71b7e3SCédric Le Goater     uint8_t blk = GETFIELD(VC_VSD_TABLE_ADDRESS,
810da71b7e3SCédric Le Goater                            xive->vc_regs[VC_VSD_TABLE_ADDR >> 3]);
811da71b7e3SCédric Le Goater     uint64_t vst_addr = vsd & VSD_ADDRESS_MASK;
812da71b7e3SCédric Le Goater 
813da71b7e3SCédric Le Goater     if (type > VST_ERQ) {
814da71b7e3SCédric Le Goater         xive2_error(xive, "VST: invalid table type %d", type);
815da71b7e3SCédric Le Goater         return;
816da71b7e3SCédric Le Goater     }
817da71b7e3SCédric Le Goater 
818da71b7e3SCédric Le Goater     if (blk >= vst_infos[type].max_blocks) {
819da71b7e3SCédric Le Goater         xive2_error(xive, "VST: invalid block id %d for"
820da71b7e3SCédric Le Goater                       " %s table", blk, vst_infos[type].name);
821da71b7e3SCédric Le Goater         return;
822da71b7e3SCédric Le Goater     }
823da71b7e3SCédric Le Goater 
824da71b7e3SCédric Le Goater     if (!vst_addr) {
825da71b7e3SCédric Le Goater         xive2_error(xive, "VST: invalid %s table address",
826da71b7e3SCédric Le Goater                    vst_infos[type].name);
827da71b7e3SCédric Le Goater         return;
828da71b7e3SCédric Le Goater     }
829da71b7e3SCédric Le Goater 
830da71b7e3SCédric Le Goater     switch (mode) {
831da71b7e3SCédric Le Goater     case VSD_MODE_FORWARD:
832da71b7e3SCédric Le Goater         xive->vsds[type][blk] = vsd;
833da71b7e3SCédric Le Goater         break;
834da71b7e3SCédric Le Goater 
835da71b7e3SCédric Le Goater     case VSD_MODE_EXCLUSIVE:
836da71b7e3SCédric Le Goater         pnv_xive2_vst_set_exclusive(xive, type, blk, vsd);
837da71b7e3SCédric Le Goater         break;
838da71b7e3SCédric Le Goater 
839da71b7e3SCédric Le Goater     default:
840da71b7e3SCédric Le Goater         xive2_error(xive, "VST: unsupported table mode %d", mode);
841da71b7e3SCédric Le Goater         return;
842da71b7e3SCédric Le Goater     }
843da71b7e3SCédric Le Goater }
844da71b7e3SCédric Le Goater 
845da71b7e3SCédric Le Goater /*
846da71b7e3SCédric Le Goater  * MMIO handlers
847da71b7e3SCédric Le Goater  */
848da71b7e3SCédric Le Goater 
849da71b7e3SCédric Le Goater 
850da71b7e3SCédric Le Goater /*
851da71b7e3SCédric Le Goater  * IC BAR layout
852da71b7e3SCédric Le Goater  *
853da71b7e3SCédric Le Goater  * Page 0: Internal CQ register accesses (reads & writes)
854da71b7e3SCédric Le Goater  * Page 1: Internal PC register accesses (reads & writes)
855da71b7e3SCédric Le Goater  * Page 2: Internal VC register accesses (reads & writes)
856da71b7e3SCédric Le Goater  * Page 3: Internal TCTXT (TIMA) reg accesses (read & writes)
857da71b7e3SCédric Le Goater  * Page 4: Notify Port page (writes only, w/data),
858da71b7e3SCédric Le Goater  * Page 5: Reserved
859da71b7e3SCédric Le Goater  * Page 6: Sync Poll page (writes only, dataless)
860da71b7e3SCédric Le Goater  * Page 7: Sync Inject page (writes only, dataless)
861da71b7e3SCédric Le Goater  * Page 8: LSI Trigger page (writes only, dataless)
862da71b7e3SCédric Le Goater  * Page 9: LSI SB Management page (reads & writes dataless)
863da71b7e3SCédric Le Goater  * Pages 10-255: Reserved
864da71b7e3SCédric Le Goater  * Pages 256-383: Direct mapped Thread Context Area (reads & writes)
865da71b7e3SCédric Le Goater  *                covering the 128 threads in P10.
866da71b7e3SCédric Le Goater  * Pages 384-511: Reserved
867da71b7e3SCédric Le Goater  */
868da71b7e3SCédric Le Goater typedef struct PnvXive2Region {
869da71b7e3SCédric Le Goater     const char *name;
870da71b7e3SCédric Le Goater     uint32_t pgoff;
871da71b7e3SCédric Le Goater     uint32_t pgsize;
872da71b7e3SCédric Le Goater     const MemoryRegionOps *ops;
873da71b7e3SCédric Le Goater } PnvXive2Region;
874da71b7e3SCédric Le Goater 
875da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_ic_cq_ops;
876da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_ic_pc_ops;
877da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_ic_vc_ops;
878da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_ic_tctxt_ops;
879da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_ic_notify_ops;
880da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_ic_sync_ops;
881da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_ic_lsi_ops;
882da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_ic_tm_indirect_ops;
883da71b7e3SCédric Le Goater 
884da71b7e3SCédric Le Goater /* 512 pages. 4K: 2M range, 64K: 32M range */
885da71b7e3SCédric Le Goater static const PnvXive2Region pnv_xive2_ic_regions[] = {
886da71b7e3SCédric Le Goater     { "xive-ic-cq",        0,   1,   &pnv_xive2_ic_cq_ops     },
887da71b7e3SCédric Le Goater     { "xive-ic-vc",        1,   1,   &pnv_xive2_ic_vc_ops     },
888da71b7e3SCédric Le Goater     { "xive-ic-pc",        2,   1,   &pnv_xive2_ic_pc_ops     },
889da71b7e3SCédric Le Goater     { "xive-ic-tctxt",     3,   1,   &pnv_xive2_ic_tctxt_ops  },
890da71b7e3SCédric Le Goater     { "xive-ic-notify",    4,   1,   &pnv_xive2_ic_notify_ops },
891da71b7e3SCédric Le Goater     /* page 5 reserved */
892da71b7e3SCédric Le Goater     { "xive-ic-sync",      6,   2,   &pnv_xive2_ic_sync_ops   },
893da71b7e3SCédric Le Goater     { "xive-ic-lsi",       8,   2,   &pnv_xive2_ic_lsi_ops    },
894da71b7e3SCédric Le Goater     /* pages 10-255 reserved */
895da71b7e3SCédric Le Goater     { "xive-ic-tm-indirect", 256, 128, &pnv_xive2_ic_tm_indirect_ops  },
896da71b7e3SCédric Le Goater     /* pages 384-511 reserved */
897da71b7e3SCédric Le Goater };
898da71b7e3SCédric Le Goater 
899da71b7e3SCédric Le Goater /*
900da71b7e3SCédric Le Goater  * CQ operations
901da71b7e3SCédric Le Goater  */
902da71b7e3SCédric Le Goater 
903da71b7e3SCédric Le Goater static uint64_t pnv_xive2_ic_cq_read(void *opaque, hwaddr offset,
904da71b7e3SCédric Le Goater                                         unsigned size)
905da71b7e3SCédric Le Goater {
906da71b7e3SCédric Le Goater     PnvXive2 *xive = PNV_XIVE2(opaque);
907da71b7e3SCédric Le Goater     uint32_t reg = offset >> 3;
908da71b7e3SCédric Le Goater     uint64_t val = 0;
909da71b7e3SCédric Le Goater 
910da71b7e3SCédric Le Goater     switch (offset) {
911da71b7e3SCédric Le Goater     case CQ_XIVE_CAP: /* Set at reset */
912da71b7e3SCédric Le Goater     case CQ_XIVE_CFG:
913da71b7e3SCédric Le Goater         val = xive->cq_regs[reg];
914da71b7e3SCédric Le Goater         break;
915da71b7e3SCédric Le Goater     case CQ_MSGSND: /* TODO check the #cores of the machine */
916da71b7e3SCédric Le Goater         val = 0xffffffff00000000;
917da71b7e3SCédric Le Goater         break;
918da71b7e3SCédric Le Goater     case CQ_CFG_PB_GEN:
919da71b7e3SCédric Le Goater         val = CQ_CFG_PB_GEN_PB_INIT; /* TODO: fix CQ_CFG_PB_GEN default value */
920da71b7e3SCédric Le Goater         break;
921da71b7e3SCédric Le Goater     default:
922da71b7e3SCédric Le Goater         xive2_error(xive, "CQ: invalid read @%"HWADDR_PRIx, offset);
923da71b7e3SCédric Le Goater     }
924da71b7e3SCédric Le Goater 
925da71b7e3SCédric Le Goater     return val;
926da71b7e3SCédric Le Goater }
927da71b7e3SCédric Le Goater 
928da71b7e3SCédric Le Goater static uint64_t pnv_xive2_bar_size(uint64_t val)
929da71b7e3SCédric Le Goater {
930da71b7e3SCédric Le Goater     return 1ull << (GETFIELD(CQ_BAR_RANGE, val) + 24);
931da71b7e3SCédric Le Goater }
932da71b7e3SCédric Le Goater 
933da71b7e3SCédric Le Goater static void pnv_xive2_ic_cq_write(void *opaque, hwaddr offset,
934da71b7e3SCédric Le Goater                                   uint64_t val, unsigned size)
935da71b7e3SCédric Le Goater {
936da71b7e3SCédric Le Goater     PnvXive2 *xive = PNV_XIVE2(opaque);
937da71b7e3SCédric Le Goater     MemoryRegion *sysmem = get_system_memory();
938da71b7e3SCédric Le Goater     uint32_t reg = offset >> 3;
939da71b7e3SCédric Le Goater     int i;
940da71b7e3SCédric Le Goater 
941da71b7e3SCédric Le Goater     switch (offset) {
942da71b7e3SCédric Le Goater     case CQ_XIVE_CFG:
943da71b7e3SCédric Le Goater     case CQ_RST_CTL: /* TODO: reset all BARs */
944da71b7e3SCédric Le Goater         break;
945da71b7e3SCédric Le Goater 
946da71b7e3SCédric Le Goater     case CQ_IC_BAR:
947da71b7e3SCédric Le Goater         xive->ic_shift = val & CQ_IC_BAR_64K ? 16 : 12;
948da71b7e3SCédric Le Goater         if (!(val & CQ_IC_BAR_VALID)) {
949da71b7e3SCédric Le Goater             xive->ic_base = 0;
950da71b7e3SCédric Le Goater             if (xive->cq_regs[reg] & CQ_IC_BAR_VALID) {
951da71b7e3SCédric Le Goater                 for (i = 0; i < ARRAY_SIZE(xive->ic_mmios); i++) {
952da71b7e3SCédric Le Goater                     memory_region_del_subregion(&xive->ic_mmio,
953da71b7e3SCédric Le Goater                                                 &xive->ic_mmios[i]);
954da71b7e3SCédric Le Goater                 }
955da71b7e3SCédric Le Goater                 memory_region_del_subregion(sysmem, &xive->ic_mmio);
956da71b7e3SCédric Le Goater             }
957da71b7e3SCédric Le Goater         } else {
958da71b7e3SCédric Le Goater             xive->ic_base = val & ~(CQ_IC_BAR_VALID | CQ_IC_BAR_64K);
959da71b7e3SCédric Le Goater             if (!(xive->cq_regs[reg] & CQ_IC_BAR_VALID)) {
960da71b7e3SCédric Le Goater                 for (i = 0; i < ARRAY_SIZE(xive->ic_mmios); i++) {
961da71b7e3SCédric Le Goater                     memory_region_add_subregion(&xive->ic_mmio,
962da71b7e3SCédric Le Goater                                pnv_xive2_ic_regions[i].pgoff << xive->ic_shift,
963da71b7e3SCédric Le Goater                                &xive->ic_mmios[i]);
964da71b7e3SCédric Le Goater                 }
965da71b7e3SCédric Le Goater                 memory_region_add_subregion(sysmem, xive->ic_base,
966da71b7e3SCédric Le Goater                                             &xive->ic_mmio);
967da71b7e3SCédric Le Goater             }
968da71b7e3SCédric Le Goater         }
969da71b7e3SCédric Le Goater         break;
970da71b7e3SCédric Le Goater 
971da71b7e3SCédric Le Goater     case CQ_TM_BAR:
972da71b7e3SCédric Le Goater         xive->tm_shift = val & CQ_TM_BAR_64K ? 16 : 12;
973da71b7e3SCédric Le Goater         if (!(val & CQ_TM_BAR_VALID)) {
974da71b7e3SCédric Le Goater             xive->tm_base = 0;
975da71b7e3SCédric Le Goater             if (xive->cq_regs[reg] & CQ_TM_BAR_VALID) {
976da71b7e3SCédric Le Goater                 memory_region_del_subregion(sysmem, &xive->tm_mmio);
977da71b7e3SCédric Le Goater             }
978da71b7e3SCédric Le Goater         } else {
979da71b7e3SCédric Le Goater             xive->tm_base = val & ~(CQ_TM_BAR_VALID | CQ_TM_BAR_64K);
980da71b7e3SCédric Le Goater             if (!(xive->cq_regs[reg] & CQ_TM_BAR_VALID)) {
981da71b7e3SCédric Le Goater                 memory_region_add_subregion(sysmem, xive->tm_base,
982da71b7e3SCédric Le Goater                                             &xive->tm_mmio);
983da71b7e3SCédric Le Goater             }
984da71b7e3SCédric Le Goater         }
985da71b7e3SCédric Le Goater         break;
986da71b7e3SCédric Le Goater 
987da71b7e3SCédric Le Goater     case CQ_ESB_BAR:
988da71b7e3SCédric Le Goater         xive->esb_shift = val & CQ_BAR_64K ? 16 : 12;
989da71b7e3SCédric Le Goater         if (!(val & CQ_BAR_VALID)) {
990da71b7e3SCédric Le Goater             xive->esb_base = 0;
991da71b7e3SCédric Le Goater             if (xive->cq_regs[reg] & CQ_BAR_VALID) {
992da71b7e3SCédric Le Goater                 memory_region_del_subregion(sysmem, &xive->esb_mmio);
993da71b7e3SCédric Le Goater             }
994da71b7e3SCédric Le Goater         } else {
995da71b7e3SCédric Le Goater             xive->esb_base = val & CQ_BAR_ADDR;
996da71b7e3SCédric Le Goater             if (!(xive->cq_regs[reg] & CQ_BAR_VALID)) {
997da71b7e3SCédric Le Goater                 memory_region_set_size(&xive->esb_mmio,
998da71b7e3SCédric Le Goater                                        pnv_xive2_bar_size(val));
999da71b7e3SCédric Le Goater                 memory_region_add_subregion(sysmem, xive->esb_base,
1000da71b7e3SCédric Le Goater                                             &xive->esb_mmio);
1001da71b7e3SCédric Le Goater             }
1002da71b7e3SCédric Le Goater         }
1003da71b7e3SCédric Le Goater         break;
1004da71b7e3SCédric Le Goater 
1005da71b7e3SCédric Le Goater     case CQ_END_BAR:
1006da71b7e3SCédric Le Goater         xive->end_shift = val & CQ_BAR_64K ? 16 : 12;
1007da71b7e3SCédric Le Goater         if (!(val & CQ_BAR_VALID)) {
1008da71b7e3SCédric Le Goater             xive->end_base = 0;
1009da71b7e3SCédric Le Goater             if (xive->cq_regs[reg] & CQ_BAR_VALID) {
1010da71b7e3SCédric Le Goater                 memory_region_del_subregion(sysmem, &xive->end_mmio);
1011da71b7e3SCédric Le Goater             }
1012da71b7e3SCédric Le Goater         } else {
1013da71b7e3SCédric Le Goater             xive->end_base = val & CQ_BAR_ADDR;
1014da71b7e3SCédric Le Goater             if (!(xive->cq_regs[reg] & CQ_BAR_VALID)) {
1015da71b7e3SCédric Le Goater                 memory_region_set_size(&xive->end_mmio,
1016da71b7e3SCédric Le Goater                                        pnv_xive2_bar_size(val));
1017da71b7e3SCédric Le Goater                 memory_region_add_subregion(sysmem, xive->end_base,
1018da71b7e3SCédric Le Goater                                             &xive->end_mmio);
1019da71b7e3SCédric Le Goater             }
1020da71b7e3SCédric Le Goater         }
1021da71b7e3SCédric Le Goater         break;
1022da71b7e3SCédric Le Goater 
1023da71b7e3SCédric Le Goater     case CQ_NVC_BAR:
1024da71b7e3SCédric Le Goater         xive->nvc_shift = val & CQ_BAR_64K ? 16 : 12;
1025da71b7e3SCédric Le Goater         if (!(val & CQ_BAR_VALID)) {
1026da71b7e3SCédric Le Goater             xive->nvc_base = 0;
1027da71b7e3SCédric Le Goater             if (xive->cq_regs[reg] & CQ_BAR_VALID) {
1028da71b7e3SCédric Le Goater                 memory_region_del_subregion(sysmem, &xive->nvc_mmio);
1029da71b7e3SCédric Le Goater             }
1030da71b7e3SCédric Le Goater         } else {
1031da71b7e3SCédric Le Goater             xive->nvc_base = val & CQ_BAR_ADDR;
1032da71b7e3SCédric Le Goater             if (!(xive->cq_regs[reg] & CQ_BAR_VALID)) {
1033da71b7e3SCédric Le Goater                 memory_region_set_size(&xive->nvc_mmio,
1034da71b7e3SCédric Le Goater                                        pnv_xive2_bar_size(val));
1035da71b7e3SCédric Le Goater                 memory_region_add_subregion(sysmem, xive->nvc_base,
1036da71b7e3SCédric Le Goater                                             &xive->nvc_mmio);
1037da71b7e3SCédric Le Goater             }
1038da71b7e3SCédric Le Goater         }
1039da71b7e3SCédric Le Goater         break;
1040da71b7e3SCédric Le Goater 
1041da71b7e3SCédric Le Goater     case CQ_NVPG_BAR:
1042da71b7e3SCédric Le Goater         xive->nvpg_shift = val & CQ_BAR_64K ? 16 : 12;
1043da71b7e3SCédric Le Goater         if (!(val & CQ_BAR_VALID)) {
1044da71b7e3SCédric Le Goater             xive->nvpg_base = 0;
1045da71b7e3SCédric Le Goater             if (xive->cq_regs[reg] & CQ_BAR_VALID) {
1046da71b7e3SCédric Le Goater                 memory_region_del_subregion(sysmem, &xive->nvpg_mmio);
1047da71b7e3SCédric Le Goater             }
1048da71b7e3SCédric Le Goater         } else {
1049da71b7e3SCédric Le Goater             xive->nvpg_base = val & CQ_BAR_ADDR;
1050da71b7e3SCédric Le Goater             if (!(xive->cq_regs[reg] & CQ_BAR_VALID)) {
1051da71b7e3SCédric Le Goater                 memory_region_set_size(&xive->nvpg_mmio,
1052da71b7e3SCédric Le Goater                                        pnv_xive2_bar_size(val));
1053da71b7e3SCédric Le Goater                 memory_region_add_subregion(sysmem, xive->nvpg_base,
1054da71b7e3SCédric Le Goater                                             &xive->nvpg_mmio);
1055da71b7e3SCédric Le Goater             }
1056da71b7e3SCédric Le Goater         }
1057da71b7e3SCédric Le Goater         break;
1058da71b7e3SCédric Le Goater 
1059da71b7e3SCédric Le Goater     case CQ_TAR: /* Set Translation Table Address */
1060da71b7e3SCédric Le Goater         break;
1061da71b7e3SCédric Le Goater     case CQ_TDR: /* Set Translation Table Data */
1062da71b7e3SCédric Le Goater         pnv_xive2_stt_set_data(xive, val);
1063da71b7e3SCédric Le Goater         break;
1064da71b7e3SCédric Le Goater     case CQ_FIRMASK_OR: /* FIR error reporting */
1065da71b7e3SCédric Le Goater         break;
1066da71b7e3SCédric Le Goater     default:
1067da71b7e3SCédric Le Goater         xive2_error(xive, "CQ: invalid write 0x%"HWADDR_PRIx, offset);
1068da71b7e3SCédric Le Goater         return;
1069da71b7e3SCédric Le Goater     }
1070da71b7e3SCédric Le Goater 
1071da71b7e3SCédric Le Goater     xive->cq_regs[reg] = val;
1072da71b7e3SCédric Le Goater }
1073da71b7e3SCédric Le Goater 
1074da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_ic_cq_ops = {
1075da71b7e3SCédric Le Goater     .read = pnv_xive2_ic_cq_read,
1076da71b7e3SCédric Le Goater     .write = pnv_xive2_ic_cq_write,
1077da71b7e3SCédric Le Goater     .endianness = DEVICE_BIG_ENDIAN,
1078da71b7e3SCédric Le Goater     .valid = {
1079da71b7e3SCédric Le Goater         .min_access_size = 8,
1080da71b7e3SCédric Le Goater         .max_access_size = 8,
1081da71b7e3SCédric Le Goater     },
1082da71b7e3SCédric Le Goater     .impl = {
1083da71b7e3SCédric Le Goater         .min_access_size = 8,
1084da71b7e3SCédric Le Goater         .max_access_size = 8,
1085da71b7e3SCédric Le Goater     },
1086da71b7e3SCédric Le Goater };
1087da71b7e3SCédric Le Goater 
10888c01b2e1SFrederic Barrat static uint8_t pnv_xive2_cache_watch_assign(uint64_t engine_mask,
10898c01b2e1SFrederic Barrat                                             uint64_t *state)
10908c01b2e1SFrederic Barrat {
10918c01b2e1SFrederic Barrat     uint8_t val = 0xFF;
10928c01b2e1SFrederic Barrat     int i;
10938c01b2e1SFrederic Barrat 
10948c01b2e1SFrederic Barrat     for (i = 3; i >= 0; i--) {
10958c01b2e1SFrederic Barrat         if (BIT(i) & engine_mask) {
10968c01b2e1SFrederic Barrat             if (!(BIT(i) & *state)) {
10978c01b2e1SFrederic Barrat                 *state |= BIT(i);
10988c01b2e1SFrederic Barrat                 val = 3 - i;
10998c01b2e1SFrederic Barrat                 break;
11008c01b2e1SFrederic Barrat             }
11018c01b2e1SFrederic Barrat         }
11028c01b2e1SFrederic Barrat     }
11038c01b2e1SFrederic Barrat     return val;
11048c01b2e1SFrederic Barrat }
11058c01b2e1SFrederic Barrat 
11068c01b2e1SFrederic Barrat static void pnv_xive2_cache_watch_release(uint64_t *state, uint8_t watch_engine)
11078c01b2e1SFrederic Barrat {
11088c01b2e1SFrederic Barrat     uint8_t engine_bit = 3 - watch_engine;
11098c01b2e1SFrederic Barrat 
11108c01b2e1SFrederic Barrat     if (*state & BIT(engine_bit)) {
11118c01b2e1SFrederic Barrat         *state &= ~BIT(engine_bit);
11128c01b2e1SFrederic Barrat     }
11138c01b2e1SFrederic Barrat }
11148c01b2e1SFrederic Barrat 
11158c01b2e1SFrederic Barrat static uint8_t pnv_xive2_endc_cache_watch_assign(PnvXive2 *xive)
11168c01b2e1SFrederic Barrat {
11178c01b2e1SFrederic Barrat     uint64_t engine_mask = GETFIELD(VC_ENDC_CFG_CACHE_WATCH_ASSIGN,
11188c01b2e1SFrederic Barrat                                     xive->vc_regs[VC_ENDC_CFG >> 3]);
11198c01b2e1SFrederic Barrat     uint64_t state = xive->vc_regs[VC_ENDC_WATCH_ASSIGN >> 3];
11208c01b2e1SFrederic Barrat     uint8_t val;
11218c01b2e1SFrederic Barrat 
11228c01b2e1SFrederic Barrat     /*
11238c01b2e1SFrederic Barrat      * We keep track of which engines are currently busy in the
11248c01b2e1SFrederic Barrat      * VC_ENDC_WATCH_ASSIGN register directly. When the firmware reads
11258c01b2e1SFrederic Barrat      * the register, we don't return its value but the ID of an engine
11268c01b2e1SFrederic Barrat      * it can use.
11278c01b2e1SFrederic Barrat      * There are 4 engines. 0xFF means no engine is available.
11288c01b2e1SFrederic Barrat      */
11298c01b2e1SFrederic Barrat     val = pnv_xive2_cache_watch_assign(engine_mask, &state);
11308c01b2e1SFrederic Barrat     if (val != 0xFF) {
11318c01b2e1SFrederic Barrat         xive->vc_regs[VC_ENDC_WATCH_ASSIGN >> 3] = state;
11328c01b2e1SFrederic Barrat     }
11338c01b2e1SFrederic Barrat     return val;
11348c01b2e1SFrederic Barrat }
11358c01b2e1SFrederic Barrat 
11368c01b2e1SFrederic Barrat static void pnv_xive2_endc_cache_watch_release(PnvXive2 *xive,
11378c01b2e1SFrederic Barrat                                                uint8_t watch_engine)
11388c01b2e1SFrederic Barrat {
11398c01b2e1SFrederic Barrat     uint64_t state = xive->vc_regs[VC_ENDC_WATCH_ASSIGN >> 3];
11408c01b2e1SFrederic Barrat 
11418c01b2e1SFrederic Barrat     pnv_xive2_cache_watch_release(&state, watch_engine);
11428c01b2e1SFrederic Barrat     xive->vc_regs[VC_ENDC_WATCH_ASSIGN >> 3] = state;
11438c01b2e1SFrederic Barrat }
11448c01b2e1SFrederic Barrat 
1145da71b7e3SCédric Le Goater static uint64_t pnv_xive2_ic_vc_read(void *opaque, hwaddr offset,
1146da71b7e3SCédric Le Goater                                      unsigned size)
1147da71b7e3SCédric Le Goater {
1148da71b7e3SCédric Le Goater     PnvXive2 *xive = PNV_XIVE2(opaque);
1149da71b7e3SCédric Le Goater     uint64_t val = 0;
1150da71b7e3SCédric Le Goater     uint32_t reg = offset >> 3;
11518c01b2e1SFrederic Barrat     uint8_t watch_engine;
1152da71b7e3SCédric Le Goater 
1153da71b7e3SCédric Le Goater     switch (offset) {
1154da71b7e3SCédric Le Goater     /*
1155da71b7e3SCédric Le Goater      * VSD table settings.
1156da71b7e3SCédric Le Goater      */
1157da71b7e3SCédric Le Goater     case VC_VSD_TABLE_ADDR:
1158da71b7e3SCédric Le Goater     case VC_VSD_TABLE_DATA:
1159da71b7e3SCédric Le Goater         val = xive->vc_regs[reg];
1160da71b7e3SCédric Le Goater         break;
1161da71b7e3SCédric Le Goater 
1162da71b7e3SCédric Le Goater     /*
1163da71b7e3SCédric Le Goater      * ESB cache updates (not modeled)
1164da71b7e3SCédric Le Goater      */
1165da71b7e3SCédric Le Goater     case VC_ESBC_FLUSH_CTRL:
1166da71b7e3SCédric Le Goater         xive->vc_regs[reg] &= ~VC_ESBC_FLUSH_CTRL_POLL_VALID;
1167da71b7e3SCédric Le Goater         val = xive->vc_regs[reg];
1168da71b7e3SCédric Le Goater         break;
1169da71b7e3SCédric Le Goater 
117032af01f8SFrederic Barrat     case VC_ESBC_CFG:
117132af01f8SFrederic Barrat         val = xive->vc_regs[reg];
117232af01f8SFrederic Barrat         break;
117332af01f8SFrederic Barrat 
1174da71b7e3SCédric Le Goater     /*
1175da71b7e3SCédric Le Goater      * EAS cache updates (not modeled)
1176da71b7e3SCédric Le Goater      */
1177da71b7e3SCédric Le Goater     case VC_EASC_FLUSH_CTRL:
1178da71b7e3SCédric Le Goater         xive->vc_regs[reg] &= ~VC_EASC_FLUSH_CTRL_POLL_VALID;
1179da71b7e3SCédric Le Goater         val = xive->vc_regs[reg];
1180da71b7e3SCédric Le Goater         break;
1181da71b7e3SCédric Le Goater 
11828c01b2e1SFrederic Barrat     case VC_ENDC_WATCH_ASSIGN:
11838c01b2e1SFrederic Barrat         val = pnv_xive2_endc_cache_watch_assign(xive);
11848c01b2e1SFrederic Barrat         break;
11858c01b2e1SFrederic Barrat 
11868c01b2e1SFrederic Barrat     case VC_ENDC_CFG:
11878c01b2e1SFrederic Barrat         val = xive->vc_regs[reg];
11888c01b2e1SFrederic Barrat         break;
11898c01b2e1SFrederic Barrat 
1190da71b7e3SCédric Le Goater     /*
1191da71b7e3SCédric Le Goater      * END cache updates
1192da71b7e3SCédric Le Goater      */
1193da71b7e3SCédric Le Goater     case VC_ENDC_WATCH0_SPEC:
11948c01b2e1SFrederic Barrat     case VC_ENDC_WATCH1_SPEC:
11958c01b2e1SFrederic Barrat     case VC_ENDC_WATCH2_SPEC:
11968c01b2e1SFrederic Barrat     case VC_ENDC_WATCH3_SPEC:
11978c01b2e1SFrederic Barrat         watch_engine = (offset - VC_ENDC_WATCH0_SPEC) >> 6;
1198da71b7e3SCédric Le Goater         xive->vc_regs[reg] &= ~(VC_ENDC_WATCH_FULL | VC_ENDC_WATCH_CONFLICT);
11998c01b2e1SFrederic Barrat         pnv_xive2_endc_cache_watch_release(xive, watch_engine);
1200da71b7e3SCédric Le Goater         val = xive->vc_regs[reg];
1201da71b7e3SCédric Le Goater         break;
1202da71b7e3SCédric Le Goater 
1203da71b7e3SCédric Le Goater     case VC_ENDC_WATCH0_DATA0:
12048c01b2e1SFrederic Barrat     case VC_ENDC_WATCH1_DATA0:
12058c01b2e1SFrederic Barrat     case VC_ENDC_WATCH2_DATA0:
12068c01b2e1SFrederic Barrat     case VC_ENDC_WATCH3_DATA0:
1207da71b7e3SCédric Le Goater         /*
1208da71b7e3SCédric Le Goater          * Load DATA registers from cache with data requested by the
1209da71b7e3SCédric Le Goater          * SPEC register
1210da71b7e3SCédric Le Goater          */
12118c01b2e1SFrederic Barrat         watch_engine = (offset - VC_ENDC_WATCH0_DATA0) >> 6;
12128c01b2e1SFrederic Barrat         pnv_xive2_end_cache_load(xive, watch_engine);
1213da71b7e3SCédric Le Goater         val = xive->vc_regs[reg];
1214da71b7e3SCédric Le Goater         break;
1215da71b7e3SCédric Le Goater 
1216da71b7e3SCédric Le Goater     case VC_ENDC_WATCH0_DATA1 ... VC_ENDC_WATCH0_DATA3:
12178c01b2e1SFrederic Barrat     case VC_ENDC_WATCH1_DATA1 ... VC_ENDC_WATCH1_DATA3:
12188c01b2e1SFrederic Barrat     case VC_ENDC_WATCH2_DATA1 ... VC_ENDC_WATCH2_DATA3:
12198c01b2e1SFrederic Barrat     case VC_ENDC_WATCH3_DATA1 ... VC_ENDC_WATCH3_DATA3:
1220da71b7e3SCédric Le Goater         val = xive->vc_regs[reg];
1221da71b7e3SCédric Le Goater         break;
1222da71b7e3SCédric Le Goater 
1223da71b7e3SCédric Le Goater     case VC_ENDC_FLUSH_CTRL:
1224da71b7e3SCédric Le Goater         xive->vc_regs[reg] &= ~VC_ENDC_FLUSH_CTRL_POLL_VALID;
1225da71b7e3SCédric Le Goater         val = xive->vc_regs[reg];
1226da71b7e3SCédric Le Goater         break;
1227da71b7e3SCédric Le Goater 
1228da71b7e3SCédric Le Goater     /*
1229da71b7e3SCédric Le Goater      * Indirect invalidation
1230da71b7e3SCédric Le Goater      */
1231da71b7e3SCédric Le Goater     case VC_AT_MACRO_KILL_MASK:
1232da71b7e3SCédric Le Goater         val = xive->vc_regs[reg];
1233da71b7e3SCédric Le Goater         break;
1234da71b7e3SCédric Le Goater 
1235da71b7e3SCédric Le Goater     case VC_AT_MACRO_KILL:
1236da71b7e3SCédric Le Goater         xive->vc_regs[reg] &= ~VC_AT_MACRO_KILL_VALID;
1237da71b7e3SCédric Le Goater         val = xive->vc_regs[reg];
1238da71b7e3SCédric Le Goater         break;
1239da71b7e3SCédric Le Goater 
1240da71b7e3SCédric Le Goater     /*
1241da71b7e3SCédric Le Goater      * Interrupt fifo overflow in memory backing store (Not modeled)
1242da71b7e3SCédric Le Goater      */
1243da71b7e3SCédric Le Goater     case VC_QUEUES_CFG_REM0 ... VC_QUEUES_CFG_REM6:
1244da71b7e3SCédric Le Goater         val = xive->vc_regs[reg];
1245da71b7e3SCédric Le Goater         break;
1246da71b7e3SCédric Le Goater 
1247da71b7e3SCédric Le Goater     /*
1248da71b7e3SCédric Le Goater      * Synchronisation
1249da71b7e3SCédric Le Goater      */
1250da71b7e3SCédric Le Goater     case VC_ENDC_SYNC_DONE:
1251da71b7e3SCédric Le Goater         val = VC_ENDC_SYNC_POLL_DONE;
1252da71b7e3SCédric Le Goater         break;
1253da71b7e3SCédric Le Goater     default:
1254da71b7e3SCédric Le Goater         xive2_error(xive, "VC: invalid read @%"HWADDR_PRIx, offset);
1255da71b7e3SCédric Le Goater     }
1256da71b7e3SCédric Le Goater 
1257da71b7e3SCédric Le Goater     return val;
1258da71b7e3SCédric Le Goater }
1259da71b7e3SCédric Le Goater 
1260da71b7e3SCédric Le Goater static void pnv_xive2_ic_vc_write(void *opaque, hwaddr offset,
1261da71b7e3SCédric Le Goater                                   uint64_t val, unsigned size)
1262da71b7e3SCédric Le Goater {
1263da71b7e3SCédric Le Goater     PnvXive2 *xive = PNV_XIVE2(opaque);
1264da71b7e3SCédric Le Goater     uint32_t reg = offset >> 3;
12658c01b2e1SFrederic Barrat     uint8_t watch_engine;
1266da71b7e3SCédric Le Goater 
1267da71b7e3SCédric Le Goater     switch (offset) {
1268da71b7e3SCédric Le Goater     /*
1269da71b7e3SCédric Le Goater      * VSD table settings.
1270da71b7e3SCédric Le Goater      */
1271da71b7e3SCédric Le Goater     case VC_VSD_TABLE_ADDR:
1272da71b7e3SCédric Le Goater        break;
1273da71b7e3SCédric Le Goater     case VC_VSD_TABLE_DATA:
1274da71b7e3SCédric Le Goater         pnv_xive2_vst_set_data(xive, val);
1275da71b7e3SCédric Le Goater         break;
1276da71b7e3SCédric Le Goater 
1277da71b7e3SCédric Le Goater     /*
1278da71b7e3SCédric Le Goater      * ESB cache updates (not modeled)
1279da71b7e3SCédric Le Goater      */
1280da71b7e3SCédric Le Goater     /* case VC_ESBC_FLUSH_CTRL: */
1281da71b7e3SCédric Le Goater     case VC_ESBC_FLUSH_POLL:
1282da71b7e3SCédric Le Goater         xive->vc_regs[VC_ESBC_FLUSH_CTRL >> 3] |= VC_ESBC_FLUSH_CTRL_POLL_VALID;
1283da71b7e3SCédric Le Goater         /* ESB update */
1284da71b7e3SCédric Le Goater         break;
1285da71b7e3SCédric Le Goater 
128676125c01SNicholas Piggin     case VC_ESBC_FLUSH_INJECT:
128776125c01SNicholas Piggin         pnv_xive2_inject_notify(xive, PNV_XIVE2_CACHE_ESBC);
128876125c01SNicholas Piggin         break;
128976125c01SNicholas Piggin 
129032af01f8SFrederic Barrat     case VC_ESBC_CFG:
129132af01f8SFrederic Barrat         break;
129232af01f8SFrederic Barrat 
1293da71b7e3SCédric Le Goater     /*
1294da71b7e3SCédric Le Goater      * EAS cache updates (not modeled)
1295da71b7e3SCédric Le Goater      */
1296da71b7e3SCédric Le Goater     /* case VC_EASC_FLUSH_CTRL: */
1297da71b7e3SCédric Le Goater     case VC_EASC_FLUSH_POLL:
1298da71b7e3SCédric Le Goater         xive->vc_regs[VC_EASC_FLUSH_CTRL >> 3] |= VC_EASC_FLUSH_CTRL_POLL_VALID;
1299da71b7e3SCédric Le Goater         /* EAS update */
1300da71b7e3SCédric Le Goater         break;
1301da71b7e3SCédric Le Goater 
130276125c01SNicholas Piggin     case VC_EASC_FLUSH_INJECT:
130376125c01SNicholas Piggin         pnv_xive2_inject_notify(xive, PNV_XIVE2_CACHE_EASC);
130476125c01SNicholas Piggin         break;
130576125c01SNicholas Piggin 
13068c01b2e1SFrederic Barrat     case VC_ENDC_CFG:
13078c01b2e1SFrederic Barrat         break;
13088c01b2e1SFrederic Barrat 
1309da71b7e3SCédric Le Goater     /*
1310da71b7e3SCédric Le Goater      * END cache updates
1311da71b7e3SCédric Le Goater      */
1312da71b7e3SCédric Le Goater     case VC_ENDC_WATCH0_SPEC:
13138c01b2e1SFrederic Barrat     case VC_ENDC_WATCH1_SPEC:
13148c01b2e1SFrederic Barrat     case VC_ENDC_WATCH2_SPEC:
13158c01b2e1SFrederic Barrat     case VC_ENDC_WATCH3_SPEC:
1316da71b7e3SCédric Le Goater          val &= ~VC_ENDC_WATCH_CONFLICT; /* HW will set this bit */
1317da71b7e3SCédric Le Goater         break;
1318da71b7e3SCédric Le Goater 
1319da71b7e3SCédric Le Goater     case VC_ENDC_WATCH0_DATA1 ... VC_ENDC_WATCH0_DATA3:
13208c01b2e1SFrederic Barrat     case VC_ENDC_WATCH1_DATA1 ... VC_ENDC_WATCH1_DATA3:
13218c01b2e1SFrederic Barrat     case VC_ENDC_WATCH2_DATA1 ... VC_ENDC_WATCH2_DATA3:
13228c01b2e1SFrederic Barrat     case VC_ENDC_WATCH3_DATA1 ... VC_ENDC_WATCH3_DATA3:
1323da71b7e3SCédric Le Goater         break;
1324da71b7e3SCédric Le Goater     case VC_ENDC_WATCH0_DATA0:
13258c01b2e1SFrederic Barrat     case VC_ENDC_WATCH1_DATA0:
13268c01b2e1SFrederic Barrat     case VC_ENDC_WATCH2_DATA0:
13278c01b2e1SFrederic Barrat     case VC_ENDC_WATCH3_DATA0:
1328da71b7e3SCédric Le Goater         /* writing to DATA0 triggers the cache write */
13298c01b2e1SFrederic Barrat         watch_engine = (offset - VC_ENDC_WATCH0_DATA0) >> 6;
1330da71b7e3SCédric Le Goater         xive->vc_regs[reg] = val;
13318c01b2e1SFrederic Barrat         pnv_xive2_end_update(xive, watch_engine);
1332da71b7e3SCédric Le Goater         break;
1333da71b7e3SCédric Le Goater 
1334da71b7e3SCédric Le Goater 
1335da71b7e3SCédric Le Goater     /* case VC_ENDC_FLUSH_CTRL: */
1336da71b7e3SCédric Le Goater     case VC_ENDC_FLUSH_POLL:
1337da71b7e3SCédric Le Goater         xive->vc_regs[VC_ENDC_FLUSH_CTRL >> 3] |= VC_ENDC_FLUSH_CTRL_POLL_VALID;
1338da71b7e3SCédric Le Goater         break;
1339da71b7e3SCédric Le Goater 
134076125c01SNicholas Piggin     case VC_ENDC_FLUSH_INJECT:
134176125c01SNicholas Piggin         pnv_xive2_inject_notify(xive, PNV_XIVE2_CACHE_ENDC);
134276125c01SNicholas Piggin         break;
134376125c01SNicholas Piggin 
1344da71b7e3SCédric Le Goater     /*
1345da71b7e3SCédric Le Goater      * Indirect invalidation
1346da71b7e3SCédric Le Goater      */
1347da71b7e3SCédric Le Goater     case VC_AT_MACRO_KILL:
1348da71b7e3SCédric Le Goater     case VC_AT_MACRO_KILL_MASK:
1349da71b7e3SCédric Le Goater         break;
1350da71b7e3SCédric Le Goater 
1351da71b7e3SCédric Le Goater     /*
1352da71b7e3SCédric Le Goater      * Interrupt fifo overflow in memory backing store (Not modeled)
1353da71b7e3SCédric Le Goater      */
1354da71b7e3SCédric Le Goater     case VC_QUEUES_CFG_REM0 ... VC_QUEUES_CFG_REM6:
1355da71b7e3SCédric Le Goater         break;
1356da71b7e3SCédric Le Goater 
1357da71b7e3SCédric Le Goater     /*
1358da71b7e3SCédric Le Goater      * Synchronisation
1359da71b7e3SCédric Le Goater      */
1360da71b7e3SCédric Le Goater     case VC_ENDC_SYNC_DONE:
1361da71b7e3SCédric Le Goater         break;
1362da71b7e3SCédric Le Goater 
1363da71b7e3SCédric Le Goater     default:
1364da71b7e3SCédric Le Goater         xive2_error(xive, "VC: invalid write @%"HWADDR_PRIx, offset);
1365da71b7e3SCédric Le Goater         return;
1366da71b7e3SCédric Le Goater     }
1367da71b7e3SCédric Le Goater 
1368da71b7e3SCédric Le Goater     xive->vc_regs[reg] = val;
1369da71b7e3SCédric Le Goater }
1370da71b7e3SCédric Le Goater 
1371da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_ic_vc_ops = {
1372da71b7e3SCédric Le Goater     .read = pnv_xive2_ic_vc_read,
1373da71b7e3SCédric Le Goater     .write = pnv_xive2_ic_vc_write,
1374da71b7e3SCédric Le Goater     .endianness = DEVICE_BIG_ENDIAN,
1375da71b7e3SCédric Le Goater     .valid = {
1376da71b7e3SCédric Le Goater         .min_access_size = 8,
1377da71b7e3SCédric Le Goater         .max_access_size = 8,
1378da71b7e3SCédric Le Goater     },
1379da71b7e3SCédric Le Goater     .impl = {
1380da71b7e3SCédric Le Goater         .min_access_size = 8,
1381da71b7e3SCédric Le Goater         .max_access_size = 8,
1382da71b7e3SCédric Le Goater     },
1383da71b7e3SCédric Le Goater };
1384da71b7e3SCédric Le Goater 
13858c01b2e1SFrederic Barrat static uint8_t pnv_xive2_nxc_cache_watch_assign(PnvXive2 *xive)
13868c01b2e1SFrederic Barrat {
13878c01b2e1SFrederic Barrat     uint64_t engine_mask = GETFIELD(PC_NXC_PROC_CONFIG_WATCH_ASSIGN,
13888c01b2e1SFrederic Barrat                                     xive->pc_regs[PC_NXC_PROC_CONFIG >> 3]);
13898c01b2e1SFrederic Barrat     uint64_t state = xive->pc_regs[PC_NXC_WATCH_ASSIGN >> 3];
13908c01b2e1SFrederic Barrat     uint8_t val;
13918c01b2e1SFrederic Barrat 
13928c01b2e1SFrederic Barrat     /*
13938c01b2e1SFrederic Barrat      * We keep track of which engines are currently busy in the
13948c01b2e1SFrederic Barrat      * PC_NXC_WATCH_ASSIGN register directly. When the firmware reads
13958c01b2e1SFrederic Barrat      * the register, we don't return its value but the ID of an engine
13968c01b2e1SFrederic Barrat      * it can use.
13978c01b2e1SFrederic Barrat      * There are 4 engines. 0xFF means no engine is available.
13988c01b2e1SFrederic Barrat      */
13998c01b2e1SFrederic Barrat     val = pnv_xive2_cache_watch_assign(engine_mask, &state);
14008c01b2e1SFrederic Barrat     if (val != 0xFF) {
14018c01b2e1SFrederic Barrat         xive->pc_regs[PC_NXC_WATCH_ASSIGN >> 3] = state;
14028c01b2e1SFrederic Barrat     }
14038c01b2e1SFrederic Barrat     return val;
14048c01b2e1SFrederic Barrat }
14058c01b2e1SFrederic Barrat 
14068c01b2e1SFrederic Barrat static void pnv_xive2_nxc_cache_watch_release(PnvXive2 *xive,
14078c01b2e1SFrederic Barrat                                               uint8_t watch_engine)
14088c01b2e1SFrederic Barrat {
14098c01b2e1SFrederic Barrat     uint64_t state = xive->pc_regs[PC_NXC_WATCH_ASSIGN >> 3];
14108c01b2e1SFrederic Barrat 
14118c01b2e1SFrederic Barrat     pnv_xive2_cache_watch_release(&state, watch_engine);
14128c01b2e1SFrederic Barrat     xive->pc_regs[PC_NXC_WATCH_ASSIGN >> 3] = state;
14138c01b2e1SFrederic Barrat }
14148c01b2e1SFrederic Barrat 
1415da71b7e3SCédric Le Goater static uint64_t pnv_xive2_ic_pc_read(void *opaque, hwaddr offset,
1416da71b7e3SCédric Le Goater                                      unsigned size)
1417da71b7e3SCédric Le Goater {
1418da71b7e3SCédric Le Goater     PnvXive2 *xive = PNV_XIVE2(opaque);
1419da71b7e3SCédric Le Goater     uint64_t val = -1;
1420da71b7e3SCédric Le Goater     uint32_t reg = offset >> 3;
14218c01b2e1SFrederic Barrat     uint8_t watch_engine;
1422da71b7e3SCédric Le Goater 
1423da71b7e3SCédric Le Goater     switch (offset) {
1424da71b7e3SCédric Le Goater     /*
1425da71b7e3SCédric Le Goater      * VSD table settings.
1426da71b7e3SCédric Le Goater      */
1427da71b7e3SCédric Le Goater     case PC_VSD_TABLE_ADDR:
1428da71b7e3SCédric Le Goater     case PC_VSD_TABLE_DATA:
1429da71b7e3SCédric Le Goater         val = xive->pc_regs[reg];
1430da71b7e3SCédric Le Goater         break;
1431da71b7e3SCédric Le Goater 
14328c01b2e1SFrederic Barrat     case PC_NXC_WATCH_ASSIGN:
14338c01b2e1SFrederic Barrat         val = pnv_xive2_nxc_cache_watch_assign(xive);
14348c01b2e1SFrederic Barrat         break;
14358c01b2e1SFrederic Barrat 
14368c01b2e1SFrederic Barrat     case PC_NXC_PROC_CONFIG:
14378c01b2e1SFrederic Barrat         val = xive->pc_regs[reg];
14388c01b2e1SFrederic Barrat         break;
14398c01b2e1SFrederic Barrat 
1440da71b7e3SCédric Le Goater     /*
1441da71b7e3SCédric Le Goater      * cache updates
1442da71b7e3SCédric Le Goater      */
1443da71b7e3SCédric Le Goater     case PC_NXC_WATCH0_SPEC:
14448c01b2e1SFrederic Barrat     case PC_NXC_WATCH1_SPEC:
14458c01b2e1SFrederic Barrat     case PC_NXC_WATCH2_SPEC:
14468c01b2e1SFrederic Barrat     case PC_NXC_WATCH3_SPEC:
14478c01b2e1SFrederic Barrat         watch_engine = (offset - PC_NXC_WATCH0_SPEC) >> 6;
1448da71b7e3SCédric Le Goater         xive->pc_regs[reg] &= ~(PC_NXC_WATCH_FULL | PC_NXC_WATCH_CONFLICT);
14498c01b2e1SFrederic Barrat         pnv_xive2_nxc_cache_watch_release(xive, watch_engine);
1450da71b7e3SCédric Le Goater         val = xive->pc_regs[reg];
1451da71b7e3SCédric Le Goater         break;
1452da71b7e3SCédric Le Goater 
1453da71b7e3SCédric Le Goater     case PC_NXC_WATCH0_DATA0:
14548c01b2e1SFrederic Barrat     case PC_NXC_WATCH1_DATA0:
14558c01b2e1SFrederic Barrat     case PC_NXC_WATCH2_DATA0:
14568c01b2e1SFrederic Barrat     case PC_NXC_WATCH3_DATA0:
1457da71b7e3SCédric Le Goater        /*
1458da71b7e3SCédric Le Goater         * Load DATA registers from cache with data requested by the
1459da71b7e3SCédric Le Goater         * SPEC register
1460da71b7e3SCédric Le Goater         */
14618c01b2e1SFrederic Barrat         watch_engine = (offset - PC_NXC_WATCH0_DATA0) >> 6;
1462*d6d5f5c0SFrederic Barrat         pnv_xive2_nxc_cache_load(xive, watch_engine);
1463da71b7e3SCédric Le Goater         val = xive->pc_regs[reg];
1464da71b7e3SCédric Le Goater         break;
1465da71b7e3SCédric Le Goater 
1466da71b7e3SCédric Le Goater     case PC_NXC_WATCH0_DATA1 ... PC_NXC_WATCH0_DATA3:
14678c01b2e1SFrederic Barrat     case PC_NXC_WATCH1_DATA1 ... PC_NXC_WATCH1_DATA3:
14688c01b2e1SFrederic Barrat     case PC_NXC_WATCH2_DATA1 ... PC_NXC_WATCH2_DATA3:
14698c01b2e1SFrederic Barrat     case PC_NXC_WATCH3_DATA1 ... PC_NXC_WATCH3_DATA3:
1470da71b7e3SCédric Le Goater         val = xive->pc_regs[reg];
1471da71b7e3SCédric Le Goater         break;
1472da71b7e3SCédric Le Goater 
1473da71b7e3SCédric Le Goater     case PC_NXC_FLUSH_CTRL:
1474da71b7e3SCédric Le Goater         xive->pc_regs[reg] &= ~PC_NXC_FLUSH_CTRL_POLL_VALID;
1475da71b7e3SCédric Le Goater         val = xive->pc_regs[reg];
1476da71b7e3SCédric Le Goater         break;
1477da71b7e3SCédric Le Goater 
1478da71b7e3SCédric Le Goater     /*
1479da71b7e3SCédric Le Goater      * Indirect invalidation
1480da71b7e3SCédric Le Goater      */
1481da71b7e3SCédric Le Goater     case PC_AT_KILL:
1482da71b7e3SCédric Le Goater         xive->pc_regs[reg] &= ~PC_AT_KILL_VALID;
1483da71b7e3SCédric Le Goater         val = xive->pc_regs[reg];
1484da71b7e3SCédric Le Goater         break;
1485da71b7e3SCédric Le Goater 
1486da71b7e3SCédric Le Goater     default:
1487da71b7e3SCédric Le Goater         xive2_error(xive, "PC: invalid read @%"HWADDR_PRIx, offset);
1488da71b7e3SCédric Le Goater     }
1489da71b7e3SCédric Le Goater 
1490da71b7e3SCédric Le Goater     return val;
1491da71b7e3SCédric Le Goater }
1492da71b7e3SCédric Le Goater 
1493da71b7e3SCédric Le Goater static void pnv_xive2_ic_pc_write(void *opaque, hwaddr offset,
1494da71b7e3SCédric Le Goater                                   uint64_t val, unsigned size)
1495da71b7e3SCédric Le Goater {
1496da71b7e3SCédric Le Goater     PnvXive2 *xive = PNV_XIVE2(opaque);
1497da71b7e3SCédric Le Goater     uint32_t reg = offset >> 3;
14988c01b2e1SFrederic Barrat     uint8_t watch_engine;
1499da71b7e3SCédric Le Goater 
1500da71b7e3SCédric Le Goater     switch (offset) {
1501da71b7e3SCédric Le Goater 
1502da71b7e3SCédric Le Goater     /*
1503da71b7e3SCédric Le Goater      * VSD table settings. Only taken into account in the VC
1504da71b7e3SCédric Le Goater      * sub-engine because the Xive2Router model combines both VC and PC
1505da71b7e3SCédric Le Goater      * sub-engines
1506da71b7e3SCédric Le Goater      */
1507da71b7e3SCédric Le Goater     case PC_VSD_TABLE_ADDR:
1508da71b7e3SCédric Le Goater     case PC_VSD_TABLE_DATA:
1509da71b7e3SCédric Le Goater         break;
1510da71b7e3SCédric Le Goater 
15118c01b2e1SFrederic Barrat     case PC_NXC_PROC_CONFIG:
15128c01b2e1SFrederic Barrat         break;
15138c01b2e1SFrederic Barrat 
1514da71b7e3SCédric Le Goater     /*
1515da71b7e3SCédric Le Goater      * cache updates
1516da71b7e3SCédric Le Goater      */
1517da71b7e3SCédric Le Goater     case PC_NXC_WATCH0_SPEC:
15188c01b2e1SFrederic Barrat     case PC_NXC_WATCH1_SPEC:
15198c01b2e1SFrederic Barrat     case PC_NXC_WATCH2_SPEC:
15208c01b2e1SFrederic Barrat     case PC_NXC_WATCH3_SPEC:
1521da71b7e3SCédric Le Goater         val &= ~PC_NXC_WATCH_CONFLICT; /* HW will set this bit */
1522da71b7e3SCédric Le Goater         break;
1523da71b7e3SCédric Le Goater 
1524da71b7e3SCédric Le Goater     case PC_NXC_WATCH0_DATA1 ... PC_NXC_WATCH0_DATA3:
15258c01b2e1SFrederic Barrat     case PC_NXC_WATCH1_DATA1 ... PC_NXC_WATCH1_DATA3:
15268c01b2e1SFrederic Barrat     case PC_NXC_WATCH2_DATA1 ... PC_NXC_WATCH2_DATA3:
15278c01b2e1SFrederic Barrat     case PC_NXC_WATCH3_DATA1 ... PC_NXC_WATCH3_DATA3:
1528da71b7e3SCédric Le Goater         break;
1529da71b7e3SCédric Le Goater     case PC_NXC_WATCH0_DATA0:
15308c01b2e1SFrederic Barrat     case PC_NXC_WATCH1_DATA0:
15318c01b2e1SFrederic Barrat     case PC_NXC_WATCH2_DATA0:
15328c01b2e1SFrederic Barrat     case PC_NXC_WATCH3_DATA0:
1533da71b7e3SCédric Le Goater         /* writing to DATA0 triggers the cache write */
15348c01b2e1SFrederic Barrat         watch_engine = (offset - PC_NXC_WATCH0_DATA0) >> 6;
1535da71b7e3SCédric Le Goater         xive->pc_regs[reg] = val;
1536*d6d5f5c0SFrederic Barrat         pnv_xive2_nxc_update(xive, watch_engine);
1537da71b7e3SCédric Le Goater         break;
1538da71b7e3SCédric Le Goater 
1539da71b7e3SCédric Le Goater    /* case PC_NXC_FLUSH_CTRL: */
1540da71b7e3SCédric Le Goater     case PC_NXC_FLUSH_POLL:
1541da71b7e3SCédric Le Goater         xive->pc_regs[PC_NXC_FLUSH_CTRL >> 3] |= PC_NXC_FLUSH_CTRL_POLL_VALID;
1542da71b7e3SCédric Le Goater         break;
1543da71b7e3SCédric Le Goater 
154476125c01SNicholas Piggin     case PC_NXC_FLUSH_INJECT:
154576125c01SNicholas Piggin         pnv_xive2_inject_notify(xive, PNV_XIVE2_CACHE_NXC);
154676125c01SNicholas Piggin         break;
154776125c01SNicholas Piggin 
1548da71b7e3SCédric Le Goater     /*
1549da71b7e3SCédric Le Goater      * Indirect invalidation
1550da71b7e3SCédric Le Goater      */
1551da71b7e3SCédric Le Goater     case PC_AT_KILL:
1552da71b7e3SCédric Le Goater     case PC_AT_KILL_MASK:
1553da71b7e3SCédric Le Goater         break;
1554da71b7e3SCédric Le Goater 
1555da71b7e3SCédric Le Goater     default:
1556da71b7e3SCédric Le Goater         xive2_error(xive, "PC: invalid write @%"HWADDR_PRIx, offset);
1557da71b7e3SCédric Le Goater         return;
1558da71b7e3SCédric Le Goater     }
1559da71b7e3SCédric Le Goater 
1560da71b7e3SCédric Le Goater     xive->pc_regs[reg] = val;
1561da71b7e3SCédric Le Goater }
1562da71b7e3SCédric Le Goater 
1563da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_ic_pc_ops = {
1564da71b7e3SCédric Le Goater     .read = pnv_xive2_ic_pc_read,
1565da71b7e3SCédric Le Goater     .write = pnv_xive2_ic_pc_write,
1566da71b7e3SCédric Le Goater     .endianness = DEVICE_BIG_ENDIAN,
1567da71b7e3SCédric Le Goater     .valid = {
1568da71b7e3SCédric Le Goater         .min_access_size = 8,
1569da71b7e3SCédric Le Goater         .max_access_size = 8,
1570da71b7e3SCédric Le Goater     },
1571da71b7e3SCédric Le Goater     .impl = {
1572da71b7e3SCédric Le Goater         .min_access_size = 8,
1573da71b7e3SCédric Le Goater         .max_access_size = 8,
1574da71b7e3SCédric Le Goater     },
1575da71b7e3SCédric Le Goater };
1576da71b7e3SCédric Le Goater 
1577da71b7e3SCédric Le Goater 
1578da71b7e3SCédric Le Goater static uint64_t pnv_xive2_ic_tctxt_read(void *opaque, hwaddr offset,
1579da71b7e3SCédric Le Goater                                         unsigned size)
1580da71b7e3SCédric Le Goater {
1581da71b7e3SCédric Le Goater     PnvXive2 *xive = PNV_XIVE2(opaque);
1582da71b7e3SCédric Le Goater     uint64_t val = -1;
1583da71b7e3SCédric Le Goater     uint32_t reg = offset >> 3;
1584da71b7e3SCédric Le Goater 
1585da71b7e3SCédric Le Goater     switch (offset) {
1586da71b7e3SCédric Le Goater     /*
1587da71b7e3SCédric Le Goater      * XIVE2 hardware thread enablement
1588da71b7e3SCédric Le Goater      */
1589da71b7e3SCédric Le Goater     case TCTXT_EN0:
1590da71b7e3SCédric Le Goater     case TCTXT_EN1:
1591da71b7e3SCédric Le Goater         val = xive->tctxt_regs[reg];
1592da71b7e3SCédric Le Goater         break;
1593da71b7e3SCédric Le Goater 
1594da71b7e3SCédric Le Goater     case TCTXT_EN0_SET:
1595da71b7e3SCédric Le Goater     case TCTXT_EN0_RESET:
1596da71b7e3SCédric Le Goater         val = xive->tctxt_regs[TCTXT_EN0 >> 3];
1597da71b7e3SCédric Le Goater         break;
1598da71b7e3SCédric Le Goater     case TCTXT_EN1_SET:
1599da71b7e3SCédric Le Goater     case TCTXT_EN1_RESET:
1600da71b7e3SCédric Le Goater         val = xive->tctxt_regs[TCTXT_EN1 >> 3];
1601da71b7e3SCédric Le Goater         break;
1602cce84fc9SFrederic Barrat     case TCTXT_CFG:
1603cce84fc9SFrederic Barrat         val = xive->tctxt_regs[reg];
1604cce84fc9SFrederic Barrat         break;
1605da71b7e3SCédric Le Goater     default:
1606da71b7e3SCédric Le Goater         xive2_error(xive, "TCTXT: invalid read @%"HWADDR_PRIx, offset);
1607da71b7e3SCédric Le Goater     }
1608da71b7e3SCédric Le Goater 
1609da71b7e3SCédric Le Goater     return val;
1610da71b7e3SCédric Le Goater }
1611da71b7e3SCédric Le Goater 
1612da71b7e3SCédric Le Goater static void pnv_xive2_ic_tctxt_write(void *opaque, hwaddr offset,
1613da71b7e3SCédric Le Goater                                      uint64_t val, unsigned size)
1614da71b7e3SCédric Le Goater {
1615da71b7e3SCédric Le Goater     PnvXive2 *xive = PNV_XIVE2(opaque);
1616cce84fc9SFrederic Barrat     uint32_t reg = offset >> 3;
1617da71b7e3SCédric Le Goater 
1618da71b7e3SCédric Le Goater     switch (offset) {
1619da71b7e3SCédric Le Goater     /*
1620da71b7e3SCédric Le Goater      * XIVE2 hardware thread enablement
1621da71b7e3SCédric Le Goater      */
1622da71b7e3SCédric Le Goater     case TCTXT_EN0: /* Physical Thread Enable */
1623da71b7e3SCédric Le Goater     case TCTXT_EN1: /* Physical Thread Enable (fused core) */
1624f0fc1c29SFrederic Barrat         xive->tctxt_regs[reg] = val;
1625da71b7e3SCédric Le Goater         break;
1626da71b7e3SCédric Le Goater 
1627da71b7e3SCédric Le Goater     case TCTXT_EN0_SET:
1628da71b7e3SCédric Le Goater         xive->tctxt_regs[TCTXT_EN0 >> 3] |= val;
1629da71b7e3SCédric Le Goater         break;
1630da71b7e3SCédric Le Goater     case TCTXT_EN1_SET:
1631da71b7e3SCédric Le Goater         xive->tctxt_regs[TCTXT_EN1 >> 3] |= val;
1632da71b7e3SCédric Le Goater         break;
1633da71b7e3SCédric Le Goater     case TCTXT_EN0_RESET:
1634da71b7e3SCédric Le Goater         xive->tctxt_regs[TCTXT_EN0 >> 3] &= ~val;
1635da71b7e3SCédric Le Goater         break;
1636da71b7e3SCédric Le Goater     case TCTXT_EN1_RESET:
1637da71b7e3SCédric Le Goater         xive->tctxt_regs[TCTXT_EN1 >> 3] &= ~val;
1638da71b7e3SCédric Le Goater         break;
1639cce84fc9SFrederic Barrat     case TCTXT_CFG:
1640cce84fc9SFrederic Barrat         xive->tctxt_regs[reg] = val;
1641cce84fc9SFrederic Barrat         break;
1642da71b7e3SCédric Le Goater     default:
1643da71b7e3SCédric Le Goater         xive2_error(xive, "TCTXT: invalid write @%"HWADDR_PRIx, offset);
1644da71b7e3SCédric Le Goater         return;
1645da71b7e3SCédric Le Goater     }
1646da71b7e3SCédric Le Goater }
1647da71b7e3SCédric Le Goater 
1648da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_ic_tctxt_ops = {
1649da71b7e3SCédric Le Goater     .read = pnv_xive2_ic_tctxt_read,
1650da71b7e3SCédric Le Goater     .write = pnv_xive2_ic_tctxt_write,
1651da71b7e3SCédric Le Goater     .endianness = DEVICE_BIG_ENDIAN,
1652da71b7e3SCédric Le Goater     .valid = {
1653da71b7e3SCédric Le Goater         .min_access_size = 8,
1654da71b7e3SCédric Le Goater         .max_access_size = 8,
1655da71b7e3SCédric Le Goater     },
1656da71b7e3SCédric Le Goater     .impl = {
1657da71b7e3SCédric Le Goater         .min_access_size = 8,
1658da71b7e3SCédric Le Goater         .max_access_size = 8,
1659da71b7e3SCédric Le Goater     },
1660da71b7e3SCédric Le Goater };
1661da71b7e3SCédric Le Goater 
1662da71b7e3SCédric Le Goater /*
1663da71b7e3SCédric Le Goater  * Redirect XSCOM to MMIO handlers
1664da71b7e3SCédric Le Goater  */
1665da71b7e3SCédric Le Goater static uint64_t pnv_xive2_xscom_read(void *opaque, hwaddr offset,
1666da71b7e3SCédric Le Goater                                      unsigned size)
1667da71b7e3SCédric Le Goater {
1668da71b7e3SCédric Le Goater     PnvXive2 *xive = PNV_XIVE2(opaque);
1669da71b7e3SCédric Le Goater     uint64_t val = -1;
1670da71b7e3SCédric Le Goater     uint32_t xscom_reg = offset >> 3;
1671da71b7e3SCédric Le Goater     uint32_t mmio_offset = (xscom_reg & 0xFF) << 3;
1672da71b7e3SCédric Le Goater 
1673da71b7e3SCédric Le Goater     switch (xscom_reg) {
1674da71b7e3SCédric Le Goater     case 0x000 ... 0x0FF:
1675da71b7e3SCédric Le Goater         val = pnv_xive2_ic_cq_read(opaque, mmio_offset, size);
1676da71b7e3SCédric Le Goater         break;
1677da71b7e3SCédric Le Goater     case 0x100 ... 0x1FF:
1678da71b7e3SCédric Le Goater         val = pnv_xive2_ic_vc_read(opaque, mmio_offset, size);
1679da71b7e3SCédric Le Goater         break;
1680da71b7e3SCédric Le Goater     case 0x200 ... 0x2FF:
1681da71b7e3SCédric Le Goater         val = pnv_xive2_ic_pc_read(opaque, mmio_offset, size);
1682da71b7e3SCédric Le Goater         break;
1683da71b7e3SCédric Le Goater     case 0x300 ... 0x3FF:
1684da71b7e3SCédric Le Goater         val = pnv_xive2_ic_tctxt_read(opaque, mmio_offset, size);
1685da71b7e3SCédric Le Goater         break;
1686da71b7e3SCédric Le Goater     default:
1687da71b7e3SCédric Le Goater         xive2_error(xive, "XSCOM: invalid read @%"HWADDR_PRIx, offset);
1688da71b7e3SCédric Le Goater     }
1689da71b7e3SCédric Le Goater 
1690da71b7e3SCédric Le Goater     return val;
1691da71b7e3SCédric Le Goater }
1692da71b7e3SCédric Le Goater 
1693da71b7e3SCédric Le Goater static void pnv_xive2_xscom_write(void *opaque, hwaddr offset,
1694da71b7e3SCédric Le Goater                                   uint64_t val, unsigned size)
1695da71b7e3SCédric Le Goater {
1696da71b7e3SCédric Le Goater     PnvXive2 *xive = PNV_XIVE2(opaque);
1697da71b7e3SCédric Le Goater     uint32_t xscom_reg = offset >> 3;
1698da71b7e3SCédric Le Goater     uint32_t mmio_offset = (xscom_reg & 0xFF) << 3;
1699da71b7e3SCédric Le Goater 
1700da71b7e3SCédric Le Goater     switch (xscom_reg) {
1701da71b7e3SCédric Le Goater     case 0x000 ... 0x0FF:
1702da71b7e3SCédric Le Goater         pnv_xive2_ic_cq_write(opaque, mmio_offset, val, size);
1703da71b7e3SCédric Le Goater         break;
1704da71b7e3SCédric Le Goater     case 0x100 ... 0x1FF:
1705da71b7e3SCédric Le Goater         pnv_xive2_ic_vc_write(opaque, mmio_offset, val, size);
1706da71b7e3SCédric Le Goater         break;
1707da71b7e3SCédric Le Goater     case 0x200 ... 0x2FF:
1708da71b7e3SCédric Le Goater         pnv_xive2_ic_pc_write(opaque, mmio_offset, val, size);
1709da71b7e3SCédric Le Goater         break;
1710da71b7e3SCédric Le Goater     case 0x300 ... 0x3FF:
1711da71b7e3SCédric Le Goater         pnv_xive2_ic_tctxt_write(opaque, mmio_offset, val, size);
1712da71b7e3SCédric Le Goater         break;
1713da71b7e3SCédric Le Goater     default:
1714da71b7e3SCédric Le Goater         xive2_error(xive, "XSCOM: invalid write @%"HWADDR_PRIx, offset);
1715da71b7e3SCédric Le Goater     }
1716da71b7e3SCédric Le Goater }
1717da71b7e3SCédric Le Goater 
1718da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_xscom_ops = {
1719da71b7e3SCédric Le Goater     .read = pnv_xive2_xscom_read,
1720da71b7e3SCédric Le Goater     .write = pnv_xive2_xscom_write,
1721da71b7e3SCédric Le Goater     .endianness = DEVICE_BIG_ENDIAN,
1722da71b7e3SCédric Le Goater     .valid = {
1723da71b7e3SCédric Le Goater         .min_access_size = 8,
1724da71b7e3SCédric Le Goater         .max_access_size = 8,
1725da71b7e3SCédric Le Goater     },
1726da71b7e3SCédric Le Goater     .impl = {
1727da71b7e3SCédric Le Goater         .min_access_size = 8,
1728da71b7e3SCédric Le Goater         .max_access_size = 8,
1729da71b7e3SCédric Le Goater     },
1730da71b7e3SCédric Le Goater };
1731da71b7e3SCédric Le Goater 
1732da71b7e3SCédric Le Goater /*
1733da71b7e3SCédric Le Goater  * Notify port page. The layout is compatible between 4K and 64K pages :
1734da71b7e3SCédric Le Goater  *
1735da71b7e3SCédric Le Goater  * Page 1           Notify page (writes only)
1736da71b7e3SCédric Le Goater  *  0x000 - 0x7FF   IPI interrupt (NPU)
1737da71b7e3SCédric Le Goater  *  0x800 - 0xFFF   HW interrupt triggers (PSI, PHB)
1738da71b7e3SCédric Le Goater  */
1739da71b7e3SCédric Le Goater 
1740da71b7e3SCédric Le Goater static void pnv_xive2_ic_hw_trigger(PnvXive2 *xive, hwaddr addr,
1741da71b7e3SCédric Le Goater                                     uint64_t val)
1742da71b7e3SCédric Le Goater {
1743da71b7e3SCédric Le Goater     uint8_t blk;
1744da71b7e3SCédric Le Goater     uint32_t idx;
1745da71b7e3SCédric Le Goater 
1746da71b7e3SCédric Le Goater     if (val & XIVE_TRIGGER_END) {
1747da71b7e3SCédric Le Goater         xive2_error(xive, "IC: END trigger at @0x%"HWADDR_PRIx" data 0x%"PRIx64,
1748da71b7e3SCédric Le Goater                    addr, val);
1749da71b7e3SCédric Le Goater         return;
1750da71b7e3SCédric Le Goater     }
1751da71b7e3SCédric Le Goater 
1752da71b7e3SCédric Le Goater     /*
1753da71b7e3SCédric Le Goater      * Forward the source event notification directly to the Router.
1754da71b7e3SCédric Le Goater      * The source interrupt number should already be correctly encoded
1755da71b7e3SCédric Le Goater      * with the chip block id by the sending device (PHB, PSI).
1756da71b7e3SCédric Le Goater      */
1757da71b7e3SCédric Le Goater     blk = XIVE_EAS_BLOCK(val);
1758da71b7e3SCédric Le Goater     idx = XIVE_EAS_INDEX(val);
1759da71b7e3SCédric Le Goater 
17600aa2612aSCédric Le Goater     xive2_router_notify(XIVE_NOTIFIER(xive), XIVE_EAS(blk, idx),
17610aa2612aSCédric Le Goater                          !!(val & XIVE_TRIGGER_PQ));
1762da71b7e3SCédric Le Goater }
1763da71b7e3SCédric Le Goater 
1764da71b7e3SCédric Le Goater static void pnv_xive2_ic_notify_write(void *opaque, hwaddr offset,
1765da71b7e3SCédric Le Goater                                       uint64_t val, unsigned size)
1766da71b7e3SCédric Le Goater {
1767da71b7e3SCédric Le Goater     PnvXive2 *xive = PNV_XIVE2(opaque);
1768da71b7e3SCédric Le Goater 
1769da71b7e3SCédric Le Goater     /* VC: IPI triggers */
1770da71b7e3SCédric Le Goater     switch (offset) {
1771da71b7e3SCédric Le Goater     case 0x000 ... 0x7FF:
1772da71b7e3SCédric Le Goater         /* TODO: check IPI notify sub-page routing */
1773da71b7e3SCédric Le Goater         pnv_xive2_ic_hw_trigger(opaque, offset, val);
1774da71b7e3SCédric Le Goater         break;
1775da71b7e3SCédric Le Goater 
1776da71b7e3SCédric Le Goater     /* VC: HW triggers */
1777da71b7e3SCédric Le Goater     case 0x800 ... 0xFFF:
1778da71b7e3SCédric Le Goater         pnv_xive2_ic_hw_trigger(opaque, offset, val);
1779da71b7e3SCédric Le Goater         break;
1780da71b7e3SCédric Le Goater 
1781da71b7e3SCédric Le Goater     default:
1782da71b7e3SCédric Le Goater         xive2_error(xive, "NOTIFY: invalid write @%"HWADDR_PRIx, offset);
1783da71b7e3SCédric Le Goater     }
1784da71b7e3SCédric Le Goater }
1785da71b7e3SCédric Le Goater 
1786da71b7e3SCédric Le Goater static uint64_t pnv_xive2_ic_notify_read(void *opaque, hwaddr offset,
1787da71b7e3SCédric Le Goater                                          unsigned size)
1788da71b7e3SCédric Le Goater {
1789da71b7e3SCédric Le Goater     PnvXive2 *xive = PNV_XIVE2(opaque);
1790da71b7e3SCédric Le Goater 
1791da71b7e3SCédric Le Goater    /* loads are invalid */
1792da71b7e3SCédric Le Goater     xive2_error(xive, "NOTIFY: invalid read @%"HWADDR_PRIx, offset);
1793da71b7e3SCédric Le Goater     return -1;
1794da71b7e3SCédric Le Goater }
1795da71b7e3SCédric Le Goater 
1796da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_ic_notify_ops = {
1797da71b7e3SCédric Le Goater     .read = pnv_xive2_ic_notify_read,
1798da71b7e3SCédric Le Goater     .write = pnv_xive2_ic_notify_write,
1799da71b7e3SCédric Le Goater     .endianness = DEVICE_BIG_ENDIAN,
1800da71b7e3SCédric Le Goater     .valid = {
1801da71b7e3SCédric Le Goater         .min_access_size = 8,
1802da71b7e3SCédric Le Goater         .max_access_size = 8,
1803da71b7e3SCédric Le Goater     },
1804da71b7e3SCédric Le Goater     .impl = {
1805da71b7e3SCédric Le Goater         .min_access_size = 8,
1806da71b7e3SCédric Le Goater         .max_access_size = 8,
1807da71b7e3SCédric Le Goater     },
1808da71b7e3SCédric Le Goater };
1809da71b7e3SCédric Le Goater 
1810da71b7e3SCédric Le Goater static uint64_t pnv_xive2_ic_lsi_read(void *opaque, hwaddr offset,
1811da71b7e3SCédric Le Goater                                       unsigned size)
1812da71b7e3SCédric Le Goater {
1813da71b7e3SCédric Le Goater     PnvXive2 *xive = PNV_XIVE2(opaque);
1814da71b7e3SCédric Le Goater 
1815da71b7e3SCédric Le Goater     xive2_error(xive, "LSI: invalid read @%"HWADDR_PRIx, offset);
1816da71b7e3SCédric Le Goater     return -1;
1817da71b7e3SCédric Le Goater }
1818da71b7e3SCédric Le Goater 
1819da71b7e3SCédric Le Goater static void pnv_xive2_ic_lsi_write(void *opaque, hwaddr offset,
1820da71b7e3SCédric Le Goater                                    uint64_t val, unsigned size)
1821da71b7e3SCédric Le Goater {
1822da71b7e3SCédric Le Goater     PnvXive2 *xive = PNV_XIVE2(opaque);
1823da71b7e3SCédric Le Goater 
1824da71b7e3SCédric Le Goater     xive2_error(xive, "LSI: invalid write @%"HWADDR_PRIx, offset);
1825da71b7e3SCédric Le Goater }
1826da71b7e3SCédric Le Goater 
1827da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_ic_lsi_ops = {
1828da71b7e3SCédric Le Goater     .read = pnv_xive2_ic_lsi_read,
1829da71b7e3SCédric Le Goater     .write = pnv_xive2_ic_lsi_write,
1830da71b7e3SCédric Le Goater     .endianness = DEVICE_BIG_ENDIAN,
1831da71b7e3SCédric Le Goater     .valid = {
1832da71b7e3SCédric Le Goater         .min_access_size = 8,
1833da71b7e3SCédric Le Goater         .max_access_size = 8,
1834da71b7e3SCédric Le Goater     },
1835da71b7e3SCédric Le Goater     .impl = {
1836da71b7e3SCédric Le Goater         .min_access_size = 8,
1837da71b7e3SCédric Le Goater         .max_access_size = 8,
1838da71b7e3SCédric Le Goater     },
1839da71b7e3SCédric Le Goater };
1840da71b7e3SCédric Le Goater 
1841da71b7e3SCédric Le Goater /*
1842da71b7e3SCédric Le Goater  * Sync MMIO page (write only)
1843da71b7e3SCédric Le Goater  */
1844da71b7e3SCédric Le Goater #define PNV_XIVE2_SYNC_IPI              0x000
1845da71b7e3SCédric Le Goater #define PNV_XIVE2_SYNC_HW               0x080
1846da71b7e3SCédric Le Goater #define PNV_XIVE2_SYNC_NxC              0x100
1847da71b7e3SCédric Le Goater #define PNV_XIVE2_SYNC_INT              0x180
1848da71b7e3SCédric Le Goater #define PNV_XIVE2_SYNC_OS_ESC           0x200
1849da71b7e3SCédric Le Goater #define PNV_XIVE2_SYNC_POOL_ESC         0x280
1850da71b7e3SCédric Le Goater #define PNV_XIVE2_SYNC_HARD_ESC         0x300
185176125c01SNicholas Piggin #define PNV_XIVE2_SYNC_NXC_LD_LCL_NCO   0x800
185276125c01SNicholas Piggin #define PNV_XIVE2_SYNC_NXC_LD_LCL_CO    0x880
185376125c01SNicholas Piggin #define PNV_XIVE2_SYNC_NXC_ST_LCL_NCI   0x900
185476125c01SNicholas Piggin #define PNV_XIVE2_SYNC_NXC_ST_LCL_CI    0x980
185576125c01SNicholas Piggin #define PNV_XIVE2_SYNC_NXC_ST_RMT_NCI   0xA00
185676125c01SNicholas Piggin #define PNV_XIVE2_SYNC_NXC_ST_RMT_CI    0xA80
1857da71b7e3SCédric Le Goater 
1858da71b7e3SCédric Le Goater static uint64_t pnv_xive2_ic_sync_read(void *opaque, hwaddr offset,
1859da71b7e3SCédric Le Goater                                        unsigned size)
1860da71b7e3SCédric Le Goater {
1861da71b7e3SCédric Le Goater     PnvXive2 *xive = PNV_XIVE2(opaque);
1862da71b7e3SCédric Le Goater 
1863da71b7e3SCédric Le Goater     /* loads are invalid */
1864da71b7e3SCédric Le Goater     xive2_error(xive, "SYNC: invalid read @%"HWADDR_PRIx, offset);
1865da71b7e3SCédric Le Goater     return -1;
1866da71b7e3SCédric Le Goater }
1867da71b7e3SCédric Le Goater 
186876125c01SNicholas Piggin /*
186976125c01SNicholas Piggin  * The sync MMIO space spans two pages.  The lower page is use for
187076125c01SNicholas Piggin  * queue sync "poll" requests while the upper page is used for queue
187176125c01SNicholas Piggin  * sync "inject" requests.  Inject requests require the HW to write
187276125c01SNicholas Piggin  * a byte of all 1's to a predetermined location in memory in order
187376125c01SNicholas Piggin  * to signal completion of the request.  Both pages have the same
187476125c01SNicholas Piggin  * layout, so it is easiest to handle both with a single function.
187576125c01SNicholas Piggin  */
1876da71b7e3SCédric Le Goater static void pnv_xive2_ic_sync_write(void *opaque, hwaddr offset,
1877da71b7e3SCédric Le Goater                                     uint64_t val, unsigned size)
1878da71b7e3SCédric Le Goater {
1879da71b7e3SCédric Le Goater     PnvXive2 *xive = PNV_XIVE2(opaque);
188076125c01SNicholas Piggin     int inject_type;
188176125c01SNicholas Piggin     hwaddr pg_offset_mask = (1ull << xive->ic_shift) - 1;
1882da71b7e3SCédric Le Goater 
188376125c01SNicholas Piggin     /* adjust offset for inject page */
188476125c01SNicholas Piggin     hwaddr adj_offset = offset & pg_offset_mask;
188576125c01SNicholas Piggin 
188676125c01SNicholas Piggin     switch (adj_offset) {
1887da71b7e3SCédric Le Goater     case PNV_XIVE2_SYNC_IPI:
188876125c01SNicholas Piggin         inject_type = PNV_XIVE2_QUEUE_IPI;
188976125c01SNicholas Piggin         break;
1890da71b7e3SCédric Le Goater     case PNV_XIVE2_SYNC_HW:
189176125c01SNicholas Piggin         inject_type = PNV_XIVE2_QUEUE_HW;
189276125c01SNicholas Piggin         break;
1893da71b7e3SCédric Le Goater     case PNV_XIVE2_SYNC_NxC:
189476125c01SNicholas Piggin         inject_type = PNV_XIVE2_QUEUE_NXC;
189576125c01SNicholas Piggin         break;
1896da71b7e3SCédric Le Goater     case PNV_XIVE2_SYNC_INT:
189776125c01SNicholas Piggin         inject_type = PNV_XIVE2_QUEUE_INT;
189876125c01SNicholas Piggin         break;
1899da71b7e3SCédric Le Goater     case PNV_XIVE2_SYNC_OS_ESC:
190076125c01SNicholas Piggin         inject_type = PNV_XIVE2_QUEUE_OS;
190176125c01SNicholas Piggin         break;
1902da71b7e3SCédric Le Goater     case PNV_XIVE2_SYNC_POOL_ESC:
190376125c01SNicholas Piggin         inject_type = PNV_XIVE2_QUEUE_POOL;
190476125c01SNicholas Piggin         break;
1905da71b7e3SCédric Le Goater     case PNV_XIVE2_SYNC_HARD_ESC:
190676125c01SNicholas Piggin         inject_type = PNV_XIVE2_QUEUE_HARD;
190776125c01SNicholas Piggin         break;
190876125c01SNicholas Piggin     case PNV_XIVE2_SYNC_NXC_LD_LCL_NCO:
190976125c01SNicholas Piggin         inject_type = PNV_XIVE2_QUEUE_NXC_LD_LCL_NCO;
191076125c01SNicholas Piggin         break;
191176125c01SNicholas Piggin     case PNV_XIVE2_SYNC_NXC_LD_LCL_CO:
191276125c01SNicholas Piggin         inject_type = PNV_XIVE2_QUEUE_NXC_LD_LCL_CO;
191376125c01SNicholas Piggin         break;
191476125c01SNicholas Piggin     case PNV_XIVE2_SYNC_NXC_ST_LCL_NCI:
191576125c01SNicholas Piggin         inject_type = PNV_XIVE2_QUEUE_NXC_ST_LCL_NCI;
191676125c01SNicholas Piggin         break;
191776125c01SNicholas Piggin     case PNV_XIVE2_SYNC_NXC_ST_LCL_CI:
191876125c01SNicholas Piggin         inject_type = PNV_XIVE2_QUEUE_NXC_ST_LCL_CI;
191976125c01SNicholas Piggin         break;
192076125c01SNicholas Piggin     case PNV_XIVE2_SYNC_NXC_ST_RMT_NCI:
192176125c01SNicholas Piggin         inject_type = PNV_XIVE2_QUEUE_NXC_ST_RMT_NCI;
192276125c01SNicholas Piggin         break;
192376125c01SNicholas Piggin     case PNV_XIVE2_SYNC_NXC_ST_RMT_CI:
192476125c01SNicholas Piggin         inject_type = PNV_XIVE2_QUEUE_NXC_ST_RMT_CI;
1925da71b7e3SCédric Le Goater         break;
1926da71b7e3SCédric Le Goater     default:
1927da71b7e3SCédric Le Goater         xive2_error(xive, "SYNC: invalid write @%"HWADDR_PRIx, offset);
192876125c01SNicholas Piggin         return;
192976125c01SNicholas Piggin     }
193076125c01SNicholas Piggin 
193176125c01SNicholas Piggin     /* Write Queue Sync notification byte if writing to sync inject page */
193276125c01SNicholas Piggin     if ((offset & ~pg_offset_mask) != 0) {
193376125c01SNicholas Piggin         pnv_xive2_inject_notify(xive, inject_type);
1934da71b7e3SCédric Le Goater     }
1935da71b7e3SCédric Le Goater }
1936da71b7e3SCédric Le Goater 
1937da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_ic_sync_ops = {
1938da71b7e3SCédric Le Goater     .read = pnv_xive2_ic_sync_read,
1939da71b7e3SCédric Le Goater     .write = pnv_xive2_ic_sync_write,
1940da71b7e3SCédric Le Goater     .endianness = DEVICE_BIG_ENDIAN,
1941da71b7e3SCédric Le Goater     .valid = {
1942da71b7e3SCédric Le Goater         .min_access_size = 8,
1943da71b7e3SCédric Le Goater         .max_access_size = 8,
1944da71b7e3SCédric Le Goater     },
1945da71b7e3SCédric Le Goater     .impl = {
1946da71b7e3SCédric Le Goater         .min_access_size = 8,
1947da71b7e3SCédric Le Goater         .max_access_size = 8,
1948da71b7e3SCédric Le Goater     },
1949da71b7e3SCédric Le Goater };
1950da71b7e3SCédric Le Goater 
1951da71b7e3SCédric Le Goater /*
1952da71b7e3SCédric Le Goater  * When the TM direct pages of the IC controller are accessed, the
1953da71b7e3SCédric Le Goater  * target HW thread is deduced from the page offset.
1954da71b7e3SCédric Le Goater  */
195515130867SFrederic Barrat static uint32_t pnv_xive2_ic_tm_get_pir(PnvXive2 *xive, hwaddr offset)
195615130867SFrederic Barrat {
195715130867SFrederic Barrat     /* On P10, the node ID shift in the PIR register is 8 bits */
195815130867SFrederic Barrat     return xive->chip->chip_id << 8 | offset >> xive->ic_shift;
195915130867SFrederic Barrat }
196015130867SFrederic Barrat 
1961694d3cb2SFrederic Barrat static uint32_t pnv_xive2_ic_tm_get_hw_page_offset(PnvXive2 *xive,
1962694d3cb2SFrederic Barrat                                                    hwaddr offset)
1963694d3cb2SFrederic Barrat {
1964694d3cb2SFrederic Barrat     /*
1965694d3cb2SFrederic Barrat      * Indirect TIMA accesses are similar to direct accesses for
1966694d3cb2SFrederic Barrat      * privilege ring 0. So remove any traces of the hw thread ID from
1967694d3cb2SFrederic Barrat      * the offset in the IC BAR as it could be interpreted as the ring
1968694d3cb2SFrederic Barrat      * privilege when calling the underlying direct access functions.
1969694d3cb2SFrederic Barrat      */
1970694d3cb2SFrederic Barrat     return offset & ((1ull << xive->ic_shift) - 1);
1971694d3cb2SFrederic Barrat }
1972694d3cb2SFrederic Barrat 
1973da71b7e3SCédric Le Goater static XiveTCTX *pnv_xive2_get_indirect_tctx(PnvXive2 *xive, uint32_t pir)
1974da71b7e3SCédric Le Goater {
1975da71b7e3SCédric Le Goater     PnvChip *chip = xive->chip;
1976da71b7e3SCédric Le Goater     PowerPCCPU *cpu = NULL;
1977da71b7e3SCédric Le Goater 
1978da71b7e3SCédric Le Goater     cpu = pnv_chip_find_cpu(chip, pir);
1979da71b7e3SCédric Le Goater     if (!cpu) {
1980da71b7e3SCédric Le Goater         xive2_error(xive, "IC: invalid PIR %x for indirect access", pir);
1981da71b7e3SCédric Le Goater         return NULL;
1982da71b7e3SCédric Le Goater     }
1983da71b7e3SCédric Le Goater 
1984da71b7e3SCédric Le Goater     if (!pnv_xive2_is_cpu_enabled(xive, cpu)) {
1985da71b7e3SCédric Le Goater         xive2_error(xive, "IC: CPU %x is not enabled", pir);
1986da71b7e3SCédric Le Goater     }
1987da71b7e3SCédric Le Goater 
1988da71b7e3SCédric Le Goater     return XIVE_TCTX(pnv_cpu_state(cpu)->intc);
1989da71b7e3SCédric Le Goater }
1990da71b7e3SCédric Le Goater 
1991da71b7e3SCédric Le Goater static uint64_t pnv_xive2_ic_tm_indirect_read(void *opaque, hwaddr offset,
1992da71b7e3SCédric Le Goater                                               unsigned size)
1993da71b7e3SCédric Le Goater {
1994da71b7e3SCédric Le Goater     PnvXive2 *xive = PNV_XIVE2(opaque);
1995ed75a123SFrederic Barrat     XivePresenter *xptr = XIVE_PRESENTER(xive);
1996694d3cb2SFrederic Barrat     hwaddr hw_page_offset;
199715130867SFrederic Barrat     uint32_t pir;
199815130867SFrederic Barrat     XiveTCTX *tctx;
1999da71b7e3SCédric Le Goater     uint64_t val = -1;
2000da71b7e3SCédric Le Goater 
200115130867SFrederic Barrat     pir = pnv_xive2_ic_tm_get_pir(xive, offset);
2002694d3cb2SFrederic Barrat     hw_page_offset = pnv_xive2_ic_tm_get_hw_page_offset(xive, offset);
200315130867SFrederic Barrat     tctx = pnv_xive2_get_indirect_tctx(xive, pir);
2004da71b7e3SCédric Le Goater     if (tctx) {
2005ed75a123SFrederic Barrat         val = xive_tctx_tm_read(xptr, tctx, hw_page_offset, size);
2006da71b7e3SCédric Le Goater     }
2007da71b7e3SCédric Le Goater 
2008da71b7e3SCédric Le Goater     return val;
2009da71b7e3SCédric Le Goater }
2010da71b7e3SCédric Le Goater 
2011da71b7e3SCédric Le Goater static void pnv_xive2_ic_tm_indirect_write(void *opaque, hwaddr offset,
2012da71b7e3SCédric Le Goater                                            uint64_t val, unsigned size)
2013da71b7e3SCédric Le Goater {
2014da71b7e3SCédric Le Goater     PnvXive2 *xive = PNV_XIVE2(opaque);
2015ed75a123SFrederic Barrat     XivePresenter *xptr = XIVE_PRESENTER(xive);
2016694d3cb2SFrederic Barrat     hwaddr hw_page_offset;
201715130867SFrederic Barrat     uint32_t pir;
201815130867SFrederic Barrat     XiveTCTX *tctx;
2019da71b7e3SCédric Le Goater 
202015130867SFrederic Barrat     pir = pnv_xive2_ic_tm_get_pir(xive, offset);
2021694d3cb2SFrederic Barrat     hw_page_offset = pnv_xive2_ic_tm_get_hw_page_offset(xive, offset);
202215130867SFrederic Barrat     tctx = pnv_xive2_get_indirect_tctx(xive, pir);
2023da71b7e3SCédric Le Goater     if (tctx) {
2024ed75a123SFrederic Barrat         xive_tctx_tm_write(xptr, tctx, hw_page_offset, val, size);
2025da71b7e3SCédric Le Goater     }
2026da71b7e3SCédric Le Goater }
2027da71b7e3SCédric Le Goater 
2028da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_ic_tm_indirect_ops = {
2029da71b7e3SCédric Le Goater     .read = pnv_xive2_ic_tm_indirect_read,
2030da71b7e3SCédric Le Goater     .write = pnv_xive2_ic_tm_indirect_write,
2031da71b7e3SCédric Le Goater     .endianness = DEVICE_BIG_ENDIAN,
2032da71b7e3SCédric Le Goater     .valid = {
2033d73a1751SFrederic Barrat         .min_access_size = 1,
2034da71b7e3SCédric Le Goater         .max_access_size = 8,
2035da71b7e3SCédric Le Goater     },
2036da71b7e3SCédric Le Goater     .impl = {
2037d73a1751SFrederic Barrat         .min_access_size = 1,
2038da71b7e3SCédric Le Goater         .max_access_size = 8,
2039da71b7e3SCédric Le Goater     },
2040da71b7e3SCédric Le Goater };
2041da71b7e3SCédric Le Goater 
2042da71b7e3SCédric Le Goater /*
2043da71b7e3SCédric Le Goater  * TIMA ops
2044da71b7e3SCédric Le Goater  */
2045da71b7e3SCédric Le Goater static void pnv_xive2_tm_write(void *opaque, hwaddr offset,
2046da71b7e3SCédric Le Goater                                uint64_t value, unsigned size)
2047da71b7e3SCédric Le Goater {
2048da71b7e3SCédric Le Goater     PowerPCCPU *cpu = POWERPC_CPU(current_cpu);
2049da71b7e3SCédric Le Goater     PnvXive2 *xive = pnv_xive2_tm_get_xive(cpu);
2050da71b7e3SCédric Le Goater     XiveTCTX *tctx = XIVE_TCTX(pnv_cpu_state(cpu)->intc);
205195d729e2SCédric Le Goater     XivePresenter *xptr = XIVE_PRESENTER(xive);
205295d729e2SCédric Le Goater 
205395d729e2SCédric Le Goater     xive_tctx_tm_write(xptr, tctx, offset, value, size);
2054da71b7e3SCédric Le Goater }
2055da71b7e3SCédric Le Goater 
2056da71b7e3SCédric Le Goater static uint64_t pnv_xive2_tm_read(void *opaque, hwaddr offset, unsigned size)
2057da71b7e3SCédric Le Goater {
2058da71b7e3SCédric Le Goater     PowerPCCPU *cpu = POWERPC_CPU(current_cpu);
2059da71b7e3SCédric Le Goater     PnvXive2 *xive = pnv_xive2_tm_get_xive(cpu);
2060da71b7e3SCédric Le Goater     XiveTCTX *tctx = XIVE_TCTX(pnv_cpu_state(cpu)->intc);
206195d729e2SCédric Le Goater     XivePresenter *xptr = XIVE_PRESENTER(xive);
206295d729e2SCédric Le Goater 
206395d729e2SCédric Le Goater     return xive_tctx_tm_read(xptr, tctx, offset, size);
2064da71b7e3SCédric Le Goater }
2065da71b7e3SCédric Le Goater 
2066da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_tm_ops = {
2067da71b7e3SCédric Le Goater     .read = pnv_xive2_tm_read,
2068da71b7e3SCédric Le Goater     .write = pnv_xive2_tm_write,
2069da71b7e3SCédric Le Goater     .endianness = DEVICE_BIG_ENDIAN,
2070da71b7e3SCédric Le Goater     .valid = {
2071da71b7e3SCédric Le Goater         .min_access_size = 1,
2072da71b7e3SCédric Le Goater         .max_access_size = 8,
2073da71b7e3SCédric Le Goater     },
2074da71b7e3SCédric Le Goater     .impl = {
2075da71b7e3SCédric Le Goater         .min_access_size = 1,
2076da71b7e3SCédric Le Goater         .max_access_size = 8,
2077da71b7e3SCédric Le Goater     },
2078da71b7e3SCédric Le Goater };
2079da71b7e3SCédric Le Goater 
2080da71b7e3SCédric Le Goater static uint64_t pnv_xive2_nvc_read(void *opaque, hwaddr offset,
2081da71b7e3SCédric Le Goater                                    unsigned size)
2082da71b7e3SCédric Le Goater {
2083da71b7e3SCédric Le Goater     PnvXive2 *xive = PNV_XIVE2(opaque);
2084da71b7e3SCédric Le Goater 
2085da71b7e3SCédric Le Goater     xive2_error(xive, "NVC: invalid read @%"HWADDR_PRIx, offset);
2086da71b7e3SCédric Le Goater     return -1;
2087da71b7e3SCédric Le Goater }
2088da71b7e3SCédric Le Goater 
2089da71b7e3SCédric Le Goater static void pnv_xive2_nvc_write(void *opaque, hwaddr offset,
2090da71b7e3SCédric Le Goater                                 uint64_t val, unsigned size)
2091da71b7e3SCédric Le Goater {
2092da71b7e3SCédric Le Goater     PnvXive2 *xive = PNV_XIVE2(opaque);
2093da71b7e3SCédric Le Goater 
2094da71b7e3SCédric Le Goater     xive2_error(xive, "NVC: invalid write @%"HWADDR_PRIx, offset);
2095da71b7e3SCédric Le Goater }
2096da71b7e3SCédric Le Goater 
2097da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_nvc_ops = {
2098da71b7e3SCédric Le Goater     .read = pnv_xive2_nvc_read,
2099da71b7e3SCédric Le Goater     .write = pnv_xive2_nvc_write,
2100da71b7e3SCédric Le Goater     .endianness = DEVICE_BIG_ENDIAN,
2101da71b7e3SCédric Le Goater     .valid = {
2102da71b7e3SCédric Le Goater         .min_access_size = 8,
2103da71b7e3SCédric Le Goater         .max_access_size = 8,
2104da71b7e3SCédric Le Goater     },
2105da71b7e3SCédric Le Goater     .impl = {
2106da71b7e3SCédric Le Goater         .min_access_size = 8,
2107da71b7e3SCédric Le Goater         .max_access_size = 8,
2108da71b7e3SCédric Le Goater     },
2109da71b7e3SCédric Le Goater };
2110da71b7e3SCédric Le Goater 
2111da71b7e3SCédric Le Goater static uint64_t pnv_xive2_nvpg_read(void *opaque, hwaddr offset,
2112da71b7e3SCédric Le Goater                                     unsigned size)
2113da71b7e3SCédric Le Goater {
2114da71b7e3SCédric Le Goater     PnvXive2 *xive = PNV_XIVE2(opaque);
2115da71b7e3SCédric Le Goater 
2116da71b7e3SCédric Le Goater     xive2_error(xive, "NVPG: invalid read @%"HWADDR_PRIx, offset);
2117da71b7e3SCédric Le Goater     return -1;
2118da71b7e3SCédric Le Goater }
2119da71b7e3SCédric Le Goater 
2120da71b7e3SCédric Le Goater static void pnv_xive2_nvpg_write(void *opaque, hwaddr offset,
2121da71b7e3SCédric Le Goater                                  uint64_t val, unsigned size)
2122da71b7e3SCédric Le Goater {
2123da71b7e3SCédric Le Goater     PnvXive2 *xive = PNV_XIVE2(opaque);
2124da71b7e3SCédric Le Goater 
2125da71b7e3SCédric Le Goater     xive2_error(xive, "NVPG: invalid write @%"HWADDR_PRIx, offset);
2126da71b7e3SCédric Le Goater }
2127da71b7e3SCédric Le Goater 
2128da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_nvpg_ops = {
2129da71b7e3SCédric Le Goater     .read = pnv_xive2_nvpg_read,
2130da71b7e3SCédric Le Goater     .write = pnv_xive2_nvpg_write,
2131da71b7e3SCédric Le Goater     .endianness = DEVICE_BIG_ENDIAN,
2132da71b7e3SCédric Le Goater     .valid = {
2133da71b7e3SCédric Le Goater         .min_access_size = 8,
2134da71b7e3SCédric Le Goater         .max_access_size = 8,
2135da71b7e3SCédric Le Goater     },
2136da71b7e3SCédric Le Goater     .impl = {
2137da71b7e3SCédric Le Goater         .min_access_size = 8,
2138da71b7e3SCédric Le Goater         .max_access_size = 8,
2139da71b7e3SCédric Le Goater     },
2140da71b7e3SCédric Le Goater };
2141da71b7e3SCédric Le Goater 
2142da71b7e3SCédric Le Goater /*
2143707ea7abSCédric Le Goater  * POWER10 default capabilities: 0x2000120076f000FC
2144da71b7e3SCédric Le Goater  */
2145707ea7abSCédric Le Goater #define PNV_XIVE2_CAPABILITIES  0x2000120076f000FC
2146da71b7e3SCédric Le Goater 
2147da71b7e3SCédric Le Goater /*
2148da71b7e3SCédric Le Goater  * POWER10 default configuration: 0x0030000033000000
2149da71b7e3SCédric Le Goater  *
2150da71b7e3SCédric Le Goater  * 8bits thread id was dropped for P10
2151da71b7e3SCédric Le Goater  */
2152da71b7e3SCédric Le Goater #define PNV_XIVE2_CONFIGURATION 0x0030000033000000
2153da71b7e3SCédric Le Goater 
2154da71b7e3SCédric Le Goater static void pnv_xive2_reset(void *dev)
2155da71b7e3SCédric Le Goater {
2156da71b7e3SCédric Le Goater     PnvXive2 *xive = PNV_XIVE2(dev);
2157da71b7e3SCédric Le Goater     XiveSource *xsrc = &xive->ipi_source;
2158da71b7e3SCédric Le Goater     Xive2EndSource *end_xsrc = &xive->end_source;
2159da71b7e3SCédric Le Goater 
2160da71b7e3SCédric Le Goater     xive->cq_regs[CQ_XIVE_CAP >> 3] = xive->capabilities;
2161da71b7e3SCédric Le Goater     xive->cq_regs[CQ_XIVE_CFG >> 3] = xive->config;
2162da71b7e3SCédric Le Goater 
2163da71b7e3SCédric Le Goater     /* HW hardwires the #Topology of the chip in the block field */
2164da71b7e3SCédric Le Goater     xive->cq_regs[CQ_XIVE_CFG >> 3] |=
2165da71b7e3SCédric Le Goater         SETFIELD(CQ_XIVE_CFG_HYP_HARD_BLOCK_ID, 0ull, xive->chip->chip_id);
2166da71b7e3SCédric Le Goater 
21678c01b2e1SFrederic Barrat     /* VC and PC cache watch assign mechanism */
21688c01b2e1SFrederic Barrat     xive->vc_regs[VC_ENDC_CFG >> 3] =
21698c01b2e1SFrederic Barrat         SETFIELD(VC_ENDC_CFG_CACHE_WATCH_ASSIGN, 0ull, 0b0111);
21708c01b2e1SFrederic Barrat     xive->pc_regs[PC_NXC_PROC_CONFIG >> 3] =
21718c01b2e1SFrederic Barrat         SETFIELD(PC_NXC_PROC_CONFIG_WATCH_ASSIGN, 0ull, 0b0111);
21728c01b2e1SFrederic Barrat 
2173da71b7e3SCédric Le Goater     /* Set default page size to 64k */
2174da71b7e3SCédric Le Goater     xive->ic_shift = xive->esb_shift = xive->end_shift = 16;
2175da71b7e3SCédric Le Goater     xive->nvc_shift = xive->nvpg_shift = xive->tm_shift = 16;
2176da71b7e3SCédric Le Goater 
2177da71b7e3SCédric Le Goater     /* Clear source MMIOs */
2178da71b7e3SCédric Le Goater     if (memory_region_is_mapped(&xsrc->esb_mmio)) {
2179da71b7e3SCédric Le Goater         memory_region_del_subregion(&xive->esb_mmio, &xsrc->esb_mmio);
2180da71b7e3SCédric Le Goater     }
2181da71b7e3SCédric Le Goater 
2182da71b7e3SCédric Le Goater     if (memory_region_is_mapped(&end_xsrc->esb_mmio)) {
2183da71b7e3SCédric Le Goater         memory_region_del_subregion(&xive->end_mmio, &end_xsrc->esb_mmio);
2184da71b7e3SCédric Le Goater     }
2185da71b7e3SCédric Le Goater }
2186da71b7e3SCédric Le Goater 
2187da71b7e3SCédric Le Goater /*
2188da71b7e3SCédric Le Goater  *  Maximum number of IRQs and ENDs supported by HW. Will be tuned by
2189da71b7e3SCédric Le Goater  *  software.
2190da71b7e3SCédric Le Goater  */
2191da71b7e3SCédric Le Goater #define PNV_XIVE2_NR_IRQS (PNV10_XIVE2_ESB_SIZE / (1ull << XIVE_ESB_64K_2PAGE))
2192da71b7e3SCédric Le Goater #define PNV_XIVE2_NR_ENDS (PNV10_XIVE2_END_SIZE / (1ull << XIVE_ESB_64K_2PAGE))
2193da71b7e3SCédric Le Goater 
2194da71b7e3SCédric Le Goater static void pnv_xive2_realize(DeviceState *dev, Error **errp)
2195da71b7e3SCédric Le Goater {
2196da71b7e3SCédric Le Goater     PnvXive2 *xive = PNV_XIVE2(dev);
2197da71b7e3SCédric Le Goater     PnvXive2Class *pxc = PNV_XIVE2_GET_CLASS(dev);
2198da71b7e3SCédric Le Goater     XiveSource *xsrc = &xive->ipi_source;
2199da71b7e3SCédric Le Goater     Xive2EndSource *end_xsrc = &xive->end_source;
2200da71b7e3SCédric Le Goater     Error *local_err = NULL;
2201da71b7e3SCédric Le Goater     int i;
2202da71b7e3SCédric Le Goater 
2203da71b7e3SCédric Le Goater     pxc->parent_realize(dev, &local_err);
2204da71b7e3SCédric Le Goater     if (local_err) {
2205da71b7e3SCédric Le Goater         error_propagate(errp, local_err);
2206da71b7e3SCédric Le Goater         return;
2207da71b7e3SCédric Le Goater     }
2208da71b7e3SCédric Le Goater 
2209da71b7e3SCédric Le Goater     assert(xive->chip);
2210da71b7e3SCédric Le Goater 
2211da71b7e3SCédric Le Goater     /*
2212da71b7e3SCédric Le Goater      * The XiveSource and Xive2EndSource objects are realized with the
2213da71b7e3SCédric Le Goater      * maximum allowed HW configuration. The ESB MMIO regions will be
2214da71b7e3SCédric Le Goater      * resized dynamically when the controller is configured by the FW
2215da71b7e3SCédric Le Goater      * to limit accesses to resources not provisioned.
2216da71b7e3SCédric Le Goater      */
2217da71b7e3SCédric Le Goater     object_property_set_int(OBJECT(xsrc), "flags", XIVE_SRC_STORE_EOI,
2218da71b7e3SCédric Le Goater                             &error_fatal);
2219da71b7e3SCédric Le Goater     object_property_set_int(OBJECT(xsrc), "nr-irqs", PNV_XIVE2_NR_IRQS,
2220da71b7e3SCédric Le Goater                             &error_fatal);
2221da71b7e3SCédric Le Goater     object_property_set_link(OBJECT(xsrc), "xive", OBJECT(xive),
2222da71b7e3SCédric Le Goater                              &error_fatal);
2223da71b7e3SCédric Le Goater     qdev_realize(DEVICE(xsrc), NULL, &local_err);
2224da71b7e3SCédric Le Goater     if (local_err) {
2225da71b7e3SCédric Le Goater         error_propagate(errp, local_err);
2226da71b7e3SCédric Le Goater         return;
2227da71b7e3SCédric Le Goater     }
2228da71b7e3SCédric Le Goater 
2229da71b7e3SCédric Le Goater     object_property_set_int(OBJECT(end_xsrc), "nr-ends", PNV_XIVE2_NR_ENDS,
2230da71b7e3SCédric Le Goater                             &error_fatal);
2231da71b7e3SCédric Le Goater     object_property_set_link(OBJECT(end_xsrc), "xive", OBJECT(xive),
2232da71b7e3SCédric Le Goater                              &error_abort);
2233da71b7e3SCédric Le Goater     qdev_realize(DEVICE(end_xsrc), NULL, &local_err);
2234da71b7e3SCédric Le Goater     if (local_err) {
2235da71b7e3SCédric Le Goater         error_propagate(errp, local_err);
2236da71b7e3SCédric Le Goater         return;
2237da71b7e3SCédric Le Goater     }
2238da71b7e3SCédric Le Goater 
2239da71b7e3SCédric Le Goater     /* XSCOM region, used for initial configuration of the BARs */
2240da71b7e3SCédric Le Goater     memory_region_init_io(&xive->xscom_regs, OBJECT(dev),
2241da71b7e3SCédric Le Goater                           &pnv_xive2_xscom_ops, xive, "xscom-xive",
2242da71b7e3SCédric Le Goater                           PNV10_XSCOM_XIVE2_SIZE << 3);
2243da71b7e3SCédric Le Goater 
2244da71b7e3SCédric Le Goater     /* Interrupt controller MMIO regions */
2245da71b7e3SCédric Le Goater     xive->ic_shift = 16;
2246da71b7e3SCédric Le Goater     memory_region_init(&xive->ic_mmio, OBJECT(dev), "xive-ic",
2247da71b7e3SCédric Le Goater                        PNV10_XIVE2_IC_SIZE);
2248da71b7e3SCédric Le Goater 
2249da71b7e3SCédric Le Goater     for (i = 0; i < ARRAY_SIZE(xive->ic_mmios); i++) {
2250da71b7e3SCédric Le Goater         memory_region_init_io(&xive->ic_mmios[i], OBJECT(dev),
2251da71b7e3SCédric Le Goater                          pnv_xive2_ic_regions[i].ops, xive,
2252da71b7e3SCédric Le Goater                          pnv_xive2_ic_regions[i].name,
2253da71b7e3SCédric Le Goater                          pnv_xive2_ic_regions[i].pgsize << xive->ic_shift);
2254da71b7e3SCédric Le Goater     }
2255da71b7e3SCédric Le Goater 
2256da71b7e3SCédric Le Goater     /*
2257da71b7e3SCédric Le Goater      * VC MMIO regions.
2258da71b7e3SCédric Le Goater      */
2259da71b7e3SCédric Le Goater     xive->esb_shift = 16;
2260da71b7e3SCédric Le Goater     xive->end_shift = 16;
2261da71b7e3SCédric Le Goater     memory_region_init(&xive->esb_mmio, OBJECT(xive), "xive-esb",
2262da71b7e3SCédric Le Goater                        PNV10_XIVE2_ESB_SIZE);
2263da71b7e3SCédric Le Goater     memory_region_init(&xive->end_mmio, OBJECT(xive), "xive-end",
2264da71b7e3SCédric Le Goater                        PNV10_XIVE2_END_SIZE);
2265da71b7e3SCédric Le Goater 
2266da71b7e3SCédric Le Goater     /* Presenter Controller MMIO region (not modeled) */
2267da71b7e3SCédric Le Goater     xive->nvc_shift = 16;
2268da71b7e3SCédric Le Goater     xive->nvpg_shift = 16;
2269da71b7e3SCédric Le Goater     memory_region_init_io(&xive->nvc_mmio, OBJECT(dev),
2270da71b7e3SCédric Le Goater                           &pnv_xive2_nvc_ops, xive,
2271da71b7e3SCédric Le Goater                           "xive-nvc", PNV10_XIVE2_NVC_SIZE);
2272da71b7e3SCédric Le Goater 
2273da71b7e3SCédric Le Goater     memory_region_init_io(&xive->nvpg_mmio, OBJECT(dev),
2274da71b7e3SCédric Le Goater                           &pnv_xive2_nvpg_ops, xive,
2275da71b7e3SCédric Le Goater                           "xive-nvpg", PNV10_XIVE2_NVPG_SIZE);
2276da71b7e3SCédric Le Goater 
2277da71b7e3SCédric Le Goater     /* Thread Interrupt Management Area (Direct) */
2278da71b7e3SCédric Le Goater     xive->tm_shift = 16;
2279da71b7e3SCédric Le Goater     memory_region_init_io(&xive->tm_mmio, OBJECT(dev), &pnv_xive2_tm_ops,
2280da71b7e3SCédric Le Goater                           xive, "xive-tima", PNV10_XIVE2_TM_SIZE);
2281da71b7e3SCédric Le Goater 
2282da71b7e3SCédric Le Goater     qemu_register_reset(pnv_xive2_reset, dev);
2283da71b7e3SCédric Le Goater }
2284da71b7e3SCédric Le Goater 
2285da71b7e3SCédric Le Goater static Property pnv_xive2_properties[] = {
2286da71b7e3SCédric Le Goater     DEFINE_PROP_UINT64("ic-bar", PnvXive2, ic_base, 0),
2287da71b7e3SCédric Le Goater     DEFINE_PROP_UINT64("esb-bar", PnvXive2, esb_base, 0),
2288da71b7e3SCédric Le Goater     DEFINE_PROP_UINT64("end-bar", PnvXive2, end_base, 0),
2289da71b7e3SCédric Le Goater     DEFINE_PROP_UINT64("nvc-bar", PnvXive2, nvc_base, 0),
2290da71b7e3SCédric Le Goater     DEFINE_PROP_UINT64("nvpg-bar", PnvXive2, nvpg_base, 0),
2291da71b7e3SCédric Le Goater     DEFINE_PROP_UINT64("tm-bar", PnvXive2, tm_base, 0),
2292da71b7e3SCédric Le Goater     DEFINE_PROP_UINT64("capabilities", PnvXive2, capabilities,
2293da71b7e3SCédric Le Goater                        PNV_XIVE2_CAPABILITIES),
2294da71b7e3SCédric Le Goater     DEFINE_PROP_UINT64("config", PnvXive2, config,
2295da71b7e3SCédric Le Goater                        PNV_XIVE2_CONFIGURATION),
2296da71b7e3SCédric Le Goater     DEFINE_PROP_LINK("chip", PnvXive2, chip, TYPE_PNV_CHIP, PnvChip *),
2297da71b7e3SCédric Le Goater     DEFINE_PROP_END_OF_LIST(),
2298da71b7e3SCédric Le Goater };
2299da71b7e3SCédric Le Goater 
2300da71b7e3SCédric Le Goater static void pnv_xive2_instance_init(Object *obj)
2301da71b7e3SCédric Le Goater {
2302da71b7e3SCédric Le Goater     PnvXive2 *xive = PNV_XIVE2(obj);
2303da71b7e3SCédric Le Goater 
2304da71b7e3SCédric Le Goater     object_initialize_child(obj, "ipi_source", &xive->ipi_source,
2305da71b7e3SCédric Le Goater                             TYPE_XIVE_SOURCE);
2306da71b7e3SCédric Le Goater     object_initialize_child(obj, "end_source", &xive->end_source,
2307da71b7e3SCédric Le Goater                             TYPE_XIVE2_END_SOURCE);
2308da71b7e3SCédric Le Goater }
2309da71b7e3SCédric Le Goater 
2310da71b7e3SCédric Le Goater static int pnv_xive2_dt_xscom(PnvXScomInterface *dev, void *fdt,
2311da71b7e3SCédric Le Goater                               int xscom_offset)
2312da71b7e3SCédric Le Goater {
2313da71b7e3SCédric Le Goater     const char compat_p10[] = "ibm,power10-xive-x";
2314da71b7e3SCédric Le Goater     char *name;
2315da71b7e3SCédric Le Goater     int offset;
2316da71b7e3SCédric Le Goater     uint32_t reg[] = {
2317da71b7e3SCédric Le Goater         cpu_to_be32(PNV10_XSCOM_XIVE2_BASE),
2318da71b7e3SCédric Le Goater         cpu_to_be32(PNV10_XSCOM_XIVE2_SIZE)
2319da71b7e3SCédric Le Goater     };
2320da71b7e3SCédric Le Goater 
2321da71b7e3SCédric Le Goater     name = g_strdup_printf("xive@%x", PNV10_XSCOM_XIVE2_BASE);
2322da71b7e3SCédric Le Goater     offset = fdt_add_subnode(fdt, xscom_offset, name);
2323da71b7e3SCédric Le Goater     _FDT(offset);
2324da71b7e3SCédric Le Goater     g_free(name);
2325da71b7e3SCédric Le Goater 
2326da71b7e3SCédric Le Goater     _FDT((fdt_setprop(fdt, offset, "reg", reg, sizeof(reg))));
2327da71b7e3SCédric Le Goater     _FDT(fdt_setprop(fdt, offset, "compatible", compat_p10,
2328da71b7e3SCédric Le Goater                      sizeof(compat_p10)));
2329da71b7e3SCédric Le Goater     return 0;
2330da71b7e3SCédric Le Goater }
2331da71b7e3SCédric Le Goater 
2332da71b7e3SCédric Le Goater static void pnv_xive2_class_init(ObjectClass *klass, void *data)
2333da71b7e3SCédric Le Goater {
2334da71b7e3SCédric Le Goater     DeviceClass *dc = DEVICE_CLASS(klass);
2335da71b7e3SCédric Le Goater     PnvXScomInterfaceClass *xdc = PNV_XSCOM_INTERFACE_CLASS(klass);
2336da71b7e3SCédric Le Goater     Xive2RouterClass *xrc = XIVE2_ROUTER_CLASS(klass);
2337da71b7e3SCédric Le Goater     XiveNotifierClass *xnc = XIVE_NOTIFIER_CLASS(klass);
2338da71b7e3SCédric Le Goater     XivePresenterClass *xpc = XIVE_PRESENTER_CLASS(klass);
2339da71b7e3SCédric Le Goater     PnvXive2Class *pxc = PNV_XIVE2_CLASS(klass);
2340da71b7e3SCédric Le Goater 
2341da71b7e3SCédric Le Goater     xdc->dt_xscom  = pnv_xive2_dt_xscom;
2342da71b7e3SCédric Le Goater 
2343da71b7e3SCédric Le Goater     dc->desc       = "PowerNV XIVE2 Interrupt Controller (POWER10)";
2344da71b7e3SCédric Le Goater     device_class_set_parent_realize(dc, pnv_xive2_realize,
2345da71b7e3SCédric Le Goater                                     &pxc->parent_realize);
2346da71b7e3SCédric Le Goater     device_class_set_props(dc, pnv_xive2_properties);
2347da71b7e3SCédric Le Goater 
2348da71b7e3SCédric Le Goater     xrc->get_eas   = pnv_xive2_get_eas;
23490aa2612aSCédric Le Goater     xrc->get_pq    = pnv_xive2_get_pq;
23500aa2612aSCédric Le Goater     xrc->set_pq    = pnv_xive2_set_pq;
2351da71b7e3SCédric Le Goater     xrc->get_end   = pnv_xive2_get_end;
2352da71b7e3SCédric Le Goater     xrc->write_end = pnv_xive2_write_end;
2353da71b7e3SCédric Le Goater     xrc->get_nvp   = pnv_xive2_get_nvp;
2354da71b7e3SCédric Le Goater     xrc->write_nvp = pnv_xive2_write_nvp;
2355e16032b8SCédric Le Goater     xrc->get_config  = pnv_xive2_get_config;
2356da71b7e3SCédric Le Goater     xrc->get_block_id = pnv_xive2_get_block_id;
2357da71b7e3SCédric Le Goater 
2358da71b7e3SCédric Le Goater     xnc->notify    = pnv_xive2_notify;
2359da71b7e3SCédric Le Goater 
2360da71b7e3SCédric Le Goater     xpc->match_nvt  = pnv_xive2_match_nvt;
23612a24e6e3SFrederic Barrat     xpc->get_config = pnv_xive2_presenter_get_config;
2362da71b7e3SCédric Le Goater };
2363da71b7e3SCédric Le Goater 
2364da71b7e3SCédric Le Goater static const TypeInfo pnv_xive2_info = {
2365da71b7e3SCédric Le Goater     .name          = TYPE_PNV_XIVE2,
2366da71b7e3SCédric Le Goater     .parent        = TYPE_XIVE2_ROUTER,
2367da71b7e3SCédric Le Goater     .instance_init = pnv_xive2_instance_init,
2368da71b7e3SCédric Le Goater     .instance_size = sizeof(PnvXive2),
2369da71b7e3SCédric Le Goater     .class_init    = pnv_xive2_class_init,
2370da71b7e3SCédric Le Goater     .class_size    = sizeof(PnvXive2Class),
2371da71b7e3SCédric Le Goater     .interfaces    = (InterfaceInfo[]) {
2372da71b7e3SCédric Le Goater         { TYPE_PNV_XSCOM_INTERFACE },
2373da71b7e3SCédric Le Goater         { }
2374da71b7e3SCédric Le Goater     }
2375da71b7e3SCédric Le Goater };
2376da71b7e3SCédric Le Goater 
2377da71b7e3SCédric Le Goater static void pnv_xive2_register_types(void)
2378da71b7e3SCédric Le Goater {
2379da71b7e3SCédric Le Goater     type_register_static(&pnv_xive2_info);
2380da71b7e3SCédric Le Goater }
2381da71b7e3SCédric Le Goater 
2382da71b7e3SCédric Le Goater type_init(pnv_xive2_register_types)
2383da71b7e3SCédric Le Goater 
2384da71b7e3SCédric Le Goater static void xive2_nvp_pic_print_info(Xive2Nvp *nvp, uint32_t nvp_idx,
2385e6024fd8SPhilippe Mathieu-Daudé                                      GString *buf)
2386da71b7e3SCédric Le Goater {
2387da71b7e3SCédric Le Goater     uint8_t  eq_blk = xive_get_field32(NVP2_W5_VP_END_BLOCK, nvp->w5);
2388da71b7e3SCédric Le Goater     uint32_t eq_idx = xive_get_field32(NVP2_W5_VP_END_INDEX, nvp->w5);
2389da71b7e3SCédric Le Goater 
2390da71b7e3SCédric Le Goater     if (!xive2_nvp_is_valid(nvp)) {
2391da71b7e3SCédric Le Goater         return;
2392da71b7e3SCédric Le Goater     }
2393da71b7e3SCédric Le Goater 
2394e6024fd8SPhilippe Mathieu-Daudé     g_string_append_printf(buf, "  %08x end:%02x/%04x IPB:%02x",
2395da71b7e3SCédric Le Goater                            nvp_idx, eq_blk, eq_idx,
2396da71b7e3SCédric Le Goater                            xive_get_field32(NVP2_W2_IPB, nvp->w2));
2397835806f1SCédric Le Goater     /*
2398835806f1SCédric Le Goater      * When the NVP is HW controlled, more fields are updated
2399835806f1SCédric Le Goater      */
2400835806f1SCédric Le Goater     if (xive2_nvp_is_hw(nvp)) {
2401e6024fd8SPhilippe Mathieu-Daudé         g_string_append_printf(buf, " CPPR:%02x",
2402835806f1SCédric Le Goater                                xive_get_field32(NVP2_W2_CPPR, nvp->w2));
2403835806f1SCédric Le Goater         if (xive2_nvp_is_co(nvp)) {
2404e6024fd8SPhilippe Mathieu-Daudé             g_string_append_printf(buf, " CO:%04x",
2405835806f1SCédric Le Goater                                    xive_get_field32(NVP2_W1_CO_THRID, nvp->w1));
2406835806f1SCédric Le Goater         }
2407835806f1SCédric Le Goater     }
2408e6024fd8SPhilippe Mathieu-Daudé     g_string_append_c(buf, '\n');
2409da71b7e3SCédric Le Goater }
2410da71b7e3SCédric Le Goater 
2411da71b7e3SCédric Le Goater /*
2412da71b7e3SCédric Le Goater  * If the table is direct, we can compute the number of PQ entries
2413da71b7e3SCédric Le Goater  * provisioned by FW.
2414da71b7e3SCédric Le Goater  */
2415da71b7e3SCédric Le Goater static uint32_t pnv_xive2_nr_esbs(PnvXive2 *xive)
2416da71b7e3SCédric Le Goater {
2417da71b7e3SCédric Le Goater     uint8_t blk = pnv_xive2_block_id(xive);
2418da71b7e3SCédric Le Goater     uint64_t vsd = xive->vsds[VST_ESB][blk];
2419da71b7e3SCédric Le Goater     uint64_t vst_tsize = 1ull << (GETFIELD(VSD_TSIZE, vsd) + 12);
2420da71b7e3SCédric Le Goater 
2421da71b7e3SCédric Le Goater     return VSD_INDIRECT & vsd ? 0 : vst_tsize * SBE_PER_BYTE;
2422da71b7e3SCédric Le Goater }
2423da71b7e3SCédric Le Goater 
2424da71b7e3SCédric Le Goater /*
2425da71b7e3SCédric Le Goater  * Compute the number of entries per indirect subpage.
2426da71b7e3SCédric Le Goater  */
2427da71b7e3SCédric Le Goater static uint64_t pnv_xive2_vst_per_subpage(PnvXive2 *xive, uint32_t type)
2428da71b7e3SCédric Le Goater {
2429da71b7e3SCédric Le Goater     uint8_t blk = pnv_xive2_block_id(xive);
2430da71b7e3SCédric Le Goater     uint64_t vsd = xive->vsds[type][blk];
2431da71b7e3SCédric Le Goater     const XiveVstInfo *info = &vst_infos[type];
2432da71b7e3SCédric Le Goater     uint64_t vsd_addr;
2433da71b7e3SCédric Le Goater     uint32_t page_shift;
2434da71b7e3SCédric Le Goater 
2435da71b7e3SCédric Le Goater     /* For direct tables, fake a valid value */
2436da71b7e3SCédric Le Goater     if (!(VSD_INDIRECT & vsd)) {
2437da71b7e3SCédric Le Goater         return 1;
2438da71b7e3SCédric Le Goater     }
2439da71b7e3SCédric Le Goater 
2440da71b7e3SCédric Le Goater     /* Get the page size of the indirect table. */
2441da71b7e3SCédric Le Goater     vsd_addr = vsd & VSD_ADDRESS_MASK;
2442da71b7e3SCédric Le Goater     ldq_be_dma(&address_space_memory, vsd_addr, &vsd, MEMTXATTRS_UNSPECIFIED);
2443da71b7e3SCédric Le Goater 
2444da71b7e3SCédric Le Goater     if (!(vsd & VSD_ADDRESS_MASK)) {
2445da71b7e3SCédric Le Goater #ifdef XIVE2_DEBUG
2446da71b7e3SCédric Le Goater         xive2_error(xive, "VST: invalid %s entry!?", info->name);
2447da71b7e3SCédric Le Goater #endif
2448da71b7e3SCédric Le Goater         return 0;
2449da71b7e3SCédric Le Goater     }
2450da71b7e3SCédric Le Goater 
2451da71b7e3SCédric Le Goater     page_shift = GETFIELD(VSD_TSIZE, vsd) + 12;
2452da71b7e3SCédric Le Goater 
2453da71b7e3SCédric Le Goater     if (!pnv_xive2_vst_page_size_allowed(page_shift)) {
2454da71b7e3SCédric Le Goater         xive2_error(xive, "VST: invalid %s page shift %d", info->name,
2455da71b7e3SCédric Le Goater                    page_shift);
2456da71b7e3SCédric Le Goater         return 0;
2457da71b7e3SCédric Le Goater     }
2458da71b7e3SCédric Le Goater 
2459da71b7e3SCédric Le Goater     return (1ull << page_shift) / info->size;
2460da71b7e3SCédric Le Goater }
2461da71b7e3SCédric Le Goater 
246270fb275dSPhilippe Mathieu-Daudé void pnv_xive2_pic_print_info(PnvXive2 *xive, GString *buf)
2463da71b7e3SCédric Le Goater {
2464da71b7e3SCédric Le Goater     Xive2Router *xrtr = XIVE2_ROUTER(xive);
2465da71b7e3SCédric Le Goater     uint8_t blk = pnv_xive2_block_id(xive);
2466da71b7e3SCédric Le Goater     uint8_t chip_id = xive->chip->chip_id;
2467da71b7e3SCédric Le Goater     uint32_t srcno0 = XIVE_EAS(blk, 0);
2468da71b7e3SCédric Le Goater     uint32_t nr_esbs = pnv_xive2_nr_esbs(xive);
2469da71b7e3SCédric Le Goater     Xive2Eas eas;
2470da71b7e3SCédric Le Goater     Xive2End end;
2471da71b7e3SCédric Le Goater     Xive2Nvp nvp;
2472da71b7e3SCédric Le Goater     int i;
2473da71b7e3SCédric Le Goater     uint64_t xive_nvp_per_subpage;
2474da71b7e3SCédric Le Goater 
247500186664SPhilippe Mathieu-Daudé     g_string_append_printf(buf, "XIVE[%x] Source %08x .. %08x\n",
247600186664SPhilippe Mathieu-Daudé                            blk, srcno0, srcno0 + nr_esbs - 1);
2477b71a3f67SPhilippe Mathieu-Daudé     xive_source_pic_print_info(&xive->ipi_source, srcno0, buf);
2478b71a3f67SPhilippe Mathieu-Daudé 
247900186664SPhilippe Mathieu-Daudé     g_string_append_printf(buf, "XIVE[%x] EAT %08x .. %08x\n",
248000186664SPhilippe Mathieu-Daudé                            blk, srcno0, srcno0 + nr_esbs - 1);
2481da71b7e3SCédric Le Goater     for (i = 0; i < nr_esbs; i++) {
2482da71b7e3SCédric Le Goater         if (xive2_router_get_eas(xrtr, blk, i, &eas)) {
2483da71b7e3SCédric Le Goater             break;
2484da71b7e3SCédric Le Goater         }
2485da71b7e3SCédric Le Goater         if (!xive2_eas_is_masked(&eas)) {
248600186664SPhilippe Mathieu-Daudé             xive2_eas_pic_print_info(&eas, i, buf);
2487da71b7e3SCédric Le Goater         }
2488da71b7e3SCédric Le Goater     }
2489da71b7e3SCédric Le Goater 
24909d5c1da9SPhilippe Mathieu-Daudé     g_string_append_printf(buf, "XIVE[%x] #%d END Escalation EAT\n",
24919d5c1da9SPhilippe Mathieu-Daudé                            chip_id, blk);
2492da71b7e3SCédric Le Goater     i = 0;
2493da71b7e3SCédric Le Goater     while (!xive2_router_get_end(xrtr, blk, i, &end)) {
24949d5c1da9SPhilippe Mathieu-Daudé         xive2_end_eas_pic_print_info(&end, i++, buf);
2495da71b7e3SCédric Le Goater     }
2496da71b7e3SCédric Le Goater 
249733e36426SPhilippe Mathieu-Daudé     g_string_append_printf(buf, "XIVE[%x] #%d ENDT\n", chip_id, blk);
2498da71b7e3SCédric Le Goater     i = 0;
2499da71b7e3SCédric Le Goater     while (!xive2_router_get_end(xrtr, blk, i, &end)) {
250033e36426SPhilippe Mathieu-Daudé         xive2_end_pic_print_info(&end, i++, buf);
2501da71b7e3SCédric Le Goater     }
2502da71b7e3SCédric Le Goater 
2503e6024fd8SPhilippe Mathieu-Daudé     g_string_append_printf(buf, "XIVE[%x] #%d NVPT %08x .. %08x\n",
2504e6024fd8SPhilippe Mathieu-Daudé                            chip_id, blk, 0, XIVE2_NVP_COUNT - 1);
2505da71b7e3SCédric Le Goater     xive_nvp_per_subpage = pnv_xive2_vst_per_subpage(xive, VST_NVP);
2506da71b7e3SCédric Le Goater     for (i = 0; i < XIVE2_NVP_COUNT; i += xive_nvp_per_subpage) {
2507da71b7e3SCédric Le Goater         while (!xive2_router_get_nvp(xrtr, blk, i, &nvp)) {
2508e6024fd8SPhilippe Mathieu-Daudé             xive2_nvp_pic_print_info(&nvp, i++, buf);
2509da71b7e3SCédric Le Goater         }
2510da71b7e3SCédric Le Goater     }
2511da71b7e3SCédric Le Goater }
2512