1da71b7e3SCédric Le Goater /* 2da71b7e3SCédric Le Goater * QEMU PowerPC XIVE2 interrupt controller model (POWER10) 3da71b7e3SCédric Le Goater * 4da71b7e3SCédric Le Goater * Copyright (c) 2019-2022, IBM Corporation. 5da71b7e3SCédric Le Goater * 6da71b7e3SCédric Le Goater * This code is licensed under the GPL version 2 or later. See the 7da71b7e3SCédric Le Goater * COPYING file in the top-level directory. 8da71b7e3SCédric Le Goater */ 9da71b7e3SCédric Le Goater 10da71b7e3SCédric Le Goater #include "qemu/osdep.h" 11da71b7e3SCédric Le Goater #include "qemu/log.h" 12da71b7e3SCédric Le Goater #include "qapi/error.h" 13da71b7e3SCédric Le Goater #include "target/ppc/cpu.h" 14da71b7e3SCédric Le Goater #include "sysemu/cpus.h" 15da71b7e3SCédric Le Goater #include "sysemu/dma.h" 16da71b7e3SCédric Le Goater #include "monitor/monitor.h" 17da71b7e3SCédric Le Goater #include "hw/ppc/fdt.h" 18da71b7e3SCédric Le Goater #include "hw/ppc/pnv.h" 192c6fe2e2SMarkus Armbruster #include "hw/ppc/pnv_chip.h" 20da71b7e3SCédric Le Goater #include "hw/ppc/pnv_core.h" 21da71b7e3SCédric Le Goater #include "hw/ppc/pnv_xscom.h" 22da71b7e3SCédric Le Goater #include "hw/ppc/xive2.h" 23da71b7e3SCédric Le Goater #include "hw/ppc/pnv_xive.h" 24da71b7e3SCédric Le Goater #include "hw/ppc/xive_regs.h" 25da71b7e3SCédric Le Goater #include "hw/ppc/xive2_regs.h" 26da71b7e3SCédric Le Goater #include "hw/ppc/ppc.h" 27da71b7e3SCédric Le Goater #include "hw/qdev-properties.h" 28da71b7e3SCédric Le Goater #include "sysemu/reset.h" 29da71b7e3SCédric Le Goater 30da71b7e3SCédric Le Goater #include <libfdt.h> 31da71b7e3SCédric Le Goater 32da71b7e3SCédric Le Goater #include "pnv_xive2_regs.h" 33da71b7e3SCédric Le Goater 34da71b7e3SCédric Le Goater #undef XIVE2_DEBUG 35da71b7e3SCédric Le Goater 36da71b7e3SCédric Le Goater /* 37da71b7e3SCédric Le Goater * Virtual structures table (VST) 38da71b7e3SCédric Le Goater */ 39da71b7e3SCédric Le Goater #define SBE_PER_BYTE 4 40da71b7e3SCédric Le Goater 41da71b7e3SCédric Le Goater typedef struct XiveVstInfo { 42da71b7e3SCédric Le Goater const char *name; 43da71b7e3SCédric Le Goater uint32_t size; 44da71b7e3SCédric Le Goater uint32_t max_blocks; 45da71b7e3SCédric Le Goater } XiveVstInfo; 46da71b7e3SCédric Le Goater 47da71b7e3SCédric Le Goater static const XiveVstInfo vst_infos[] = { 48da71b7e3SCédric Le Goater 49da71b7e3SCédric Le Goater [VST_EAS] = { "EAT", sizeof(Xive2Eas), 16 }, 50da71b7e3SCédric Le Goater [VST_ESB] = { "ESB", 1, 16 }, 51da71b7e3SCédric Le Goater [VST_END] = { "ENDT", sizeof(Xive2End), 16 }, 52da71b7e3SCédric Le Goater 53da71b7e3SCédric Le Goater [VST_NVP] = { "NVPT", sizeof(Xive2Nvp), 16 }, 54da71b7e3SCédric Le Goater [VST_NVG] = { "NVGT", sizeof(Xive2Nvgc), 16 }, 55da71b7e3SCédric Le Goater [VST_NVC] = { "NVCT", sizeof(Xive2Nvgc), 16 }, 56da71b7e3SCédric Le Goater 57da71b7e3SCédric Le Goater [VST_IC] = { "IC", 1 /* ? */ , 16 }, /* Topology # */ 58da71b7e3SCédric Le Goater [VST_SYNC] = { "SYNC", 1 /* ? */ , 16 }, /* Topology # */ 59da71b7e3SCédric Le Goater 60da71b7e3SCédric Le Goater /* 61da71b7e3SCédric Le Goater * This table contains the backing store pages for the interrupt 62da71b7e3SCédric Le Goater * fifos of the VC sub-engine in case of overflow. 63da71b7e3SCédric Le Goater * 64da71b7e3SCédric Le Goater * 0 - IPI, 65da71b7e3SCédric Le Goater * 1 - HWD, 66da71b7e3SCédric Le Goater * 2 - NxC, 67da71b7e3SCédric Le Goater * 3 - INT, 68da71b7e3SCédric Le Goater * 4 - OS-Queue, 69da71b7e3SCédric Le Goater * 5 - Pool-Queue, 70da71b7e3SCédric Le Goater * 6 - Hard-Queue 71da71b7e3SCédric Le Goater */ 72da71b7e3SCédric Le Goater [VST_ERQ] = { "ERQ", 1, VC_QUEUE_COUNT }, 73da71b7e3SCédric Le Goater }; 74da71b7e3SCédric Le Goater 75da71b7e3SCédric Le Goater #define xive2_error(xive, fmt, ...) \ 76da71b7e3SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "XIVE[%x] - " fmt "\n", \ 77da71b7e3SCédric Le Goater (xive)->chip->chip_id, ## __VA_ARGS__); 78da71b7e3SCédric Le Goater 79da71b7e3SCédric Le Goater /* 80da71b7e3SCédric Le Goater * TODO: Document block id override 81da71b7e3SCédric Le Goater */ 82da71b7e3SCédric Le Goater static uint32_t pnv_xive2_block_id(PnvXive2 *xive) 83da71b7e3SCédric Le Goater { 84da71b7e3SCédric Le Goater uint8_t blk = xive->chip->chip_id; 85da71b7e3SCédric Le Goater uint64_t cfg_val = xive->cq_regs[CQ_XIVE_CFG >> 3]; 86da71b7e3SCédric Le Goater 87da71b7e3SCédric Le Goater if (cfg_val & CQ_XIVE_CFG_HYP_HARD_BLKID_OVERRIDE) { 88da71b7e3SCédric Le Goater blk = GETFIELD(CQ_XIVE_CFG_HYP_HARD_BLOCK_ID, cfg_val); 89da71b7e3SCédric Le Goater } 90da71b7e3SCédric Le Goater 91da71b7e3SCédric Le Goater return blk; 92da71b7e3SCédric Le Goater } 93da71b7e3SCédric Le Goater 94da71b7e3SCédric Le Goater /* 95da71b7e3SCédric Le Goater * Remote access to controllers. HW uses MMIOs. For now, a simple scan 96da71b7e3SCédric Le Goater * of the chips is good enough. 97da71b7e3SCédric Le Goater * 98da71b7e3SCédric Le Goater * TODO: Block scope support 99da71b7e3SCédric Le Goater */ 100da71b7e3SCédric Le Goater static PnvXive2 *pnv_xive2_get_remote(uint8_t blk) 101da71b7e3SCédric Le Goater { 102da71b7e3SCédric Le Goater PnvMachineState *pnv = PNV_MACHINE(qdev_get_machine()); 103da71b7e3SCédric Le Goater int i; 104da71b7e3SCédric Le Goater 105da71b7e3SCédric Le Goater for (i = 0; i < pnv->num_chips; i++) { 106da71b7e3SCédric Le Goater Pnv10Chip *chip10 = PNV10_CHIP(pnv->chips[i]); 107da71b7e3SCédric Le Goater PnvXive2 *xive = &chip10->xive; 108da71b7e3SCédric Le Goater 109da71b7e3SCédric Le Goater if (pnv_xive2_block_id(xive) == blk) { 110da71b7e3SCédric Le Goater return xive; 111da71b7e3SCédric Le Goater } 112da71b7e3SCédric Le Goater } 113da71b7e3SCédric Le Goater return NULL; 114da71b7e3SCédric Le Goater } 115da71b7e3SCédric Le Goater 116da71b7e3SCédric Le Goater /* 117da71b7e3SCédric Le Goater * VST accessors for ESB, EAT, ENDT, NVP 118da71b7e3SCédric Le Goater * 119da71b7e3SCédric Le Goater * Indirect VST tables are arrays of VSDs pointing to a page (of same 120da71b7e3SCédric Le Goater * size). Each page is a direct VST table. 121da71b7e3SCédric Le Goater */ 122da71b7e3SCédric Le Goater 123da71b7e3SCédric Le Goater #define XIVE_VSD_SIZE 8 124da71b7e3SCédric Le Goater 125da71b7e3SCédric Le Goater /* Indirect page size can be 4K, 64K, 2M, 16M. */ 126da71b7e3SCédric Le Goater static uint64_t pnv_xive2_vst_page_size_allowed(uint32_t page_shift) 127da71b7e3SCédric Le Goater { 128da71b7e3SCédric Le Goater return page_shift == 12 || page_shift == 16 || 129da71b7e3SCédric Le Goater page_shift == 21 || page_shift == 24; 130da71b7e3SCédric Le Goater } 131da71b7e3SCédric Le Goater 132da71b7e3SCédric Le Goater static uint64_t pnv_xive2_vst_addr_direct(PnvXive2 *xive, uint32_t type, 133da71b7e3SCédric Le Goater uint64_t vsd, uint32_t idx) 134da71b7e3SCédric Le Goater { 135da71b7e3SCédric Le Goater const XiveVstInfo *info = &vst_infos[type]; 136da71b7e3SCédric Le Goater uint64_t vst_addr = vsd & VSD_ADDRESS_MASK; 137da71b7e3SCédric Le Goater uint64_t vst_tsize = 1ull << (GETFIELD(VSD_TSIZE, vsd) + 12); 138da71b7e3SCédric Le Goater uint32_t idx_max; 139da71b7e3SCédric Le Goater 140da71b7e3SCédric Le Goater idx_max = vst_tsize / info->size - 1; 141da71b7e3SCédric Le Goater if (idx > idx_max) { 142da71b7e3SCédric Le Goater #ifdef XIVE2_DEBUG 143da71b7e3SCédric Le Goater xive2_error(xive, "VST: %s entry %x out of range [ 0 .. %x ] !?", 144da71b7e3SCédric Le Goater info->name, idx, idx_max); 145da71b7e3SCédric Le Goater #endif 146da71b7e3SCédric Le Goater return 0; 147da71b7e3SCédric Le Goater } 148da71b7e3SCédric Le Goater 149da71b7e3SCédric Le Goater return vst_addr + idx * info->size; 150da71b7e3SCédric Le Goater } 151da71b7e3SCédric Le Goater 152da71b7e3SCédric Le Goater static uint64_t pnv_xive2_vst_addr_indirect(PnvXive2 *xive, uint32_t type, 153da71b7e3SCédric Le Goater uint64_t vsd, uint32_t idx) 154da71b7e3SCédric Le Goater { 155da71b7e3SCédric Le Goater const XiveVstInfo *info = &vst_infos[type]; 156da71b7e3SCédric Le Goater uint64_t vsd_addr; 157da71b7e3SCédric Le Goater uint32_t vsd_idx; 158da71b7e3SCédric Le Goater uint32_t page_shift; 159da71b7e3SCédric Le Goater uint32_t vst_per_page; 160da71b7e3SCédric Le Goater 161da71b7e3SCédric Le Goater /* Get the page size of the indirect table. */ 162da71b7e3SCédric Le Goater vsd_addr = vsd & VSD_ADDRESS_MASK; 163da71b7e3SCédric Le Goater ldq_be_dma(&address_space_memory, vsd_addr, &vsd, MEMTXATTRS_UNSPECIFIED); 164da71b7e3SCédric Le Goater 165da71b7e3SCédric Le Goater if (!(vsd & VSD_ADDRESS_MASK)) { 166*34b43130SFrederic Barrat #ifdef XIVE2_DEBUG 167da71b7e3SCédric Le Goater xive2_error(xive, "VST: invalid %s entry %x !?", info->name, idx); 168*34b43130SFrederic Barrat #endif 169da71b7e3SCédric Le Goater return 0; 170da71b7e3SCédric Le Goater } 171da71b7e3SCédric Le Goater 172da71b7e3SCédric Le Goater page_shift = GETFIELD(VSD_TSIZE, vsd) + 12; 173da71b7e3SCédric Le Goater 174da71b7e3SCédric Le Goater if (!pnv_xive2_vst_page_size_allowed(page_shift)) { 175da71b7e3SCédric Le Goater xive2_error(xive, "VST: invalid %s page shift %d", info->name, 176da71b7e3SCédric Le Goater page_shift); 177da71b7e3SCédric Le Goater return 0; 178da71b7e3SCédric Le Goater } 179da71b7e3SCédric Le Goater 180da71b7e3SCédric Le Goater vst_per_page = (1ull << page_shift) / info->size; 181da71b7e3SCédric Le Goater vsd_idx = idx / vst_per_page; 182da71b7e3SCédric Le Goater 183da71b7e3SCédric Le Goater /* Load the VSD we are looking for, if not already done */ 184da71b7e3SCédric Le Goater if (vsd_idx) { 185da71b7e3SCédric Le Goater vsd_addr = vsd_addr + vsd_idx * XIVE_VSD_SIZE; 186da71b7e3SCédric Le Goater ldq_be_dma(&address_space_memory, vsd_addr, &vsd, 187da71b7e3SCédric Le Goater MEMTXATTRS_UNSPECIFIED); 188da71b7e3SCédric Le Goater 189da71b7e3SCédric Le Goater if (!(vsd & VSD_ADDRESS_MASK)) { 190*34b43130SFrederic Barrat #ifdef XIVE2_DEBUG 191da71b7e3SCédric Le Goater xive2_error(xive, "VST: invalid %s entry %x !?", info->name, idx); 192*34b43130SFrederic Barrat #endif 193da71b7e3SCédric Le Goater return 0; 194da71b7e3SCédric Le Goater } 195da71b7e3SCédric Le Goater 196da71b7e3SCédric Le Goater /* 197da71b7e3SCédric Le Goater * Check that the pages have a consistent size across the 198da71b7e3SCédric Le Goater * indirect table 199da71b7e3SCédric Le Goater */ 200da71b7e3SCédric Le Goater if (page_shift != GETFIELD(VSD_TSIZE, vsd) + 12) { 201da71b7e3SCédric Le Goater xive2_error(xive, "VST: %s entry %x indirect page size differ !?", 202da71b7e3SCédric Le Goater info->name, idx); 203da71b7e3SCédric Le Goater return 0; 204da71b7e3SCédric Le Goater } 205da71b7e3SCédric Le Goater } 206da71b7e3SCédric Le Goater 207da71b7e3SCédric Le Goater return pnv_xive2_vst_addr_direct(xive, type, vsd, (idx % vst_per_page)); 208da71b7e3SCédric Le Goater } 209da71b7e3SCédric Le Goater 210da71b7e3SCédric Le Goater static uint64_t pnv_xive2_vst_addr(PnvXive2 *xive, uint32_t type, uint8_t blk, 211da71b7e3SCédric Le Goater uint32_t idx) 212da71b7e3SCédric Le Goater { 213da71b7e3SCédric Le Goater const XiveVstInfo *info = &vst_infos[type]; 214da71b7e3SCédric Le Goater uint64_t vsd; 215da71b7e3SCédric Le Goater 216da71b7e3SCédric Le Goater if (blk >= info->max_blocks) { 217da71b7e3SCédric Le Goater xive2_error(xive, "VST: invalid block id %d for VST %s %d !?", 218da71b7e3SCédric Le Goater blk, info->name, idx); 219da71b7e3SCédric Le Goater return 0; 220da71b7e3SCédric Le Goater } 221da71b7e3SCédric Le Goater 222da71b7e3SCédric Le Goater vsd = xive->vsds[type][blk]; 223da71b7e3SCédric Le Goater 224da71b7e3SCédric Le Goater /* Remote VST access */ 225da71b7e3SCédric Le Goater if (GETFIELD(VSD_MODE, vsd) == VSD_MODE_FORWARD) { 226da71b7e3SCédric Le Goater xive = pnv_xive2_get_remote(blk); 227da71b7e3SCédric Le Goater 228da71b7e3SCédric Le Goater return xive ? pnv_xive2_vst_addr(xive, type, blk, idx) : 0; 229da71b7e3SCédric Le Goater } 230da71b7e3SCédric Le Goater 231da71b7e3SCédric Le Goater if (VSD_INDIRECT & vsd) { 232da71b7e3SCédric Le Goater return pnv_xive2_vst_addr_indirect(xive, type, vsd, idx); 233da71b7e3SCédric Le Goater } 234da71b7e3SCédric Le Goater 235da71b7e3SCédric Le Goater return pnv_xive2_vst_addr_direct(xive, type, vsd, idx); 236da71b7e3SCédric Le Goater } 237da71b7e3SCédric Le Goater 238da71b7e3SCédric Le Goater static int pnv_xive2_vst_read(PnvXive2 *xive, uint32_t type, uint8_t blk, 239da71b7e3SCédric Le Goater uint32_t idx, void *data) 240da71b7e3SCédric Le Goater { 241da71b7e3SCédric Le Goater const XiveVstInfo *info = &vst_infos[type]; 242da71b7e3SCédric Le Goater uint64_t addr = pnv_xive2_vst_addr(xive, type, blk, idx); 243da71b7e3SCédric Le Goater 244da71b7e3SCédric Le Goater if (!addr) { 245da71b7e3SCédric Le Goater return -1; 246da71b7e3SCédric Le Goater } 247da71b7e3SCédric Le Goater 248da71b7e3SCédric Le Goater cpu_physical_memory_read(addr, data, info->size); 249da71b7e3SCédric Le Goater return 0; 250da71b7e3SCédric Le Goater } 251da71b7e3SCédric Le Goater 252da71b7e3SCédric Le Goater #define XIVE_VST_WORD_ALL -1 253da71b7e3SCédric Le Goater 254da71b7e3SCédric Le Goater static int pnv_xive2_vst_write(PnvXive2 *xive, uint32_t type, uint8_t blk, 255da71b7e3SCédric Le Goater uint32_t idx, void *data, uint32_t word_number) 256da71b7e3SCédric Le Goater { 257da71b7e3SCédric Le Goater const XiveVstInfo *info = &vst_infos[type]; 258da71b7e3SCédric Le Goater uint64_t addr = pnv_xive2_vst_addr(xive, type, blk, idx); 259da71b7e3SCédric Le Goater 260da71b7e3SCédric Le Goater if (!addr) { 261da71b7e3SCédric Le Goater return -1; 262da71b7e3SCédric Le Goater } 263da71b7e3SCédric Le Goater 264da71b7e3SCédric Le Goater if (word_number == XIVE_VST_WORD_ALL) { 265da71b7e3SCédric Le Goater cpu_physical_memory_write(addr, data, info->size); 266da71b7e3SCédric Le Goater } else { 267da71b7e3SCédric Le Goater cpu_physical_memory_write(addr + word_number * 4, 268da71b7e3SCédric Le Goater data + word_number * 4, 4); 269da71b7e3SCédric Le Goater } 270da71b7e3SCédric Le Goater return 0; 271da71b7e3SCédric Le Goater } 272da71b7e3SCédric Le Goater 2730aa2612aSCédric Le Goater static int pnv_xive2_get_pq(Xive2Router *xrtr, uint8_t blk, uint32_t idx, 2740aa2612aSCédric Le Goater uint8_t *pq) 2750aa2612aSCédric Le Goater { 2760aa2612aSCédric Le Goater PnvXive2 *xive = PNV_XIVE2(xrtr); 2770aa2612aSCédric Le Goater 2780aa2612aSCédric Le Goater if (pnv_xive2_block_id(xive) != blk) { 2790aa2612aSCédric Le Goater xive2_error(xive, "VST: EAS %x is remote !?", XIVE_EAS(blk, idx)); 2800aa2612aSCédric Le Goater return -1; 2810aa2612aSCédric Le Goater } 2820aa2612aSCédric Le Goater 2830aa2612aSCédric Le Goater *pq = xive_source_esb_get(&xive->ipi_source, idx); 2840aa2612aSCédric Le Goater return 0; 2850aa2612aSCédric Le Goater } 2860aa2612aSCédric Le Goater 2870aa2612aSCédric Le Goater static int pnv_xive2_set_pq(Xive2Router *xrtr, uint8_t blk, uint32_t idx, 2880aa2612aSCédric Le Goater uint8_t *pq) 2890aa2612aSCédric Le Goater { 2900aa2612aSCédric Le Goater PnvXive2 *xive = PNV_XIVE2(xrtr); 2910aa2612aSCédric Le Goater 2920aa2612aSCédric Le Goater if (pnv_xive2_block_id(xive) != blk) { 2930aa2612aSCédric Le Goater xive2_error(xive, "VST: EAS %x is remote !?", XIVE_EAS(blk, idx)); 2940aa2612aSCédric Le Goater return -1; 2950aa2612aSCédric Le Goater } 2960aa2612aSCédric Le Goater 2970aa2612aSCédric Le Goater *pq = xive_source_esb_set(&xive->ipi_source, idx, *pq); 2980aa2612aSCédric Le Goater return 0; 2990aa2612aSCédric Le Goater } 3000aa2612aSCédric Le Goater 301da71b7e3SCédric Le Goater static int pnv_xive2_get_end(Xive2Router *xrtr, uint8_t blk, uint32_t idx, 302da71b7e3SCédric Le Goater Xive2End *end) 303da71b7e3SCédric Le Goater { 304da71b7e3SCédric Le Goater return pnv_xive2_vst_read(PNV_XIVE2(xrtr), VST_END, blk, idx, end); 305da71b7e3SCédric Le Goater } 306da71b7e3SCédric Le Goater 307da71b7e3SCédric Le Goater static int pnv_xive2_write_end(Xive2Router *xrtr, uint8_t blk, uint32_t idx, 308da71b7e3SCédric Le Goater Xive2End *end, uint8_t word_number) 309da71b7e3SCédric Le Goater { 310da71b7e3SCédric Le Goater return pnv_xive2_vst_write(PNV_XIVE2(xrtr), VST_END, blk, idx, end, 311da71b7e3SCédric Le Goater word_number); 312da71b7e3SCédric Le Goater } 313da71b7e3SCédric Le Goater 314da71b7e3SCédric Le Goater static int pnv_xive2_end_update(PnvXive2 *xive) 315da71b7e3SCédric Le Goater { 316da71b7e3SCédric Le Goater uint8_t blk = GETFIELD(VC_ENDC_WATCH_BLOCK_ID, 317da71b7e3SCédric Le Goater xive->vc_regs[(VC_ENDC_WATCH0_SPEC >> 3)]); 318da71b7e3SCédric Le Goater uint32_t idx = GETFIELD(VC_ENDC_WATCH_INDEX, 319da71b7e3SCédric Le Goater xive->vc_regs[(VC_ENDC_WATCH0_SPEC >> 3)]); 320da71b7e3SCédric Le Goater int i; 321da71b7e3SCédric Le Goater uint64_t endc_watch[4]; 322da71b7e3SCédric Le Goater 323da71b7e3SCédric Le Goater for (i = 0; i < ARRAY_SIZE(endc_watch); i++) { 324da71b7e3SCédric Le Goater endc_watch[i] = 325da71b7e3SCédric Le Goater cpu_to_be64(xive->vc_regs[(VC_ENDC_WATCH0_DATA0 >> 3) + i]); 326da71b7e3SCédric Le Goater } 327da71b7e3SCédric Le Goater 328da71b7e3SCédric Le Goater return pnv_xive2_vst_write(xive, VST_END, blk, idx, endc_watch, 329da71b7e3SCédric Le Goater XIVE_VST_WORD_ALL); 330da71b7e3SCédric Le Goater } 331da71b7e3SCédric Le Goater 332da71b7e3SCédric Le Goater static void pnv_xive2_end_cache_load(PnvXive2 *xive) 333da71b7e3SCédric Le Goater { 334da71b7e3SCédric Le Goater uint8_t blk = GETFIELD(VC_ENDC_WATCH_BLOCK_ID, 335da71b7e3SCédric Le Goater xive->vc_regs[(VC_ENDC_WATCH0_SPEC >> 3)]); 336da71b7e3SCédric Le Goater uint32_t idx = GETFIELD(VC_ENDC_WATCH_INDEX, 337da71b7e3SCédric Le Goater xive->vc_regs[(VC_ENDC_WATCH0_SPEC >> 3)]); 338da71b7e3SCédric Le Goater uint64_t endc_watch[4] = { 0 }; 339da71b7e3SCédric Le Goater int i; 340da71b7e3SCédric Le Goater 341da71b7e3SCédric Le Goater if (pnv_xive2_vst_read(xive, VST_END, blk, idx, endc_watch)) { 342da71b7e3SCédric Le Goater xive2_error(xive, "VST: no END entry %x/%x !?", blk, idx); 343da71b7e3SCédric Le Goater } 344da71b7e3SCédric Le Goater 345da71b7e3SCédric Le Goater for (i = 0; i < ARRAY_SIZE(endc_watch); i++) { 346da71b7e3SCédric Le Goater xive->vc_regs[(VC_ENDC_WATCH0_DATA0 >> 3) + i] = 347da71b7e3SCédric Le Goater be64_to_cpu(endc_watch[i]); 348da71b7e3SCédric Le Goater } 349da71b7e3SCédric Le Goater } 350da71b7e3SCédric Le Goater 351da71b7e3SCédric Le Goater static int pnv_xive2_get_nvp(Xive2Router *xrtr, uint8_t blk, uint32_t idx, 352da71b7e3SCédric Le Goater Xive2Nvp *nvp) 353da71b7e3SCédric Le Goater { 354da71b7e3SCédric Le Goater return pnv_xive2_vst_read(PNV_XIVE2(xrtr), VST_NVP, blk, idx, nvp); 355da71b7e3SCédric Le Goater } 356da71b7e3SCédric Le Goater 357da71b7e3SCédric Le Goater static int pnv_xive2_write_nvp(Xive2Router *xrtr, uint8_t blk, uint32_t idx, 358da71b7e3SCédric Le Goater Xive2Nvp *nvp, uint8_t word_number) 359da71b7e3SCédric Le Goater { 360da71b7e3SCédric Le Goater return pnv_xive2_vst_write(PNV_XIVE2(xrtr), VST_NVP, blk, idx, nvp, 361da71b7e3SCédric Le Goater word_number); 362da71b7e3SCédric Le Goater } 363da71b7e3SCédric Le Goater 364da71b7e3SCédric Le Goater static int pnv_xive2_nvp_update(PnvXive2 *xive) 365da71b7e3SCédric Le Goater { 366da71b7e3SCédric Le Goater uint8_t blk = GETFIELD(PC_NXC_WATCH_BLOCK_ID, 367da71b7e3SCédric Le Goater xive->pc_regs[(PC_NXC_WATCH0_SPEC >> 3)]); 368da71b7e3SCédric Le Goater uint32_t idx = GETFIELD(PC_NXC_WATCH_INDEX, 369da71b7e3SCédric Le Goater xive->pc_regs[(PC_NXC_WATCH0_SPEC >> 3)]); 370da71b7e3SCédric Le Goater int i; 371da71b7e3SCédric Le Goater uint64_t nxc_watch[4]; 372da71b7e3SCédric Le Goater 373da71b7e3SCédric Le Goater for (i = 0; i < ARRAY_SIZE(nxc_watch); i++) { 374da71b7e3SCédric Le Goater nxc_watch[i] = 375da71b7e3SCédric Le Goater cpu_to_be64(xive->pc_regs[(PC_NXC_WATCH0_DATA0 >> 3) + i]); 376da71b7e3SCédric Le Goater } 377da71b7e3SCédric Le Goater 378da71b7e3SCédric Le Goater return pnv_xive2_vst_write(xive, VST_NVP, blk, idx, nxc_watch, 379da71b7e3SCédric Le Goater XIVE_VST_WORD_ALL); 380da71b7e3SCédric Le Goater } 381da71b7e3SCédric Le Goater 382da71b7e3SCédric Le Goater static void pnv_xive2_nvp_cache_load(PnvXive2 *xive) 383da71b7e3SCédric Le Goater { 384da71b7e3SCédric Le Goater uint8_t blk = GETFIELD(PC_NXC_WATCH_BLOCK_ID, 385da71b7e3SCédric Le Goater xive->pc_regs[(PC_NXC_WATCH0_SPEC >> 3)]); 386da71b7e3SCédric Le Goater uint32_t idx = GETFIELD(PC_NXC_WATCH_INDEX, 387da71b7e3SCédric Le Goater xive->pc_regs[(PC_NXC_WATCH0_SPEC >> 3)]); 388da71b7e3SCédric Le Goater uint64_t nxc_watch[4] = { 0 }; 389da71b7e3SCédric Le Goater int i; 390da71b7e3SCédric Le Goater 391da71b7e3SCédric Le Goater if (pnv_xive2_vst_read(xive, VST_NVP, blk, idx, nxc_watch)) { 392da71b7e3SCédric Le Goater xive2_error(xive, "VST: no NVP entry %x/%x !?", blk, idx); 393da71b7e3SCédric Le Goater } 394da71b7e3SCédric Le Goater 395da71b7e3SCédric Le Goater for (i = 0; i < ARRAY_SIZE(nxc_watch); i++) { 396da71b7e3SCédric Le Goater xive->pc_regs[(PC_NXC_WATCH0_DATA0 >> 3) + i] = 397da71b7e3SCédric Le Goater be64_to_cpu(nxc_watch[i]); 398da71b7e3SCédric Le Goater } 399da71b7e3SCédric Le Goater } 400da71b7e3SCédric Le Goater 401da71b7e3SCédric Le Goater static int pnv_xive2_get_eas(Xive2Router *xrtr, uint8_t blk, uint32_t idx, 402da71b7e3SCédric Le Goater Xive2Eas *eas) 403da71b7e3SCédric Le Goater { 404da71b7e3SCédric Le Goater PnvXive2 *xive = PNV_XIVE2(xrtr); 405da71b7e3SCédric Le Goater 406da71b7e3SCédric Le Goater if (pnv_xive2_block_id(xive) != blk) { 407da71b7e3SCédric Le Goater xive2_error(xive, "VST: EAS %x is remote !?", XIVE_EAS(blk, idx)); 408da71b7e3SCédric Le Goater return -1; 409da71b7e3SCédric Le Goater } 410da71b7e3SCédric Le Goater 411da71b7e3SCédric Le Goater return pnv_xive2_vst_read(xive, VST_EAS, blk, idx, eas); 412da71b7e3SCédric Le Goater } 413da71b7e3SCédric Le Goater 414e16032b8SCédric Le Goater static uint32_t pnv_xive2_get_config(Xive2Router *xrtr) 415e16032b8SCédric Le Goater { 416e16032b8SCédric Le Goater PnvXive2 *xive = PNV_XIVE2(xrtr); 417e16032b8SCédric Le Goater uint32_t cfg = 0; 418e16032b8SCédric Le Goater 419e16032b8SCédric Le Goater if (xive->cq_regs[CQ_XIVE_CFG >> 3] & CQ_XIVE_CFG_GEN1_TIMA_OS) { 420e16032b8SCédric Le Goater cfg |= XIVE2_GEN1_TIMA_OS; 421e16032b8SCédric Le Goater } 422e16032b8SCédric Le Goater 423835806f1SCédric Le Goater if (xive->cq_regs[CQ_XIVE_CFG >> 3] & CQ_XIVE_CFG_EN_VP_SAVE_RESTORE) { 424835806f1SCédric Le Goater cfg |= XIVE2_VP_SAVE_RESTORE; 425835806f1SCédric Le Goater } 426835806f1SCédric Le Goater 42709a7e60cSCédric Le Goater if (GETFIELD(CQ_XIVE_CFG_HYP_HARD_RANGE, 42809a7e60cSCédric Le Goater xive->cq_regs[CQ_XIVE_CFG >> 3]) == CQ_XIVE_CFG_THREADID_8BITS) { 42909a7e60cSCédric Le Goater cfg |= XIVE2_THREADID_8BITS; 43009a7e60cSCédric Le Goater } 43109a7e60cSCédric Le Goater 432e16032b8SCédric Le Goater return cfg; 433e16032b8SCédric Le Goater } 434e16032b8SCédric Le Goater 435da71b7e3SCédric Le Goater static bool pnv_xive2_is_cpu_enabled(PnvXive2 *xive, PowerPCCPU *cpu) 436da71b7e3SCédric Le Goater { 437da71b7e3SCédric Le Goater int pir = ppc_cpu_pir(cpu); 438da71b7e3SCédric Le Goater uint32_t fc = PNV10_PIR2FUSEDCORE(pir); 439da71b7e3SCédric Le Goater uint64_t reg = fc < 8 ? TCTXT_EN0 : TCTXT_EN1; 440da71b7e3SCédric Le Goater uint32_t bit = pir & 0x3f; 441da71b7e3SCédric Le Goater 442da71b7e3SCédric Le Goater return xive->tctxt_regs[reg >> 3] & PPC_BIT(bit); 443da71b7e3SCédric Le Goater } 444da71b7e3SCédric Le Goater 445da71b7e3SCédric Le Goater static int pnv_xive2_match_nvt(XivePresenter *xptr, uint8_t format, 446da71b7e3SCédric Le Goater uint8_t nvt_blk, uint32_t nvt_idx, 447da71b7e3SCédric Le Goater bool cam_ignore, uint8_t priority, 448da71b7e3SCédric Le Goater uint32_t logic_serv, XiveTCTXMatch *match) 449da71b7e3SCédric Le Goater { 450da71b7e3SCédric Le Goater PnvXive2 *xive = PNV_XIVE2(xptr); 451da71b7e3SCédric Le Goater PnvChip *chip = xive->chip; 452da71b7e3SCédric Le Goater int count = 0; 453da71b7e3SCédric Le Goater int i, j; 454747ffe28SCédric Le Goater bool gen1_tima_os = 455747ffe28SCédric Le Goater xive->cq_regs[CQ_XIVE_CFG >> 3] & CQ_XIVE_CFG_GEN1_TIMA_OS; 456da71b7e3SCédric Le Goater 457da71b7e3SCédric Le Goater for (i = 0; i < chip->nr_cores; i++) { 458da71b7e3SCédric Le Goater PnvCore *pc = chip->cores[i]; 459da71b7e3SCédric Le Goater CPUCore *cc = CPU_CORE(pc); 460da71b7e3SCédric Le Goater 461da71b7e3SCédric Le Goater for (j = 0; j < cc->nr_threads; j++) { 462da71b7e3SCédric Le Goater PowerPCCPU *cpu = pc->threads[j]; 463da71b7e3SCédric Le Goater XiveTCTX *tctx; 464da71b7e3SCédric Le Goater int ring; 465da71b7e3SCédric Le Goater 466da71b7e3SCédric Le Goater if (!pnv_xive2_is_cpu_enabled(xive, cpu)) { 467da71b7e3SCédric Le Goater continue; 468da71b7e3SCédric Le Goater } 469da71b7e3SCédric Le Goater 470da71b7e3SCédric Le Goater tctx = XIVE_TCTX(pnv_cpu_state(cpu)->intc); 471da71b7e3SCédric Le Goater 472747ffe28SCédric Le Goater if (gen1_tima_os) { 473747ffe28SCédric Le Goater ring = xive_presenter_tctx_match(xptr, tctx, format, nvt_blk, 474747ffe28SCédric Le Goater nvt_idx, cam_ignore, 475747ffe28SCédric Le Goater logic_serv); 476747ffe28SCédric Le Goater } else { 477da71b7e3SCédric Le Goater ring = xive2_presenter_tctx_match(xptr, tctx, format, nvt_blk, 478da71b7e3SCédric Le Goater nvt_idx, cam_ignore, 479da71b7e3SCédric Le Goater logic_serv); 480747ffe28SCédric Le Goater } 481da71b7e3SCédric Le Goater 482da71b7e3SCédric Le Goater /* 483da71b7e3SCédric Le Goater * Save the context and follow on to catch duplicates, 484da71b7e3SCédric Le Goater * that we don't support yet. 485da71b7e3SCédric Le Goater */ 486da71b7e3SCédric Le Goater if (ring != -1) { 487da71b7e3SCédric Le Goater if (match->tctx) { 488da71b7e3SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "XIVE: already found a " 489da71b7e3SCédric Le Goater "thread context NVT %x/%x\n", 490da71b7e3SCédric Le Goater nvt_blk, nvt_idx); 491da71b7e3SCédric Le Goater return false; 492da71b7e3SCédric Le Goater } 493da71b7e3SCédric Le Goater 494da71b7e3SCédric Le Goater match->ring = ring; 495da71b7e3SCédric Le Goater match->tctx = tctx; 496da71b7e3SCédric Le Goater count++; 497da71b7e3SCédric Le Goater } 498da71b7e3SCédric Le Goater } 499da71b7e3SCédric Le Goater } 500da71b7e3SCédric Le Goater 501da71b7e3SCédric Le Goater return count; 502da71b7e3SCédric Le Goater } 503da71b7e3SCédric Le Goater 504da71b7e3SCédric Le Goater static uint8_t pnv_xive2_get_block_id(Xive2Router *xrtr) 505da71b7e3SCédric Le Goater { 506da71b7e3SCédric Le Goater return pnv_xive2_block_id(PNV_XIVE2(xrtr)); 507da71b7e3SCédric Le Goater } 508da71b7e3SCédric Le Goater 509da71b7e3SCédric Le Goater /* 510da71b7e3SCédric Le Goater * The TIMA MMIO space is shared among the chips and to identify the 511da71b7e3SCédric Le Goater * chip from which the access is being done, we extract the chip id 512da71b7e3SCédric Le Goater * from the PIR. 513da71b7e3SCédric Le Goater */ 514da71b7e3SCédric Le Goater static PnvXive2 *pnv_xive2_tm_get_xive(PowerPCCPU *cpu) 515da71b7e3SCédric Le Goater { 516da71b7e3SCédric Le Goater int pir = ppc_cpu_pir(cpu); 517da71b7e3SCédric Le Goater XivePresenter *xptr = XIVE_TCTX(pnv_cpu_state(cpu)->intc)->xptr; 518da71b7e3SCédric Le Goater PnvXive2 *xive = PNV_XIVE2(xptr); 519da71b7e3SCédric Le Goater 520da71b7e3SCédric Le Goater if (!pnv_xive2_is_cpu_enabled(xive, cpu)) { 521da71b7e3SCédric Le Goater xive2_error(xive, "IC: CPU %x is not enabled", pir); 522da71b7e3SCédric Le Goater } 523da71b7e3SCédric Le Goater return xive; 524da71b7e3SCédric Le Goater } 525da71b7e3SCédric Le Goater 526da71b7e3SCédric Le Goater /* 527da71b7e3SCédric Le Goater * The internal sources of the interrupt controller have no knowledge 528da71b7e3SCédric Le Goater * of the XIVE2 chip on which they reside. Encode the block id in the 529da71b7e3SCédric Le Goater * source interrupt number before forwarding the source event 530da71b7e3SCédric Le Goater * notification to the Router. This is required on a multichip system. 531da71b7e3SCédric Le Goater */ 5320aa2612aSCédric Le Goater static void pnv_xive2_notify(XiveNotifier *xn, uint32_t srcno, bool pq_checked) 533da71b7e3SCédric Le Goater { 534da71b7e3SCédric Le Goater PnvXive2 *xive = PNV_XIVE2(xn); 535da71b7e3SCédric Le Goater uint8_t blk = pnv_xive2_block_id(xive); 536da71b7e3SCédric Le Goater 5370aa2612aSCédric Le Goater xive2_router_notify(xn, XIVE_EAS(blk, srcno), pq_checked); 538da71b7e3SCédric Le Goater } 539da71b7e3SCédric Le Goater 540da71b7e3SCédric Le Goater /* 541da71b7e3SCédric Le Goater * Set Translation Tables 542da71b7e3SCédric Le Goater * 543da71b7e3SCédric Le Goater * TODO add support for multiple sets 544da71b7e3SCédric Le Goater */ 545da71b7e3SCédric Le Goater static int pnv_xive2_stt_set_data(PnvXive2 *xive, uint64_t val) 546da71b7e3SCédric Le Goater { 547da71b7e3SCédric Le Goater uint8_t tsel = GETFIELD(CQ_TAR_SELECT, xive->cq_regs[CQ_TAR >> 3]); 548da71b7e3SCédric Le Goater uint8_t entry = GETFIELD(CQ_TAR_ENTRY_SELECT, 549da71b7e3SCédric Le Goater xive->cq_regs[CQ_TAR >> 3]); 550da71b7e3SCédric Le Goater 551da71b7e3SCédric Le Goater switch (tsel) { 552da71b7e3SCédric Le Goater case CQ_TAR_NVPG: 553da71b7e3SCédric Le Goater case CQ_TAR_ESB: 554da71b7e3SCédric Le Goater case CQ_TAR_END: 555da71b7e3SCédric Le Goater xive->tables[tsel][entry] = val; 556da71b7e3SCédric Le Goater break; 557da71b7e3SCédric Le Goater default: 558da71b7e3SCédric Le Goater xive2_error(xive, "IC: unsupported table %d", tsel); 559da71b7e3SCédric Le Goater return -1; 560da71b7e3SCédric Le Goater } 561da71b7e3SCédric Le Goater 562da71b7e3SCédric Le Goater if (xive->cq_regs[CQ_TAR >> 3] & CQ_TAR_AUTOINC) { 563da71b7e3SCédric Le Goater xive->cq_regs[CQ_TAR >> 3] = SETFIELD(CQ_TAR_ENTRY_SELECT, 564da71b7e3SCédric Le Goater xive->cq_regs[CQ_TAR >> 3], ++entry); 565da71b7e3SCédric Le Goater } 566da71b7e3SCédric Le Goater 567da71b7e3SCédric Le Goater return 0; 568da71b7e3SCédric Le Goater } 569da71b7e3SCédric Le Goater /* 570da71b7e3SCédric Le Goater * Virtual Structure Tables (VST) configuration 571da71b7e3SCédric Le Goater */ 572da71b7e3SCédric Le Goater static void pnv_xive2_vst_set_exclusive(PnvXive2 *xive, uint8_t type, 573da71b7e3SCédric Le Goater uint8_t blk, uint64_t vsd) 574da71b7e3SCédric Le Goater { 575da71b7e3SCédric Le Goater Xive2EndSource *end_xsrc = &xive->end_source; 576da71b7e3SCédric Le Goater XiveSource *xsrc = &xive->ipi_source; 577da71b7e3SCédric Le Goater const XiveVstInfo *info = &vst_infos[type]; 578da71b7e3SCédric Le Goater uint32_t page_shift = GETFIELD(VSD_TSIZE, vsd) + 12; 579da71b7e3SCédric Le Goater uint64_t vst_tsize = 1ull << page_shift; 580da71b7e3SCédric Le Goater uint64_t vst_addr = vsd & VSD_ADDRESS_MASK; 581da71b7e3SCédric Le Goater 582da71b7e3SCédric Le Goater /* Basic checks */ 583da71b7e3SCédric Le Goater 584da71b7e3SCédric Le Goater if (VSD_INDIRECT & vsd) { 585da71b7e3SCédric Le Goater if (!pnv_xive2_vst_page_size_allowed(page_shift)) { 586da71b7e3SCédric Le Goater xive2_error(xive, "VST: invalid %s page shift %d", info->name, 587da71b7e3SCédric Le Goater page_shift); 588da71b7e3SCédric Le Goater return; 589da71b7e3SCédric Le Goater } 590da71b7e3SCédric Le Goater } 591da71b7e3SCédric Le Goater 592da71b7e3SCédric Le Goater if (!QEMU_IS_ALIGNED(vst_addr, 1ull << page_shift)) { 593da71b7e3SCédric Le Goater xive2_error(xive, "VST: %s table address 0x%"PRIx64 594da71b7e3SCédric Le Goater " is not aligned with page shift %d", 595da71b7e3SCédric Le Goater info->name, vst_addr, page_shift); 596da71b7e3SCédric Le Goater return; 597da71b7e3SCédric Le Goater } 598da71b7e3SCédric Le Goater 599da71b7e3SCédric Le Goater /* Record the table configuration (in SRAM on HW) */ 600da71b7e3SCédric Le Goater xive->vsds[type][blk] = vsd; 601da71b7e3SCédric Le Goater 602da71b7e3SCédric Le Goater /* Now tune the models with the configuration provided by the FW */ 603da71b7e3SCédric Le Goater 604da71b7e3SCédric Le Goater switch (type) { 605da71b7e3SCédric Le Goater case VST_ESB: 606da71b7e3SCédric Le Goater /* 607da71b7e3SCédric Le Goater * Backing store pages for the source PQ bits. The model does 608da71b7e3SCédric Le Goater * not use these PQ bits backed in RAM because the XiveSource 609da71b7e3SCédric Le Goater * model has its own. 610da71b7e3SCédric Le Goater * 611da71b7e3SCédric Le Goater * If the table is direct, we can compute the number of PQ 612da71b7e3SCédric Le Goater * entries provisioned by FW (such as skiboot) and resize the 613da71b7e3SCédric Le Goater * ESB window accordingly. 614da71b7e3SCédric Le Goater */ 615da71b7e3SCédric Le Goater if (!(VSD_INDIRECT & vsd)) { 616da71b7e3SCédric Le Goater memory_region_set_size(&xsrc->esb_mmio, vst_tsize * SBE_PER_BYTE 617da71b7e3SCédric Le Goater * (1ull << xsrc->esb_shift)); 618da71b7e3SCédric Le Goater } 619da71b7e3SCédric Le Goater 620da71b7e3SCédric Le Goater memory_region_add_subregion(&xive->esb_mmio, 0, &xsrc->esb_mmio); 621da71b7e3SCédric Le Goater break; 622da71b7e3SCédric Le Goater 623da71b7e3SCédric Le Goater case VST_EAS: /* Nothing to be done */ 624da71b7e3SCédric Le Goater break; 625da71b7e3SCédric Le Goater 626da71b7e3SCédric Le Goater case VST_END: 627da71b7e3SCédric Le Goater /* 628da71b7e3SCédric Le Goater * Backing store pages for the END. 629da71b7e3SCédric Le Goater */ 630da71b7e3SCédric Le Goater if (!(VSD_INDIRECT & vsd)) { 631da71b7e3SCédric Le Goater memory_region_set_size(&end_xsrc->esb_mmio, (vst_tsize / info->size) 632da71b7e3SCédric Le Goater * (1ull << end_xsrc->esb_shift)); 633da71b7e3SCédric Le Goater } 634da71b7e3SCédric Le Goater memory_region_add_subregion(&xive->end_mmio, 0, &end_xsrc->esb_mmio); 635da71b7e3SCédric Le Goater break; 636da71b7e3SCédric Le Goater 637da71b7e3SCédric Le Goater case VST_NVP: /* Not modeled */ 638da71b7e3SCédric Le Goater case VST_NVG: /* Not modeled */ 639da71b7e3SCédric Le Goater case VST_NVC: /* Not modeled */ 640da71b7e3SCédric Le Goater case VST_IC: /* Not modeled */ 641da71b7e3SCédric Le Goater case VST_SYNC: /* Not modeled */ 642da71b7e3SCédric Le Goater case VST_ERQ: /* Not modeled */ 643da71b7e3SCédric Le Goater break; 644da71b7e3SCédric Le Goater 645da71b7e3SCédric Le Goater default: 646da71b7e3SCédric Le Goater g_assert_not_reached(); 647da71b7e3SCédric Le Goater } 648da71b7e3SCédric Le Goater } 649da71b7e3SCédric Le Goater 650da71b7e3SCédric Le Goater /* 651da71b7e3SCédric Le Goater * Both PC and VC sub-engines are configured as each use the Virtual 652da71b7e3SCédric Le Goater * Structure Tables 653da71b7e3SCédric Le Goater */ 654da71b7e3SCédric Le Goater static void pnv_xive2_vst_set_data(PnvXive2 *xive, uint64_t vsd) 655da71b7e3SCédric Le Goater { 656da71b7e3SCédric Le Goater uint8_t mode = GETFIELD(VSD_MODE, vsd); 657da71b7e3SCédric Le Goater uint8_t type = GETFIELD(VC_VSD_TABLE_SELECT, 658da71b7e3SCédric Le Goater xive->vc_regs[VC_VSD_TABLE_ADDR >> 3]); 659da71b7e3SCédric Le Goater uint8_t blk = GETFIELD(VC_VSD_TABLE_ADDRESS, 660da71b7e3SCédric Le Goater xive->vc_regs[VC_VSD_TABLE_ADDR >> 3]); 661da71b7e3SCédric Le Goater uint64_t vst_addr = vsd & VSD_ADDRESS_MASK; 662da71b7e3SCédric Le Goater 663da71b7e3SCédric Le Goater if (type > VST_ERQ) { 664da71b7e3SCédric Le Goater xive2_error(xive, "VST: invalid table type %d", type); 665da71b7e3SCédric Le Goater return; 666da71b7e3SCédric Le Goater } 667da71b7e3SCédric Le Goater 668da71b7e3SCédric Le Goater if (blk >= vst_infos[type].max_blocks) { 669da71b7e3SCédric Le Goater xive2_error(xive, "VST: invalid block id %d for" 670da71b7e3SCédric Le Goater " %s table", blk, vst_infos[type].name); 671da71b7e3SCédric Le Goater return; 672da71b7e3SCédric Le Goater } 673da71b7e3SCédric Le Goater 674da71b7e3SCédric Le Goater if (!vst_addr) { 675da71b7e3SCédric Le Goater xive2_error(xive, "VST: invalid %s table address", 676da71b7e3SCédric Le Goater vst_infos[type].name); 677da71b7e3SCédric Le Goater return; 678da71b7e3SCédric Le Goater } 679da71b7e3SCédric Le Goater 680da71b7e3SCédric Le Goater switch (mode) { 681da71b7e3SCédric Le Goater case VSD_MODE_FORWARD: 682da71b7e3SCédric Le Goater xive->vsds[type][blk] = vsd; 683da71b7e3SCédric Le Goater break; 684da71b7e3SCédric Le Goater 685da71b7e3SCédric Le Goater case VSD_MODE_EXCLUSIVE: 686da71b7e3SCédric Le Goater pnv_xive2_vst_set_exclusive(xive, type, blk, vsd); 687da71b7e3SCédric Le Goater break; 688da71b7e3SCédric Le Goater 689da71b7e3SCédric Le Goater default: 690da71b7e3SCédric Le Goater xive2_error(xive, "VST: unsupported table mode %d", mode); 691da71b7e3SCédric Le Goater return; 692da71b7e3SCédric Le Goater } 693da71b7e3SCédric Le Goater } 694da71b7e3SCédric Le Goater 695da71b7e3SCédric Le Goater /* 696da71b7e3SCédric Le Goater * MMIO handlers 697da71b7e3SCédric Le Goater */ 698da71b7e3SCédric Le Goater 699da71b7e3SCédric Le Goater 700da71b7e3SCédric Le Goater /* 701da71b7e3SCédric Le Goater * IC BAR layout 702da71b7e3SCédric Le Goater * 703da71b7e3SCédric Le Goater * Page 0: Internal CQ register accesses (reads & writes) 704da71b7e3SCédric Le Goater * Page 1: Internal PC register accesses (reads & writes) 705da71b7e3SCédric Le Goater * Page 2: Internal VC register accesses (reads & writes) 706da71b7e3SCédric Le Goater * Page 3: Internal TCTXT (TIMA) reg accesses (read & writes) 707da71b7e3SCédric Le Goater * Page 4: Notify Port page (writes only, w/data), 708da71b7e3SCédric Le Goater * Page 5: Reserved 709da71b7e3SCédric Le Goater * Page 6: Sync Poll page (writes only, dataless) 710da71b7e3SCédric Le Goater * Page 7: Sync Inject page (writes only, dataless) 711da71b7e3SCédric Le Goater * Page 8: LSI Trigger page (writes only, dataless) 712da71b7e3SCédric Le Goater * Page 9: LSI SB Management page (reads & writes dataless) 713da71b7e3SCédric Le Goater * Pages 10-255: Reserved 714da71b7e3SCédric Le Goater * Pages 256-383: Direct mapped Thread Context Area (reads & writes) 715da71b7e3SCédric Le Goater * covering the 128 threads in P10. 716da71b7e3SCédric Le Goater * Pages 384-511: Reserved 717da71b7e3SCédric Le Goater */ 718da71b7e3SCédric Le Goater typedef struct PnvXive2Region { 719da71b7e3SCédric Le Goater const char *name; 720da71b7e3SCédric Le Goater uint32_t pgoff; 721da71b7e3SCédric Le Goater uint32_t pgsize; 722da71b7e3SCédric Le Goater const MemoryRegionOps *ops; 723da71b7e3SCédric Le Goater } PnvXive2Region; 724da71b7e3SCédric Le Goater 725da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_ic_cq_ops; 726da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_ic_pc_ops; 727da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_ic_vc_ops; 728da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_ic_tctxt_ops; 729da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_ic_notify_ops; 730da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_ic_sync_ops; 731da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_ic_lsi_ops; 732da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_ic_tm_indirect_ops; 733da71b7e3SCédric Le Goater 734da71b7e3SCédric Le Goater /* 512 pages. 4K: 2M range, 64K: 32M range */ 735da71b7e3SCédric Le Goater static const PnvXive2Region pnv_xive2_ic_regions[] = { 736da71b7e3SCédric Le Goater { "xive-ic-cq", 0, 1, &pnv_xive2_ic_cq_ops }, 737da71b7e3SCédric Le Goater { "xive-ic-vc", 1, 1, &pnv_xive2_ic_vc_ops }, 738da71b7e3SCédric Le Goater { "xive-ic-pc", 2, 1, &pnv_xive2_ic_pc_ops }, 739da71b7e3SCédric Le Goater { "xive-ic-tctxt", 3, 1, &pnv_xive2_ic_tctxt_ops }, 740da71b7e3SCédric Le Goater { "xive-ic-notify", 4, 1, &pnv_xive2_ic_notify_ops }, 741da71b7e3SCédric Le Goater /* page 5 reserved */ 742da71b7e3SCédric Le Goater { "xive-ic-sync", 6, 2, &pnv_xive2_ic_sync_ops }, 743da71b7e3SCédric Le Goater { "xive-ic-lsi", 8, 2, &pnv_xive2_ic_lsi_ops }, 744da71b7e3SCédric Le Goater /* pages 10-255 reserved */ 745da71b7e3SCédric Le Goater { "xive-ic-tm-indirect", 256, 128, &pnv_xive2_ic_tm_indirect_ops }, 746da71b7e3SCédric Le Goater /* pages 384-511 reserved */ 747da71b7e3SCédric Le Goater }; 748da71b7e3SCédric Le Goater 749da71b7e3SCédric Le Goater /* 750da71b7e3SCédric Le Goater * CQ operations 751da71b7e3SCédric Le Goater */ 752da71b7e3SCédric Le Goater 753da71b7e3SCédric Le Goater static uint64_t pnv_xive2_ic_cq_read(void *opaque, hwaddr offset, 754da71b7e3SCédric Le Goater unsigned size) 755da71b7e3SCédric Le Goater { 756da71b7e3SCédric Le Goater PnvXive2 *xive = PNV_XIVE2(opaque); 757da71b7e3SCédric Le Goater uint32_t reg = offset >> 3; 758da71b7e3SCédric Le Goater uint64_t val = 0; 759da71b7e3SCédric Le Goater 760da71b7e3SCédric Le Goater switch (offset) { 761da71b7e3SCédric Le Goater case CQ_XIVE_CAP: /* Set at reset */ 762da71b7e3SCédric Le Goater case CQ_XIVE_CFG: 763da71b7e3SCédric Le Goater val = xive->cq_regs[reg]; 764da71b7e3SCédric Le Goater break; 765da71b7e3SCédric Le Goater case CQ_MSGSND: /* TODO check the #cores of the machine */ 766da71b7e3SCédric Le Goater val = 0xffffffff00000000; 767da71b7e3SCédric Le Goater break; 768da71b7e3SCédric Le Goater case CQ_CFG_PB_GEN: 769da71b7e3SCédric Le Goater val = CQ_CFG_PB_GEN_PB_INIT; /* TODO: fix CQ_CFG_PB_GEN default value */ 770da71b7e3SCédric Le Goater break; 771da71b7e3SCédric Le Goater default: 772da71b7e3SCédric Le Goater xive2_error(xive, "CQ: invalid read @%"HWADDR_PRIx, offset); 773da71b7e3SCédric Le Goater } 774da71b7e3SCédric Le Goater 775da71b7e3SCédric Le Goater return val; 776da71b7e3SCédric Le Goater } 777da71b7e3SCédric Le Goater 778da71b7e3SCédric Le Goater static uint64_t pnv_xive2_bar_size(uint64_t val) 779da71b7e3SCédric Le Goater { 780da71b7e3SCédric Le Goater return 1ull << (GETFIELD(CQ_BAR_RANGE, val) + 24); 781da71b7e3SCédric Le Goater } 782da71b7e3SCédric Le Goater 783da71b7e3SCédric Le Goater static void pnv_xive2_ic_cq_write(void *opaque, hwaddr offset, 784da71b7e3SCédric Le Goater uint64_t val, unsigned size) 785da71b7e3SCédric Le Goater { 786da71b7e3SCédric Le Goater PnvXive2 *xive = PNV_XIVE2(opaque); 787da71b7e3SCédric Le Goater MemoryRegion *sysmem = get_system_memory(); 788da71b7e3SCédric Le Goater uint32_t reg = offset >> 3; 789da71b7e3SCédric Le Goater int i; 790da71b7e3SCédric Le Goater 791da71b7e3SCédric Le Goater switch (offset) { 792da71b7e3SCédric Le Goater case CQ_XIVE_CFG: 793da71b7e3SCédric Le Goater case CQ_RST_CTL: /* TODO: reset all BARs */ 794da71b7e3SCédric Le Goater break; 795da71b7e3SCédric Le Goater 796da71b7e3SCédric Le Goater case CQ_IC_BAR: 797da71b7e3SCédric Le Goater xive->ic_shift = val & CQ_IC_BAR_64K ? 16 : 12; 798da71b7e3SCédric Le Goater if (!(val & CQ_IC_BAR_VALID)) { 799da71b7e3SCédric Le Goater xive->ic_base = 0; 800da71b7e3SCédric Le Goater if (xive->cq_regs[reg] & CQ_IC_BAR_VALID) { 801da71b7e3SCédric Le Goater for (i = 0; i < ARRAY_SIZE(xive->ic_mmios); i++) { 802da71b7e3SCédric Le Goater memory_region_del_subregion(&xive->ic_mmio, 803da71b7e3SCédric Le Goater &xive->ic_mmios[i]); 804da71b7e3SCédric Le Goater } 805da71b7e3SCédric Le Goater memory_region_del_subregion(sysmem, &xive->ic_mmio); 806da71b7e3SCédric Le Goater } 807da71b7e3SCédric Le Goater } else { 808da71b7e3SCédric Le Goater xive->ic_base = val & ~(CQ_IC_BAR_VALID | CQ_IC_BAR_64K); 809da71b7e3SCédric Le Goater if (!(xive->cq_regs[reg] & CQ_IC_BAR_VALID)) { 810da71b7e3SCédric Le Goater for (i = 0; i < ARRAY_SIZE(xive->ic_mmios); i++) { 811da71b7e3SCédric Le Goater memory_region_add_subregion(&xive->ic_mmio, 812da71b7e3SCédric Le Goater pnv_xive2_ic_regions[i].pgoff << xive->ic_shift, 813da71b7e3SCédric Le Goater &xive->ic_mmios[i]); 814da71b7e3SCédric Le Goater } 815da71b7e3SCédric Le Goater memory_region_add_subregion(sysmem, xive->ic_base, 816da71b7e3SCédric Le Goater &xive->ic_mmio); 817da71b7e3SCédric Le Goater } 818da71b7e3SCédric Le Goater } 819da71b7e3SCédric Le Goater break; 820da71b7e3SCédric Le Goater 821da71b7e3SCédric Le Goater case CQ_TM_BAR: 822da71b7e3SCédric Le Goater xive->tm_shift = val & CQ_TM_BAR_64K ? 16 : 12; 823da71b7e3SCédric Le Goater if (!(val & CQ_TM_BAR_VALID)) { 824da71b7e3SCédric Le Goater xive->tm_base = 0; 825da71b7e3SCédric Le Goater if (xive->cq_regs[reg] & CQ_TM_BAR_VALID) { 826da71b7e3SCédric Le Goater memory_region_del_subregion(sysmem, &xive->tm_mmio); 827da71b7e3SCédric Le Goater } 828da71b7e3SCédric Le Goater } else { 829da71b7e3SCédric Le Goater xive->tm_base = val & ~(CQ_TM_BAR_VALID | CQ_TM_BAR_64K); 830da71b7e3SCédric Le Goater if (!(xive->cq_regs[reg] & CQ_TM_BAR_VALID)) { 831da71b7e3SCédric Le Goater memory_region_add_subregion(sysmem, xive->tm_base, 832da71b7e3SCédric Le Goater &xive->tm_mmio); 833da71b7e3SCédric Le Goater } 834da71b7e3SCédric Le Goater } 835da71b7e3SCédric Le Goater break; 836da71b7e3SCédric Le Goater 837da71b7e3SCédric Le Goater case CQ_ESB_BAR: 838da71b7e3SCédric Le Goater xive->esb_shift = val & CQ_BAR_64K ? 16 : 12; 839da71b7e3SCédric Le Goater if (!(val & CQ_BAR_VALID)) { 840da71b7e3SCédric Le Goater xive->esb_base = 0; 841da71b7e3SCédric Le Goater if (xive->cq_regs[reg] & CQ_BAR_VALID) { 842da71b7e3SCédric Le Goater memory_region_del_subregion(sysmem, &xive->esb_mmio); 843da71b7e3SCédric Le Goater } 844da71b7e3SCédric Le Goater } else { 845da71b7e3SCédric Le Goater xive->esb_base = val & CQ_BAR_ADDR; 846da71b7e3SCédric Le Goater if (!(xive->cq_regs[reg] & CQ_BAR_VALID)) { 847da71b7e3SCédric Le Goater memory_region_set_size(&xive->esb_mmio, 848da71b7e3SCédric Le Goater pnv_xive2_bar_size(val)); 849da71b7e3SCédric Le Goater memory_region_add_subregion(sysmem, xive->esb_base, 850da71b7e3SCédric Le Goater &xive->esb_mmio); 851da71b7e3SCédric Le Goater } 852da71b7e3SCédric Le Goater } 853da71b7e3SCédric Le Goater break; 854da71b7e3SCédric Le Goater 855da71b7e3SCédric Le Goater case CQ_END_BAR: 856da71b7e3SCédric Le Goater xive->end_shift = val & CQ_BAR_64K ? 16 : 12; 857da71b7e3SCédric Le Goater if (!(val & CQ_BAR_VALID)) { 858da71b7e3SCédric Le Goater xive->end_base = 0; 859da71b7e3SCédric Le Goater if (xive->cq_regs[reg] & CQ_BAR_VALID) { 860da71b7e3SCédric Le Goater memory_region_del_subregion(sysmem, &xive->end_mmio); 861da71b7e3SCédric Le Goater } 862da71b7e3SCédric Le Goater } else { 863da71b7e3SCédric Le Goater xive->end_base = val & CQ_BAR_ADDR; 864da71b7e3SCédric Le Goater if (!(xive->cq_regs[reg] & CQ_BAR_VALID)) { 865da71b7e3SCédric Le Goater memory_region_set_size(&xive->end_mmio, 866da71b7e3SCédric Le Goater pnv_xive2_bar_size(val)); 867da71b7e3SCédric Le Goater memory_region_add_subregion(sysmem, xive->end_base, 868da71b7e3SCédric Le Goater &xive->end_mmio); 869da71b7e3SCédric Le Goater } 870da71b7e3SCédric Le Goater } 871da71b7e3SCédric Le Goater break; 872da71b7e3SCédric Le Goater 873da71b7e3SCédric Le Goater case CQ_NVC_BAR: 874da71b7e3SCédric Le Goater xive->nvc_shift = val & CQ_BAR_64K ? 16 : 12; 875da71b7e3SCédric Le Goater if (!(val & CQ_BAR_VALID)) { 876da71b7e3SCédric Le Goater xive->nvc_base = 0; 877da71b7e3SCédric Le Goater if (xive->cq_regs[reg] & CQ_BAR_VALID) { 878da71b7e3SCédric Le Goater memory_region_del_subregion(sysmem, &xive->nvc_mmio); 879da71b7e3SCédric Le Goater } 880da71b7e3SCédric Le Goater } else { 881da71b7e3SCédric Le Goater xive->nvc_base = val & CQ_BAR_ADDR; 882da71b7e3SCédric Le Goater if (!(xive->cq_regs[reg] & CQ_BAR_VALID)) { 883da71b7e3SCédric Le Goater memory_region_set_size(&xive->nvc_mmio, 884da71b7e3SCédric Le Goater pnv_xive2_bar_size(val)); 885da71b7e3SCédric Le Goater memory_region_add_subregion(sysmem, xive->nvc_base, 886da71b7e3SCédric Le Goater &xive->nvc_mmio); 887da71b7e3SCédric Le Goater } 888da71b7e3SCédric Le Goater } 889da71b7e3SCédric Le Goater break; 890da71b7e3SCédric Le Goater 891da71b7e3SCédric Le Goater case CQ_NVPG_BAR: 892da71b7e3SCédric Le Goater xive->nvpg_shift = val & CQ_BAR_64K ? 16 : 12; 893da71b7e3SCédric Le Goater if (!(val & CQ_BAR_VALID)) { 894da71b7e3SCédric Le Goater xive->nvpg_base = 0; 895da71b7e3SCédric Le Goater if (xive->cq_regs[reg] & CQ_BAR_VALID) { 896da71b7e3SCédric Le Goater memory_region_del_subregion(sysmem, &xive->nvpg_mmio); 897da71b7e3SCédric Le Goater } 898da71b7e3SCédric Le Goater } else { 899da71b7e3SCédric Le Goater xive->nvpg_base = val & CQ_BAR_ADDR; 900da71b7e3SCédric Le Goater if (!(xive->cq_regs[reg] & CQ_BAR_VALID)) { 901da71b7e3SCédric Le Goater memory_region_set_size(&xive->nvpg_mmio, 902da71b7e3SCédric Le Goater pnv_xive2_bar_size(val)); 903da71b7e3SCédric Le Goater memory_region_add_subregion(sysmem, xive->nvpg_base, 904da71b7e3SCédric Le Goater &xive->nvpg_mmio); 905da71b7e3SCédric Le Goater } 906da71b7e3SCédric Le Goater } 907da71b7e3SCédric Le Goater break; 908da71b7e3SCédric Le Goater 909da71b7e3SCédric Le Goater case CQ_TAR: /* Set Translation Table Address */ 910da71b7e3SCédric Le Goater break; 911da71b7e3SCédric Le Goater case CQ_TDR: /* Set Translation Table Data */ 912da71b7e3SCédric Le Goater pnv_xive2_stt_set_data(xive, val); 913da71b7e3SCédric Le Goater break; 914da71b7e3SCédric Le Goater case CQ_FIRMASK_OR: /* FIR error reporting */ 915da71b7e3SCédric Le Goater break; 916da71b7e3SCédric Le Goater default: 917da71b7e3SCédric Le Goater xive2_error(xive, "CQ: invalid write 0x%"HWADDR_PRIx, offset); 918da71b7e3SCédric Le Goater return; 919da71b7e3SCédric Le Goater } 920da71b7e3SCédric Le Goater 921da71b7e3SCédric Le Goater xive->cq_regs[reg] = val; 922da71b7e3SCédric Le Goater } 923da71b7e3SCédric Le Goater 924da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_ic_cq_ops = { 925da71b7e3SCédric Le Goater .read = pnv_xive2_ic_cq_read, 926da71b7e3SCédric Le Goater .write = pnv_xive2_ic_cq_write, 927da71b7e3SCédric Le Goater .endianness = DEVICE_BIG_ENDIAN, 928da71b7e3SCédric Le Goater .valid = { 929da71b7e3SCédric Le Goater .min_access_size = 8, 930da71b7e3SCédric Le Goater .max_access_size = 8, 931da71b7e3SCédric Le Goater }, 932da71b7e3SCédric Le Goater .impl = { 933da71b7e3SCédric Le Goater .min_access_size = 8, 934da71b7e3SCédric Le Goater .max_access_size = 8, 935da71b7e3SCédric Le Goater }, 936da71b7e3SCédric Le Goater }; 937da71b7e3SCédric Le Goater 938da71b7e3SCédric Le Goater static uint64_t pnv_xive2_ic_vc_read(void *opaque, hwaddr offset, 939da71b7e3SCédric Le Goater unsigned size) 940da71b7e3SCédric Le Goater { 941da71b7e3SCédric Le Goater PnvXive2 *xive = PNV_XIVE2(opaque); 942da71b7e3SCédric Le Goater uint64_t val = 0; 943da71b7e3SCédric Le Goater uint32_t reg = offset >> 3; 944da71b7e3SCédric Le Goater 945da71b7e3SCédric Le Goater switch (offset) { 946da71b7e3SCédric Le Goater /* 947da71b7e3SCédric Le Goater * VSD table settings. 948da71b7e3SCédric Le Goater */ 949da71b7e3SCédric Le Goater case VC_VSD_TABLE_ADDR: 950da71b7e3SCédric Le Goater case VC_VSD_TABLE_DATA: 951da71b7e3SCédric Le Goater val = xive->vc_regs[reg]; 952da71b7e3SCédric Le Goater break; 953da71b7e3SCédric Le Goater 954da71b7e3SCédric Le Goater /* 955da71b7e3SCédric Le Goater * ESB cache updates (not modeled) 956da71b7e3SCédric Le Goater */ 957da71b7e3SCédric Le Goater case VC_ESBC_FLUSH_CTRL: 958da71b7e3SCédric Le Goater xive->vc_regs[reg] &= ~VC_ESBC_FLUSH_CTRL_POLL_VALID; 959da71b7e3SCédric Le Goater val = xive->vc_regs[reg]; 960da71b7e3SCédric Le Goater break; 961da71b7e3SCédric Le Goater 96232af01f8SFrederic Barrat case VC_ESBC_CFG: 96332af01f8SFrederic Barrat val = xive->vc_regs[reg]; 96432af01f8SFrederic Barrat break; 96532af01f8SFrederic Barrat 966da71b7e3SCédric Le Goater /* 967da71b7e3SCédric Le Goater * EAS cache updates (not modeled) 968da71b7e3SCédric Le Goater */ 969da71b7e3SCédric Le Goater case VC_EASC_FLUSH_CTRL: 970da71b7e3SCédric Le Goater xive->vc_regs[reg] &= ~VC_EASC_FLUSH_CTRL_POLL_VALID; 971da71b7e3SCédric Le Goater val = xive->vc_regs[reg]; 972da71b7e3SCédric Le Goater break; 973da71b7e3SCédric Le Goater 974da71b7e3SCédric Le Goater /* 975da71b7e3SCédric Le Goater * END cache updates 976da71b7e3SCédric Le Goater */ 977da71b7e3SCédric Le Goater case VC_ENDC_WATCH0_SPEC: 978da71b7e3SCédric Le Goater xive->vc_regs[reg] &= ~(VC_ENDC_WATCH_FULL | VC_ENDC_WATCH_CONFLICT); 979da71b7e3SCédric Le Goater val = xive->vc_regs[reg]; 980da71b7e3SCédric Le Goater break; 981da71b7e3SCédric Le Goater 982da71b7e3SCédric Le Goater case VC_ENDC_WATCH0_DATA0: 983da71b7e3SCédric Le Goater /* 984da71b7e3SCédric Le Goater * Load DATA registers from cache with data requested by the 985da71b7e3SCédric Le Goater * SPEC register 986da71b7e3SCédric Le Goater */ 987da71b7e3SCédric Le Goater pnv_xive2_end_cache_load(xive); 988da71b7e3SCédric Le Goater val = xive->vc_regs[reg]; 989da71b7e3SCédric Le Goater break; 990da71b7e3SCédric Le Goater 991da71b7e3SCédric Le Goater case VC_ENDC_WATCH0_DATA1 ... VC_ENDC_WATCH0_DATA3: 992da71b7e3SCédric Le Goater val = xive->vc_regs[reg]; 993da71b7e3SCédric Le Goater break; 994da71b7e3SCédric Le Goater 995da71b7e3SCédric Le Goater case VC_ENDC_FLUSH_CTRL: 996da71b7e3SCédric Le Goater xive->vc_regs[reg] &= ~VC_ENDC_FLUSH_CTRL_POLL_VALID; 997da71b7e3SCédric Le Goater val = xive->vc_regs[reg]; 998da71b7e3SCédric Le Goater break; 999da71b7e3SCédric Le Goater 1000da71b7e3SCédric Le Goater /* 1001da71b7e3SCédric Le Goater * Indirect invalidation 1002da71b7e3SCédric Le Goater */ 1003da71b7e3SCédric Le Goater case VC_AT_MACRO_KILL_MASK: 1004da71b7e3SCédric Le Goater val = xive->vc_regs[reg]; 1005da71b7e3SCédric Le Goater break; 1006da71b7e3SCédric Le Goater 1007da71b7e3SCédric Le Goater case VC_AT_MACRO_KILL: 1008da71b7e3SCédric Le Goater xive->vc_regs[reg] &= ~VC_AT_MACRO_KILL_VALID; 1009da71b7e3SCédric Le Goater val = xive->vc_regs[reg]; 1010da71b7e3SCédric Le Goater break; 1011da71b7e3SCédric Le Goater 1012da71b7e3SCédric Le Goater /* 1013da71b7e3SCédric Le Goater * Interrupt fifo overflow in memory backing store (Not modeled) 1014da71b7e3SCédric Le Goater */ 1015da71b7e3SCédric Le Goater case VC_QUEUES_CFG_REM0 ... VC_QUEUES_CFG_REM6: 1016da71b7e3SCédric Le Goater val = xive->vc_regs[reg]; 1017da71b7e3SCédric Le Goater break; 1018da71b7e3SCédric Le Goater 1019da71b7e3SCédric Le Goater /* 1020da71b7e3SCédric Le Goater * Synchronisation 1021da71b7e3SCédric Le Goater */ 1022da71b7e3SCédric Le Goater case VC_ENDC_SYNC_DONE: 1023da71b7e3SCédric Le Goater val = VC_ENDC_SYNC_POLL_DONE; 1024da71b7e3SCédric Le Goater break; 1025da71b7e3SCédric Le Goater default: 1026da71b7e3SCédric Le Goater xive2_error(xive, "VC: invalid read @%"HWADDR_PRIx, offset); 1027da71b7e3SCédric Le Goater } 1028da71b7e3SCédric Le Goater 1029da71b7e3SCédric Le Goater return val; 1030da71b7e3SCédric Le Goater } 1031da71b7e3SCédric Le Goater 1032da71b7e3SCédric Le Goater static void pnv_xive2_ic_vc_write(void *opaque, hwaddr offset, 1033da71b7e3SCédric Le Goater uint64_t val, unsigned size) 1034da71b7e3SCédric Le Goater { 1035da71b7e3SCédric Le Goater PnvXive2 *xive = PNV_XIVE2(opaque); 1036da71b7e3SCédric Le Goater uint32_t reg = offset >> 3; 1037da71b7e3SCédric Le Goater 1038da71b7e3SCédric Le Goater switch (offset) { 1039da71b7e3SCédric Le Goater /* 1040da71b7e3SCédric Le Goater * VSD table settings. 1041da71b7e3SCédric Le Goater */ 1042da71b7e3SCédric Le Goater case VC_VSD_TABLE_ADDR: 1043da71b7e3SCédric Le Goater break; 1044da71b7e3SCédric Le Goater case VC_VSD_TABLE_DATA: 1045da71b7e3SCédric Le Goater pnv_xive2_vst_set_data(xive, val); 1046da71b7e3SCédric Le Goater break; 1047da71b7e3SCédric Le Goater 1048da71b7e3SCédric Le Goater /* 1049da71b7e3SCédric Le Goater * ESB cache updates (not modeled) 1050da71b7e3SCédric Le Goater */ 1051da71b7e3SCédric Le Goater /* case VC_ESBC_FLUSH_CTRL: */ 1052da71b7e3SCédric Le Goater case VC_ESBC_FLUSH_POLL: 1053da71b7e3SCédric Le Goater xive->vc_regs[VC_ESBC_FLUSH_CTRL >> 3] |= VC_ESBC_FLUSH_CTRL_POLL_VALID; 1054da71b7e3SCédric Le Goater /* ESB update */ 1055da71b7e3SCédric Le Goater break; 1056da71b7e3SCédric Le Goater 105732af01f8SFrederic Barrat case VC_ESBC_CFG: 105832af01f8SFrederic Barrat break; 105932af01f8SFrederic Barrat 1060da71b7e3SCédric Le Goater /* 1061da71b7e3SCédric Le Goater * EAS cache updates (not modeled) 1062da71b7e3SCédric Le Goater */ 1063da71b7e3SCédric Le Goater /* case VC_EASC_FLUSH_CTRL: */ 1064da71b7e3SCédric Le Goater case VC_EASC_FLUSH_POLL: 1065da71b7e3SCédric Le Goater xive->vc_regs[VC_EASC_FLUSH_CTRL >> 3] |= VC_EASC_FLUSH_CTRL_POLL_VALID; 1066da71b7e3SCédric Le Goater /* EAS update */ 1067da71b7e3SCédric Le Goater break; 1068da71b7e3SCédric Le Goater 1069da71b7e3SCédric Le Goater /* 1070da71b7e3SCédric Le Goater * END cache updates 1071da71b7e3SCédric Le Goater */ 1072da71b7e3SCédric Le Goater case VC_ENDC_WATCH0_SPEC: 1073da71b7e3SCédric Le Goater val &= ~VC_ENDC_WATCH_CONFLICT; /* HW will set this bit */ 1074da71b7e3SCédric Le Goater break; 1075da71b7e3SCédric Le Goater 1076da71b7e3SCédric Le Goater case VC_ENDC_WATCH0_DATA1 ... VC_ENDC_WATCH0_DATA3: 1077da71b7e3SCédric Le Goater break; 1078da71b7e3SCédric Le Goater case VC_ENDC_WATCH0_DATA0: 1079da71b7e3SCédric Le Goater /* writing to DATA0 triggers the cache write */ 1080da71b7e3SCédric Le Goater xive->vc_regs[reg] = val; 1081da71b7e3SCédric Le Goater pnv_xive2_end_update(xive); 1082da71b7e3SCédric Le Goater break; 1083da71b7e3SCédric Le Goater 1084da71b7e3SCédric Le Goater 1085da71b7e3SCédric Le Goater /* case VC_ENDC_FLUSH_CTRL: */ 1086da71b7e3SCédric Le Goater case VC_ENDC_FLUSH_POLL: 1087da71b7e3SCédric Le Goater xive->vc_regs[VC_ENDC_FLUSH_CTRL >> 3] |= VC_ENDC_FLUSH_CTRL_POLL_VALID; 1088da71b7e3SCédric Le Goater break; 1089da71b7e3SCédric Le Goater 1090da71b7e3SCédric Le Goater /* 1091da71b7e3SCédric Le Goater * Indirect invalidation 1092da71b7e3SCédric Le Goater */ 1093da71b7e3SCédric Le Goater case VC_AT_MACRO_KILL: 1094da71b7e3SCédric Le Goater case VC_AT_MACRO_KILL_MASK: 1095da71b7e3SCédric Le Goater break; 1096da71b7e3SCédric Le Goater 1097da71b7e3SCédric Le Goater /* 1098da71b7e3SCédric Le Goater * Interrupt fifo overflow in memory backing store (Not modeled) 1099da71b7e3SCédric Le Goater */ 1100da71b7e3SCédric Le Goater case VC_QUEUES_CFG_REM0 ... VC_QUEUES_CFG_REM6: 1101da71b7e3SCédric Le Goater break; 1102da71b7e3SCédric Le Goater 1103da71b7e3SCédric Le Goater /* 1104da71b7e3SCédric Le Goater * Synchronisation 1105da71b7e3SCédric Le Goater */ 1106da71b7e3SCédric Le Goater case VC_ENDC_SYNC_DONE: 1107da71b7e3SCédric Le Goater break; 1108da71b7e3SCédric Le Goater 1109da71b7e3SCédric Le Goater default: 1110da71b7e3SCédric Le Goater xive2_error(xive, "VC: invalid write @%"HWADDR_PRIx, offset); 1111da71b7e3SCédric Le Goater return; 1112da71b7e3SCédric Le Goater } 1113da71b7e3SCédric Le Goater 1114da71b7e3SCédric Le Goater xive->vc_regs[reg] = val; 1115da71b7e3SCédric Le Goater } 1116da71b7e3SCédric Le Goater 1117da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_ic_vc_ops = { 1118da71b7e3SCédric Le Goater .read = pnv_xive2_ic_vc_read, 1119da71b7e3SCédric Le Goater .write = pnv_xive2_ic_vc_write, 1120da71b7e3SCédric Le Goater .endianness = DEVICE_BIG_ENDIAN, 1121da71b7e3SCédric Le Goater .valid = { 1122da71b7e3SCédric Le Goater .min_access_size = 8, 1123da71b7e3SCédric Le Goater .max_access_size = 8, 1124da71b7e3SCédric Le Goater }, 1125da71b7e3SCédric Le Goater .impl = { 1126da71b7e3SCédric Le Goater .min_access_size = 8, 1127da71b7e3SCédric Le Goater .max_access_size = 8, 1128da71b7e3SCédric Le Goater }, 1129da71b7e3SCédric Le Goater }; 1130da71b7e3SCédric Le Goater 1131da71b7e3SCédric Le Goater static uint64_t pnv_xive2_ic_pc_read(void *opaque, hwaddr offset, 1132da71b7e3SCédric Le Goater unsigned size) 1133da71b7e3SCédric Le Goater { 1134da71b7e3SCédric Le Goater PnvXive2 *xive = PNV_XIVE2(opaque); 1135da71b7e3SCédric Le Goater uint64_t val = -1; 1136da71b7e3SCédric Le Goater uint32_t reg = offset >> 3; 1137da71b7e3SCédric Le Goater 1138da71b7e3SCédric Le Goater switch (offset) { 1139da71b7e3SCédric Le Goater /* 1140da71b7e3SCédric Le Goater * VSD table settings. 1141da71b7e3SCédric Le Goater */ 1142da71b7e3SCédric Le Goater case PC_VSD_TABLE_ADDR: 1143da71b7e3SCédric Le Goater case PC_VSD_TABLE_DATA: 1144da71b7e3SCédric Le Goater val = xive->pc_regs[reg]; 1145da71b7e3SCédric Le Goater break; 1146da71b7e3SCédric Le Goater 1147da71b7e3SCédric Le Goater /* 1148da71b7e3SCédric Le Goater * cache updates 1149da71b7e3SCédric Le Goater */ 1150da71b7e3SCédric Le Goater case PC_NXC_WATCH0_SPEC: 1151da71b7e3SCédric Le Goater xive->pc_regs[reg] &= ~(PC_NXC_WATCH_FULL | PC_NXC_WATCH_CONFLICT); 1152da71b7e3SCédric Le Goater val = xive->pc_regs[reg]; 1153da71b7e3SCédric Le Goater break; 1154da71b7e3SCédric Le Goater 1155da71b7e3SCédric Le Goater case PC_NXC_WATCH0_DATA0: 1156da71b7e3SCédric Le Goater /* 1157da71b7e3SCédric Le Goater * Load DATA registers from cache with data requested by the 1158da71b7e3SCédric Le Goater * SPEC register 1159da71b7e3SCédric Le Goater */ 1160da71b7e3SCédric Le Goater pnv_xive2_nvp_cache_load(xive); 1161da71b7e3SCédric Le Goater val = xive->pc_regs[reg]; 1162da71b7e3SCédric Le Goater break; 1163da71b7e3SCédric Le Goater 1164da71b7e3SCédric Le Goater case PC_NXC_WATCH0_DATA1 ... PC_NXC_WATCH0_DATA3: 1165da71b7e3SCédric Le Goater val = xive->pc_regs[reg]; 1166da71b7e3SCédric Le Goater break; 1167da71b7e3SCédric Le Goater 1168da71b7e3SCédric Le Goater case PC_NXC_FLUSH_CTRL: 1169da71b7e3SCédric Le Goater xive->pc_regs[reg] &= ~PC_NXC_FLUSH_CTRL_POLL_VALID; 1170da71b7e3SCédric Le Goater val = xive->pc_regs[reg]; 1171da71b7e3SCédric Le Goater break; 1172da71b7e3SCédric Le Goater 1173da71b7e3SCédric Le Goater /* 1174da71b7e3SCédric Le Goater * Indirect invalidation 1175da71b7e3SCédric Le Goater */ 1176da71b7e3SCédric Le Goater case PC_AT_KILL: 1177da71b7e3SCédric Le Goater xive->pc_regs[reg] &= ~PC_AT_KILL_VALID; 1178da71b7e3SCédric Le Goater val = xive->pc_regs[reg]; 1179da71b7e3SCédric Le Goater break; 1180da71b7e3SCédric Le Goater 1181da71b7e3SCédric Le Goater default: 1182da71b7e3SCédric Le Goater xive2_error(xive, "PC: invalid read @%"HWADDR_PRIx, offset); 1183da71b7e3SCédric Le Goater } 1184da71b7e3SCédric Le Goater 1185da71b7e3SCédric Le Goater return val; 1186da71b7e3SCédric Le Goater } 1187da71b7e3SCédric Le Goater 1188da71b7e3SCédric Le Goater static void pnv_xive2_ic_pc_write(void *opaque, hwaddr offset, 1189da71b7e3SCédric Le Goater uint64_t val, unsigned size) 1190da71b7e3SCédric Le Goater { 1191da71b7e3SCédric Le Goater PnvXive2 *xive = PNV_XIVE2(opaque); 1192da71b7e3SCédric Le Goater uint32_t reg = offset >> 3; 1193da71b7e3SCédric Le Goater 1194da71b7e3SCédric Le Goater switch (offset) { 1195da71b7e3SCédric Le Goater 1196da71b7e3SCédric Le Goater /* 1197da71b7e3SCédric Le Goater * VSD table settings. Only taken into account in the VC 1198da71b7e3SCédric Le Goater * sub-engine because the Xive2Router model combines both VC and PC 1199da71b7e3SCédric Le Goater * sub-engines 1200da71b7e3SCédric Le Goater */ 1201da71b7e3SCédric Le Goater case PC_VSD_TABLE_ADDR: 1202da71b7e3SCédric Le Goater case PC_VSD_TABLE_DATA: 1203da71b7e3SCédric Le Goater break; 1204da71b7e3SCédric Le Goater 1205da71b7e3SCédric Le Goater /* 1206da71b7e3SCédric Le Goater * cache updates 1207da71b7e3SCédric Le Goater */ 1208da71b7e3SCédric Le Goater case PC_NXC_WATCH0_SPEC: 1209da71b7e3SCédric Le Goater val &= ~PC_NXC_WATCH_CONFLICT; /* HW will set this bit */ 1210da71b7e3SCédric Le Goater break; 1211da71b7e3SCédric Le Goater 1212da71b7e3SCédric Le Goater case PC_NXC_WATCH0_DATA1 ... PC_NXC_WATCH0_DATA3: 1213da71b7e3SCédric Le Goater break; 1214da71b7e3SCédric Le Goater case PC_NXC_WATCH0_DATA0: 1215da71b7e3SCédric Le Goater /* writing to DATA0 triggers the cache write */ 1216da71b7e3SCédric Le Goater xive->pc_regs[reg] = val; 1217da71b7e3SCédric Le Goater pnv_xive2_nvp_update(xive); 1218da71b7e3SCédric Le Goater break; 1219da71b7e3SCédric Le Goater 1220da71b7e3SCédric Le Goater /* case PC_NXC_FLUSH_CTRL: */ 1221da71b7e3SCédric Le Goater case PC_NXC_FLUSH_POLL: 1222da71b7e3SCédric Le Goater xive->pc_regs[PC_NXC_FLUSH_CTRL >> 3] |= PC_NXC_FLUSH_CTRL_POLL_VALID; 1223da71b7e3SCédric Le Goater break; 1224da71b7e3SCédric Le Goater 1225da71b7e3SCédric Le Goater /* 1226da71b7e3SCédric Le Goater * Indirect invalidation 1227da71b7e3SCédric Le Goater */ 1228da71b7e3SCédric Le Goater case PC_AT_KILL: 1229da71b7e3SCédric Le Goater case PC_AT_KILL_MASK: 1230da71b7e3SCédric Le Goater break; 1231da71b7e3SCédric Le Goater 1232da71b7e3SCédric Le Goater default: 1233da71b7e3SCédric Le Goater xive2_error(xive, "PC: invalid write @%"HWADDR_PRIx, offset); 1234da71b7e3SCédric Le Goater return; 1235da71b7e3SCédric Le Goater } 1236da71b7e3SCédric Le Goater 1237da71b7e3SCédric Le Goater xive->pc_regs[reg] = val; 1238da71b7e3SCédric Le Goater } 1239da71b7e3SCédric Le Goater 1240da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_ic_pc_ops = { 1241da71b7e3SCédric Le Goater .read = pnv_xive2_ic_pc_read, 1242da71b7e3SCédric Le Goater .write = pnv_xive2_ic_pc_write, 1243da71b7e3SCédric Le Goater .endianness = DEVICE_BIG_ENDIAN, 1244da71b7e3SCédric Le Goater .valid = { 1245da71b7e3SCédric Le Goater .min_access_size = 8, 1246da71b7e3SCédric Le Goater .max_access_size = 8, 1247da71b7e3SCédric Le Goater }, 1248da71b7e3SCédric Le Goater .impl = { 1249da71b7e3SCédric Le Goater .min_access_size = 8, 1250da71b7e3SCédric Le Goater .max_access_size = 8, 1251da71b7e3SCédric Le Goater }, 1252da71b7e3SCédric Le Goater }; 1253da71b7e3SCédric Le Goater 1254da71b7e3SCédric Le Goater 1255da71b7e3SCédric Le Goater static uint64_t pnv_xive2_ic_tctxt_read(void *opaque, hwaddr offset, 1256da71b7e3SCédric Le Goater unsigned size) 1257da71b7e3SCédric Le Goater { 1258da71b7e3SCédric Le Goater PnvXive2 *xive = PNV_XIVE2(opaque); 1259da71b7e3SCédric Le Goater uint64_t val = -1; 1260da71b7e3SCédric Le Goater uint32_t reg = offset >> 3; 1261da71b7e3SCédric Le Goater 1262da71b7e3SCédric Le Goater switch (offset) { 1263da71b7e3SCédric Le Goater /* 1264da71b7e3SCédric Le Goater * XIVE2 hardware thread enablement 1265da71b7e3SCédric Le Goater */ 1266da71b7e3SCédric Le Goater case TCTXT_EN0: 1267da71b7e3SCédric Le Goater case TCTXT_EN1: 1268da71b7e3SCédric Le Goater val = xive->tctxt_regs[reg]; 1269da71b7e3SCédric Le Goater break; 1270da71b7e3SCédric Le Goater 1271da71b7e3SCédric Le Goater case TCTXT_EN0_SET: 1272da71b7e3SCédric Le Goater case TCTXT_EN0_RESET: 1273da71b7e3SCédric Le Goater val = xive->tctxt_regs[TCTXT_EN0 >> 3]; 1274da71b7e3SCédric Le Goater break; 1275da71b7e3SCédric Le Goater case TCTXT_EN1_SET: 1276da71b7e3SCédric Le Goater case TCTXT_EN1_RESET: 1277da71b7e3SCédric Le Goater val = xive->tctxt_regs[TCTXT_EN1 >> 3]; 1278da71b7e3SCédric Le Goater break; 1279cce84fc9SFrederic Barrat case TCTXT_CFG: 1280cce84fc9SFrederic Barrat val = xive->tctxt_regs[reg]; 1281cce84fc9SFrederic Barrat break; 1282da71b7e3SCédric Le Goater default: 1283da71b7e3SCédric Le Goater xive2_error(xive, "TCTXT: invalid read @%"HWADDR_PRIx, offset); 1284da71b7e3SCédric Le Goater } 1285da71b7e3SCédric Le Goater 1286da71b7e3SCédric Le Goater return val; 1287da71b7e3SCédric Le Goater } 1288da71b7e3SCédric Le Goater 1289da71b7e3SCédric Le Goater static void pnv_xive2_ic_tctxt_write(void *opaque, hwaddr offset, 1290da71b7e3SCédric Le Goater uint64_t val, unsigned size) 1291da71b7e3SCédric Le Goater { 1292da71b7e3SCédric Le Goater PnvXive2 *xive = PNV_XIVE2(opaque); 1293cce84fc9SFrederic Barrat uint32_t reg = offset >> 3; 1294da71b7e3SCédric Le Goater 1295da71b7e3SCédric Le Goater switch (offset) { 1296da71b7e3SCédric Le Goater /* 1297da71b7e3SCédric Le Goater * XIVE2 hardware thread enablement 1298da71b7e3SCédric Le Goater */ 1299da71b7e3SCédric Le Goater case TCTXT_EN0: /* Physical Thread Enable */ 1300da71b7e3SCédric Le Goater case TCTXT_EN1: /* Physical Thread Enable (fused core) */ 1301f0fc1c29SFrederic Barrat xive->tctxt_regs[reg] = val; 1302da71b7e3SCédric Le Goater break; 1303da71b7e3SCédric Le Goater 1304da71b7e3SCédric Le Goater case TCTXT_EN0_SET: 1305da71b7e3SCédric Le Goater xive->tctxt_regs[TCTXT_EN0 >> 3] |= val; 1306da71b7e3SCédric Le Goater break; 1307da71b7e3SCédric Le Goater case TCTXT_EN1_SET: 1308da71b7e3SCédric Le Goater xive->tctxt_regs[TCTXT_EN1 >> 3] |= val; 1309da71b7e3SCédric Le Goater break; 1310da71b7e3SCédric Le Goater case TCTXT_EN0_RESET: 1311da71b7e3SCédric Le Goater xive->tctxt_regs[TCTXT_EN0 >> 3] &= ~val; 1312da71b7e3SCédric Le Goater break; 1313da71b7e3SCédric Le Goater case TCTXT_EN1_RESET: 1314da71b7e3SCédric Le Goater xive->tctxt_regs[TCTXT_EN1 >> 3] &= ~val; 1315da71b7e3SCédric Le Goater break; 1316cce84fc9SFrederic Barrat case TCTXT_CFG: 1317cce84fc9SFrederic Barrat xive->tctxt_regs[reg] = val; 1318cce84fc9SFrederic Barrat break; 1319da71b7e3SCédric Le Goater default: 1320da71b7e3SCédric Le Goater xive2_error(xive, "TCTXT: invalid write @%"HWADDR_PRIx, offset); 1321da71b7e3SCédric Le Goater return; 1322da71b7e3SCédric Le Goater } 1323da71b7e3SCédric Le Goater } 1324da71b7e3SCédric Le Goater 1325da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_ic_tctxt_ops = { 1326da71b7e3SCédric Le Goater .read = pnv_xive2_ic_tctxt_read, 1327da71b7e3SCédric Le Goater .write = pnv_xive2_ic_tctxt_write, 1328da71b7e3SCédric Le Goater .endianness = DEVICE_BIG_ENDIAN, 1329da71b7e3SCédric Le Goater .valid = { 1330da71b7e3SCédric Le Goater .min_access_size = 8, 1331da71b7e3SCédric Le Goater .max_access_size = 8, 1332da71b7e3SCédric Le Goater }, 1333da71b7e3SCédric Le Goater .impl = { 1334da71b7e3SCédric Le Goater .min_access_size = 8, 1335da71b7e3SCédric Le Goater .max_access_size = 8, 1336da71b7e3SCédric Le Goater }, 1337da71b7e3SCédric Le Goater }; 1338da71b7e3SCédric Le Goater 1339da71b7e3SCédric Le Goater /* 1340da71b7e3SCédric Le Goater * Redirect XSCOM to MMIO handlers 1341da71b7e3SCédric Le Goater */ 1342da71b7e3SCédric Le Goater static uint64_t pnv_xive2_xscom_read(void *opaque, hwaddr offset, 1343da71b7e3SCédric Le Goater unsigned size) 1344da71b7e3SCédric Le Goater { 1345da71b7e3SCédric Le Goater PnvXive2 *xive = PNV_XIVE2(opaque); 1346da71b7e3SCédric Le Goater uint64_t val = -1; 1347da71b7e3SCédric Le Goater uint32_t xscom_reg = offset >> 3; 1348da71b7e3SCédric Le Goater uint32_t mmio_offset = (xscom_reg & 0xFF) << 3; 1349da71b7e3SCédric Le Goater 1350da71b7e3SCédric Le Goater switch (xscom_reg) { 1351da71b7e3SCédric Le Goater case 0x000 ... 0x0FF: 1352da71b7e3SCédric Le Goater val = pnv_xive2_ic_cq_read(opaque, mmio_offset, size); 1353da71b7e3SCédric Le Goater break; 1354da71b7e3SCédric Le Goater case 0x100 ... 0x1FF: 1355da71b7e3SCédric Le Goater val = pnv_xive2_ic_vc_read(opaque, mmio_offset, size); 1356da71b7e3SCédric Le Goater break; 1357da71b7e3SCédric Le Goater case 0x200 ... 0x2FF: 1358da71b7e3SCédric Le Goater val = pnv_xive2_ic_pc_read(opaque, mmio_offset, size); 1359da71b7e3SCédric Le Goater break; 1360da71b7e3SCédric Le Goater case 0x300 ... 0x3FF: 1361da71b7e3SCédric Le Goater val = pnv_xive2_ic_tctxt_read(opaque, mmio_offset, size); 1362da71b7e3SCédric Le Goater break; 1363da71b7e3SCédric Le Goater default: 1364da71b7e3SCédric Le Goater xive2_error(xive, "XSCOM: invalid read @%"HWADDR_PRIx, offset); 1365da71b7e3SCédric Le Goater } 1366da71b7e3SCédric Le Goater 1367da71b7e3SCédric Le Goater return val; 1368da71b7e3SCédric Le Goater } 1369da71b7e3SCédric Le Goater 1370da71b7e3SCédric Le Goater static void pnv_xive2_xscom_write(void *opaque, hwaddr offset, 1371da71b7e3SCédric Le Goater uint64_t val, unsigned size) 1372da71b7e3SCédric Le Goater { 1373da71b7e3SCédric Le Goater PnvXive2 *xive = PNV_XIVE2(opaque); 1374da71b7e3SCédric Le Goater uint32_t xscom_reg = offset >> 3; 1375da71b7e3SCédric Le Goater uint32_t mmio_offset = (xscom_reg & 0xFF) << 3; 1376da71b7e3SCédric Le Goater 1377da71b7e3SCédric Le Goater switch (xscom_reg) { 1378da71b7e3SCédric Le Goater case 0x000 ... 0x0FF: 1379da71b7e3SCédric Le Goater pnv_xive2_ic_cq_write(opaque, mmio_offset, val, size); 1380da71b7e3SCédric Le Goater break; 1381da71b7e3SCédric Le Goater case 0x100 ... 0x1FF: 1382da71b7e3SCédric Le Goater pnv_xive2_ic_vc_write(opaque, mmio_offset, val, size); 1383da71b7e3SCédric Le Goater break; 1384da71b7e3SCédric Le Goater case 0x200 ... 0x2FF: 1385da71b7e3SCédric Le Goater pnv_xive2_ic_pc_write(opaque, mmio_offset, val, size); 1386da71b7e3SCédric Le Goater break; 1387da71b7e3SCédric Le Goater case 0x300 ... 0x3FF: 1388da71b7e3SCédric Le Goater pnv_xive2_ic_tctxt_write(opaque, mmio_offset, val, size); 1389da71b7e3SCédric Le Goater break; 1390da71b7e3SCédric Le Goater default: 1391da71b7e3SCédric Le Goater xive2_error(xive, "XSCOM: invalid write @%"HWADDR_PRIx, offset); 1392da71b7e3SCédric Le Goater } 1393da71b7e3SCédric Le Goater } 1394da71b7e3SCédric Le Goater 1395da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_xscom_ops = { 1396da71b7e3SCédric Le Goater .read = pnv_xive2_xscom_read, 1397da71b7e3SCédric Le Goater .write = pnv_xive2_xscom_write, 1398da71b7e3SCédric Le Goater .endianness = DEVICE_BIG_ENDIAN, 1399da71b7e3SCédric Le Goater .valid = { 1400da71b7e3SCédric Le Goater .min_access_size = 8, 1401da71b7e3SCédric Le Goater .max_access_size = 8, 1402da71b7e3SCédric Le Goater }, 1403da71b7e3SCédric Le Goater .impl = { 1404da71b7e3SCédric Le Goater .min_access_size = 8, 1405da71b7e3SCédric Le Goater .max_access_size = 8, 1406da71b7e3SCédric Le Goater }, 1407da71b7e3SCédric Le Goater }; 1408da71b7e3SCédric Le Goater 1409da71b7e3SCédric Le Goater /* 1410da71b7e3SCédric Le Goater * Notify port page. The layout is compatible between 4K and 64K pages : 1411da71b7e3SCédric Le Goater * 1412da71b7e3SCédric Le Goater * Page 1 Notify page (writes only) 1413da71b7e3SCédric Le Goater * 0x000 - 0x7FF IPI interrupt (NPU) 1414da71b7e3SCédric Le Goater * 0x800 - 0xFFF HW interrupt triggers (PSI, PHB) 1415da71b7e3SCédric Le Goater */ 1416da71b7e3SCédric Le Goater 1417da71b7e3SCédric Le Goater static void pnv_xive2_ic_hw_trigger(PnvXive2 *xive, hwaddr addr, 1418da71b7e3SCédric Le Goater uint64_t val) 1419da71b7e3SCédric Le Goater { 1420da71b7e3SCédric Le Goater uint8_t blk; 1421da71b7e3SCédric Le Goater uint32_t idx; 1422da71b7e3SCédric Le Goater 1423da71b7e3SCédric Le Goater if (val & XIVE_TRIGGER_END) { 1424da71b7e3SCédric Le Goater xive2_error(xive, "IC: END trigger at @0x%"HWADDR_PRIx" data 0x%"PRIx64, 1425da71b7e3SCédric Le Goater addr, val); 1426da71b7e3SCédric Le Goater return; 1427da71b7e3SCédric Le Goater } 1428da71b7e3SCédric Le Goater 1429da71b7e3SCédric Le Goater /* 1430da71b7e3SCédric Le Goater * Forward the source event notification directly to the Router. 1431da71b7e3SCédric Le Goater * The source interrupt number should already be correctly encoded 1432da71b7e3SCédric Le Goater * with the chip block id by the sending device (PHB, PSI). 1433da71b7e3SCédric Le Goater */ 1434da71b7e3SCédric Le Goater blk = XIVE_EAS_BLOCK(val); 1435da71b7e3SCédric Le Goater idx = XIVE_EAS_INDEX(val); 1436da71b7e3SCédric Le Goater 14370aa2612aSCédric Le Goater xive2_router_notify(XIVE_NOTIFIER(xive), XIVE_EAS(blk, idx), 14380aa2612aSCédric Le Goater !!(val & XIVE_TRIGGER_PQ)); 1439da71b7e3SCédric Le Goater } 1440da71b7e3SCédric Le Goater 1441da71b7e3SCédric Le Goater static void pnv_xive2_ic_notify_write(void *opaque, hwaddr offset, 1442da71b7e3SCédric Le Goater uint64_t val, unsigned size) 1443da71b7e3SCédric Le Goater { 1444da71b7e3SCédric Le Goater PnvXive2 *xive = PNV_XIVE2(opaque); 1445da71b7e3SCédric Le Goater 1446da71b7e3SCédric Le Goater /* VC: IPI triggers */ 1447da71b7e3SCédric Le Goater switch (offset) { 1448da71b7e3SCédric Le Goater case 0x000 ... 0x7FF: 1449da71b7e3SCédric Le Goater /* TODO: check IPI notify sub-page routing */ 1450da71b7e3SCédric Le Goater pnv_xive2_ic_hw_trigger(opaque, offset, val); 1451da71b7e3SCédric Le Goater break; 1452da71b7e3SCédric Le Goater 1453da71b7e3SCédric Le Goater /* VC: HW triggers */ 1454da71b7e3SCédric Le Goater case 0x800 ... 0xFFF: 1455da71b7e3SCédric Le Goater pnv_xive2_ic_hw_trigger(opaque, offset, val); 1456da71b7e3SCédric Le Goater break; 1457da71b7e3SCédric Le Goater 1458da71b7e3SCédric Le Goater default: 1459da71b7e3SCédric Le Goater xive2_error(xive, "NOTIFY: invalid write @%"HWADDR_PRIx, offset); 1460da71b7e3SCédric Le Goater } 1461da71b7e3SCédric Le Goater } 1462da71b7e3SCédric Le Goater 1463da71b7e3SCédric Le Goater static uint64_t pnv_xive2_ic_notify_read(void *opaque, hwaddr offset, 1464da71b7e3SCédric Le Goater unsigned size) 1465da71b7e3SCédric Le Goater { 1466da71b7e3SCédric Le Goater PnvXive2 *xive = PNV_XIVE2(opaque); 1467da71b7e3SCédric Le Goater 1468da71b7e3SCédric Le Goater /* loads are invalid */ 1469da71b7e3SCédric Le Goater xive2_error(xive, "NOTIFY: invalid read @%"HWADDR_PRIx, offset); 1470da71b7e3SCédric Le Goater return -1; 1471da71b7e3SCédric Le Goater } 1472da71b7e3SCédric Le Goater 1473da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_ic_notify_ops = { 1474da71b7e3SCédric Le Goater .read = pnv_xive2_ic_notify_read, 1475da71b7e3SCédric Le Goater .write = pnv_xive2_ic_notify_write, 1476da71b7e3SCédric Le Goater .endianness = DEVICE_BIG_ENDIAN, 1477da71b7e3SCédric Le Goater .valid = { 1478da71b7e3SCédric Le Goater .min_access_size = 8, 1479da71b7e3SCédric Le Goater .max_access_size = 8, 1480da71b7e3SCédric Le Goater }, 1481da71b7e3SCédric Le Goater .impl = { 1482da71b7e3SCédric Le Goater .min_access_size = 8, 1483da71b7e3SCédric Le Goater .max_access_size = 8, 1484da71b7e3SCédric Le Goater }, 1485da71b7e3SCédric Le Goater }; 1486da71b7e3SCédric Le Goater 1487da71b7e3SCédric Le Goater static uint64_t pnv_xive2_ic_lsi_read(void *opaque, hwaddr offset, 1488da71b7e3SCédric Le Goater unsigned size) 1489da71b7e3SCédric Le Goater { 1490da71b7e3SCédric Le Goater PnvXive2 *xive = PNV_XIVE2(opaque); 1491da71b7e3SCédric Le Goater 1492da71b7e3SCédric Le Goater xive2_error(xive, "LSI: invalid read @%"HWADDR_PRIx, offset); 1493da71b7e3SCédric Le Goater return -1; 1494da71b7e3SCédric Le Goater } 1495da71b7e3SCédric Le Goater 1496da71b7e3SCédric Le Goater static void pnv_xive2_ic_lsi_write(void *opaque, hwaddr offset, 1497da71b7e3SCédric Le Goater uint64_t val, unsigned size) 1498da71b7e3SCédric Le Goater { 1499da71b7e3SCédric Le Goater PnvXive2 *xive = PNV_XIVE2(opaque); 1500da71b7e3SCédric Le Goater 1501da71b7e3SCédric Le Goater xive2_error(xive, "LSI: invalid write @%"HWADDR_PRIx, offset); 1502da71b7e3SCédric Le Goater } 1503da71b7e3SCédric Le Goater 1504da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_ic_lsi_ops = { 1505da71b7e3SCédric Le Goater .read = pnv_xive2_ic_lsi_read, 1506da71b7e3SCédric Le Goater .write = pnv_xive2_ic_lsi_write, 1507da71b7e3SCédric Le Goater .endianness = DEVICE_BIG_ENDIAN, 1508da71b7e3SCédric Le Goater .valid = { 1509da71b7e3SCédric Le Goater .min_access_size = 8, 1510da71b7e3SCédric Le Goater .max_access_size = 8, 1511da71b7e3SCédric Le Goater }, 1512da71b7e3SCédric Le Goater .impl = { 1513da71b7e3SCédric Le Goater .min_access_size = 8, 1514da71b7e3SCédric Le Goater .max_access_size = 8, 1515da71b7e3SCédric Le Goater }, 1516da71b7e3SCédric Le Goater }; 1517da71b7e3SCédric Le Goater 1518da71b7e3SCédric Le Goater /* 1519da71b7e3SCédric Le Goater * Sync MMIO page (write only) 1520da71b7e3SCédric Le Goater */ 1521da71b7e3SCédric Le Goater #define PNV_XIVE2_SYNC_IPI 0x000 1522da71b7e3SCédric Le Goater #define PNV_XIVE2_SYNC_HW 0x080 1523da71b7e3SCédric Le Goater #define PNV_XIVE2_SYNC_NxC 0x100 1524da71b7e3SCédric Le Goater #define PNV_XIVE2_SYNC_INT 0x180 1525da71b7e3SCédric Le Goater #define PNV_XIVE2_SYNC_OS_ESC 0x200 1526da71b7e3SCédric Le Goater #define PNV_XIVE2_SYNC_POOL_ESC 0x280 1527da71b7e3SCédric Le Goater #define PNV_XIVE2_SYNC_HARD_ESC 0x300 1528da71b7e3SCédric Le Goater 1529da71b7e3SCédric Le Goater static uint64_t pnv_xive2_ic_sync_read(void *opaque, hwaddr offset, 1530da71b7e3SCédric Le Goater unsigned size) 1531da71b7e3SCédric Le Goater { 1532da71b7e3SCédric Le Goater PnvXive2 *xive = PNV_XIVE2(opaque); 1533da71b7e3SCédric Le Goater 1534da71b7e3SCédric Le Goater /* loads are invalid */ 1535da71b7e3SCédric Le Goater xive2_error(xive, "SYNC: invalid read @%"HWADDR_PRIx, offset); 1536da71b7e3SCédric Le Goater return -1; 1537da71b7e3SCédric Le Goater } 1538da71b7e3SCédric Le Goater 1539da71b7e3SCédric Le Goater static void pnv_xive2_ic_sync_write(void *opaque, hwaddr offset, 1540da71b7e3SCédric Le Goater uint64_t val, unsigned size) 1541da71b7e3SCédric Le Goater { 1542da71b7e3SCédric Le Goater PnvXive2 *xive = PNV_XIVE2(opaque); 1543da71b7e3SCédric Le Goater 1544da71b7e3SCédric Le Goater switch (offset) { 1545da71b7e3SCédric Le Goater case PNV_XIVE2_SYNC_IPI: 1546da71b7e3SCédric Le Goater case PNV_XIVE2_SYNC_HW: 1547da71b7e3SCédric Le Goater case PNV_XIVE2_SYNC_NxC: 1548da71b7e3SCédric Le Goater case PNV_XIVE2_SYNC_INT: 1549da71b7e3SCédric Le Goater case PNV_XIVE2_SYNC_OS_ESC: 1550da71b7e3SCédric Le Goater case PNV_XIVE2_SYNC_POOL_ESC: 1551da71b7e3SCédric Le Goater case PNV_XIVE2_SYNC_HARD_ESC: 1552da71b7e3SCédric Le Goater break; 1553da71b7e3SCédric Le Goater default: 1554da71b7e3SCédric Le Goater xive2_error(xive, "SYNC: invalid write @%"HWADDR_PRIx, offset); 1555da71b7e3SCédric Le Goater } 1556da71b7e3SCédric Le Goater } 1557da71b7e3SCédric Le Goater 1558da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_ic_sync_ops = { 1559da71b7e3SCédric Le Goater .read = pnv_xive2_ic_sync_read, 1560da71b7e3SCédric Le Goater .write = pnv_xive2_ic_sync_write, 1561da71b7e3SCédric Le Goater .endianness = DEVICE_BIG_ENDIAN, 1562da71b7e3SCédric Le Goater .valid = { 1563da71b7e3SCédric Le Goater .min_access_size = 8, 1564da71b7e3SCédric Le Goater .max_access_size = 8, 1565da71b7e3SCédric Le Goater }, 1566da71b7e3SCédric Le Goater .impl = { 1567da71b7e3SCédric Le Goater .min_access_size = 8, 1568da71b7e3SCédric Le Goater .max_access_size = 8, 1569da71b7e3SCédric Le Goater }, 1570da71b7e3SCédric Le Goater }; 1571da71b7e3SCédric Le Goater 1572da71b7e3SCédric Le Goater /* 1573da71b7e3SCédric Le Goater * When the TM direct pages of the IC controller are accessed, the 1574da71b7e3SCédric Le Goater * target HW thread is deduced from the page offset. 1575da71b7e3SCédric Le Goater */ 157615130867SFrederic Barrat static uint32_t pnv_xive2_ic_tm_get_pir(PnvXive2 *xive, hwaddr offset) 157715130867SFrederic Barrat { 157815130867SFrederic Barrat /* On P10, the node ID shift in the PIR register is 8 bits */ 157915130867SFrederic Barrat return xive->chip->chip_id << 8 | offset >> xive->ic_shift; 158015130867SFrederic Barrat } 158115130867SFrederic Barrat 1582da71b7e3SCédric Le Goater static XiveTCTX *pnv_xive2_get_indirect_tctx(PnvXive2 *xive, uint32_t pir) 1583da71b7e3SCédric Le Goater { 1584da71b7e3SCédric Le Goater PnvChip *chip = xive->chip; 1585da71b7e3SCédric Le Goater PowerPCCPU *cpu = NULL; 1586da71b7e3SCédric Le Goater 1587da71b7e3SCédric Le Goater cpu = pnv_chip_find_cpu(chip, pir); 1588da71b7e3SCédric Le Goater if (!cpu) { 1589da71b7e3SCédric Le Goater xive2_error(xive, "IC: invalid PIR %x for indirect access", pir); 1590da71b7e3SCédric Le Goater return NULL; 1591da71b7e3SCédric Le Goater } 1592da71b7e3SCédric Le Goater 1593da71b7e3SCédric Le Goater if (!pnv_xive2_is_cpu_enabled(xive, cpu)) { 1594da71b7e3SCédric Le Goater xive2_error(xive, "IC: CPU %x is not enabled", pir); 1595da71b7e3SCédric Le Goater } 1596da71b7e3SCédric Le Goater 1597da71b7e3SCédric Le Goater return XIVE_TCTX(pnv_cpu_state(cpu)->intc); 1598da71b7e3SCédric Le Goater } 1599da71b7e3SCédric Le Goater 1600da71b7e3SCédric Le Goater static uint64_t pnv_xive2_ic_tm_indirect_read(void *opaque, hwaddr offset, 1601da71b7e3SCédric Le Goater unsigned size) 1602da71b7e3SCédric Le Goater { 1603da71b7e3SCédric Le Goater PnvXive2 *xive = PNV_XIVE2(opaque); 160415130867SFrederic Barrat uint32_t pir; 160515130867SFrederic Barrat XiveTCTX *tctx; 1606da71b7e3SCédric Le Goater uint64_t val = -1; 1607da71b7e3SCédric Le Goater 160815130867SFrederic Barrat pir = pnv_xive2_ic_tm_get_pir(xive, offset); 160915130867SFrederic Barrat tctx = pnv_xive2_get_indirect_tctx(xive, pir); 1610da71b7e3SCédric Le Goater if (tctx) { 1611da71b7e3SCédric Le Goater val = xive_tctx_tm_read(NULL, tctx, offset, size); 1612da71b7e3SCédric Le Goater } 1613da71b7e3SCédric Le Goater 1614da71b7e3SCédric Le Goater return val; 1615da71b7e3SCédric Le Goater } 1616da71b7e3SCédric Le Goater 1617da71b7e3SCédric Le Goater static void pnv_xive2_ic_tm_indirect_write(void *opaque, hwaddr offset, 1618da71b7e3SCédric Le Goater uint64_t val, unsigned size) 1619da71b7e3SCédric Le Goater { 1620da71b7e3SCédric Le Goater PnvXive2 *xive = PNV_XIVE2(opaque); 162115130867SFrederic Barrat uint32_t pir; 162215130867SFrederic Barrat XiveTCTX *tctx; 1623da71b7e3SCédric Le Goater 162415130867SFrederic Barrat pir = pnv_xive2_ic_tm_get_pir(xive, offset); 162515130867SFrederic Barrat tctx = pnv_xive2_get_indirect_tctx(xive, pir); 1626da71b7e3SCédric Le Goater if (tctx) { 1627da71b7e3SCédric Le Goater xive_tctx_tm_write(NULL, tctx, offset, val, size); 1628da71b7e3SCédric Le Goater } 1629da71b7e3SCédric Le Goater } 1630da71b7e3SCédric Le Goater 1631da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_ic_tm_indirect_ops = { 1632da71b7e3SCédric Le Goater .read = pnv_xive2_ic_tm_indirect_read, 1633da71b7e3SCédric Le Goater .write = pnv_xive2_ic_tm_indirect_write, 1634da71b7e3SCédric Le Goater .endianness = DEVICE_BIG_ENDIAN, 1635da71b7e3SCédric Le Goater .valid = { 1636da71b7e3SCédric Le Goater .min_access_size = 8, 1637da71b7e3SCédric Le Goater .max_access_size = 8, 1638da71b7e3SCédric Le Goater }, 1639da71b7e3SCédric Le Goater .impl = { 1640da71b7e3SCédric Le Goater .min_access_size = 8, 1641da71b7e3SCédric Le Goater .max_access_size = 8, 1642da71b7e3SCédric Le Goater }, 1643da71b7e3SCédric Le Goater }; 1644da71b7e3SCédric Le Goater 1645da71b7e3SCédric Le Goater /* 1646da71b7e3SCédric Le Goater * TIMA ops 1647da71b7e3SCédric Le Goater */ 1648da71b7e3SCédric Le Goater 164995d729e2SCédric Le Goater /* 165095d729e2SCédric Le Goater * Special TIMA offsets to handle accesses in a POWER10 way. 165195d729e2SCédric Le Goater * 165295d729e2SCédric Le Goater * Only the CAM line updates done by the hypervisor should be handled 165395d729e2SCédric Le Goater * specifically. 165495d729e2SCédric Le Goater */ 165595d729e2SCédric Le Goater #define HV_PAGE_OFFSET (XIVE_TM_HV_PAGE << TM_SHIFT) 165695d729e2SCédric Le Goater #define HV_PUSH_OS_CTX_OFFSET (HV_PAGE_OFFSET | (TM_QW1_OS + TM_WORD2)) 165795d729e2SCédric Le Goater #define HV_PULL_OS_CTX_OFFSET (HV_PAGE_OFFSET | TM_SPC_PULL_OS_CTX) 165895d729e2SCédric Le Goater 1659da71b7e3SCédric Le Goater static void pnv_xive2_tm_write(void *opaque, hwaddr offset, 1660da71b7e3SCédric Le Goater uint64_t value, unsigned size) 1661da71b7e3SCédric Le Goater { 1662da71b7e3SCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(current_cpu); 1663da71b7e3SCédric Le Goater PnvXive2 *xive = pnv_xive2_tm_get_xive(cpu); 1664da71b7e3SCédric Le Goater XiveTCTX *tctx = XIVE_TCTX(pnv_cpu_state(cpu)->intc); 166595d729e2SCédric Le Goater XivePresenter *xptr = XIVE_PRESENTER(xive); 1666747ffe28SCédric Le Goater bool gen1_tima_os = 1667747ffe28SCédric Le Goater xive->cq_regs[CQ_XIVE_CFG >> 3] & CQ_XIVE_CFG_GEN1_TIMA_OS; 166895d729e2SCédric Le Goater 16696f2cbd13SFrederic Barrat offset &= TM_ADDRESS_MASK; 16706f2cbd13SFrederic Barrat 167195d729e2SCédric Le Goater /* TODO: should we switch the TM ops table instead ? */ 1672747ffe28SCédric Le Goater if (!gen1_tima_os && offset == HV_PUSH_OS_CTX_OFFSET) { 167395d729e2SCédric Le Goater xive2_tm_push_os_ctx(xptr, tctx, offset, value, size); 167495d729e2SCédric Le Goater return; 167595d729e2SCédric Le Goater } 1676da71b7e3SCédric Le Goater 1677da71b7e3SCédric Le Goater /* Other TM ops are the same as XIVE1 */ 167895d729e2SCédric Le Goater xive_tctx_tm_write(xptr, tctx, offset, value, size); 1679da71b7e3SCédric Le Goater } 1680da71b7e3SCédric Le Goater 1681da71b7e3SCédric Le Goater static uint64_t pnv_xive2_tm_read(void *opaque, hwaddr offset, unsigned size) 1682da71b7e3SCédric Le Goater { 1683da71b7e3SCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(current_cpu); 1684da71b7e3SCédric Le Goater PnvXive2 *xive = pnv_xive2_tm_get_xive(cpu); 1685da71b7e3SCédric Le Goater XiveTCTX *tctx = XIVE_TCTX(pnv_cpu_state(cpu)->intc); 168695d729e2SCédric Le Goater XivePresenter *xptr = XIVE_PRESENTER(xive); 1687747ffe28SCédric Le Goater bool gen1_tima_os = 1688747ffe28SCédric Le Goater xive->cq_regs[CQ_XIVE_CFG >> 3] & CQ_XIVE_CFG_GEN1_TIMA_OS; 168995d729e2SCédric Le Goater 16906f2cbd13SFrederic Barrat offset &= TM_ADDRESS_MASK; 16916f2cbd13SFrederic Barrat 169295d729e2SCédric Le Goater /* TODO: should we switch the TM ops table instead ? */ 1693747ffe28SCédric Le Goater if (!gen1_tima_os && offset == HV_PULL_OS_CTX_OFFSET) { 169495d729e2SCédric Le Goater return xive2_tm_pull_os_ctx(xptr, tctx, offset, size); 169595d729e2SCédric Le Goater } 1696da71b7e3SCédric Le Goater 1697da71b7e3SCédric Le Goater /* Other TM ops are the same as XIVE1 */ 169895d729e2SCédric Le Goater return xive_tctx_tm_read(xptr, tctx, offset, size); 1699da71b7e3SCédric Le Goater } 1700da71b7e3SCédric Le Goater 1701da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_tm_ops = { 1702da71b7e3SCédric Le Goater .read = pnv_xive2_tm_read, 1703da71b7e3SCédric Le Goater .write = pnv_xive2_tm_write, 1704da71b7e3SCédric Le Goater .endianness = DEVICE_BIG_ENDIAN, 1705da71b7e3SCédric Le Goater .valid = { 1706da71b7e3SCédric Le Goater .min_access_size = 1, 1707da71b7e3SCédric Le Goater .max_access_size = 8, 1708da71b7e3SCédric Le Goater }, 1709da71b7e3SCédric Le Goater .impl = { 1710da71b7e3SCédric Le Goater .min_access_size = 1, 1711da71b7e3SCédric Le Goater .max_access_size = 8, 1712da71b7e3SCédric Le Goater }, 1713da71b7e3SCédric Le Goater }; 1714da71b7e3SCédric Le Goater 1715da71b7e3SCédric Le Goater static uint64_t pnv_xive2_nvc_read(void *opaque, hwaddr offset, 1716da71b7e3SCédric Le Goater unsigned size) 1717da71b7e3SCédric Le Goater { 1718da71b7e3SCédric Le Goater PnvXive2 *xive = PNV_XIVE2(opaque); 1719da71b7e3SCédric Le Goater 1720da71b7e3SCédric Le Goater xive2_error(xive, "NVC: invalid read @%"HWADDR_PRIx, offset); 1721da71b7e3SCédric Le Goater return -1; 1722da71b7e3SCédric Le Goater } 1723da71b7e3SCédric Le Goater 1724da71b7e3SCédric Le Goater static void pnv_xive2_nvc_write(void *opaque, hwaddr offset, 1725da71b7e3SCédric Le Goater uint64_t val, unsigned size) 1726da71b7e3SCédric Le Goater { 1727da71b7e3SCédric Le Goater PnvXive2 *xive = PNV_XIVE2(opaque); 1728da71b7e3SCédric Le Goater 1729da71b7e3SCédric Le Goater xive2_error(xive, "NVC: invalid write @%"HWADDR_PRIx, offset); 1730da71b7e3SCédric Le Goater } 1731da71b7e3SCédric Le Goater 1732da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_nvc_ops = { 1733da71b7e3SCédric Le Goater .read = pnv_xive2_nvc_read, 1734da71b7e3SCédric Le Goater .write = pnv_xive2_nvc_write, 1735da71b7e3SCédric Le Goater .endianness = DEVICE_BIG_ENDIAN, 1736da71b7e3SCédric Le Goater .valid = { 1737da71b7e3SCédric Le Goater .min_access_size = 8, 1738da71b7e3SCédric Le Goater .max_access_size = 8, 1739da71b7e3SCédric Le Goater }, 1740da71b7e3SCédric Le Goater .impl = { 1741da71b7e3SCédric Le Goater .min_access_size = 8, 1742da71b7e3SCédric Le Goater .max_access_size = 8, 1743da71b7e3SCédric Le Goater }, 1744da71b7e3SCédric Le Goater }; 1745da71b7e3SCédric Le Goater 1746da71b7e3SCédric Le Goater static uint64_t pnv_xive2_nvpg_read(void *opaque, hwaddr offset, 1747da71b7e3SCédric Le Goater unsigned size) 1748da71b7e3SCédric Le Goater { 1749da71b7e3SCédric Le Goater PnvXive2 *xive = PNV_XIVE2(opaque); 1750da71b7e3SCédric Le Goater 1751da71b7e3SCédric Le Goater xive2_error(xive, "NVPG: invalid read @%"HWADDR_PRIx, offset); 1752da71b7e3SCédric Le Goater return -1; 1753da71b7e3SCédric Le Goater } 1754da71b7e3SCédric Le Goater 1755da71b7e3SCédric Le Goater static void pnv_xive2_nvpg_write(void *opaque, hwaddr offset, 1756da71b7e3SCédric Le Goater uint64_t val, unsigned size) 1757da71b7e3SCédric Le Goater { 1758da71b7e3SCédric Le Goater PnvXive2 *xive = PNV_XIVE2(opaque); 1759da71b7e3SCédric Le Goater 1760da71b7e3SCédric Le Goater xive2_error(xive, "NVPG: invalid write @%"HWADDR_PRIx, offset); 1761da71b7e3SCédric Le Goater } 1762da71b7e3SCédric Le Goater 1763da71b7e3SCédric Le Goater static const MemoryRegionOps pnv_xive2_nvpg_ops = { 1764da71b7e3SCédric Le Goater .read = pnv_xive2_nvpg_read, 1765da71b7e3SCédric Le Goater .write = pnv_xive2_nvpg_write, 1766da71b7e3SCédric Le Goater .endianness = DEVICE_BIG_ENDIAN, 1767da71b7e3SCédric Le Goater .valid = { 1768da71b7e3SCédric Le Goater .min_access_size = 8, 1769da71b7e3SCédric Le Goater .max_access_size = 8, 1770da71b7e3SCédric Le Goater }, 1771da71b7e3SCédric Le Goater .impl = { 1772da71b7e3SCédric Le Goater .min_access_size = 8, 1773da71b7e3SCédric Le Goater .max_access_size = 8, 1774da71b7e3SCédric Le Goater }, 1775da71b7e3SCédric Le Goater }; 1776da71b7e3SCédric Le Goater 1777da71b7e3SCédric Le Goater /* 1778707ea7abSCédric Le Goater * POWER10 default capabilities: 0x2000120076f000FC 1779da71b7e3SCédric Le Goater */ 1780707ea7abSCédric Le Goater #define PNV_XIVE2_CAPABILITIES 0x2000120076f000FC 1781da71b7e3SCédric Le Goater 1782da71b7e3SCédric Le Goater /* 1783da71b7e3SCédric Le Goater * POWER10 default configuration: 0x0030000033000000 1784da71b7e3SCédric Le Goater * 1785da71b7e3SCédric Le Goater * 8bits thread id was dropped for P10 1786da71b7e3SCédric Le Goater */ 1787da71b7e3SCédric Le Goater #define PNV_XIVE2_CONFIGURATION 0x0030000033000000 1788da71b7e3SCédric Le Goater 1789da71b7e3SCédric Le Goater static void pnv_xive2_reset(void *dev) 1790da71b7e3SCédric Le Goater { 1791da71b7e3SCédric Le Goater PnvXive2 *xive = PNV_XIVE2(dev); 1792da71b7e3SCédric Le Goater XiveSource *xsrc = &xive->ipi_source; 1793da71b7e3SCédric Le Goater Xive2EndSource *end_xsrc = &xive->end_source; 1794da71b7e3SCédric Le Goater 1795da71b7e3SCédric Le Goater xive->cq_regs[CQ_XIVE_CAP >> 3] = xive->capabilities; 1796da71b7e3SCédric Le Goater xive->cq_regs[CQ_XIVE_CFG >> 3] = xive->config; 1797da71b7e3SCédric Le Goater 1798da71b7e3SCédric Le Goater /* HW hardwires the #Topology of the chip in the block field */ 1799da71b7e3SCédric Le Goater xive->cq_regs[CQ_XIVE_CFG >> 3] |= 1800da71b7e3SCédric Le Goater SETFIELD(CQ_XIVE_CFG_HYP_HARD_BLOCK_ID, 0ull, xive->chip->chip_id); 1801da71b7e3SCédric Le Goater 1802da71b7e3SCédric Le Goater /* Set default page size to 64k */ 1803da71b7e3SCédric Le Goater xive->ic_shift = xive->esb_shift = xive->end_shift = 16; 1804da71b7e3SCédric Le Goater xive->nvc_shift = xive->nvpg_shift = xive->tm_shift = 16; 1805da71b7e3SCédric Le Goater 1806da71b7e3SCédric Le Goater /* Clear source MMIOs */ 1807da71b7e3SCédric Le Goater if (memory_region_is_mapped(&xsrc->esb_mmio)) { 1808da71b7e3SCédric Le Goater memory_region_del_subregion(&xive->esb_mmio, &xsrc->esb_mmio); 1809da71b7e3SCédric Le Goater } 1810da71b7e3SCédric Le Goater 1811da71b7e3SCédric Le Goater if (memory_region_is_mapped(&end_xsrc->esb_mmio)) { 1812da71b7e3SCédric Le Goater memory_region_del_subregion(&xive->end_mmio, &end_xsrc->esb_mmio); 1813da71b7e3SCédric Le Goater } 1814da71b7e3SCédric Le Goater } 1815da71b7e3SCédric Le Goater 1816da71b7e3SCédric Le Goater /* 1817da71b7e3SCédric Le Goater * Maximum number of IRQs and ENDs supported by HW. Will be tuned by 1818da71b7e3SCédric Le Goater * software. 1819da71b7e3SCédric Le Goater */ 1820da71b7e3SCédric Le Goater #define PNV_XIVE2_NR_IRQS (PNV10_XIVE2_ESB_SIZE / (1ull << XIVE_ESB_64K_2PAGE)) 1821da71b7e3SCédric Le Goater #define PNV_XIVE2_NR_ENDS (PNV10_XIVE2_END_SIZE / (1ull << XIVE_ESB_64K_2PAGE)) 1822da71b7e3SCédric Le Goater 1823da71b7e3SCédric Le Goater static void pnv_xive2_realize(DeviceState *dev, Error **errp) 1824da71b7e3SCédric Le Goater { 1825da71b7e3SCédric Le Goater PnvXive2 *xive = PNV_XIVE2(dev); 1826da71b7e3SCédric Le Goater PnvXive2Class *pxc = PNV_XIVE2_GET_CLASS(dev); 1827da71b7e3SCédric Le Goater XiveSource *xsrc = &xive->ipi_source; 1828da71b7e3SCédric Le Goater Xive2EndSource *end_xsrc = &xive->end_source; 1829da71b7e3SCédric Le Goater Error *local_err = NULL; 1830da71b7e3SCédric Le Goater int i; 1831da71b7e3SCédric Le Goater 1832da71b7e3SCédric Le Goater pxc->parent_realize(dev, &local_err); 1833da71b7e3SCédric Le Goater if (local_err) { 1834da71b7e3SCédric Le Goater error_propagate(errp, local_err); 1835da71b7e3SCédric Le Goater return; 1836da71b7e3SCédric Le Goater } 1837da71b7e3SCédric Le Goater 1838da71b7e3SCédric Le Goater assert(xive->chip); 1839da71b7e3SCédric Le Goater 1840da71b7e3SCédric Le Goater /* 1841da71b7e3SCédric Le Goater * The XiveSource and Xive2EndSource objects are realized with the 1842da71b7e3SCédric Le Goater * maximum allowed HW configuration. The ESB MMIO regions will be 1843da71b7e3SCédric Le Goater * resized dynamically when the controller is configured by the FW 1844da71b7e3SCédric Le Goater * to limit accesses to resources not provisioned. 1845da71b7e3SCédric Le Goater */ 1846da71b7e3SCédric Le Goater object_property_set_int(OBJECT(xsrc), "flags", XIVE_SRC_STORE_EOI, 1847da71b7e3SCédric Le Goater &error_fatal); 1848da71b7e3SCédric Le Goater object_property_set_int(OBJECT(xsrc), "nr-irqs", PNV_XIVE2_NR_IRQS, 1849da71b7e3SCédric Le Goater &error_fatal); 1850da71b7e3SCédric Le Goater object_property_set_link(OBJECT(xsrc), "xive", OBJECT(xive), 1851da71b7e3SCédric Le Goater &error_fatal); 1852da71b7e3SCédric Le Goater qdev_realize(DEVICE(xsrc), NULL, &local_err); 1853da71b7e3SCédric Le Goater if (local_err) { 1854da71b7e3SCédric Le Goater error_propagate(errp, local_err); 1855da71b7e3SCédric Le Goater return; 1856da71b7e3SCédric Le Goater } 1857da71b7e3SCédric Le Goater 1858da71b7e3SCédric Le Goater object_property_set_int(OBJECT(end_xsrc), "nr-ends", PNV_XIVE2_NR_ENDS, 1859da71b7e3SCédric Le Goater &error_fatal); 1860da71b7e3SCédric Le Goater object_property_set_link(OBJECT(end_xsrc), "xive", OBJECT(xive), 1861da71b7e3SCédric Le Goater &error_abort); 1862da71b7e3SCédric Le Goater qdev_realize(DEVICE(end_xsrc), NULL, &local_err); 1863da71b7e3SCédric Le Goater if (local_err) { 1864da71b7e3SCédric Le Goater error_propagate(errp, local_err); 1865da71b7e3SCédric Le Goater return; 1866da71b7e3SCédric Le Goater } 1867da71b7e3SCédric Le Goater 1868da71b7e3SCédric Le Goater /* XSCOM region, used for initial configuration of the BARs */ 1869da71b7e3SCédric Le Goater memory_region_init_io(&xive->xscom_regs, OBJECT(dev), 1870da71b7e3SCédric Le Goater &pnv_xive2_xscom_ops, xive, "xscom-xive", 1871da71b7e3SCédric Le Goater PNV10_XSCOM_XIVE2_SIZE << 3); 1872da71b7e3SCédric Le Goater 1873da71b7e3SCédric Le Goater /* Interrupt controller MMIO regions */ 1874da71b7e3SCédric Le Goater xive->ic_shift = 16; 1875da71b7e3SCédric Le Goater memory_region_init(&xive->ic_mmio, OBJECT(dev), "xive-ic", 1876da71b7e3SCédric Le Goater PNV10_XIVE2_IC_SIZE); 1877da71b7e3SCédric Le Goater 1878da71b7e3SCédric Le Goater for (i = 0; i < ARRAY_SIZE(xive->ic_mmios); i++) { 1879da71b7e3SCédric Le Goater memory_region_init_io(&xive->ic_mmios[i], OBJECT(dev), 1880da71b7e3SCédric Le Goater pnv_xive2_ic_regions[i].ops, xive, 1881da71b7e3SCédric Le Goater pnv_xive2_ic_regions[i].name, 1882da71b7e3SCédric Le Goater pnv_xive2_ic_regions[i].pgsize << xive->ic_shift); 1883da71b7e3SCédric Le Goater } 1884da71b7e3SCédric Le Goater 1885da71b7e3SCédric Le Goater /* 1886da71b7e3SCédric Le Goater * VC MMIO regions. 1887da71b7e3SCédric Le Goater */ 1888da71b7e3SCédric Le Goater xive->esb_shift = 16; 1889da71b7e3SCédric Le Goater xive->end_shift = 16; 1890da71b7e3SCédric Le Goater memory_region_init(&xive->esb_mmio, OBJECT(xive), "xive-esb", 1891da71b7e3SCédric Le Goater PNV10_XIVE2_ESB_SIZE); 1892da71b7e3SCédric Le Goater memory_region_init(&xive->end_mmio, OBJECT(xive), "xive-end", 1893da71b7e3SCédric Le Goater PNV10_XIVE2_END_SIZE); 1894da71b7e3SCédric Le Goater 1895da71b7e3SCédric Le Goater /* Presenter Controller MMIO region (not modeled) */ 1896da71b7e3SCédric Le Goater xive->nvc_shift = 16; 1897da71b7e3SCédric Le Goater xive->nvpg_shift = 16; 1898da71b7e3SCédric Le Goater memory_region_init_io(&xive->nvc_mmio, OBJECT(dev), 1899da71b7e3SCédric Le Goater &pnv_xive2_nvc_ops, xive, 1900da71b7e3SCédric Le Goater "xive-nvc", PNV10_XIVE2_NVC_SIZE); 1901da71b7e3SCédric Le Goater 1902da71b7e3SCédric Le Goater memory_region_init_io(&xive->nvpg_mmio, OBJECT(dev), 1903da71b7e3SCédric Le Goater &pnv_xive2_nvpg_ops, xive, 1904da71b7e3SCédric Le Goater "xive-nvpg", PNV10_XIVE2_NVPG_SIZE); 1905da71b7e3SCédric Le Goater 1906da71b7e3SCédric Le Goater /* Thread Interrupt Management Area (Direct) */ 1907da71b7e3SCédric Le Goater xive->tm_shift = 16; 1908da71b7e3SCédric Le Goater memory_region_init_io(&xive->tm_mmio, OBJECT(dev), &pnv_xive2_tm_ops, 1909da71b7e3SCédric Le Goater xive, "xive-tima", PNV10_XIVE2_TM_SIZE); 1910da71b7e3SCédric Le Goater 1911da71b7e3SCédric Le Goater qemu_register_reset(pnv_xive2_reset, dev); 1912da71b7e3SCédric Le Goater } 1913da71b7e3SCédric Le Goater 1914da71b7e3SCédric Le Goater static Property pnv_xive2_properties[] = { 1915da71b7e3SCédric Le Goater DEFINE_PROP_UINT64("ic-bar", PnvXive2, ic_base, 0), 1916da71b7e3SCédric Le Goater DEFINE_PROP_UINT64("esb-bar", PnvXive2, esb_base, 0), 1917da71b7e3SCédric Le Goater DEFINE_PROP_UINT64("end-bar", PnvXive2, end_base, 0), 1918da71b7e3SCédric Le Goater DEFINE_PROP_UINT64("nvc-bar", PnvXive2, nvc_base, 0), 1919da71b7e3SCédric Le Goater DEFINE_PROP_UINT64("nvpg-bar", PnvXive2, nvpg_base, 0), 1920da71b7e3SCédric Le Goater DEFINE_PROP_UINT64("tm-bar", PnvXive2, tm_base, 0), 1921da71b7e3SCédric Le Goater DEFINE_PROP_UINT64("capabilities", PnvXive2, capabilities, 1922da71b7e3SCédric Le Goater PNV_XIVE2_CAPABILITIES), 1923da71b7e3SCédric Le Goater DEFINE_PROP_UINT64("config", PnvXive2, config, 1924da71b7e3SCédric Le Goater PNV_XIVE2_CONFIGURATION), 1925da71b7e3SCédric Le Goater DEFINE_PROP_LINK("chip", PnvXive2, chip, TYPE_PNV_CHIP, PnvChip *), 1926da71b7e3SCédric Le Goater DEFINE_PROP_END_OF_LIST(), 1927da71b7e3SCédric Le Goater }; 1928da71b7e3SCédric Le Goater 1929da71b7e3SCédric Le Goater static void pnv_xive2_instance_init(Object *obj) 1930da71b7e3SCédric Le Goater { 1931da71b7e3SCédric Le Goater PnvXive2 *xive = PNV_XIVE2(obj); 1932da71b7e3SCédric Le Goater 1933da71b7e3SCédric Le Goater object_initialize_child(obj, "ipi_source", &xive->ipi_source, 1934da71b7e3SCédric Le Goater TYPE_XIVE_SOURCE); 1935da71b7e3SCédric Le Goater object_initialize_child(obj, "end_source", &xive->end_source, 1936da71b7e3SCédric Le Goater TYPE_XIVE2_END_SOURCE); 1937da71b7e3SCédric Le Goater } 1938da71b7e3SCédric Le Goater 1939da71b7e3SCédric Le Goater static int pnv_xive2_dt_xscom(PnvXScomInterface *dev, void *fdt, 1940da71b7e3SCédric Le Goater int xscom_offset) 1941da71b7e3SCédric Le Goater { 1942da71b7e3SCédric Le Goater const char compat_p10[] = "ibm,power10-xive-x"; 1943da71b7e3SCédric Le Goater char *name; 1944da71b7e3SCédric Le Goater int offset; 1945da71b7e3SCédric Le Goater uint32_t reg[] = { 1946da71b7e3SCédric Le Goater cpu_to_be32(PNV10_XSCOM_XIVE2_BASE), 1947da71b7e3SCédric Le Goater cpu_to_be32(PNV10_XSCOM_XIVE2_SIZE) 1948da71b7e3SCédric Le Goater }; 1949da71b7e3SCédric Le Goater 1950da71b7e3SCédric Le Goater name = g_strdup_printf("xive@%x", PNV10_XSCOM_XIVE2_BASE); 1951da71b7e3SCédric Le Goater offset = fdt_add_subnode(fdt, xscom_offset, name); 1952da71b7e3SCédric Le Goater _FDT(offset); 1953da71b7e3SCédric Le Goater g_free(name); 1954da71b7e3SCédric Le Goater 1955da71b7e3SCédric Le Goater _FDT((fdt_setprop(fdt, offset, "reg", reg, sizeof(reg)))); 1956da71b7e3SCédric Le Goater _FDT(fdt_setprop(fdt, offset, "compatible", compat_p10, 1957da71b7e3SCédric Le Goater sizeof(compat_p10))); 1958da71b7e3SCédric Le Goater return 0; 1959da71b7e3SCédric Le Goater } 1960da71b7e3SCédric Le Goater 1961da71b7e3SCédric Le Goater static void pnv_xive2_class_init(ObjectClass *klass, void *data) 1962da71b7e3SCédric Le Goater { 1963da71b7e3SCédric Le Goater DeviceClass *dc = DEVICE_CLASS(klass); 1964da71b7e3SCédric Le Goater PnvXScomInterfaceClass *xdc = PNV_XSCOM_INTERFACE_CLASS(klass); 1965da71b7e3SCédric Le Goater Xive2RouterClass *xrc = XIVE2_ROUTER_CLASS(klass); 1966da71b7e3SCédric Le Goater XiveNotifierClass *xnc = XIVE_NOTIFIER_CLASS(klass); 1967da71b7e3SCédric Le Goater XivePresenterClass *xpc = XIVE_PRESENTER_CLASS(klass); 1968da71b7e3SCédric Le Goater PnvXive2Class *pxc = PNV_XIVE2_CLASS(klass); 1969da71b7e3SCédric Le Goater 1970da71b7e3SCédric Le Goater xdc->dt_xscom = pnv_xive2_dt_xscom; 1971da71b7e3SCédric Le Goater 1972da71b7e3SCédric Le Goater dc->desc = "PowerNV XIVE2 Interrupt Controller (POWER10)"; 1973da71b7e3SCédric Le Goater device_class_set_parent_realize(dc, pnv_xive2_realize, 1974da71b7e3SCédric Le Goater &pxc->parent_realize); 1975da71b7e3SCédric Le Goater device_class_set_props(dc, pnv_xive2_properties); 1976da71b7e3SCédric Le Goater 1977da71b7e3SCédric Le Goater xrc->get_eas = pnv_xive2_get_eas; 19780aa2612aSCédric Le Goater xrc->get_pq = pnv_xive2_get_pq; 19790aa2612aSCédric Le Goater xrc->set_pq = pnv_xive2_set_pq; 1980da71b7e3SCédric Le Goater xrc->get_end = pnv_xive2_get_end; 1981da71b7e3SCédric Le Goater xrc->write_end = pnv_xive2_write_end; 1982da71b7e3SCédric Le Goater xrc->get_nvp = pnv_xive2_get_nvp; 1983da71b7e3SCédric Le Goater xrc->write_nvp = pnv_xive2_write_nvp; 1984e16032b8SCédric Le Goater xrc->get_config = pnv_xive2_get_config; 1985da71b7e3SCédric Le Goater xrc->get_block_id = pnv_xive2_get_block_id; 1986da71b7e3SCédric Le Goater 1987da71b7e3SCédric Le Goater xnc->notify = pnv_xive2_notify; 1988da71b7e3SCédric Le Goater 1989da71b7e3SCédric Le Goater xpc->match_nvt = pnv_xive2_match_nvt; 1990da71b7e3SCédric Le Goater }; 1991da71b7e3SCédric Le Goater 1992da71b7e3SCédric Le Goater static const TypeInfo pnv_xive2_info = { 1993da71b7e3SCédric Le Goater .name = TYPE_PNV_XIVE2, 1994da71b7e3SCédric Le Goater .parent = TYPE_XIVE2_ROUTER, 1995da71b7e3SCédric Le Goater .instance_init = pnv_xive2_instance_init, 1996da71b7e3SCédric Le Goater .instance_size = sizeof(PnvXive2), 1997da71b7e3SCédric Le Goater .class_init = pnv_xive2_class_init, 1998da71b7e3SCédric Le Goater .class_size = sizeof(PnvXive2Class), 1999da71b7e3SCédric Le Goater .interfaces = (InterfaceInfo[]) { 2000da71b7e3SCédric Le Goater { TYPE_PNV_XSCOM_INTERFACE }, 2001da71b7e3SCédric Le Goater { } 2002da71b7e3SCédric Le Goater } 2003da71b7e3SCédric Le Goater }; 2004da71b7e3SCédric Le Goater 2005da71b7e3SCédric Le Goater static void pnv_xive2_register_types(void) 2006da71b7e3SCédric Le Goater { 2007da71b7e3SCédric Le Goater type_register_static(&pnv_xive2_info); 2008da71b7e3SCédric Le Goater } 2009da71b7e3SCédric Le Goater 2010da71b7e3SCédric Le Goater type_init(pnv_xive2_register_types) 2011da71b7e3SCédric Le Goater 2012da71b7e3SCédric Le Goater static void xive2_nvp_pic_print_info(Xive2Nvp *nvp, uint32_t nvp_idx, 2013da71b7e3SCédric Le Goater Monitor *mon) 2014da71b7e3SCédric Le Goater { 2015da71b7e3SCédric Le Goater uint8_t eq_blk = xive_get_field32(NVP2_W5_VP_END_BLOCK, nvp->w5); 2016da71b7e3SCédric Le Goater uint32_t eq_idx = xive_get_field32(NVP2_W5_VP_END_INDEX, nvp->w5); 2017da71b7e3SCédric Le Goater 2018da71b7e3SCédric Le Goater if (!xive2_nvp_is_valid(nvp)) { 2019da71b7e3SCédric Le Goater return; 2020da71b7e3SCédric Le Goater } 2021da71b7e3SCédric Le Goater 2022835806f1SCédric Le Goater monitor_printf(mon, " %08x end:%02x/%04x IPB:%02x", 2023da71b7e3SCédric Le Goater nvp_idx, eq_blk, eq_idx, 2024da71b7e3SCédric Le Goater xive_get_field32(NVP2_W2_IPB, nvp->w2)); 2025835806f1SCédric Le Goater /* 2026835806f1SCédric Le Goater * When the NVP is HW controlled, more fields are updated 2027835806f1SCédric Le Goater */ 2028835806f1SCédric Le Goater if (xive2_nvp_is_hw(nvp)) { 2029835806f1SCédric Le Goater monitor_printf(mon, " CPPR:%02x", 2030835806f1SCédric Le Goater xive_get_field32(NVP2_W2_CPPR, nvp->w2)); 2031835806f1SCédric Le Goater if (xive2_nvp_is_co(nvp)) { 2032835806f1SCédric Le Goater monitor_printf(mon, " CO:%04x", 2033835806f1SCédric Le Goater xive_get_field32(NVP2_W1_CO_THRID, nvp->w1)); 2034835806f1SCédric Le Goater } 2035835806f1SCédric Le Goater } 2036835806f1SCédric Le Goater monitor_printf(mon, "\n"); 2037da71b7e3SCédric Le Goater } 2038da71b7e3SCédric Le Goater 2039da71b7e3SCédric Le Goater /* 2040da71b7e3SCédric Le Goater * If the table is direct, we can compute the number of PQ entries 2041da71b7e3SCédric Le Goater * provisioned by FW. 2042da71b7e3SCédric Le Goater */ 2043da71b7e3SCédric Le Goater static uint32_t pnv_xive2_nr_esbs(PnvXive2 *xive) 2044da71b7e3SCédric Le Goater { 2045da71b7e3SCédric Le Goater uint8_t blk = pnv_xive2_block_id(xive); 2046da71b7e3SCédric Le Goater uint64_t vsd = xive->vsds[VST_ESB][blk]; 2047da71b7e3SCédric Le Goater uint64_t vst_tsize = 1ull << (GETFIELD(VSD_TSIZE, vsd) + 12); 2048da71b7e3SCédric Le Goater 2049da71b7e3SCédric Le Goater return VSD_INDIRECT & vsd ? 0 : vst_tsize * SBE_PER_BYTE; 2050da71b7e3SCédric Le Goater } 2051da71b7e3SCédric Le Goater 2052da71b7e3SCédric Le Goater /* 2053da71b7e3SCédric Le Goater * Compute the number of entries per indirect subpage. 2054da71b7e3SCédric Le Goater */ 2055da71b7e3SCédric Le Goater static uint64_t pnv_xive2_vst_per_subpage(PnvXive2 *xive, uint32_t type) 2056da71b7e3SCédric Le Goater { 2057da71b7e3SCédric Le Goater uint8_t blk = pnv_xive2_block_id(xive); 2058da71b7e3SCédric Le Goater uint64_t vsd = xive->vsds[type][blk]; 2059da71b7e3SCédric Le Goater const XiveVstInfo *info = &vst_infos[type]; 2060da71b7e3SCédric Le Goater uint64_t vsd_addr; 2061da71b7e3SCédric Le Goater uint32_t page_shift; 2062da71b7e3SCédric Le Goater 2063da71b7e3SCédric Le Goater /* For direct tables, fake a valid value */ 2064da71b7e3SCédric Le Goater if (!(VSD_INDIRECT & vsd)) { 2065da71b7e3SCédric Le Goater return 1; 2066da71b7e3SCédric Le Goater } 2067da71b7e3SCédric Le Goater 2068da71b7e3SCédric Le Goater /* Get the page size of the indirect table. */ 2069da71b7e3SCédric Le Goater vsd_addr = vsd & VSD_ADDRESS_MASK; 2070da71b7e3SCédric Le Goater ldq_be_dma(&address_space_memory, vsd_addr, &vsd, MEMTXATTRS_UNSPECIFIED); 2071da71b7e3SCédric Le Goater 2072da71b7e3SCédric Le Goater if (!(vsd & VSD_ADDRESS_MASK)) { 2073da71b7e3SCédric Le Goater #ifdef XIVE2_DEBUG 2074da71b7e3SCédric Le Goater xive2_error(xive, "VST: invalid %s entry!?", info->name); 2075da71b7e3SCédric Le Goater #endif 2076da71b7e3SCédric Le Goater return 0; 2077da71b7e3SCédric Le Goater } 2078da71b7e3SCédric Le Goater 2079da71b7e3SCédric Le Goater page_shift = GETFIELD(VSD_TSIZE, vsd) + 12; 2080da71b7e3SCédric Le Goater 2081da71b7e3SCédric Le Goater if (!pnv_xive2_vst_page_size_allowed(page_shift)) { 2082da71b7e3SCédric Le Goater xive2_error(xive, "VST: invalid %s page shift %d", info->name, 2083da71b7e3SCédric Le Goater page_shift); 2084da71b7e3SCédric Le Goater return 0; 2085da71b7e3SCédric Le Goater } 2086da71b7e3SCédric Le Goater 2087da71b7e3SCédric Le Goater return (1ull << page_shift) / info->size; 2088da71b7e3SCédric Le Goater } 2089da71b7e3SCédric Le Goater 2090da71b7e3SCédric Le Goater void pnv_xive2_pic_print_info(PnvXive2 *xive, Monitor *mon) 2091da71b7e3SCédric Le Goater { 2092da71b7e3SCédric Le Goater Xive2Router *xrtr = XIVE2_ROUTER(xive); 2093da71b7e3SCédric Le Goater uint8_t blk = pnv_xive2_block_id(xive); 2094da71b7e3SCédric Le Goater uint8_t chip_id = xive->chip->chip_id; 2095da71b7e3SCédric Le Goater uint32_t srcno0 = XIVE_EAS(blk, 0); 2096da71b7e3SCédric Le Goater uint32_t nr_esbs = pnv_xive2_nr_esbs(xive); 2097da71b7e3SCédric Le Goater Xive2Eas eas; 2098da71b7e3SCédric Le Goater Xive2End end; 2099da71b7e3SCédric Le Goater Xive2Nvp nvp; 2100da71b7e3SCédric Le Goater int i; 2101da71b7e3SCédric Le Goater uint64_t xive_nvp_per_subpage; 2102da71b7e3SCédric Le Goater 2103da71b7e3SCédric Le Goater monitor_printf(mon, "XIVE[%x] Source %08x .. %08x\n", blk, srcno0, 2104da71b7e3SCédric Le Goater srcno0 + nr_esbs - 1); 2105da71b7e3SCédric Le Goater xive_source_pic_print_info(&xive->ipi_source, srcno0, mon); 2106da71b7e3SCédric Le Goater 2107da71b7e3SCédric Le Goater monitor_printf(mon, "XIVE[%x] EAT %08x .. %08x\n", blk, srcno0, 2108da71b7e3SCédric Le Goater srcno0 + nr_esbs - 1); 2109da71b7e3SCédric Le Goater for (i = 0; i < nr_esbs; i++) { 2110da71b7e3SCédric Le Goater if (xive2_router_get_eas(xrtr, blk, i, &eas)) { 2111da71b7e3SCédric Le Goater break; 2112da71b7e3SCédric Le Goater } 2113da71b7e3SCédric Le Goater if (!xive2_eas_is_masked(&eas)) { 2114da71b7e3SCédric Le Goater xive2_eas_pic_print_info(&eas, i, mon); 2115da71b7e3SCédric Le Goater } 2116da71b7e3SCédric Le Goater } 2117da71b7e3SCédric Le Goater 2118da71b7e3SCédric Le Goater monitor_printf(mon, "XIVE[%x] #%d END Escalation EAT\n", chip_id, blk); 2119da71b7e3SCédric Le Goater i = 0; 2120da71b7e3SCédric Le Goater while (!xive2_router_get_end(xrtr, blk, i, &end)) { 2121da71b7e3SCédric Le Goater xive2_end_eas_pic_print_info(&end, i++, mon); 2122da71b7e3SCédric Le Goater } 2123da71b7e3SCédric Le Goater 2124da71b7e3SCédric Le Goater monitor_printf(mon, "XIVE[%x] #%d ENDT\n", chip_id, blk); 2125da71b7e3SCédric Le Goater i = 0; 2126da71b7e3SCédric Le Goater while (!xive2_router_get_end(xrtr, blk, i, &end)) { 2127da71b7e3SCédric Le Goater xive2_end_pic_print_info(&end, i++, mon); 2128da71b7e3SCédric Le Goater } 2129da71b7e3SCédric Le Goater 2130da71b7e3SCédric Le Goater monitor_printf(mon, "XIVE[%x] #%d NVPT %08x .. %08x\n", chip_id, blk, 2131da71b7e3SCédric Le Goater 0, XIVE2_NVP_COUNT - 1); 2132da71b7e3SCédric Le Goater xive_nvp_per_subpage = pnv_xive2_vst_per_subpage(xive, VST_NVP); 2133da71b7e3SCédric Le Goater for (i = 0; i < XIVE2_NVP_COUNT; i += xive_nvp_per_subpage) { 2134da71b7e3SCédric Le Goater while (!xive2_router_get_nvp(xrtr, blk, i, &nvp)) { 2135da71b7e3SCédric Le Goater xive2_nvp_pic_print_info(&nvp, i++, mon); 2136da71b7e3SCédric Le Goater } 2137da71b7e3SCédric Le Goater } 2138da71b7e3SCédric Le Goater } 2139