xref: /openbmc/linux/scripts/dtc/include-prefixes/dt-bindings/clock/qcom,gcc-sm8150.h (revision 4f2c0a4acffbec01079c28f839422e64ddeff004)
1e5ee331eSDeepak Katragadda /* SPDX-License-Identifier: GPL-2.0 */
2e5ee331eSDeepak Katragadda /*
3e5ee331eSDeepak Katragadda  * Copyright (c) 2019, The Linux Foundation. All rights reserved.
4e5ee331eSDeepak Katragadda  */
5e5ee331eSDeepak Katragadda 
6e5ee331eSDeepak Katragadda #ifndef _DT_BINDINGS_CLK_QCOM_GCC_SM8150_H
7e5ee331eSDeepak Katragadda #define _DT_BINDINGS_CLK_QCOM_GCC_SM8150_H
8e5ee331eSDeepak Katragadda 
9e5ee331eSDeepak Katragadda /* GCC clocks */
10e5ee331eSDeepak Katragadda #define GCC_AGGRE_NOC_PCIE_TBU_CLK				0
11e5ee331eSDeepak Katragadda #define GCC_AGGRE_UFS_CARD_AXI_CLK				1
12e5ee331eSDeepak Katragadda #define GCC_AGGRE_UFS_CARD_AXI_HW_CTL_CLK			2
13e5ee331eSDeepak Katragadda #define GCC_AGGRE_UFS_PHY_AXI_CLK				3
14e5ee331eSDeepak Katragadda #define GCC_AGGRE_UFS_PHY_AXI_HW_CTL_CLK			4
15e5ee331eSDeepak Katragadda #define GCC_AGGRE_USB3_PRIM_AXI_CLK				5
16e5ee331eSDeepak Katragadda #define GCC_AGGRE_USB3_SEC_AXI_CLK				6
17e5ee331eSDeepak Katragadda #define GCC_BOOT_ROM_AHB_CLK					7
18e5ee331eSDeepak Katragadda #define GCC_CAMERA_AHB_CLK					8
19e5ee331eSDeepak Katragadda #define GCC_CAMERA_HF_AXI_CLK					9
20e5ee331eSDeepak Katragadda #define GCC_CAMERA_SF_AXI_CLK					10
21e5ee331eSDeepak Katragadda #define GCC_CAMERA_XO_CLK					11
22e5ee331eSDeepak Katragadda #define GCC_CFG_NOC_USB3_PRIM_AXI_CLK				12
23e5ee331eSDeepak Katragadda #define GCC_CFG_NOC_USB3_SEC_AXI_CLK				13
24e5ee331eSDeepak Katragadda #define GCC_CPUSS_AHB_CLK					14
25e5ee331eSDeepak Katragadda #define GCC_CPUSS_AHB_CLK_SRC					15
26e5ee331eSDeepak Katragadda #define GCC_CPUSS_DVM_BUS_CLK					16
27e5ee331eSDeepak Katragadda #define GCC_CPUSS_GNOC_CLK					17
28e5ee331eSDeepak Katragadda #define GCC_CPUSS_RBCPR_CLK					18
29e5ee331eSDeepak Katragadda #define GCC_DDRSS_GPU_AXI_CLK					19
30e5ee331eSDeepak Katragadda #define GCC_DISP_AHB_CLK					20
31e5ee331eSDeepak Katragadda #define GCC_DISP_HF_AXI_CLK					21
32e5ee331eSDeepak Katragadda #define GCC_DISP_SF_AXI_CLK					22
33e5ee331eSDeepak Katragadda #define GCC_DISP_XO_CLK						23
34e5ee331eSDeepak Katragadda #define GCC_EMAC_AXI_CLK					24
35e5ee331eSDeepak Katragadda #define GCC_EMAC_PTP_CLK					25
36e5ee331eSDeepak Katragadda #define GCC_EMAC_PTP_CLK_SRC					26
37e5ee331eSDeepak Katragadda #define GCC_EMAC_RGMII_CLK					27
38e5ee331eSDeepak Katragadda #define GCC_EMAC_RGMII_CLK_SRC					28
39e5ee331eSDeepak Katragadda #define GCC_EMAC_SLV_AHB_CLK					29
40e5ee331eSDeepak Katragadda #define GCC_GP1_CLK						30
41e5ee331eSDeepak Katragadda #define GCC_GP1_CLK_SRC						31
42e5ee331eSDeepak Katragadda #define GCC_GP2_CLK						32
43e5ee331eSDeepak Katragadda #define GCC_GP2_CLK_SRC						33
44e5ee331eSDeepak Katragadda #define GCC_GP3_CLK						34
45e5ee331eSDeepak Katragadda #define GCC_GP3_CLK_SRC						35
46e5ee331eSDeepak Katragadda #define GCC_GPU_CFG_AHB_CLK					36
47e5ee331eSDeepak Katragadda #define GCC_GPU_GPLL0_CLK_SRC					37
48e5ee331eSDeepak Katragadda #define GCC_GPU_GPLL0_DIV_CLK_SRC				38
49e5ee331eSDeepak Katragadda #define GCC_GPU_IREF_CLK					39
50e5ee331eSDeepak Katragadda #define GCC_GPU_MEMNOC_GFX_CLK					40
51e5ee331eSDeepak Katragadda #define GCC_GPU_SNOC_DVM_GFX_CLK				41
52e5ee331eSDeepak Katragadda #define GCC_NPU_AT_CLK						42
53e5ee331eSDeepak Katragadda #define GCC_NPU_AXI_CLK						43
54e5ee331eSDeepak Katragadda #define GCC_NPU_CFG_AHB_CLK					44
55e5ee331eSDeepak Katragadda #define GCC_NPU_GPLL0_CLK_SRC					45
56e5ee331eSDeepak Katragadda #define GCC_NPU_GPLL0_DIV_CLK_SRC				46
57e5ee331eSDeepak Katragadda #define GCC_NPU_TRIG_CLK					47
58e5ee331eSDeepak Katragadda #define GCC_PCIE0_PHY_REFGEN_CLK				48
59e5ee331eSDeepak Katragadda #define GCC_PCIE1_PHY_REFGEN_CLK				49
60e5ee331eSDeepak Katragadda #define GCC_PCIE_0_AUX_CLK					50
61e5ee331eSDeepak Katragadda #define GCC_PCIE_0_AUX_CLK_SRC					51
62e5ee331eSDeepak Katragadda #define GCC_PCIE_0_CFG_AHB_CLK					52
63e5ee331eSDeepak Katragadda #define GCC_PCIE_0_CLKREF_CLK					53
64e5ee331eSDeepak Katragadda #define GCC_PCIE_0_MSTR_AXI_CLK					54
65e5ee331eSDeepak Katragadda #define GCC_PCIE_0_PIPE_CLK					55
66e5ee331eSDeepak Katragadda #define GCC_PCIE_0_SLV_AXI_CLK					56
67e5ee331eSDeepak Katragadda #define GCC_PCIE_0_SLV_Q2A_AXI_CLK				57
68e5ee331eSDeepak Katragadda #define GCC_PCIE_1_AUX_CLK					58
69e5ee331eSDeepak Katragadda #define GCC_PCIE_1_AUX_CLK_SRC					59
70e5ee331eSDeepak Katragadda #define GCC_PCIE_1_CFG_AHB_CLK					60
71e5ee331eSDeepak Katragadda #define GCC_PCIE_1_CLKREF_CLK					61
72e5ee331eSDeepak Katragadda #define GCC_PCIE_1_MSTR_AXI_CLK					62
73e5ee331eSDeepak Katragadda #define GCC_PCIE_1_PIPE_CLK					63
74e5ee331eSDeepak Katragadda #define GCC_PCIE_1_SLV_AXI_CLK					64
75e5ee331eSDeepak Katragadda #define GCC_PCIE_1_SLV_Q2A_AXI_CLK				65
76e5ee331eSDeepak Katragadda #define GCC_PCIE_PHY_AUX_CLK					66
77e5ee331eSDeepak Katragadda #define GCC_PCIE_PHY_REFGEN_CLK_SRC				67
78e5ee331eSDeepak Katragadda #define GCC_PDM2_CLK						68
79e5ee331eSDeepak Katragadda #define GCC_PDM2_CLK_SRC					69
80e5ee331eSDeepak Katragadda #define GCC_PDM_AHB_CLK						70
81e5ee331eSDeepak Katragadda #define GCC_PDM_XO4_CLK						71
82e5ee331eSDeepak Katragadda #define GCC_PRNG_AHB_CLK					72
83e5ee331eSDeepak Katragadda #define GCC_QMIP_CAMERA_NRT_AHB_CLK				73
84e5ee331eSDeepak Katragadda #define GCC_QMIP_CAMERA_RT_AHB_CLK				74
85e5ee331eSDeepak Katragadda #define GCC_QMIP_DISP_AHB_CLK					75
86e5ee331eSDeepak Katragadda #define GCC_QMIP_VIDEO_CVP_AHB_CLK				76
87e5ee331eSDeepak Katragadda #define GCC_QMIP_VIDEO_VCODEC_AHB_CLK				77
88e5ee331eSDeepak Katragadda #define GCC_QSPI_CNOC_PERIPH_AHB_CLK				78
89e5ee331eSDeepak Katragadda #define GCC_QSPI_CORE_CLK					79
90e5ee331eSDeepak Katragadda #define GCC_QSPI_CORE_CLK_SRC					80
91e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP0_S0_CLK					81
92e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP0_S0_CLK_SRC				82
93e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP0_S1_CLK					83
94e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP0_S1_CLK_SRC				84
95e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP0_S2_CLK					85
96e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP0_S2_CLK_SRC				86
97e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP0_S3_CLK					87
98e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP0_S3_CLK_SRC				88
99e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP0_S4_CLK					89
100e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP0_S4_CLK_SRC				90
101e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP0_S5_CLK					91
102e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP0_S5_CLK_SRC				92
103e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP0_S6_CLK					93
104e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP0_S6_CLK_SRC				94
105e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP0_S7_CLK					95
106e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP0_S7_CLK_SRC				96
107e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP1_S0_CLK					97
108e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP1_S0_CLK_SRC				98
109e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP1_S1_CLK					99
110e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP1_S1_CLK_SRC				100
111e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP1_S2_CLK					101
112e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP1_S2_CLK_SRC				102
113e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP1_S3_CLK					103
114e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP1_S3_CLK_SRC				104
115e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP1_S4_CLK					105
116e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP1_S4_CLK_SRC				106
117e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP1_S5_CLK					107
118e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP1_S5_CLK_SRC				108
119e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP2_S0_CLK					109
120e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP2_S0_CLK_SRC				110
121e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP2_S1_CLK					111
122e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP2_S1_CLK_SRC				112
123e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP2_S2_CLK					113
124e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP2_S2_CLK_SRC				114
125e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP2_S3_CLK					115
126e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP2_S3_CLK_SRC				116
127e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP2_S4_CLK					117
128e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP2_S4_CLK_SRC				118
129e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP2_S5_CLK					119
130e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP2_S5_CLK_SRC				120
131e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP_0_M_AHB_CLK				121
132e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP_0_S_AHB_CLK				122
133e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP_1_M_AHB_CLK				123
134e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP_1_S_AHB_CLK				124
135e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP_2_M_AHB_CLK				125
136e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAP_2_S_AHB_CLK				126
137e5ee331eSDeepak Katragadda #define GCC_SDCC2_AHB_CLK					127
138e5ee331eSDeepak Katragadda #define GCC_SDCC2_APPS_CLK					128
139e5ee331eSDeepak Katragadda #define GCC_SDCC2_APPS_CLK_SRC					129
140e5ee331eSDeepak Katragadda #define GCC_SDCC4_AHB_CLK					130
141e5ee331eSDeepak Katragadda #define GCC_SDCC4_APPS_CLK					131
142e5ee331eSDeepak Katragadda #define GCC_SDCC4_APPS_CLK_SRC					132
143e5ee331eSDeepak Katragadda #define GCC_SYS_NOC_CPUSS_AHB_CLK				133
144e5ee331eSDeepak Katragadda #define GCC_TSIF_AHB_CLK					134
145e5ee331eSDeepak Katragadda #define GCC_TSIF_INACTIVITY_TIMERS_CLK				135
146e5ee331eSDeepak Katragadda #define GCC_TSIF_REF_CLK					136
147e5ee331eSDeepak Katragadda #define GCC_TSIF_REF_CLK_SRC					137
148e5ee331eSDeepak Katragadda #define GCC_UFS_CARD_AHB_CLK					138
149e5ee331eSDeepak Katragadda #define GCC_UFS_CARD_AXI_CLK					139
150e5ee331eSDeepak Katragadda #define GCC_UFS_CARD_AXI_CLK_SRC				140
151e5ee331eSDeepak Katragadda #define GCC_UFS_CARD_AXI_HW_CTL_CLK				141
152e5ee331eSDeepak Katragadda #define GCC_UFS_CARD_CLKREF_CLK					142
153e5ee331eSDeepak Katragadda #define GCC_UFS_CARD_ICE_CORE_CLK				143
154e5ee331eSDeepak Katragadda #define GCC_UFS_CARD_ICE_CORE_CLK_SRC				144
155e5ee331eSDeepak Katragadda #define GCC_UFS_CARD_ICE_CORE_HW_CTL_CLK			145
156e5ee331eSDeepak Katragadda #define GCC_UFS_CARD_PHY_AUX_CLK				146
157e5ee331eSDeepak Katragadda #define GCC_UFS_CARD_PHY_AUX_CLK_SRC				147
158e5ee331eSDeepak Katragadda #define GCC_UFS_CARD_PHY_AUX_HW_CTL_CLK				148
159e5ee331eSDeepak Katragadda #define GCC_UFS_CARD_RX_SYMBOL_0_CLK				149
160e5ee331eSDeepak Katragadda #define GCC_UFS_CARD_RX_SYMBOL_1_CLK				150
161e5ee331eSDeepak Katragadda #define GCC_UFS_CARD_TX_SYMBOL_0_CLK				151
162e5ee331eSDeepak Katragadda #define GCC_UFS_CARD_UNIPRO_CORE_CLK				152
163e5ee331eSDeepak Katragadda #define GCC_UFS_CARD_UNIPRO_CORE_CLK_SRC			153
164e5ee331eSDeepak Katragadda #define GCC_UFS_CARD_UNIPRO_CORE_HW_CTL_CLK			154
165e5ee331eSDeepak Katragadda #define GCC_UFS_MEM_CLKREF_CLK					155
166e5ee331eSDeepak Katragadda #define GCC_UFS_PHY_AHB_CLK					156
167e5ee331eSDeepak Katragadda #define GCC_UFS_PHY_AXI_CLK					157
168e5ee331eSDeepak Katragadda #define GCC_UFS_PHY_AXI_CLK_SRC					158
169e5ee331eSDeepak Katragadda #define GCC_UFS_PHY_AXI_HW_CTL_CLK				159
170e5ee331eSDeepak Katragadda #define GCC_UFS_PHY_ICE_CORE_CLK				160
171e5ee331eSDeepak Katragadda #define GCC_UFS_PHY_ICE_CORE_CLK_SRC				161
172e5ee331eSDeepak Katragadda #define GCC_UFS_PHY_ICE_CORE_HW_CTL_CLK				162
173e5ee331eSDeepak Katragadda #define GCC_UFS_PHY_PHY_AUX_CLK					163
174e5ee331eSDeepak Katragadda #define GCC_UFS_PHY_PHY_AUX_CLK_SRC				164
175e5ee331eSDeepak Katragadda #define GCC_UFS_PHY_PHY_AUX_HW_CTL_CLK				165
176e5ee331eSDeepak Katragadda #define GCC_UFS_PHY_RX_SYMBOL_0_CLK				166
177e5ee331eSDeepak Katragadda #define GCC_UFS_PHY_RX_SYMBOL_1_CLK				167
178e5ee331eSDeepak Katragadda #define GCC_UFS_PHY_TX_SYMBOL_0_CLK				168
179e5ee331eSDeepak Katragadda #define GCC_UFS_PHY_UNIPRO_CORE_CLK				169
180e5ee331eSDeepak Katragadda #define GCC_UFS_PHY_UNIPRO_CORE_CLK_SRC				170
181e5ee331eSDeepak Katragadda #define GCC_UFS_PHY_UNIPRO_CORE_HW_CTL_CLK			171
182e5ee331eSDeepak Katragadda #define GCC_USB30_PRIM_MASTER_CLK				172
183e5ee331eSDeepak Katragadda #define GCC_USB30_PRIM_MASTER_CLK_SRC				173
184e5ee331eSDeepak Katragadda #define GCC_USB30_PRIM_MOCK_UTMI_CLK				174
185e5ee331eSDeepak Katragadda #define GCC_USB30_PRIM_MOCK_UTMI_CLK_SRC			175
186e5ee331eSDeepak Katragadda #define GCC_USB30_PRIM_SLEEP_CLK				176
187e5ee331eSDeepak Katragadda #define GCC_USB30_SEC_MASTER_CLK				177
188e5ee331eSDeepak Katragadda #define GCC_USB30_SEC_MASTER_CLK_SRC				178
189e5ee331eSDeepak Katragadda #define GCC_USB30_SEC_MOCK_UTMI_CLK				179
190e5ee331eSDeepak Katragadda #define GCC_USB30_SEC_MOCK_UTMI_CLK_SRC				180
191e5ee331eSDeepak Katragadda #define GCC_USB30_SEC_SLEEP_CLK					181
192e5ee331eSDeepak Katragadda #define GCC_USB3_PRIM_CLKREF_CLK				182
193e5ee331eSDeepak Katragadda #define GCC_USB3_PRIM_PHY_AUX_CLK				183
194e5ee331eSDeepak Katragadda #define GCC_USB3_PRIM_PHY_AUX_CLK_SRC				184
195e5ee331eSDeepak Katragadda #define GCC_USB3_PRIM_PHY_COM_AUX_CLK				185
196e5ee331eSDeepak Katragadda #define GCC_USB3_PRIM_PHY_PIPE_CLK				186
197e5ee331eSDeepak Katragadda #define GCC_USB3_SEC_CLKREF_CLK					187
198e5ee331eSDeepak Katragadda #define GCC_USB3_SEC_PHY_AUX_CLK				188
199e5ee331eSDeepak Katragadda #define GCC_USB3_SEC_PHY_AUX_CLK_SRC				189
200e5ee331eSDeepak Katragadda #define GCC_USB3_SEC_PHY_COM_AUX_CLK				190
201e5ee331eSDeepak Katragadda #define GCC_USB3_SEC_PHY_PIPE_CLK				191
202e5ee331eSDeepak Katragadda #define GCC_VIDEO_AHB_CLK					192
203e5ee331eSDeepak Katragadda #define GCC_VIDEO_AXI0_CLK					193
204e5ee331eSDeepak Katragadda #define GCC_VIDEO_AXI1_CLK					194
205e5ee331eSDeepak Katragadda #define GCC_VIDEO_AXIC_CLK					195
206e5ee331eSDeepak Katragadda #define GCC_VIDEO_XO_CLK					196
207e5ee331eSDeepak Katragadda #define GPLL0							197
208e5ee331eSDeepak Katragadda #define GPLL0_OUT_EVEN						198
209e5ee331eSDeepak Katragadda #define GPLL7							199
210e5ee331eSDeepak Katragadda #define GPLL9							200
211e5ee331eSDeepak Katragadda 
212e5ee331eSDeepak Katragadda /* Reset clocks */
213e5ee331eSDeepak Katragadda #define GCC_EMAC_BCR						0
214e5ee331eSDeepak Katragadda #define GCC_GPU_BCR						1
215e5ee331eSDeepak Katragadda #define GCC_MMSS_BCR						2
216e5ee331eSDeepak Katragadda #define GCC_NPU_BCR						3
217e5ee331eSDeepak Katragadda #define GCC_PCIE_0_BCR						4
218e5ee331eSDeepak Katragadda #define GCC_PCIE_0_PHY_BCR					5
219e5ee331eSDeepak Katragadda #define GCC_PCIE_1_BCR						6
220e5ee331eSDeepak Katragadda #define GCC_PCIE_1_PHY_BCR					7
221e5ee331eSDeepak Katragadda #define GCC_PCIE_PHY_BCR					8
222e5ee331eSDeepak Katragadda #define GCC_PDM_BCR						9
223e5ee331eSDeepak Katragadda #define GCC_PRNG_BCR						10
224e5ee331eSDeepak Katragadda #define GCC_QSPI_BCR						11
225e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAPPER_0_BCR					12
226e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAPPER_1_BCR					13
227e5ee331eSDeepak Katragadda #define GCC_QUPV3_WRAPPER_2_BCR					14
228e5ee331eSDeepak Katragadda #define GCC_QUSB2PHY_PRIM_BCR					15
229e5ee331eSDeepak Katragadda #define GCC_QUSB2PHY_SEC_BCR					16
230e5ee331eSDeepak Katragadda #define GCC_USB3_PHY_PRIM_BCR					17
231e5ee331eSDeepak Katragadda #define GCC_USB3_DP_PHY_PRIM_BCR				18
232e5ee331eSDeepak Katragadda #define GCC_USB3_PHY_SEC_BCR					19
233e5ee331eSDeepak Katragadda #define GCC_USB3PHY_PHY_SEC_BCR					20
234e5ee331eSDeepak Katragadda #define GCC_SDCC2_BCR						21
235e5ee331eSDeepak Katragadda #define GCC_SDCC4_BCR						22
236e5ee331eSDeepak Katragadda #define GCC_TSIF_BCR						23
237e5ee331eSDeepak Katragadda #define GCC_UFS_CARD_BCR					24
238e5ee331eSDeepak Katragadda #define GCC_UFS_PHY_BCR						25
239e5ee331eSDeepak Katragadda #define GCC_USB30_PRIM_BCR					26
240e5ee331eSDeepak Katragadda #define GCC_USB30_SEC_BCR					27
241e5ee331eSDeepak Katragadda #define GCC_USB_PHY_CFG_AHB2PHY_BCR				28
242e5ee331eSDeepak Katragadda 
2438411aa50SWesley Cheng /* GCC GDSCRs */
2442dc63e76SBhupesh Sharma #define PCIE_0_GDSC						0
2452dc63e76SBhupesh Sharma #define PCIE_1_GDSC						1
2462fb605a1SBhupesh Sharma #define UFS_CARD_GDSC						2
2472fb605a1SBhupesh Sharma #define UFS_PHY_GDSC						3
2488411aa50SWesley Cheng #define USB30_PRIM_GDSC                     4
2498411aa50SWesley Cheng #define USB30_SEC_GDSC						5
250*d1a16e34SBhupesh Sharma #define EMAC_GDSC						6
2518411aa50SWesley Cheng 
252e5ee331eSDeepak Katragadda #endif
253