xref: /openbmc/linux/scripts/dtc/include-prefixes/dt-bindings/clock/qcom,gcc-qcs404.h (revision 9a87ffc99ec8eb8d35eed7c4f816d75f5cc9662e)
1652f1813SShefali Jain /* SPDX-License-Identifier: GPL-2.0 */
2652f1813SShefali Jain /*
3652f1813SShefali Jain  * Copyright (c) 2018, The Linux Foundation. All rights reserved.
4652f1813SShefali Jain  */
5652f1813SShefali Jain 
6652f1813SShefali Jain #ifndef _DT_BINDINGS_CLK_QCOM_GCC_QCS404_H
7652f1813SShefali Jain #define _DT_BINDINGS_CLK_QCOM_GCC_QCS404_H
8652f1813SShefali Jain 
9652f1813SShefali Jain #define GCC_APSS_AHB_CLK_SRC				0
10652f1813SShefali Jain #define GCC_BLSP1_QUP0_I2C_APPS_CLK_SRC			1
11652f1813SShefali Jain #define GCC_BLSP1_QUP0_SPI_APPS_CLK_SRC			2
12652f1813SShefali Jain #define GCC_BLSP1_QUP1_I2C_APPS_CLK_SRC			3
13652f1813SShefali Jain #define GCC_BLSP1_QUP1_SPI_APPS_CLK_SRC			4
14652f1813SShefali Jain #define GCC_BLSP1_QUP2_I2C_APPS_CLK_SRC			5
15652f1813SShefali Jain #define GCC_BLSP1_QUP2_SPI_APPS_CLK_SRC			6
16652f1813SShefali Jain #define GCC_BLSP1_QUP3_I2C_APPS_CLK_SRC			7
17652f1813SShefali Jain #define GCC_BLSP1_QUP3_SPI_APPS_CLK_SRC			8
18652f1813SShefali Jain #define GCC_BLSP1_QUP4_I2C_APPS_CLK_SRC			9
19652f1813SShefali Jain #define GCC_BLSP1_QUP4_SPI_APPS_CLK_SRC			10
20652f1813SShefali Jain #define GCC_BLSP1_UART0_APPS_CLK_SRC			11
21652f1813SShefali Jain #define GCC_BLSP1_UART1_APPS_CLK_SRC			12
22652f1813SShefali Jain #define GCC_BLSP1_UART2_APPS_CLK_SRC			13
23652f1813SShefali Jain #define GCC_BLSP1_UART3_APPS_CLK_SRC			14
24652f1813SShefali Jain #define GCC_BLSP2_QUP0_I2C_APPS_CLK_SRC			15
25652f1813SShefali Jain #define GCC_BLSP2_QUP0_SPI_APPS_CLK_SRC			16
26652f1813SShefali Jain #define GCC_BLSP2_UART0_APPS_CLK_SRC			17
27652f1813SShefali Jain #define GCC_BYTE0_CLK_SRC				18
28652f1813SShefali Jain #define GCC_EMAC_CLK_SRC				19
29652f1813SShefali Jain #define GCC_EMAC_PTP_CLK_SRC				20
30652f1813SShefali Jain #define GCC_ESC0_CLK_SRC				21
31652f1813SShefali Jain #define GCC_APSS_AHB_CLK				22
32652f1813SShefali Jain #define GCC_APSS_AXI_CLK				23
33652f1813SShefali Jain #define GCC_BIMC_APSS_AXI_CLK				24
34652f1813SShefali Jain #define GCC_BIMC_GFX_CLK				25
35652f1813SShefali Jain #define GCC_BIMC_MDSS_CLK				26
36652f1813SShefali Jain #define GCC_BLSP1_AHB_CLK				27
37652f1813SShefali Jain #define GCC_BLSP1_QUP0_I2C_APPS_CLK			28
38652f1813SShefali Jain #define GCC_BLSP1_QUP0_SPI_APPS_CLK			29
39652f1813SShefali Jain #define GCC_BLSP1_QUP1_I2C_APPS_CLK			30
40652f1813SShefali Jain #define GCC_BLSP1_QUP1_SPI_APPS_CLK			31
41652f1813SShefali Jain #define GCC_BLSP1_QUP2_I2C_APPS_CLK			32
42652f1813SShefali Jain #define GCC_BLSP1_QUP2_SPI_APPS_CLK			33
43652f1813SShefali Jain #define GCC_BLSP1_QUP3_I2C_APPS_CLK			34
44652f1813SShefali Jain #define GCC_BLSP1_QUP3_SPI_APPS_CLK			35
45652f1813SShefali Jain #define GCC_BLSP1_QUP4_I2C_APPS_CLK			36
46652f1813SShefali Jain #define GCC_BLSP1_QUP4_SPI_APPS_CLK			37
47652f1813SShefali Jain #define GCC_BLSP1_UART0_APPS_CLK			38
48652f1813SShefali Jain #define GCC_BLSP1_UART1_APPS_CLK			39
49652f1813SShefali Jain #define GCC_BLSP1_UART2_APPS_CLK			40
50652f1813SShefali Jain #define GCC_BLSP1_UART3_APPS_CLK			41
51652f1813SShefali Jain #define GCC_BLSP2_AHB_CLK				42
52652f1813SShefali Jain #define GCC_BLSP2_QUP0_I2C_APPS_CLK			43
53652f1813SShefali Jain #define GCC_BLSP2_QUP0_SPI_APPS_CLK			44
54652f1813SShefali Jain #define GCC_BLSP2_UART0_APPS_CLK			45
55652f1813SShefali Jain #define GCC_BOOT_ROM_AHB_CLK				46
56652f1813SShefali Jain #define GCC_DCC_CLK					47
57652f1813SShefali Jain #define GCC_GENI_IR_H_CLK				48
58652f1813SShefali Jain #define GCC_ETH_AXI_CLK					49
59652f1813SShefali Jain #define GCC_ETH_PTP_CLK					50
60652f1813SShefali Jain #define GCC_ETH_RGMII_CLK				51
61652f1813SShefali Jain #define GCC_ETH_SLAVE_AHB_CLK				52
62652f1813SShefali Jain #define GCC_GENI_IR_S_CLK				53
63652f1813SShefali Jain #define GCC_GP1_CLK					54
64652f1813SShefali Jain #define GCC_GP2_CLK					55
65652f1813SShefali Jain #define GCC_GP3_CLK					56
66652f1813SShefali Jain #define GCC_MDSS_AHB_CLK				57
67652f1813SShefali Jain #define GCC_MDSS_AXI_CLK				58
68652f1813SShefali Jain #define GCC_MDSS_BYTE0_CLK				59
69652f1813SShefali Jain #define GCC_MDSS_ESC0_CLK				60
70652f1813SShefali Jain #define GCC_MDSS_HDMI_APP_CLK				61
71652f1813SShefali Jain #define GCC_MDSS_HDMI_PCLK_CLK				62
72652f1813SShefali Jain #define GCC_MDSS_MDP_CLK				63
73652f1813SShefali Jain #define GCC_MDSS_PCLK0_CLK				64
74652f1813SShefali Jain #define GCC_MDSS_VSYNC_CLK				65
75652f1813SShefali Jain #define GCC_OXILI_AHB_CLK				66
76652f1813SShefali Jain #define GCC_OXILI_GFX3D_CLK				67
77652f1813SShefali Jain #define GCC_PCIE_0_AUX_CLK				68
78652f1813SShefali Jain #define GCC_PCIE_0_CFG_AHB_CLK				69
79652f1813SShefali Jain #define GCC_PCIE_0_MSTR_AXI_CLK				70
80652f1813SShefali Jain #define GCC_PCIE_0_PIPE_CLK				71
81652f1813SShefali Jain #define GCC_PCIE_0_SLV_AXI_CLK				72
82652f1813SShefali Jain #define GCC_PCNOC_USB2_CLK				73
83652f1813SShefali Jain #define GCC_PCNOC_USB3_CLK				74
84652f1813SShefali Jain #define GCC_PDM2_CLK					75
85652f1813SShefali Jain #define GCC_PDM_AHB_CLK					76
86652f1813SShefali Jain #define GCC_VSYNC_CLK_SRC				77
87652f1813SShefali Jain #define GCC_PRNG_AHB_CLK				78
88652f1813SShefali Jain #define GCC_PWM0_XO512_CLK				79
89652f1813SShefali Jain #define GCC_PWM1_XO512_CLK				80
90652f1813SShefali Jain #define GCC_PWM2_XO512_CLK				81
91652f1813SShefali Jain #define GCC_SDCC1_AHB_CLK				82
92652f1813SShefali Jain #define GCC_SDCC1_APPS_CLK				83
93652f1813SShefali Jain #define GCC_SDCC1_ICE_CORE_CLK				84
94652f1813SShefali Jain #define GCC_SDCC2_AHB_CLK				85
95652f1813SShefali Jain #define GCC_SDCC2_APPS_CLK				86
96652f1813SShefali Jain #define GCC_SYS_NOC_USB3_CLK				87
97652f1813SShefali Jain #define GCC_USB20_MOCK_UTMI_CLK				88
98652f1813SShefali Jain #define GCC_USB2A_PHY_SLEEP_CLK				89
99652f1813SShefali Jain #define GCC_USB30_MASTER_CLK				90
100652f1813SShefali Jain #define GCC_USB30_MOCK_UTMI_CLK				91
101652f1813SShefali Jain #define GCC_USB30_SLEEP_CLK				92
102652f1813SShefali Jain #define GCC_USB3_PHY_AUX_CLK				93
103652f1813SShefali Jain #define GCC_USB3_PHY_PIPE_CLK				94
104652f1813SShefali Jain #define GCC_USB_HS_PHY_CFG_AHB_CLK			95
105652f1813SShefali Jain #define GCC_USB_HS_SYSTEM_CLK				96
106652f1813SShefali Jain #define GCC_GFX3D_CLK_SRC				97
107652f1813SShefali Jain #define GCC_GP1_CLK_SRC					98
108652f1813SShefali Jain #define GCC_GP2_CLK_SRC					99
109652f1813SShefali Jain #define GCC_GP3_CLK_SRC					100
110652f1813SShefali Jain #define GCC_GPLL0_OUT_MAIN				101
111652f1813SShefali Jain #define GCC_GPLL1_OUT_MAIN				102
112652f1813SShefali Jain #define GCC_GPLL3_OUT_MAIN				103
113652f1813SShefali Jain #define GCC_GPLL4_OUT_MAIN				104
114652f1813SShefali Jain #define GCC_HDMI_APP_CLK_SRC				105
115652f1813SShefali Jain #define GCC_HDMI_PCLK_CLK_SRC				106
116652f1813SShefali Jain #define GCC_MDP_CLK_SRC					107
117652f1813SShefali Jain #define GCC_PCIE_0_AUX_CLK_SRC				108
118652f1813SShefali Jain #define GCC_PCIE_0_PIPE_CLK_SRC				109
119652f1813SShefali Jain #define GCC_PCLK0_CLK_SRC				110
120652f1813SShefali Jain #define GCC_PDM2_CLK_SRC				111
121652f1813SShefali Jain #define GCC_SDCC1_APPS_CLK_SRC				112
122652f1813SShefali Jain #define GCC_SDCC1_ICE_CORE_CLK_SRC			113
123652f1813SShefali Jain #define GCC_SDCC2_APPS_CLK_SRC				114
124652f1813SShefali Jain #define GCC_USB20_MOCK_UTMI_CLK_SRC			115
125652f1813SShefali Jain #define GCC_USB30_MASTER_CLK_SRC			116
126652f1813SShefali Jain #define GCC_USB30_MOCK_UTMI_CLK_SRC			117
127652f1813SShefali Jain #define GCC_USB3_PHY_AUX_CLK_SRC			118
128652f1813SShefali Jain #define GCC_USB_HS_SYSTEM_CLK_SRC			119
129652f1813SShefali Jain #define GCC_GPLL0_AO_CLK_SRC				120
130652f1813SShefali Jain #define GCC_USB_HS_INACTIVITY_TIMERS_CLK		122
131652f1813SShefali Jain #define GCC_GPLL0_AO_OUT_MAIN				123
132652f1813SShefali Jain #define GCC_GPLL0_SLEEP_CLK_SRC				124
133652f1813SShefali Jain #define GCC_GPLL6					125
134652f1813SShefali Jain #define GCC_GPLL6_OUT_AUX				126
135652f1813SShefali Jain #define GCC_MDSS_MDP_VOTE_CLK				127
136652f1813SShefali Jain #define GCC_MDSS_ROTATOR_VOTE_CLK			128
137652f1813SShefali Jain #define GCC_BIMC_GPU_CLK				129
138652f1813SShefali Jain #define GCC_GTCU_AHB_CLK				130
139652f1813SShefali Jain #define GCC_GFX_TCU_CLK					131
140652f1813SShefali Jain #define GCC_GFX_TBU_CLK					132
141652f1813SShefali Jain #define GCC_SMMU_CFG_CLK				133
142652f1813SShefali Jain #define GCC_APSS_TCU_CLK				134
143652f1813SShefali Jain #define GCC_CRYPTO_AHB_CLK				135
144652f1813SShefali Jain #define GCC_CRYPTO_AXI_CLK				136
145652f1813SShefali Jain #define GCC_CRYPTO_CLK					137
146652f1813SShefali Jain #define GCC_MDP_TBU_CLK					138
147652f1813SShefali Jain #define GCC_QDSS_DAP_CLK				139
148652f1813SShefali Jain #define GCC_DCC_XO_CLK					140
1497d0c76bdSGovind Singh #define GCC_WCSS_Q6_AHB_CLK				141
1507d0c76bdSGovind Singh #define GCC_WCSS_Q6_AXIM_CLK				142
1518bc7a04bSBjorn Andersson #define GCC_CDSP_CFG_AHB_CLK				143
1528bc7a04bSBjorn Andersson #define GCC_BIMC_CDSP_CLK				144
1538bc7a04bSBjorn Andersson #define GCC_CDSP_TBU_CLK				145
1548bc7a04bSBjorn Andersson #define GCC_CDSP_BIMC_CLK_SRC				146
155652f1813SShefali Jain 
156652f1813SShefali Jain #define GCC_GENI_IR_BCR					0
157652f1813SShefali Jain #define GCC_USB_HS_BCR					1
158652f1813SShefali Jain #define GCC_USB2_HS_PHY_ONLY_BCR			2
159652f1813SShefali Jain #define GCC_QUSB2_PHY_BCR				3
160652f1813SShefali Jain #define GCC_USB_HS_PHY_CFG_AHB_BCR			4
161652f1813SShefali Jain #define GCC_USB2A_PHY_BCR				5
162652f1813SShefali Jain #define GCC_USB3_PHY_BCR				6
163652f1813SShefali Jain #define GCC_USB_30_BCR					7
164652f1813SShefali Jain #define GCC_USB3PHY_PHY_BCR				8
165652f1813SShefali Jain #define GCC_PCIE_0_BCR					9
166652f1813SShefali Jain #define GCC_PCIE_0_PHY_BCR				10
167652f1813SShefali Jain #define GCC_PCIE_0_LINK_DOWN_BCR			11
168652f1813SShefali Jain #define GCC_PCIEPHY_0_PHY_BCR				12
169652f1813SShefali Jain #define GCC_EMAC_BCR					13
1708bc7a04bSBjorn Andersson #define GCC_CDSP_RESTART				14
171e5bbbff5SBjorn Andersson #define GCC_PCIE_0_AXI_MASTER_STICKY_ARES		15
172e5bbbff5SBjorn Andersson #define GCC_PCIE_0_AHB_ARES				16
173e5bbbff5SBjorn Andersson #define GCC_PCIE_0_AXI_SLAVE_ARES			17
174e5bbbff5SBjorn Andersson #define GCC_PCIE_0_AXI_MASTER_ARES			18
175e5bbbff5SBjorn Andersson #define GCC_PCIE_0_CORE_STICKY_ARES			19
176e5bbbff5SBjorn Andersson #define GCC_PCIE_0_SLEEP_ARES				20
177e5bbbff5SBjorn Andersson #define GCC_PCIE_0_PIPE_ARES				21
1787d0c76bdSGovind Singh #define GCC_WDSP_RESTART				22
179652f1813SShefali Jain 
180*031bc3a9SDmitry Baryshkov /* Indexes for GDSCs */
181*031bc3a9SDmitry Baryshkov #define MDSS_GDSC				0
182*031bc3a9SDmitry Baryshkov #define OXILI_GDSC				1
183*031bc3a9SDmitry Baryshkov 
184652f1813SShefali Jain #endif
185