xref: /openbmc/linux/include/dt-bindings/clock/qcom,gcc-sm6350.h (revision 762f99f4f3cb41a775b5157dd761217beba65873)
1*920e9b9cSKonrad Dybcio /* SPDX-License-Identifier: (GPL-2.0-only OR BSD-2-Clause) */
2*920e9b9cSKonrad Dybcio /*
3*920e9b9cSKonrad Dybcio  * Copyright (c) 2021, The Linux Foundation. All rights reserved.
4*920e9b9cSKonrad Dybcio  * Copyright (c) 2021, Konrad Dybcio <konrad.dybcio@somainline.org>
5*920e9b9cSKonrad Dybcio  */
6*920e9b9cSKonrad Dybcio 
7*920e9b9cSKonrad Dybcio #ifndef _DT_BINDINGS_CLK_QCOM_GCC_SM6350_H
8*920e9b9cSKonrad Dybcio #define _DT_BINDINGS_CLK_QCOM_GCC_SM6350_H
9*920e9b9cSKonrad Dybcio 
10*920e9b9cSKonrad Dybcio /* GCC clocks */
11*920e9b9cSKonrad Dybcio #define GPLL0					0
12*920e9b9cSKonrad Dybcio #define GPLL0_OUT_EVEN				1
13*920e9b9cSKonrad Dybcio #define GPLL0_OUT_ODD				2
14*920e9b9cSKonrad Dybcio #define GPLL6					3
15*920e9b9cSKonrad Dybcio #define GPLL6_OUT_EVEN				4
16*920e9b9cSKonrad Dybcio #define GPLL7					5
17*920e9b9cSKonrad Dybcio #define GCC_AGGRE_CNOC_PERIPH_CENTER_AHB_CLK	6
18*920e9b9cSKonrad Dybcio #define GCC_AGGRE_NOC_CENTER_AHB_CLK		7
19*920e9b9cSKonrad Dybcio #define GCC_AGGRE_NOC_PCIE_SF_AXI_CLK		8
20*920e9b9cSKonrad Dybcio #define GCC_AGGRE_NOC_PCIE_TBU_CLK		9
21*920e9b9cSKonrad Dybcio #define GCC_AGGRE_NOC_WLAN_AXI_CLK		10
22*920e9b9cSKonrad Dybcio #define GCC_AGGRE_UFS_PHY_AXI_CLK		11
23*920e9b9cSKonrad Dybcio #define GCC_AGGRE_USB3_PRIM_AXI_CLK		12
24*920e9b9cSKonrad Dybcio #define GCC_BOOT_ROM_AHB_CLK			13
25*920e9b9cSKonrad Dybcio #define GCC_CAMERA_AHB_CLK			14
26*920e9b9cSKonrad Dybcio #define GCC_CAMERA_AXI_CLK			15
27*920e9b9cSKonrad Dybcio #define GCC_CAMERA_THROTTLE_NRT_AXI_CLK		16
28*920e9b9cSKonrad Dybcio #define GCC_CAMERA_THROTTLE_RT_AXI_CLK		17
29*920e9b9cSKonrad Dybcio #define GCC_CAMERA_XO_CLK			18
30*920e9b9cSKonrad Dybcio #define GCC_CE1_AHB_CLK				19
31*920e9b9cSKonrad Dybcio #define GCC_CE1_AXI_CLK				20
32*920e9b9cSKonrad Dybcio #define GCC_CE1_CLK				21
33*920e9b9cSKonrad Dybcio #define GCC_CFG_NOC_USB3_PRIM_AXI_CLK		22
34*920e9b9cSKonrad Dybcio #define GCC_CPUSS_AHB_CLK			23
35*920e9b9cSKonrad Dybcio #define GCC_CPUSS_AHB_CLK_SRC			24
36*920e9b9cSKonrad Dybcio #define GCC_CPUSS_AHB_DIV_CLK_SRC		25
37*920e9b9cSKonrad Dybcio #define GCC_CPUSS_GNOC_CLK			26
38*920e9b9cSKonrad Dybcio #define GCC_CPUSS_RBCPR_CLK			27
39*920e9b9cSKonrad Dybcio #define GCC_DDRSS_GPU_AXI_CLK			28
40*920e9b9cSKonrad Dybcio #define GCC_DISP_AHB_CLK			29
41*920e9b9cSKonrad Dybcio #define GCC_DISP_AXI_CLK			30
42*920e9b9cSKonrad Dybcio #define GCC_DISP_CC_SLEEP_CLK			31
43*920e9b9cSKonrad Dybcio #define GCC_DISP_CC_XO_CLK			32
44*920e9b9cSKonrad Dybcio #define GCC_DISP_GPLL0_CLK			33
45*920e9b9cSKonrad Dybcio #define GCC_DISP_THROTTLE_AXI_CLK		34
46*920e9b9cSKonrad Dybcio #define GCC_DISP_XO_CLK				35
47*920e9b9cSKonrad Dybcio #define GCC_GP1_CLK				36
48*920e9b9cSKonrad Dybcio #define GCC_GP1_CLK_SRC				37
49*920e9b9cSKonrad Dybcio #define GCC_GP2_CLK				38
50*920e9b9cSKonrad Dybcio #define GCC_GP2_CLK_SRC				39
51*920e9b9cSKonrad Dybcio #define GCC_GP3_CLK				40
52*920e9b9cSKonrad Dybcio #define GCC_GP3_CLK_SRC				41
53*920e9b9cSKonrad Dybcio #define GCC_GPU_CFG_AHB_CLK			42
54*920e9b9cSKonrad Dybcio #define GCC_GPU_GPLL0_CLK			43
55*920e9b9cSKonrad Dybcio #define GCC_GPU_GPLL0_DIV_CLK			44
56*920e9b9cSKonrad Dybcio #define GCC_GPU_MEMNOC_GFX_CLK			45
57*920e9b9cSKonrad Dybcio #define GCC_GPU_SNOC_DVM_GFX_CLK		46
58*920e9b9cSKonrad Dybcio #define GCC_NPU_AXI_CLK				47
59*920e9b9cSKonrad Dybcio #define GCC_NPU_BWMON_AXI_CLK			48
60*920e9b9cSKonrad Dybcio #define GCC_NPU_BWMON_DMA_CFG_AHB_CLK		49
61*920e9b9cSKonrad Dybcio #define GCC_NPU_BWMON_DSP_CFG_AHB_CLK		50
62*920e9b9cSKonrad Dybcio #define GCC_NPU_CFG_AHB_CLK			51
63*920e9b9cSKonrad Dybcio #define GCC_NPU_DMA_CLK				52
64*920e9b9cSKonrad Dybcio #define GCC_NPU_GPLL0_CLK			53
65*920e9b9cSKonrad Dybcio #define GCC_NPU_GPLL0_DIV_CLK			54
66*920e9b9cSKonrad Dybcio #define GCC_PCIE_0_AUX_CLK			55
67*920e9b9cSKonrad Dybcio #define GCC_PCIE_0_AUX_CLK_SRC			56
68*920e9b9cSKonrad Dybcio #define GCC_PCIE_0_CFG_AHB_CLK			57
69*920e9b9cSKonrad Dybcio #define GCC_PCIE_0_MSTR_AXI_CLK			58
70*920e9b9cSKonrad Dybcio #define GCC_PCIE_0_PIPE_CLK			59
71*920e9b9cSKonrad Dybcio #define GCC_PCIE_0_SLV_AXI_CLK			60
72*920e9b9cSKonrad Dybcio #define GCC_PCIE_0_SLV_Q2A_AXI_CLK		61
73*920e9b9cSKonrad Dybcio #define GCC_PCIE_PHY_RCHNG_CLK			62
74*920e9b9cSKonrad Dybcio #define GCC_PCIE_PHY_RCHNG_CLK_SRC		63
75*920e9b9cSKonrad Dybcio #define GCC_PDM2_CLK				64
76*920e9b9cSKonrad Dybcio #define GCC_PDM2_CLK_SRC			65
77*920e9b9cSKonrad Dybcio #define GCC_PDM_AHB_CLK				66
78*920e9b9cSKonrad Dybcio #define GCC_PDM_XO4_CLK				67
79*920e9b9cSKonrad Dybcio #define GCC_PRNG_AHB_CLK			68
80*920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP0_CORE_2X_CLK		69
81*920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP0_CORE_CLK		70
82*920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP0_S0_CLK			71
83*920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP0_S0_CLK_SRC		72
84*920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP0_S1_CLK			73
85*920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP0_S1_CLK_SRC		74
86*920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP0_S2_CLK			75
87*920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP0_S2_CLK_SRC		76
88*920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP0_S3_CLK			77
89*920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP0_S3_CLK_SRC		78
90*920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP0_S4_CLK			79
91*920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP0_S4_CLK_SRC		80
92*920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP0_S5_CLK			81
93*920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP0_S5_CLK_SRC		82
94*920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP1_CORE_2X_CLK		83
95*920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP1_CORE_CLK		84
96*920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP1_S0_CLK			85
97*920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP1_S0_CLK_SRC		86
98*920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP1_S1_CLK			87
99*920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP1_S1_CLK_SRC		88
100*920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP1_S2_CLK			89
101*920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP1_S2_CLK_SRC		90
102*920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP1_S3_CLK			91
103*920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP1_S3_CLK_SRC		92
104*920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP1_S4_CLK			93
105*920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP1_S4_CLK_SRC		94
106*920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP1_S5_CLK			95
107*920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP1_S5_CLK_SRC		96
108*920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP_0_M_AHB_CLK		97
109*920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP_0_S_AHB_CLK		98
110*920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP_1_M_AHB_CLK		99
111*920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP_1_S_AHB_CLK		100
112*920e9b9cSKonrad Dybcio #define GCC_SDCC1_AHB_CLK			101
113*920e9b9cSKonrad Dybcio #define GCC_SDCC1_APPS_CLK			102
114*920e9b9cSKonrad Dybcio #define GCC_SDCC1_APPS_CLK_SRC			103
115*920e9b9cSKonrad Dybcio #define GCC_SDCC1_ICE_CORE_CLK			104
116*920e9b9cSKonrad Dybcio #define GCC_SDCC1_ICE_CORE_CLK_SRC		105
117*920e9b9cSKonrad Dybcio #define GCC_SDCC2_AHB_CLK			106
118*920e9b9cSKonrad Dybcio #define GCC_SDCC2_APPS_CLK			107
119*920e9b9cSKonrad Dybcio #define GCC_SDCC2_APPS_CLK_SRC			108
120*920e9b9cSKonrad Dybcio #define GCC_SYS_NOC_CPUSS_AHB_CLK		109
121*920e9b9cSKonrad Dybcio #define GCC_UFS_MEM_CLKREF_CLK			110
122*920e9b9cSKonrad Dybcio #define GCC_UFS_PHY_AHB_CLK			111
123*920e9b9cSKonrad Dybcio #define GCC_UFS_PHY_AXI_CLK			112
124*920e9b9cSKonrad Dybcio #define GCC_UFS_PHY_AXI_CLK_SRC			113
125*920e9b9cSKonrad Dybcio #define GCC_UFS_PHY_ICE_CORE_CLK		114
126*920e9b9cSKonrad Dybcio #define GCC_UFS_PHY_ICE_CORE_CLK_SRC		115
127*920e9b9cSKonrad Dybcio #define GCC_UFS_PHY_PHY_AUX_CLK			116
128*920e9b9cSKonrad Dybcio #define GCC_UFS_PHY_PHY_AUX_CLK_SRC		117
129*920e9b9cSKonrad Dybcio #define GCC_UFS_PHY_RX_SYMBOL_0_CLK		118
130*920e9b9cSKonrad Dybcio #define GCC_UFS_PHY_RX_SYMBOL_1_CLK		119
131*920e9b9cSKonrad Dybcio #define GCC_UFS_PHY_TX_SYMBOL_0_CLK		120
132*920e9b9cSKonrad Dybcio #define GCC_UFS_PHY_UNIPRO_CORE_CLK		121
133*920e9b9cSKonrad Dybcio #define GCC_UFS_PHY_UNIPRO_CORE_CLK_SRC		122
134*920e9b9cSKonrad Dybcio #define GCC_USB30_PRIM_MASTER_CLK		123
135*920e9b9cSKonrad Dybcio #define GCC_USB30_PRIM_MASTER_CLK_SRC		124
136*920e9b9cSKonrad Dybcio #define GCC_USB30_PRIM_MOCK_UTMI_CLK		125
137*920e9b9cSKonrad Dybcio #define GCC_USB30_PRIM_MOCK_UTMI_CLK_SRC	126
138*920e9b9cSKonrad Dybcio #define GCC_USB30_PRIM_MOCK_UTMI_DIV_CLK_SRC	127
139*920e9b9cSKonrad Dybcio #define GCC_USB3_PRIM_CLKREF_CLK		128
140*920e9b9cSKonrad Dybcio #define GCC_USB30_PRIM_SLEEP_CLK		129
141*920e9b9cSKonrad Dybcio #define GCC_USB3_PRIM_PHY_AUX_CLK		130
142*920e9b9cSKonrad Dybcio #define GCC_USB3_PRIM_PHY_AUX_CLK_SRC		131
143*920e9b9cSKonrad Dybcio #define GCC_USB3_PRIM_PHY_COM_AUX_CLK		132
144*920e9b9cSKonrad Dybcio #define GCC_USB3_PRIM_PHY_PIPE_CLK		133
145*920e9b9cSKonrad Dybcio #define GCC_VIDEO_AHB_CLK			134
146*920e9b9cSKonrad Dybcio #define GCC_VIDEO_AXI_CLK			135
147*920e9b9cSKonrad Dybcio #define GCC_VIDEO_THROTTLE_AXI_CLK		136
148*920e9b9cSKonrad Dybcio #define GCC_VIDEO_XO_CLK			137
149*920e9b9cSKonrad Dybcio #define GCC_UFS_PHY_PHY_AUX_HW_CTL_CLK		138
150*920e9b9cSKonrad Dybcio #define GCC_UFS_PHY_AXI_HW_CTL_CLK		139
151*920e9b9cSKonrad Dybcio #define GCC_AGGRE_UFS_PHY_AXI_HW_CTL_CLK	140
152*920e9b9cSKonrad Dybcio #define GCC_UFS_PHY_UNIPRO_CORE_HW_CTL_CLK	141
153*920e9b9cSKonrad Dybcio #define GCC_UFS_PHY_ICE_CORE_HW_CTL_CLK		142
154*920e9b9cSKonrad Dybcio #define GCC_RX5_PCIE_CLKREF_CLK			143
155*920e9b9cSKonrad Dybcio #define GCC_GPU_GPLL0_MAIN_DIV_CLK_SRC		144
156*920e9b9cSKonrad Dybcio #define GCC_NPU_PLL0_MAIN_DIV_CLK_SRC		145
157*920e9b9cSKonrad Dybcio 
158*920e9b9cSKonrad Dybcio /* GCC resets */
159*920e9b9cSKonrad Dybcio #define GCC_QUSB2PHY_PRIM_BCR			0
160*920e9b9cSKonrad Dybcio #define GCC_QUSB2PHY_SEC_BCR			1
161*920e9b9cSKonrad Dybcio #define GCC_SDCC1_BCR				2
162*920e9b9cSKonrad Dybcio #define GCC_SDCC2_BCR				3
163*920e9b9cSKonrad Dybcio #define GCC_UFS_PHY_BCR				4
164*920e9b9cSKonrad Dybcio #define GCC_USB30_PRIM_BCR			5
165*920e9b9cSKonrad Dybcio #define GCC_PCIE_0_BCR				6
166*920e9b9cSKonrad Dybcio #define GCC_PCIE_0_PHY_BCR			7
167*920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAPPER_0_BCR			8
168*920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAPPER_1_BCR			9
169*920e9b9cSKonrad Dybcio #define GCC_USB3_PHY_PRIM_BCR			10
170*920e9b9cSKonrad Dybcio #define GCC_USB3_DP_PHY_PRIM_BCR		11
171*920e9b9cSKonrad Dybcio 
172*920e9b9cSKonrad Dybcio /* GCC GDSCs */
173*920e9b9cSKonrad Dybcio #define USB30_PRIM_GDSC				0
174*920e9b9cSKonrad Dybcio #define UFS_PHY_GDSC				1
175*920e9b9cSKonrad Dybcio #define HLOS1_VOTE_MMNOC_MMU_TBU_HF0_GDSC	2
176*920e9b9cSKonrad Dybcio #define HLOS1_VOTE_MMNOC_MMU_TBU_HF1_GDSC	3
177*920e9b9cSKonrad Dybcio 
178*920e9b9cSKonrad Dybcio #endif
179