xref: /openbmc/linux/drivers/video/fbdev/xilinxfb.c (revision c900529f3d9161bfde5cca0754f83b4d3c3e0220)
1f7018c21STomi Valkeinen /*
2f7018c21STomi Valkeinen  * Xilinx TFT frame buffer driver
3f7018c21STomi Valkeinen  *
4f7018c21STomi Valkeinen  * Author: MontaVista Software, Inc.
5f7018c21STomi Valkeinen  *         source@mvista.com
6f7018c21STomi Valkeinen  *
7f7018c21STomi Valkeinen  * 2002-2007 (c) MontaVista Software, Inc.
8f7018c21STomi Valkeinen  * 2007 (c) Secret Lab Technologies, Ltd.
9f7018c21STomi Valkeinen  * 2009 (c) Xilinx Inc.
10f7018c21STomi Valkeinen  *
11f7018c21STomi Valkeinen  * This file is licensed under the terms of the GNU General Public License
12f7018c21STomi Valkeinen  * version 2.  This program is licensed "as is" without any warranty of any
13f7018c21STomi Valkeinen  * kind, whether express or implied.
14f7018c21STomi Valkeinen  */
15f7018c21STomi Valkeinen 
16f7018c21STomi Valkeinen /*
17f7018c21STomi Valkeinen  * This driver was based on au1100fb.c by MontaVista rewritten for 2.6
18f7018c21STomi Valkeinen  * by Embedded Alley Solutions <source@embeddedalley.com>, which in turn
19f7018c21STomi Valkeinen  * was based on skeletonfb.c, Skeleton for a frame buffer device by
20f7018c21STomi Valkeinen  * Geert Uytterhoeven.
21f7018c21STomi Valkeinen  */
22f7018c21STomi Valkeinen 
23f7018c21STomi Valkeinen #include <linux/device.h>
24f7018c21STomi Valkeinen #include <linux/module.h>
25f7018c21STomi Valkeinen #include <linux/kernel.h>
26f7018c21STomi Valkeinen #include <linux/errno.h>
27e8812acbSRob Herring #include <linux/platform_device.h>
28f7018c21STomi Valkeinen #include <linux/string.h>
29f7018c21STomi Valkeinen #include <linux/mm.h>
30f7018c21STomi Valkeinen #include <linux/fb.h>
31f7018c21STomi Valkeinen #include <linux/init.h>
32f7018c21STomi Valkeinen #include <linux/dma-mapping.h>
33e8812acbSRob Herring #include <linux/of.h>
34f7018c21STomi Valkeinen #include <linux/io.h>
35f7018c21STomi Valkeinen #include <linux/slab.h>
36f7018c21STomi Valkeinen 
37f7018c21STomi Valkeinen #ifdef CONFIG_PPC_DCR
38f7018c21STomi Valkeinen #include <asm/dcr.h>
39f7018c21STomi Valkeinen #endif
40f7018c21STomi Valkeinen 
41f7018c21STomi Valkeinen #define DRIVER_NAME		"xilinxfb"
42f7018c21STomi Valkeinen 
43f7018c21STomi Valkeinen /*
44f7018c21STomi Valkeinen  * Xilinx calls it "TFT LCD Controller" though it can also be used for
45f7018c21STomi Valkeinen  * the VGA port on the Xilinx ML40x board. This is a hardware display
46f7018c21STomi Valkeinen  * controller for a 640x480 resolution TFT or VGA screen.
47f7018c21STomi Valkeinen  *
48f7018c21STomi Valkeinen  * The interface to the framebuffer is nice and simple.  There are two
49f7018c21STomi Valkeinen  * control registers.  The first tells the LCD interface where in memory
50f7018c21STomi Valkeinen  * the frame buffer is (only the 11 most significant bits are used, so
51f7018c21STomi Valkeinen  * don't start thinking about scrolling).  The second allows the LCD to
52f7018c21STomi Valkeinen  * be turned on or off as well as rotated 180 degrees.
53f7018c21STomi Valkeinen  *
54f7018c21STomi Valkeinen  * In case of direct BUS access the second control register will be at
55f7018c21STomi Valkeinen  * an offset of 4 as compared to the DCR access where the offset is 1
56f7018c21STomi Valkeinen  * i.e. REG_CTRL. So this is taken care in the function
57f7018c21STomi Valkeinen  * xilinx_fb_out32 where it left shifts the offset 2 times in case of
58f7018c21STomi Valkeinen  * direct BUS access.
59f7018c21STomi Valkeinen  */
60f7018c21STomi Valkeinen #define NUM_REGS	2
61f7018c21STomi Valkeinen #define REG_FB_ADDR	0
62f7018c21STomi Valkeinen #define REG_CTRL	1
63f7018c21STomi Valkeinen #define REG_CTRL_ENABLE	 0x0001
64f7018c21STomi Valkeinen #define REG_CTRL_ROTATE	 0x0002
65f7018c21STomi Valkeinen 
66f7018c21STomi Valkeinen /*
67f7018c21STomi Valkeinen  * The hardware only handles a single mode: 640x480 24 bit true
68f7018c21STomi Valkeinen  * color. Each pixel gets a word (32 bits) of memory.  Within each word,
69f7018c21STomi Valkeinen  * the 8 most significant bits are ignored, the next 8 bits are the red
70f7018c21STomi Valkeinen  * level, the next 8 bits are the green level and the 8 least
71f7018c21STomi Valkeinen  * significant bits are the blue level.  Each row of the LCD uses 1024
72f7018c21STomi Valkeinen  * words, but only the first 640 pixels are displayed with the other 384
73f7018c21STomi Valkeinen  * words being ignored.  There are 480 rows.
74f7018c21STomi Valkeinen  */
75f7018c21STomi Valkeinen #define BYTES_PER_PIXEL	4
76f7018c21STomi Valkeinen #define BITS_PER_PIXEL	(BYTES_PER_PIXEL * 8)
77f7018c21STomi Valkeinen 
78f7018c21STomi Valkeinen #define RED_SHIFT	16
79f7018c21STomi Valkeinen #define GREEN_SHIFT	8
80f7018c21STomi Valkeinen #define BLUE_SHIFT	0
81f7018c21STomi Valkeinen 
82f7018c21STomi Valkeinen #define PALETTE_ENTRIES_NO	16	/* passed to fb_alloc_cmap() */
83f7018c21STomi Valkeinen 
84f7018c21STomi Valkeinen /* ML300/403 reference design framebuffer driver platform data struct */
85f7018c21STomi Valkeinen struct xilinxfb_platform_data {
86f7018c21STomi Valkeinen 	u32 rotate_screen;      /* Flag to rotate display 180 degrees */
87f7018c21STomi Valkeinen 	u32 screen_height_mm;   /* Physical dimensions of screen in mm */
88f7018c21STomi Valkeinen 	u32 screen_width_mm;
89f7018c21STomi Valkeinen 	u32 xres, yres;         /* resolution of screen in pixels */
90f7018c21STomi Valkeinen 	u32 xvirt, yvirt;       /* resolution of memory buffer */
91f7018c21STomi Valkeinen 
92f7018c21STomi Valkeinen 	/* Physical address of framebuffer memory; If non-zero, driver
93f7018c21STomi Valkeinen 	 * will use provided memory address instead of allocating one from
9400a0af9aSHyun Kwon 	 * the consistent pool.
9500a0af9aSHyun Kwon 	 */
96f7018c21STomi Valkeinen 	u32 fb_phys;
97f7018c21STomi Valkeinen };
98f7018c21STomi Valkeinen 
99f7018c21STomi Valkeinen /*
100f7018c21STomi Valkeinen  * Default xilinxfb configuration
101f7018c21STomi Valkeinen  */
102228b3811SJulia Lawall static const struct xilinxfb_platform_data xilinx_fb_default_pdata = {
103f7018c21STomi Valkeinen 	.xres = 640,
104f7018c21STomi Valkeinen 	.yres = 480,
105f7018c21STomi Valkeinen 	.xvirt = 1024,
106f7018c21STomi Valkeinen 	.yvirt = 480,
107f7018c21STomi Valkeinen };
108f7018c21STomi Valkeinen 
109f7018c21STomi Valkeinen /*
110f7018c21STomi Valkeinen  * Here are the default fb_fix_screeninfo and fb_var_screeninfo structures
111f7018c21STomi Valkeinen  */
11240445365SGustavo A. R. Silva static const struct fb_fix_screeninfo xilinx_fb_fix = {
113f7018c21STomi Valkeinen 	.id =		"Xilinx",
114f7018c21STomi Valkeinen 	.type =		FB_TYPE_PACKED_PIXELS,
115f7018c21STomi Valkeinen 	.visual =	FB_VISUAL_TRUECOLOR,
116f7018c21STomi Valkeinen 	.accel =	FB_ACCEL_NONE
117f7018c21STomi Valkeinen };
118f7018c21STomi Valkeinen 
11940445365SGustavo A. R. Silva static const struct fb_var_screeninfo xilinx_fb_var = {
120f7018c21STomi Valkeinen 	.bits_per_pixel =	BITS_PER_PIXEL,
121f7018c21STomi Valkeinen 
122f7018c21STomi Valkeinen 	.red =		{ RED_SHIFT, 8, 0 },
123f7018c21STomi Valkeinen 	.green =	{ GREEN_SHIFT, 8, 0 },
124f7018c21STomi Valkeinen 	.blue =		{ BLUE_SHIFT, 8, 0 },
125f7018c21STomi Valkeinen 	.transp =	{ 0, 0, 0 },
126f7018c21STomi Valkeinen 
127f7018c21STomi Valkeinen 	.activate =	FB_ACTIVATE_NOW
128f7018c21STomi Valkeinen };
129f7018c21STomi Valkeinen 
130f7018c21STomi Valkeinen #define BUS_ACCESS_FLAG		0x1 /* 1 = BUS, 0 = DCR */
131f7018c21STomi Valkeinen #define LITTLE_ENDIAN_ACCESS	0x2 /* LITTLE ENDIAN IO functions */
132f7018c21STomi Valkeinen 
133f7018c21STomi Valkeinen struct xilinxfb_drvdata {
134f7018c21STomi Valkeinen 	struct fb_info	info;		/* FB driver info record */
135f7018c21STomi Valkeinen 
136f7018c21STomi Valkeinen 	phys_addr_t	regs_phys;	/* phys. address of the control
13700a0af9aSHyun Kwon 					 * registers
13800a0af9aSHyun Kwon 					 */
139f7018c21STomi Valkeinen 	void __iomem	*regs;		/* virt. address of the control
14000a0af9aSHyun Kwon 					 * registers
14100a0af9aSHyun Kwon 					 */
142f7018c21STomi Valkeinen #ifdef CONFIG_PPC_DCR
143f7018c21STomi Valkeinen 	dcr_host_t      dcr_host;
144f7018c21STomi Valkeinen 	unsigned int    dcr_len;
145f7018c21STomi Valkeinen #endif
146f7018c21STomi Valkeinen 	void		*fb_virt;	/* virt. address of the frame buffer */
147f7018c21STomi Valkeinen 	dma_addr_t	fb_phys;	/* phys. address of the frame buffer */
148f7018c21STomi Valkeinen 	int		fb_alloced;	/* Flag, was the fb memory alloced? */
149f7018c21STomi Valkeinen 
150f7018c21STomi Valkeinen 	u8		flags;		/* features of the driver */
151f7018c21STomi Valkeinen 
152f7018c21STomi Valkeinen 	u32		reg_ctrl_default;
153f7018c21STomi Valkeinen 
154f7018c21STomi Valkeinen 	u32		pseudo_palette[PALETTE_ENTRIES_NO];
155f7018c21STomi Valkeinen 					/* Fake palette of 16 colors */
156f7018c21STomi Valkeinen };
157f7018c21STomi Valkeinen 
158f7018c21STomi Valkeinen #define to_xilinxfb_drvdata(_info) \
159f7018c21STomi Valkeinen 	container_of(_info, struct xilinxfb_drvdata, info)
160f7018c21STomi Valkeinen 
161f7018c21STomi Valkeinen /*
162f7018c21STomi Valkeinen  * The XPS TFT Controller can be accessed through BUS or DCR interface.
163f7018c21STomi Valkeinen  * To perform the read/write on the registers we need to check on
164f7018c21STomi Valkeinen  * which bus its connected and call the appropriate write API.
165f7018c21STomi Valkeinen  */
xilinx_fb_out32(struct xilinxfb_drvdata * drvdata,u32 offset,u32 val)166f7018c21STomi Valkeinen static void xilinx_fb_out32(struct xilinxfb_drvdata *drvdata, u32 offset,
167f7018c21STomi Valkeinen 			    u32 val)
168f7018c21STomi Valkeinen {
169f7018c21STomi Valkeinen 	if (drvdata->flags & BUS_ACCESS_FLAG) {
170f7018c21STomi Valkeinen 		if (drvdata->flags & LITTLE_ENDIAN_ACCESS)
171f7018c21STomi Valkeinen 			iowrite32(val, drvdata->regs + (offset << 2));
172f7018c21STomi Valkeinen 		else
173f7018c21STomi Valkeinen 			iowrite32be(val, drvdata->regs + (offset << 2));
174f7018c21STomi Valkeinen 	}
175f7018c21STomi Valkeinen #ifdef CONFIG_PPC_DCR
176f7018c21STomi Valkeinen 	else
177f7018c21STomi Valkeinen 		dcr_write(drvdata->dcr_host, offset, val);
178f7018c21STomi Valkeinen #endif
179f7018c21STomi Valkeinen }
180f7018c21STomi Valkeinen 
xilinx_fb_in32(struct xilinxfb_drvdata * drvdata,u32 offset)181f7018c21STomi Valkeinen static u32 xilinx_fb_in32(struct xilinxfb_drvdata *drvdata, u32 offset)
182f7018c21STomi Valkeinen {
183f7018c21STomi Valkeinen 	if (drvdata->flags & BUS_ACCESS_FLAG) {
184f7018c21STomi Valkeinen 		if (drvdata->flags & LITTLE_ENDIAN_ACCESS)
185f7018c21STomi Valkeinen 			return ioread32(drvdata->regs + (offset << 2));
186f7018c21STomi Valkeinen 		else
187f7018c21STomi Valkeinen 			return ioread32be(drvdata->regs + (offset << 2));
188f7018c21STomi Valkeinen 	}
189f7018c21STomi Valkeinen #ifdef CONFIG_PPC_DCR
190f7018c21STomi Valkeinen 	else
191f7018c21STomi Valkeinen 		return dcr_read(drvdata->dcr_host, offset);
192f7018c21STomi Valkeinen #endif
193f7018c21STomi Valkeinen 	return 0;
194f7018c21STomi Valkeinen }
195f7018c21STomi Valkeinen 
196f7018c21STomi Valkeinen static int
xilinx_fb_setcolreg(unsigned int regno,unsigned int red,unsigned int green,unsigned int blue,unsigned int transp,struct fb_info * fbi)19700a0af9aSHyun Kwon xilinx_fb_setcolreg(unsigned int regno, unsigned int red, unsigned int green,
19800a0af9aSHyun Kwon 		    unsigned int blue, unsigned int transp, struct fb_info *fbi)
199f7018c21STomi Valkeinen {
200f7018c21STomi Valkeinen 	u32 *palette = fbi->pseudo_palette;
201f7018c21STomi Valkeinen 
202f7018c21STomi Valkeinen 	if (regno >= PALETTE_ENTRIES_NO)
203f7018c21STomi Valkeinen 		return -EINVAL;
204f7018c21STomi Valkeinen 
205f7018c21STomi Valkeinen 	if (fbi->var.grayscale) {
206f7018c21STomi Valkeinen 		/* Convert color to grayscale.
20700a0af9aSHyun Kwon 		 * grayscale = 0.30*R + 0.59*G + 0.11*B
20800a0af9aSHyun Kwon 		 */
20900a0af9aSHyun Kwon 		blue = (red * 77 + green * 151 + blue * 28 + 127) >> 8;
21000a0af9aSHyun Kwon 		green = blue;
21100a0af9aSHyun Kwon 		red = green;
212f7018c21STomi Valkeinen 	}
213f7018c21STomi Valkeinen 
214f7018c21STomi Valkeinen 	/* fbi->fix.visual is always FB_VISUAL_TRUECOLOR */
215f7018c21STomi Valkeinen 
216f7018c21STomi Valkeinen 	/* We only handle 8 bits of each color. */
217f7018c21STomi Valkeinen 	red >>= 8;
218f7018c21STomi Valkeinen 	green >>= 8;
219f7018c21STomi Valkeinen 	blue >>= 8;
220f7018c21STomi Valkeinen 	palette[regno] = (red << RED_SHIFT) | (green << GREEN_SHIFT) |
221f7018c21STomi Valkeinen 			 (blue << BLUE_SHIFT);
222f7018c21STomi Valkeinen 
223f7018c21STomi Valkeinen 	return 0;
224f7018c21STomi Valkeinen }
225f7018c21STomi Valkeinen 
226f7018c21STomi Valkeinen static int
xilinx_fb_blank(int blank_mode,struct fb_info * fbi)227f7018c21STomi Valkeinen xilinx_fb_blank(int blank_mode, struct fb_info *fbi)
228f7018c21STomi Valkeinen {
229f7018c21STomi Valkeinen 	struct xilinxfb_drvdata *drvdata = to_xilinxfb_drvdata(fbi);
230f7018c21STomi Valkeinen 
231f7018c21STomi Valkeinen 	switch (blank_mode) {
232f7018c21STomi Valkeinen 	case FB_BLANK_UNBLANK:
233f7018c21STomi Valkeinen 		/* turn on panel */
234f7018c21STomi Valkeinen 		xilinx_fb_out32(drvdata, REG_CTRL, drvdata->reg_ctrl_default);
235f7018c21STomi Valkeinen 		break;
236f7018c21STomi Valkeinen 
237f7018c21STomi Valkeinen 	case FB_BLANK_NORMAL:
238f7018c21STomi Valkeinen 	case FB_BLANK_VSYNC_SUSPEND:
239f7018c21STomi Valkeinen 	case FB_BLANK_HSYNC_SUSPEND:
240f7018c21STomi Valkeinen 	case FB_BLANK_POWERDOWN:
241f7018c21STomi Valkeinen 		/* turn off panel */
242f7018c21STomi Valkeinen 		xilinx_fb_out32(drvdata, REG_CTRL, 0);
243c8698340SGustavo A. R. Silva 		break;
244c8698340SGustavo A. R. Silva 
245f7018c21STomi Valkeinen 	default:
246f7018c21STomi Valkeinen 		break;
247f7018c21STomi Valkeinen 	}
248f7018c21STomi Valkeinen 	return 0; /* success */
249f7018c21STomi Valkeinen }
250f7018c21STomi Valkeinen 
2518a48ac33SJani Nikula static const struct fb_ops xilinxfb_ops = {
252f7018c21STomi Valkeinen 	.owner			= THIS_MODULE,
253*556c6dd5SThomas Zimmermann 	FB_DEFAULT_IOMEM_OPS,
254f7018c21STomi Valkeinen 	.fb_setcolreg		= xilinx_fb_setcolreg,
255f7018c21STomi Valkeinen 	.fb_blank		= xilinx_fb_blank,
256f7018c21STomi Valkeinen };
257f7018c21STomi Valkeinen 
258f7018c21STomi Valkeinen /* ---------------------------------------------------------------------
259f7018c21STomi Valkeinen  * Bus independent setup/teardown
260f7018c21STomi Valkeinen  */
261f7018c21STomi Valkeinen 
xilinxfb_assign(struct platform_device * pdev,struct xilinxfb_drvdata * drvdata,struct xilinxfb_platform_data * pdata)262f7018c21STomi Valkeinen static int xilinxfb_assign(struct platform_device *pdev,
263f7018c21STomi Valkeinen 			   struct xilinxfb_drvdata *drvdata,
264f7018c21STomi Valkeinen 			   struct xilinxfb_platform_data *pdata)
265f7018c21STomi Valkeinen {
266f7018c21STomi Valkeinen 	int rc;
267f7018c21STomi Valkeinen 	struct device *dev = &pdev->dev;
268f7018c21STomi Valkeinen 	int fbsize = pdata->xvirt * pdata->yvirt * BYTES_PER_PIXEL;
269f7018c21STomi Valkeinen 
270f7018c21STomi Valkeinen 	if (drvdata->flags & BUS_ACCESS_FLAG) {
271f7018c21STomi Valkeinen 		struct resource *res;
272f7018c21STomi Valkeinen 
2734c7e8e05SYang Li 		drvdata->regs = devm_platform_get_and_ioremap_resource(pdev, 0, &res);
274f7018c21STomi Valkeinen 		if (IS_ERR(drvdata->regs))
275f7018c21STomi Valkeinen 			return PTR_ERR(drvdata->regs);
276f7018c21STomi Valkeinen 
277f7018c21STomi Valkeinen 		drvdata->regs_phys = res->start;
278f7018c21STomi Valkeinen 	}
279f7018c21STomi Valkeinen 
280f7018c21STomi Valkeinen 	/* Allocate the framebuffer memory */
281f7018c21STomi Valkeinen 	if (pdata->fb_phys) {
282f7018c21STomi Valkeinen 		drvdata->fb_phys = pdata->fb_phys;
283f7018c21STomi Valkeinen 		drvdata->fb_virt = ioremap(pdata->fb_phys, fbsize);
284f7018c21STomi Valkeinen 	} else {
285f7018c21STomi Valkeinen 		drvdata->fb_alloced = 1;
286f7018c21STomi Valkeinen 		drvdata->fb_virt = dma_alloc_coherent(dev, PAGE_ALIGN(fbsize),
28700a0af9aSHyun Kwon 						      &drvdata->fb_phys,
28800a0af9aSHyun Kwon 						      GFP_KERNEL);
289f7018c21STomi Valkeinen 	}
290f7018c21STomi Valkeinen 
291f7018c21STomi Valkeinen 	if (!drvdata->fb_virt) {
292f7018c21STomi Valkeinen 		dev_err(dev, "Could not allocate frame buffer memory\n");
293f7018c21STomi Valkeinen 		return -ENOMEM;
294f7018c21STomi Valkeinen 	}
295f7018c21STomi Valkeinen 
296f7018c21STomi Valkeinen 	/* Clear (turn to black) the framebuffer */
297f7018c21STomi Valkeinen 	memset_io((void __iomem *)drvdata->fb_virt, 0, fbsize);
298f7018c21STomi Valkeinen 
299f7018c21STomi Valkeinen 	/* Tell the hardware where the frame buffer is */
300f7018c21STomi Valkeinen 	xilinx_fb_out32(drvdata, REG_FB_ADDR, drvdata->fb_phys);
301f7018c21STomi Valkeinen 	rc = xilinx_fb_in32(drvdata, REG_FB_ADDR);
30200a0af9aSHyun Kwon 	/* Endianness detection */
303f7018c21STomi Valkeinen 	if (rc != drvdata->fb_phys) {
304f7018c21STomi Valkeinen 		drvdata->flags |= LITTLE_ENDIAN_ACCESS;
305f7018c21STomi Valkeinen 		xilinx_fb_out32(drvdata, REG_FB_ADDR, drvdata->fb_phys);
306f7018c21STomi Valkeinen 	}
307f7018c21STomi Valkeinen 
308f7018c21STomi Valkeinen 	/* Turn on the display */
309f7018c21STomi Valkeinen 	drvdata->reg_ctrl_default = REG_CTRL_ENABLE;
310f7018c21STomi Valkeinen 	if (pdata->rotate_screen)
311f7018c21STomi Valkeinen 		drvdata->reg_ctrl_default |= REG_CTRL_ROTATE;
31200a0af9aSHyun Kwon 	xilinx_fb_out32(drvdata, REG_CTRL, drvdata->reg_ctrl_default);
313f7018c21STomi Valkeinen 
314f7018c21STomi Valkeinen 	/* Fill struct fb_info */
315f7018c21STomi Valkeinen 	drvdata->info.device = dev;
316f7018c21STomi Valkeinen 	drvdata->info.screen_base = (void __iomem *)drvdata->fb_virt;
317f7018c21STomi Valkeinen 	drvdata->info.fbops = &xilinxfb_ops;
318f7018c21STomi Valkeinen 	drvdata->info.fix = xilinx_fb_fix;
319f7018c21STomi Valkeinen 	drvdata->info.fix.smem_start = drvdata->fb_phys;
320f7018c21STomi Valkeinen 	drvdata->info.fix.smem_len = fbsize;
321f7018c21STomi Valkeinen 	drvdata->info.fix.line_length = pdata->xvirt * BYTES_PER_PIXEL;
322f7018c21STomi Valkeinen 
323f7018c21STomi Valkeinen 	drvdata->info.pseudo_palette = drvdata->pseudo_palette;
324f7018c21STomi Valkeinen 	drvdata->info.var = xilinx_fb_var;
325f7018c21STomi Valkeinen 	drvdata->info.var.height = pdata->screen_height_mm;
326f7018c21STomi Valkeinen 	drvdata->info.var.width = pdata->screen_width_mm;
327f7018c21STomi Valkeinen 	drvdata->info.var.xres = pdata->xres;
328f7018c21STomi Valkeinen 	drvdata->info.var.yres = pdata->yres;
329f7018c21STomi Valkeinen 	drvdata->info.var.xres_virtual = pdata->xvirt;
330f7018c21STomi Valkeinen 	drvdata->info.var.yres_virtual = pdata->yvirt;
331f7018c21STomi Valkeinen 
332f7018c21STomi Valkeinen 	/* Allocate a colour map */
333f7018c21STomi Valkeinen 	rc = fb_alloc_cmap(&drvdata->info.cmap, PALETTE_ENTRIES_NO, 0);
334f7018c21STomi Valkeinen 	if (rc) {
335f7018c21STomi Valkeinen 		dev_err(dev, "Fail to allocate colormap (%d entries)\n",
336f7018c21STomi Valkeinen 			PALETTE_ENTRIES_NO);
337f7018c21STomi Valkeinen 		goto err_cmap;
338f7018c21STomi Valkeinen 	}
339f7018c21STomi Valkeinen 
340f7018c21STomi Valkeinen 	/* Register new frame buffer */
341f7018c21STomi Valkeinen 	rc = register_framebuffer(&drvdata->info);
342f7018c21STomi Valkeinen 	if (rc) {
343f7018c21STomi Valkeinen 		dev_err(dev, "Could not register frame buffer\n");
344f7018c21STomi Valkeinen 		goto err_regfb;
345f7018c21STomi Valkeinen 	}
346f7018c21STomi Valkeinen 
347f7018c21STomi Valkeinen 	if (drvdata->flags & BUS_ACCESS_FLAG) {
348f7018c21STomi Valkeinen 		/* Put a banner in the log (for DEBUG) */
349f7018c21STomi Valkeinen 		dev_dbg(dev, "regs: phys=%pa, virt=%p\n",
350f7018c21STomi Valkeinen 			&drvdata->regs_phys, drvdata->regs);
351f7018c21STomi Valkeinen 	}
352f7018c21STomi Valkeinen 	/* Put a banner in the log (for DEBUG) */
353f7018c21STomi Valkeinen 	dev_dbg(dev, "fb: phys=%llx, virt=%p, size=%x\n",
354f7018c21STomi Valkeinen 		(unsigned long long)drvdata->fb_phys, drvdata->fb_virt, fbsize);
355f7018c21STomi Valkeinen 
356f7018c21STomi Valkeinen 	return 0;	/* success */
357f7018c21STomi Valkeinen 
358f7018c21STomi Valkeinen err_regfb:
359f7018c21STomi Valkeinen 	fb_dealloc_cmap(&drvdata->info.cmap);
360f7018c21STomi Valkeinen 
361f7018c21STomi Valkeinen err_cmap:
362f7018c21STomi Valkeinen 	if (drvdata->fb_alloced)
363f7018c21STomi Valkeinen 		dma_free_coherent(dev, PAGE_ALIGN(fbsize), drvdata->fb_virt,
364f7018c21STomi Valkeinen 				  drvdata->fb_phys);
365f7018c21STomi Valkeinen 	else
366f7018c21STomi Valkeinen 		iounmap(drvdata->fb_virt);
367f7018c21STomi Valkeinen 
368f7018c21STomi Valkeinen 	/* Turn off the display */
369f7018c21STomi Valkeinen 	xilinx_fb_out32(drvdata, REG_CTRL, 0);
370f7018c21STomi Valkeinen 
371f7018c21STomi Valkeinen 	return rc;
372f7018c21STomi Valkeinen }
373f7018c21STomi Valkeinen 
xilinxfb_release(struct device * dev)37470281592SUwe Kleine-König static void xilinxfb_release(struct device *dev)
375f7018c21STomi Valkeinen {
376f7018c21STomi Valkeinen 	struct xilinxfb_drvdata *drvdata = dev_get_drvdata(dev);
377f7018c21STomi Valkeinen 
378f7018c21STomi Valkeinen #if !defined(CONFIG_FRAMEBUFFER_CONSOLE) && defined(CONFIG_LOGO)
379f7018c21STomi Valkeinen 	xilinx_fb_blank(VESA_POWERDOWN, &drvdata->info);
380f7018c21STomi Valkeinen #endif
381f7018c21STomi Valkeinen 
382f7018c21STomi Valkeinen 	unregister_framebuffer(&drvdata->info);
383f7018c21STomi Valkeinen 
384f7018c21STomi Valkeinen 	fb_dealloc_cmap(&drvdata->info.cmap);
385f7018c21STomi Valkeinen 
386f7018c21STomi Valkeinen 	if (drvdata->fb_alloced)
387f7018c21STomi Valkeinen 		dma_free_coherent(dev, PAGE_ALIGN(drvdata->info.fix.smem_len),
388f7018c21STomi Valkeinen 				  drvdata->fb_virt, drvdata->fb_phys);
389f7018c21STomi Valkeinen 	else
390f7018c21STomi Valkeinen 		iounmap(drvdata->fb_virt);
391f7018c21STomi Valkeinen 
392f7018c21STomi Valkeinen 	/* Turn off the display */
393f7018c21STomi Valkeinen 	xilinx_fb_out32(drvdata, REG_CTRL, 0);
394f7018c21STomi Valkeinen 
395f7018c21STomi Valkeinen #ifdef CONFIG_PPC_DCR
396f7018c21STomi Valkeinen 	/* Release the resources, as allocated based on interface */
397f7018c21STomi Valkeinen 	if (!(drvdata->flags & BUS_ACCESS_FLAG))
398f7018c21STomi Valkeinen 		dcr_unmap(drvdata->dcr_host, drvdata->dcr_len);
399f7018c21STomi Valkeinen #endif
400f7018c21STomi Valkeinen }
401f7018c21STomi Valkeinen 
402f7018c21STomi Valkeinen /* ---------------------------------------------------------------------
403f7018c21STomi Valkeinen  * OF bus binding
404f7018c21STomi Valkeinen  */
405f7018c21STomi Valkeinen 
xilinxfb_of_probe(struct platform_device * pdev)406f7018c21STomi Valkeinen static int xilinxfb_of_probe(struct platform_device *pdev)
407f7018c21STomi Valkeinen {
408f7018c21STomi Valkeinen 	const u32 *prop;
409f7018c21STomi Valkeinen 	u32 tft_access = 0;
410f7018c21STomi Valkeinen 	struct xilinxfb_platform_data pdata;
411f7018c21STomi Valkeinen 	int size;
412f7018c21STomi Valkeinen 	struct xilinxfb_drvdata *drvdata;
413f7018c21STomi Valkeinen 
414f7018c21STomi Valkeinen 	/* Copy with the default pdata (not a ptr reference!) */
415f7018c21STomi Valkeinen 	pdata = xilinx_fb_default_pdata;
416f7018c21STomi Valkeinen 
417f7018c21STomi Valkeinen 	/* Allocate the driver data region */
418f7018c21STomi Valkeinen 	drvdata = devm_kzalloc(&pdev->dev, sizeof(*drvdata), GFP_KERNEL);
419f7018c21STomi Valkeinen 	if (!drvdata)
420f7018c21STomi Valkeinen 		return -ENOMEM;
421f7018c21STomi Valkeinen 
422f7018c21STomi Valkeinen 	/*
423f7018c21STomi Valkeinen 	 * To check whether the core is connected directly to DCR or BUS
424f7018c21STomi Valkeinen 	 * interface and initialize the tft_access accordingly.
425f7018c21STomi Valkeinen 	 */
426f7018c21STomi Valkeinen 	of_property_read_u32(pdev->dev.of_node, "xlnx,dcr-splb-slave-if",
427f7018c21STomi Valkeinen 			     &tft_access);
428f7018c21STomi Valkeinen 
429f7018c21STomi Valkeinen 	/*
430f7018c21STomi Valkeinen 	 * Fill the resource structure if its direct BUS interface
431f7018c21STomi Valkeinen 	 * otherwise fill the dcr_host structure.
432f7018c21STomi Valkeinen 	 */
43300a0af9aSHyun Kwon 	if (tft_access)
434f7018c21STomi Valkeinen 		drvdata->flags |= BUS_ACCESS_FLAG;
435f7018c21STomi Valkeinen #ifdef CONFIG_PPC_DCR
436f7018c21STomi Valkeinen 	else {
437f7018c21STomi Valkeinen 		int start;
43800a0af9aSHyun Kwon 
439f7018c21STomi Valkeinen 		start = dcr_resource_start(pdev->dev.of_node, 0);
440f7018c21STomi Valkeinen 		drvdata->dcr_len = dcr_resource_len(pdev->dev.of_node, 0);
441f7018c21STomi Valkeinen 		drvdata->dcr_host = dcr_map(pdev->dev.of_node, start, drvdata->dcr_len);
442f7018c21STomi Valkeinen 		if (!DCR_MAP_OK(drvdata->dcr_host)) {
443f7018c21STomi Valkeinen 			dev_err(&pdev->dev, "invalid DCR address\n");
444f7018c21STomi Valkeinen 			return -ENODEV;
445f7018c21STomi Valkeinen 		}
446f7018c21STomi Valkeinen 	}
447f7018c21STomi Valkeinen #endif
448f7018c21STomi Valkeinen 
449f7018c21STomi Valkeinen 	prop = of_get_property(pdev->dev.of_node, "phys-size", &size);
450f7018c21STomi Valkeinen 	if ((prop) && (size >= sizeof(u32) * 2)) {
451f7018c21STomi Valkeinen 		pdata.screen_width_mm = prop[0];
452f7018c21STomi Valkeinen 		pdata.screen_height_mm = prop[1];
453f7018c21STomi Valkeinen 	}
454f7018c21STomi Valkeinen 
455f7018c21STomi Valkeinen 	prop = of_get_property(pdev->dev.of_node, "resolution", &size);
456f7018c21STomi Valkeinen 	if ((prop) && (size >= sizeof(u32) * 2)) {
457f7018c21STomi Valkeinen 		pdata.xres = prop[0];
458f7018c21STomi Valkeinen 		pdata.yres = prop[1];
459f7018c21STomi Valkeinen 	}
460f7018c21STomi Valkeinen 
461f7018c21STomi Valkeinen 	prop = of_get_property(pdev->dev.of_node, "virtual-resolution", &size);
462f7018c21STomi Valkeinen 	if ((prop) && (size >= sizeof(u32) * 2)) {
463f7018c21STomi Valkeinen 		pdata.xvirt = prop[0];
464f7018c21STomi Valkeinen 		pdata.yvirt = prop[1];
465f7018c21STomi Valkeinen 	}
466f7018c21STomi Valkeinen 
467096dc32bSRob Herring 	pdata.rotate_screen = of_property_read_bool(pdev->dev.of_node, "rotate-display");
468f7018c21STomi Valkeinen 
4690b5e0f45SJulia Lawall 	platform_set_drvdata(pdev, drvdata);
470f7018c21STomi Valkeinen 	return xilinxfb_assign(pdev, drvdata, &pdata);
471f7018c21STomi Valkeinen }
472f7018c21STomi Valkeinen 
xilinxfb_of_remove(struct platform_device * op)4730ddc95b5SUwe Kleine-König static void xilinxfb_of_remove(struct platform_device *op)
474f7018c21STomi Valkeinen {
47570281592SUwe Kleine-König 	xilinxfb_release(&op->dev);
476f7018c21STomi Valkeinen }
477f7018c21STomi Valkeinen 
478f7018c21STomi Valkeinen /* Match table for of_platform binding */
47900a0af9aSHyun Kwon static const struct of_device_id xilinxfb_of_match[] = {
480f7018c21STomi Valkeinen 	{ .compatible = "xlnx,xps-tft-1.00.a", },
481f7018c21STomi Valkeinen 	{ .compatible = "xlnx,xps-tft-2.00.a", },
482f7018c21STomi Valkeinen 	{ .compatible = "xlnx,xps-tft-2.01.a", },
483f7018c21STomi Valkeinen 	{ .compatible = "xlnx,plb-tft-cntlr-ref-1.00.a", },
484f7018c21STomi Valkeinen 	{ .compatible = "xlnx,plb-dvi-cntlr-ref-1.00.c", },
485f7018c21STomi Valkeinen 	{},
486f7018c21STomi Valkeinen };
487f7018c21STomi Valkeinen MODULE_DEVICE_TABLE(of, xilinxfb_of_match);
488f7018c21STomi Valkeinen 
489f7018c21STomi Valkeinen static struct platform_driver xilinxfb_of_driver = {
490f7018c21STomi Valkeinen 	.probe = xilinxfb_of_probe,
4910ddc95b5SUwe Kleine-König 	.remove_new = xilinxfb_of_remove,
492f7018c21STomi Valkeinen 	.driver = {
493f7018c21STomi Valkeinen 		.name = DRIVER_NAME,
494f7018c21STomi Valkeinen 		.of_match_table = xilinxfb_of_match,
495f7018c21STomi Valkeinen 	},
496f7018c21STomi Valkeinen };
497f7018c21STomi Valkeinen 
498f7018c21STomi Valkeinen module_platform_driver(xilinxfb_of_driver);
499f7018c21STomi Valkeinen 
500f7018c21STomi Valkeinen MODULE_AUTHOR("MontaVista Software, Inc. <source@mvista.com>");
501f7018c21STomi Valkeinen MODULE_DESCRIPTION("Xilinx TFT frame buffer driver");
502f7018c21STomi Valkeinen MODULE_LICENSE("GPL");
503