1*64b70da0SThomas Gleixner // SPDX-License-Identifier: GPL-2.0-or-later
2f7018c21STomi Valkeinen /*
3f7018c21STomi Valkeinen * Copyright 1998-2008 VIA Technologies, Inc. All Rights Reserved.
4f7018c21STomi Valkeinen * Copyright 2001-2008 S3 Graphics, Inc. All Rights Reserved.
5f7018c21STomi Valkeinen
6f7018c21STomi Valkeinen */
7f7018c21STomi Valkeinen
8f7018c21STomi Valkeinen #include <linux/via-core.h>
9f7018c21STomi Valkeinen #include "global.h"
10f7018c21STomi Valkeinen #include "via_clock.h"
11f7018c21STomi Valkeinen
12f7018c21STomi Valkeinen static struct pll_limit cle266_pll_limits[] = {
13f7018c21STomi Valkeinen {19, 19, 4, 0},
14f7018c21STomi Valkeinen {26, 102, 5, 0},
15f7018c21STomi Valkeinen {53, 112, 6, 0},
16f7018c21STomi Valkeinen {41, 100, 7, 0},
17f7018c21STomi Valkeinen {83, 108, 8, 0},
18f7018c21STomi Valkeinen {87, 118, 9, 0},
19f7018c21STomi Valkeinen {95, 115, 12, 0},
20f7018c21STomi Valkeinen {108, 108, 13, 0},
21f7018c21STomi Valkeinen {83, 83, 17, 0},
22f7018c21STomi Valkeinen {67, 98, 20, 0},
23f7018c21STomi Valkeinen {121, 121, 24, 0},
24f7018c21STomi Valkeinen {99, 99, 29, 0},
25f7018c21STomi Valkeinen {33, 33, 3, 1},
26f7018c21STomi Valkeinen {15, 23, 4, 1},
27f7018c21STomi Valkeinen {37, 121, 5, 1},
28f7018c21STomi Valkeinen {82, 82, 6, 1},
29f7018c21STomi Valkeinen {31, 84, 7, 1},
30f7018c21STomi Valkeinen {83, 83, 8, 1},
31f7018c21STomi Valkeinen {76, 127, 9, 1},
32f7018c21STomi Valkeinen {33, 121, 4, 2},
33f7018c21STomi Valkeinen {91, 118, 5, 2},
34f7018c21STomi Valkeinen {83, 109, 6, 2},
35f7018c21STomi Valkeinen {90, 90, 7, 2},
36f7018c21STomi Valkeinen {93, 93, 2, 3},
37f7018c21STomi Valkeinen {53, 53, 3, 3},
38f7018c21STomi Valkeinen {73, 117, 4, 3},
39f7018c21STomi Valkeinen {101, 127, 5, 3},
40f7018c21STomi Valkeinen {99, 99, 7, 3}
41f7018c21STomi Valkeinen };
42f7018c21STomi Valkeinen
43f7018c21STomi Valkeinen static struct pll_limit k800_pll_limits[] = {
44f7018c21STomi Valkeinen {22, 22, 2, 0},
45f7018c21STomi Valkeinen {28, 28, 3, 0},
46f7018c21STomi Valkeinen {81, 112, 3, 1},
47f7018c21STomi Valkeinen {86, 166, 4, 1},
48f7018c21STomi Valkeinen {109, 153, 5, 1},
49f7018c21STomi Valkeinen {66, 116, 3, 2},
50f7018c21STomi Valkeinen {93, 137, 4, 2},
51f7018c21STomi Valkeinen {117, 208, 5, 2},
52f7018c21STomi Valkeinen {30, 30, 2, 3},
53f7018c21STomi Valkeinen {69, 125, 3, 3},
54f7018c21STomi Valkeinen {89, 161, 4, 3},
55f7018c21STomi Valkeinen {121, 208, 5, 3},
56f7018c21STomi Valkeinen {66, 66, 2, 4},
57f7018c21STomi Valkeinen {85, 85, 3, 4},
58f7018c21STomi Valkeinen {141, 161, 4, 4},
59f7018c21STomi Valkeinen {177, 177, 5, 4}
60f7018c21STomi Valkeinen };
61f7018c21STomi Valkeinen
62f7018c21STomi Valkeinen static struct pll_limit cx700_pll_limits[] = {
63f7018c21STomi Valkeinen {98, 98, 3, 1},
64f7018c21STomi Valkeinen {86, 86, 4, 1},
65f7018c21STomi Valkeinen {109, 208, 5, 1},
66f7018c21STomi Valkeinen {68, 68, 2, 2},
67f7018c21STomi Valkeinen {95, 116, 3, 2},
68f7018c21STomi Valkeinen {93, 166, 4, 2},
69f7018c21STomi Valkeinen {110, 206, 5, 2},
70f7018c21STomi Valkeinen {174, 174, 7, 2},
71f7018c21STomi Valkeinen {82, 109, 3, 3},
72f7018c21STomi Valkeinen {117, 161, 4, 3},
73f7018c21STomi Valkeinen {112, 208, 5, 3},
74f7018c21STomi Valkeinen {141, 202, 5, 4}
75f7018c21STomi Valkeinen };
76f7018c21STomi Valkeinen
77f7018c21STomi Valkeinen static struct pll_limit vx855_pll_limits[] = {
78f7018c21STomi Valkeinen {86, 86, 4, 1},
79f7018c21STomi Valkeinen {108, 208, 5, 1},
80f7018c21STomi Valkeinen {110, 208, 5, 2},
81f7018c21STomi Valkeinen {83, 112, 3, 3},
82f7018c21STomi Valkeinen {103, 161, 4, 3},
83f7018c21STomi Valkeinen {112, 209, 5, 3},
84f7018c21STomi Valkeinen {142, 161, 4, 4},
85f7018c21STomi Valkeinen {141, 176, 5, 4}
86f7018c21STomi Valkeinen };
87f7018c21STomi Valkeinen
88f7018c21STomi Valkeinen /* according to VIA Technologies these values are based on experiment */
89f7018c21STomi Valkeinen static struct io_reg scaling_parameters[] = {
90f7018c21STomi Valkeinen {VIACR, CR7A, 0xFF, 0x01}, /* LCD Scaling Parameter 1 */
91f7018c21STomi Valkeinen {VIACR, CR7B, 0xFF, 0x02}, /* LCD Scaling Parameter 2 */
92f7018c21STomi Valkeinen {VIACR, CR7C, 0xFF, 0x03}, /* LCD Scaling Parameter 3 */
93f7018c21STomi Valkeinen {VIACR, CR7D, 0xFF, 0x04}, /* LCD Scaling Parameter 4 */
94f7018c21STomi Valkeinen {VIACR, CR7E, 0xFF, 0x07}, /* LCD Scaling Parameter 5 */
95f7018c21STomi Valkeinen {VIACR, CR7F, 0xFF, 0x0A}, /* LCD Scaling Parameter 6 */
96f7018c21STomi Valkeinen {VIACR, CR80, 0xFF, 0x0D}, /* LCD Scaling Parameter 7 */
97f7018c21STomi Valkeinen {VIACR, CR81, 0xFF, 0x13}, /* LCD Scaling Parameter 8 */
98f7018c21STomi Valkeinen {VIACR, CR82, 0xFF, 0x16}, /* LCD Scaling Parameter 9 */
99f7018c21STomi Valkeinen {VIACR, CR83, 0xFF, 0x19}, /* LCD Scaling Parameter 10 */
100f7018c21STomi Valkeinen {VIACR, CR84, 0xFF, 0x1C}, /* LCD Scaling Parameter 11 */
101f7018c21STomi Valkeinen {VIACR, CR85, 0xFF, 0x1D}, /* LCD Scaling Parameter 12 */
102f7018c21STomi Valkeinen {VIACR, CR86, 0xFF, 0x1E}, /* LCD Scaling Parameter 13 */
103f7018c21STomi Valkeinen {VIACR, CR87, 0xFF, 0x1F}, /* LCD Scaling Parameter 14 */
104f7018c21STomi Valkeinen };
105f7018c21STomi Valkeinen
106f7018c21STomi Valkeinen static struct io_reg common_vga[] = {
107f7018c21STomi Valkeinen {VIACR, CR07, 0x10, 0x10}, /* [0] vertical total (bit 8)
108f7018c21STomi Valkeinen [1] vertical display end (bit 8)
109f7018c21STomi Valkeinen [2] vertical retrace start (bit 8)
110f7018c21STomi Valkeinen [3] start vertical blanking (bit 8)
111f7018c21STomi Valkeinen [4] line compare (bit 8)
112f7018c21STomi Valkeinen [5] vertical total (bit 9)
113f7018c21STomi Valkeinen [6] vertical display end (bit 9)
114f7018c21STomi Valkeinen [7] vertical retrace start (bit 9) */
115f7018c21STomi Valkeinen {VIACR, CR08, 0xFF, 0x00}, /* [0-4] preset row scan
116f7018c21STomi Valkeinen [5-6] byte panning */
117f7018c21STomi Valkeinen {VIACR, CR09, 0xDF, 0x40}, /* [0-4] max scan line
118f7018c21STomi Valkeinen [5] start vertical blanking (bit 9)
119f7018c21STomi Valkeinen [6] line compare (bit 9)
120f7018c21STomi Valkeinen [7] scan doubling */
121f7018c21STomi Valkeinen {VIACR, CR0A, 0xFF, 0x1E}, /* [0-4] cursor start
122f7018c21STomi Valkeinen [5] cursor disable */
123f7018c21STomi Valkeinen {VIACR, CR0B, 0xFF, 0x00}, /* [0-4] cursor end
124f7018c21STomi Valkeinen [5-6] cursor skew */
125f7018c21STomi Valkeinen {VIACR, CR0E, 0xFF, 0x00}, /* [0-7] cursor location (high) */
126f7018c21STomi Valkeinen {VIACR, CR0F, 0xFF, 0x00}, /* [0-7] cursor location (low) */
127f7018c21STomi Valkeinen {VIACR, CR11, 0xF0, 0x80}, /* [0-3] vertical retrace end
128f7018c21STomi Valkeinen [6] memory refresh bandwidth
129f7018c21STomi Valkeinen [7] CRTC register protect enable */
130f7018c21STomi Valkeinen {VIACR, CR14, 0xFF, 0x00}, /* [0-4] underline location
131f7018c21STomi Valkeinen [5] divide memory address clock by 4
132f7018c21STomi Valkeinen [6] double word addressing */
133f7018c21STomi Valkeinen {VIACR, CR17, 0xFF, 0x63}, /* [0-1] mapping of display address 13-14
134f7018c21STomi Valkeinen [2] divide scan line clock by 2
135f7018c21STomi Valkeinen [3] divide memory address clock by 2
136f7018c21STomi Valkeinen [5] address wrap
137f7018c21STomi Valkeinen [6] byte mode select
138f7018c21STomi Valkeinen [7] sync enable */
139f7018c21STomi Valkeinen {VIACR, CR18, 0xFF, 0xFF}, /* [0-7] line compare */
140f7018c21STomi Valkeinen };
141f7018c21STomi Valkeinen
142f7018c21STomi Valkeinen static struct fifo_depth_select display_fifo_depth_reg = {
143f7018c21STomi Valkeinen /* IGA1 FIFO Depth_Select */
144f7018c21STomi Valkeinen {IGA1_FIFO_DEPTH_SELECT_REG_NUM, {{SR17, 0, 7} } },
145f7018c21STomi Valkeinen /* IGA2 FIFO Depth_Select */
146f7018c21STomi Valkeinen {IGA2_FIFO_DEPTH_SELECT_REG_NUM,
147f7018c21STomi Valkeinen {{CR68, 4, 7}, {CR94, 7, 7}, {CR95, 7, 7} } }
148f7018c21STomi Valkeinen };
149f7018c21STomi Valkeinen
150f7018c21STomi Valkeinen static struct fifo_threshold_select fifo_threshold_select_reg = {
151f7018c21STomi Valkeinen /* IGA1 FIFO Threshold Select */
152f7018c21STomi Valkeinen {IGA1_FIFO_THRESHOLD_REG_NUM, {{SR16, 0, 5}, {SR16, 7, 7} } },
153f7018c21STomi Valkeinen /* IGA2 FIFO Threshold Select */
154f7018c21STomi Valkeinen {IGA2_FIFO_THRESHOLD_REG_NUM, {{CR68, 0, 3}, {CR95, 4, 6} } }
155f7018c21STomi Valkeinen };
156f7018c21STomi Valkeinen
157f7018c21STomi Valkeinen static struct fifo_high_threshold_select fifo_high_threshold_select_reg = {
158f7018c21STomi Valkeinen /* IGA1 FIFO High Threshold Select */
159f7018c21STomi Valkeinen {IGA1_FIFO_HIGH_THRESHOLD_REG_NUM, {{SR18, 0, 5}, {SR18, 7, 7} } },
160f7018c21STomi Valkeinen /* IGA2 FIFO High Threshold Select */
161f7018c21STomi Valkeinen {IGA2_FIFO_HIGH_THRESHOLD_REG_NUM, {{CR92, 0, 3}, {CR95, 0, 2} } }
162f7018c21STomi Valkeinen };
163f7018c21STomi Valkeinen
164f7018c21STomi Valkeinen static struct display_queue_expire_num display_queue_expire_num_reg = {
165f7018c21STomi Valkeinen /* IGA1 Display Queue Expire Num */
166f7018c21STomi Valkeinen {IGA1_DISPLAY_QUEUE_EXPIRE_NUM_REG_NUM, {{SR22, 0, 4} } },
167f7018c21STomi Valkeinen /* IGA2 Display Queue Expire Num */
168f7018c21STomi Valkeinen {IGA2_DISPLAY_QUEUE_EXPIRE_NUM_REG_NUM, {{CR94, 0, 6} } }
169f7018c21STomi Valkeinen };
170f7018c21STomi Valkeinen
171f7018c21STomi Valkeinen /* Definition Fetch Count Registers*/
172f7018c21STomi Valkeinen static struct fetch_count fetch_count_reg = {
173f7018c21STomi Valkeinen /* IGA1 Fetch Count Register */
174f7018c21STomi Valkeinen {IGA1_FETCH_COUNT_REG_NUM, {{SR1C, 0, 7}, {SR1D, 0, 1} } },
175f7018c21STomi Valkeinen /* IGA2 Fetch Count Register */
176f7018c21STomi Valkeinen {IGA2_FETCH_COUNT_REG_NUM, {{CR65, 0, 7}, {CR67, 2, 3} } }
177f7018c21STomi Valkeinen };
178f7018c21STomi Valkeinen
179f7018c21STomi Valkeinen static struct rgbLUT palLUT_table[] = {
180f7018c21STomi Valkeinen /* {R,G,B} */
181f7018c21STomi Valkeinen /* Index 0x00~0x03 */
182f7018c21STomi Valkeinen {0x00, 0x00, 0x00}, {0x00, 0x00, 0x2A}, {0x00, 0x2A, 0x00}, {0x00,
183f7018c21STomi Valkeinen 0x2A,
184f7018c21STomi Valkeinen 0x2A},
185f7018c21STomi Valkeinen /* Index 0x04~0x07 */
186f7018c21STomi Valkeinen {0x2A, 0x00, 0x00}, {0x2A, 0x00, 0x2A}, {0x2A, 0x15, 0x00}, {0x2A,
187f7018c21STomi Valkeinen 0x2A,
188f7018c21STomi Valkeinen 0x2A},
189f7018c21STomi Valkeinen /* Index 0x08~0x0B */
190f7018c21STomi Valkeinen {0x15, 0x15, 0x15}, {0x15, 0x15, 0x3F}, {0x15, 0x3F, 0x15}, {0x15,
191f7018c21STomi Valkeinen 0x3F,
192f7018c21STomi Valkeinen 0x3F},
193f7018c21STomi Valkeinen /* Index 0x0C~0x0F */
194f7018c21STomi Valkeinen {0x3F, 0x15, 0x15}, {0x3F, 0x15, 0x3F}, {0x3F, 0x3F, 0x15}, {0x3F,
195f7018c21STomi Valkeinen 0x3F,
196f7018c21STomi Valkeinen 0x3F},
197f7018c21STomi Valkeinen /* Index 0x10~0x13 */
198f7018c21STomi Valkeinen {0x00, 0x00, 0x00}, {0x05, 0x05, 0x05}, {0x08, 0x08, 0x08}, {0x0B,
199f7018c21STomi Valkeinen 0x0B,
200f7018c21STomi Valkeinen 0x0B},
201f7018c21STomi Valkeinen /* Index 0x14~0x17 */
202f7018c21STomi Valkeinen {0x0E, 0x0E, 0x0E}, {0x11, 0x11, 0x11}, {0x14, 0x14, 0x14}, {0x18,
203f7018c21STomi Valkeinen 0x18,
204f7018c21STomi Valkeinen 0x18},
205f7018c21STomi Valkeinen /* Index 0x18~0x1B */
206f7018c21STomi Valkeinen {0x1C, 0x1C, 0x1C}, {0x20, 0x20, 0x20}, {0x24, 0x24, 0x24}, {0x28,
207f7018c21STomi Valkeinen 0x28,
208f7018c21STomi Valkeinen 0x28},
209f7018c21STomi Valkeinen /* Index 0x1C~0x1F */
210f7018c21STomi Valkeinen {0x2D, 0x2D, 0x2D}, {0x32, 0x32, 0x32}, {0x38, 0x38, 0x38}, {0x3F,
211f7018c21STomi Valkeinen 0x3F,
212f7018c21STomi Valkeinen 0x3F},
213f7018c21STomi Valkeinen /* Index 0x20~0x23 */
214f7018c21STomi Valkeinen {0x00, 0x00, 0x3F}, {0x10, 0x00, 0x3F}, {0x1F, 0x00, 0x3F}, {0x2F,
215f7018c21STomi Valkeinen 0x00,
216f7018c21STomi Valkeinen 0x3F},
217f7018c21STomi Valkeinen /* Index 0x24~0x27 */
218f7018c21STomi Valkeinen {0x3F, 0x00, 0x3F}, {0x3F, 0x00, 0x2F}, {0x3F, 0x00, 0x1F}, {0x3F,
219f7018c21STomi Valkeinen 0x00,
220f7018c21STomi Valkeinen 0x10},
221f7018c21STomi Valkeinen /* Index 0x28~0x2B */
222f7018c21STomi Valkeinen {0x3F, 0x00, 0x00}, {0x3F, 0x10, 0x00}, {0x3F, 0x1F, 0x00}, {0x3F,
223f7018c21STomi Valkeinen 0x2F,
224f7018c21STomi Valkeinen 0x00},
225f7018c21STomi Valkeinen /* Index 0x2C~0x2F */
226f7018c21STomi Valkeinen {0x3F, 0x3F, 0x00}, {0x2F, 0x3F, 0x00}, {0x1F, 0x3F, 0x00}, {0x10,
227f7018c21STomi Valkeinen 0x3F,
228f7018c21STomi Valkeinen 0x00},
229f7018c21STomi Valkeinen /* Index 0x30~0x33 */
230f7018c21STomi Valkeinen {0x00, 0x3F, 0x00}, {0x00, 0x3F, 0x10}, {0x00, 0x3F, 0x1F}, {0x00,
231f7018c21STomi Valkeinen 0x3F,
232f7018c21STomi Valkeinen 0x2F},
233f7018c21STomi Valkeinen /* Index 0x34~0x37 */
234f7018c21STomi Valkeinen {0x00, 0x3F, 0x3F}, {0x00, 0x2F, 0x3F}, {0x00, 0x1F, 0x3F}, {0x00,
235f7018c21STomi Valkeinen 0x10,
236f7018c21STomi Valkeinen 0x3F},
237f7018c21STomi Valkeinen /* Index 0x38~0x3B */
238f7018c21STomi Valkeinen {0x1F, 0x1F, 0x3F}, {0x27, 0x1F, 0x3F}, {0x2F, 0x1F, 0x3F}, {0x37,
239f7018c21STomi Valkeinen 0x1F,
240f7018c21STomi Valkeinen 0x3F},
241f7018c21STomi Valkeinen /* Index 0x3C~0x3F */
242f7018c21STomi Valkeinen {0x3F, 0x1F, 0x3F}, {0x3F, 0x1F, 0x37}, {0x3F, 0x1F, 0x2F}, {0x3F,
243f7018c21STomi Valkeinen 0x1F,
244f7018c21STomi Valkeinen 0x27},
245f7018c21STomi Valkeinen /* Index 0x40~0x43 */
246f7018c21STomi Valkeinen {0x3F, 0x1F, 0x1F}, {0x3F, 0x27, 0x1F}, {0x3F, 0x2F, 0x1F}, {0x3F,
247f7018c21STomi Valkeinen 0x3F,
248f7018c21STomi Valkeinen 0x1F},
249f7018c21STomi Valkeinen /* Index 0x44~0x47 */
250f7018c21STomi Valkeinen {0x3F, 0x3F, 0x1F}, {0x37, 0x3F, 0x1F}, {0x2F, 0x3F, 0x1F}, {0x27,
251f7018c21STomi Valkeinen 0x3F,
252f7018c21STomi Valkeinen 0x1F},
253f7018c21STomi Valkeinen /* Index 0x48~0x4B */
254f7018c21STomi Valkeinen {0x1F, 0x3F, 0x1F}, {0x1F, 0x3F, 0x27}, {0x1F, 0x3F, 0x2F}, {0x1F,
255f7018c21STomi Valkeinen 0x3F,
256f7018c21STomi Valkeinen 0x37},
257f7018c21STomi Valkeinen /* Index 0x4C~0x4F */
258f7018c21STomi Valkeinen {0x1F, 0x3F, 0x3F}, {0x1F, 0x37, 0x3F}, {0x1F, 0x2F, 0x3F}, {0x1F,
259f7018c21STomi Valkeinen 0x27,
260f7018c21STomi Valkeinen 0x3F},
261f7018c21STomi Valkeinen /* Index 0x50~0x53 */
262f7018c21STomi Valkeinen {0x2D, 0x2D, 0x3F}, {0x31, 0x2D, 0x3F}, {0x36, 0x2D, 0x3F}, {0x3A,
263f7018c21STomi Valkeinen 0x2D,
264f7018c21STomi Valkeinen 0x3F},
265f7018c21STomi Valkeinen /* Index 0x54~0x57 */
266f7018c21STomi Valkeinen {0x3F, 0x2D, 0x3F}, {0x3F, 0x2D, 0x3A}, {0x3F, 0x2D, 0x36}, {0x3F,
267f7018c21STomi Valkeinen 0x2D,
268f7018c21STomi Valkeinen 0x31},
269f7018c21STomi Valkeinen /* Index 0x58~0x5B */
270f7018c21STomi Valkeinen {0x3F, 0x2D, 0x2D}, {0x3F, 0x31, 0x2D}, {0x3F, 0x36, 0x2D}, {0x3F,
271f7018c21STomi Valkeinen 0x3A,
272f7018c21STomi Valkeinen 0x2D},
273f7018c21STomi Valkeinen /* Index 0x5C~0x5F */
274f7018c21STomi Valkeinen {0x3F, 0x3F, 0x2D}, {0x3A, 0x3F, 0x2D}, {0x36, 0x3F, 0x2D}, {0x31,
275f7018c21STomi Valkeinen 0x3F,
276f7018c21STomi Valkeinen 0x2D},
277f7018c21STomi Valkeinen /* Index 0x60~0x63 */
278f7018c21STomi Valkeinen {0x2D, 0x3F, 0x2D}, {0x2D, 0x3F, 0x31}, {0x2D, 0x3F, 0x36}, {0x2D,
279f7018c21STomi Valkeinen 0x3F,
280f7018c21STomi Valkeinen 0x3A},
281f7018c21STomi Valkeinen /* Index 0x64~0x67 */
282f7018c21STomi Valkeinen {0x2D, 0x3F, 0x3F}, {0x2D, 0x3A, 0x3F}, {0x2D, 0x36, 0x3F}, {0x2D,
283f7018c21STomi Valkeinen 0x31,
284f7018c21STomi Valkeinen 0x3F},
285f7018c21STomi Valkeinen /* Index 0x68~0x6B */
286f7018c21STomi Valkeinen {0x00, 0x00, 0x1C}, {0x07, 0x00, 0x1C}, {0x0E, 0x00, 0x1C}, {0x15,
287f7018c21STomi Valkeinen 0x00,
288f7018c21STomi Valkeinen 0x1C},
289f7018c21STomi Valkeinen /* Index 0x6C~0x6F */
290f7018c21STomi Valkeinen {0x1C, 0x00, 0x1C}, {0x1C, 0x00, 0x15}, {0x1C, 0x00, 0x0E}, {0x1C,
291f7018c21STomi Valkeinen 0x00,
292f7018c21STomi Valkeinen 0x07},
293f7018c21STomi Valkeinen /* Index 0x70~0x73 */
294f7018c21STomi Valkeinen {0x1C, 0x00, 0x00}, {0x1C, 0x07, 0x00}, {0x1C, 0x0E, 0x00}, {0x1C,
295f7018c21STomi Valkeinen 0x15,
296f7018c21STomi Valkeinen 0x00},
297f7018c21STomi Valkeinen /* Index 0x74~0x77 */
298f7018c21STomi Valkeinen {0x1C, 0x1C, 0x00}, {0x15, 0x1C, 0x00}, {0x0E, 0x1C, 0x00}, {0x07,
299f7018c21STomi Valkeinen 0x1C,
300f7018c21STomi Valkeinen 0x00},
301f7018c21STomi Valkeinen /* Index 0x78~0x7B */
302f7018c21STomi Valkeinen {0x00, 0x1C, 0x00}, {0x00, 0x1C, 0x07}, {0x00, 0x1C, 0x0E}, {0x00,
303f7018c21STomi Valkeinen 0x1C,
304f7018c21STomi Valkeinen 0x15},
305f7018c21STomi Valkeinen /* Index 0x7C~0x7F */
306f7018c21STomi Valkeinen {0x00, 0x1C, 0x1C}, {0x00, 0x15, 0x1C}, {0x00, 0x0E, 0x1C}, {0x00,
307f7018c21STomi Valkeinen 0x07,
308f7018c21STomi Valkeinen 0x1C},
309f7018c21STomi Valkeinen /* Index 0x80~0x83 */
310f7018c21STomi Valkeinen {0x0E, 0x0E, 0x1C}, {0x11, 0x0E, 0x1C}, {0x15, 0x0E, 0x1C}, {0x18,
311f7018c21STomi Valkeinen 0x0E,
312f7018c21STomi Valkeinen 0x1C},
313f7018c21STomi Valkeinen /* Index 0x84~0x87 */
314f7018c21STomi Valkeinen {0x1C, 0x0E, 0x1C}, {0x1C, 0x0E, 0x18}, {0x1C, 0x0E, 0x15}, {0x1C,
315f7018c21STomi Valkeinen 0x0E,
316f7018c21STomi Valkeinen 0x11},
317f7018c21STomi Valkeinen /* Index 0x88~0x8B */
318f7018c21STomi Valkeinen {0x1C, 0x0E, 0x0E}, {0x1C, 0x11, 0x0E}, {0x1C, 0x15, 0x0E}, {0x1C,
319f7018c21STomi Valkeinen 0x18,
320f7018c21STomi Valkeinen 0x0E},
321f7018c21STomi Valkeinen /* Index 0x8C~0x8F */
322f7018c21STomi Valkeinen {0x1C, 0x1C, 0x0E}, {0x18, 0x1C, 0x0E}, {0x15, 0x1C, 0x0E}, {0x11,
323f7018c21STomi Valkeinen 0x1C,
324f7018c21STomi Valkeinen 0x0E},
325f7018c21STomi Valkeinen /* Index 0x90~0x93 */
326f7018c21STomi Valkeinen {0x0E, 0x1C, 0x0E}, {0x0E, 0x1C, 0x11}, {0x0E, 0x1C, 0x15}, {0x0E,
327f7018c21STomi Valkeinen 0x1C,
328f7018c21STomi Valkeinen 0x18},
329f7018c21STomi Valkeinen /* Index 0x94~0x97 */
330f7018c21STomi Valkeinen {0x0E, 0x1C, 0x1C}, {0x0E, 0x18, 0x1C}, {0x0E, 0x15, 0x1C}, {0x0E,
331f7018c21STomi Valkeinen 0x11,
332f7018c21STomi Valkeinen 0x1C},
333f7018c21STomi Valkeinen /* Index 0x98~0x9B */
334f7018c21STomi Valkeinen {0x14, 0x14, 0x1C}, {0x16, 0x14, 0x1C}, {0x18, 0x14, 0x1C}, {0x1A,
335f7018c21STomi Valkeinen 0x14,
336f7018c21STomi Valkeinen 0x1C},
337f7018c21STomi Valkeinen /* Index 0x9C~0x9F */
338f7018c21STomi Valkeinen {0x1C, 0x14, 0x1C}, {0x1C, 0x14, 0x1A}, {0x1C, 0x14, 0x18}, {0x1C,
339f7018c21STomi Valkeinen 0x14,
340f7018c21STomi Valkeinen 0x16},
341f7018c21STomi Valkeinen /* Index 0xA0~0xA3 */
342f7018c21STomi Valkeinen {0x1C, 0x14, 0x14}, {0x1C, 0x16, 0x14}, {0x1C, 0x18, 0x14}, {0x1C,
343f7018c21STomi Valkeinen 0x1A,
344f7018c21STomi Valkeinen 0x14},
345f7018c21STomi Valkeinen /* Index 0xA4~0xA7 */
346f7018c21STomi Valkeinen {0x1C, 0x1C, 0x14}, {0x1A, 0x1C, 0x14}, {0x18, 0x1C, 0x14}, {0x16,
347f7018c21STomi Valkeinen 0x1C,
348f7018c21STomi Valkeinen 0x14},
349f7018c21STomi Valkeinen /* Index 0xA8~0xAB */
350f7018c21STomi Valkeinen {0x14, 0x1C, 0x14}, {0x14, 0x1C, 0x16}, {0x14, 0x1C, 0x18}, {0x14,
351f7018c21STomi Valkeinen 0x1C,
352f7018c21STomi Valkeinen 0x1A},
353f7018c21STomi Valkeinen /* Index 0xAC~0xAF */
354f7018c21STomi Valkeinen {0x14, 0x1C, 0x1C}, {0x14, 0x1A, 0x1C}, {0x14, 0x18, 0x1C}, {0x14,
355f7018c21STomi Valkeinen 0x16,
356f7018c21STomi Valkeinen 0x1C},
357f7018c21STomi Valkeinen /* Index 0xB0~0xB3 */
358f7018c21STomi Valkeinen {0x00, 0x00, 0x10}, {0x04, 0x00, 0x10}, {0x08, 0x00, 0x10}, {0x0C,
359f7018c21STomi Valkeinen 0x00,
360f7018c21STomi Valkeinen 0x10},
361f7018c21STomi Valkeinen /* Index 0xB4~0xB7 */
362f7018c21STomi Valkeinen {0x10, 0x00, 0x10}, {0x10, 0x00, 0x0C}, {0x10, 0x00, 0x08}, {0x10,
363f7018c21STomi Valkeinen 0x00,
364f7018c21STomi Valkeinen 0x04},
365f7018c21STomi Valkeinen /* Index 0xB8~0xBB */
366f7018c21STomi Valkeinen {0x10, 0x00, 0x00}, {0x10, 0x04, 0x00}, {0x10, 0x08, 0x00}, {0x10,
367f7018c21STomi Valkeinen 0x0C,
368f7018c21STomi Valkeinen 0x00},
369f7018c21STomi Valkeinen /* Index 0xBC~0xBF */
370f7018c21STomi Valkeinen {0x10, 0x10, 0x00}, {0x0C, 0x10, 0x00}, {0x08, 0x10, 0x00}, {0x04,
371f7018c21STomi Valkeinen 0x10,
372f7018c21STomi Valkeinen 0x00},
373f7018c21STomi Valkeinen /* Index 0xC0~0xC3 */
374f7018c21STomi Valkeinen {0x00, 0x10, 0x00}, {0x00, 0x10, 0x04}, {0x00, 0x10, 0x08}, {0x00,
375f7018c21STomi Valkeinen 0x10,
376f7018c21STomi Valkeinen 0x0C},
377f7018c21STomi Valkeinen /* Index 0xC4~0xC7 */
378f7018c21STomi Valkeinen {0x00, 0x10, 0x10}, {0x00, 0x0C, 0x10}, {0x00, 0x08, 0x10}, {0x00,
379f7018c21STomi Valkeinen 0x04,
380f7018c21STomi Valkeinen 0x10},
381f7018c21STomi Valkeinen /* Index 0xC8~0xCB */
382f7018c21STomi Valkeinen {0x08, 0x08, 0x10}, {0x0A, 0x08, 0x10}, {0x0C, 0x08, 0x10}, {0x0E,
383f7018c21STomi Valkeinen 0x08,
384f7018c21STomi Valkeinen 0x10},
385f7018c21STomi Valkeinen /* Index 0xCC~0xCF */
386f7018c21STomi Valkeinen {0x10, 0x08, 0x10}, {0x10, 0x08, 0x0E}, {0x10, 0x08, 0x0C}, {0x10,
387f7018c21STomi Valkeinen 0x08,
388f7018c21STomi Valkeinen 0x0A},
389f7018c21STomi Valkeinen /* Index 0xD0~0xD3 */
390f7018c21STomi Valkeinen {0x10, 0x08, 0x08}, {0x10, 0x0A, 0x08}, {0x10, 0x0C, 0x08}, {0x10,
391f7018c21STomi Valkeinen 0x0E,
392f7018c21STomi Valkeinen 0x08},
393f7018c21STomi Valkeinen /* Index 0xD4~0xD7 */
394f7018c21STomi Valkeinen {0x10, 0x10, 0x08}, {0x0E, 0x10, 0x08}, {0x0C, 0x10, 0x08}, {0x0A,
395f7018c21STomi Valkeinen 0x10,
396f7018c21STomi Valkeinen 0x08},
397f7018c21STomi Valkeinen /* Index 0xD8~0xDB */
398f7018c21STomi Valkeinen {0x08, 0x10, 0x08}, {0x08, 0x10, 0x0A}, {0x08, 0x10, 0x0C}, {0x08,
399f7018c21STomi Valkeinen 0x10,
400f7018c21STomi Valkeinen 0x0E},
401f7018c21STomi Valkeinen /* Index 0xDC~0xDF */
402f7018c21STomi Valkeinen {0x08, 0x10, 0x10}, {0x08, 0x0E, 0x10}, {0x08, 0x0C, 0x10}, {0x08,
403f7018c21STomi Valkeinen 0x0A,
404f7018c21STomi Valkeinen 0x10},
405f7018c21STomi Valkeinen /* Index 0xE0~0xE3 */
406f7018c21STomi Valkeinen {0x0B, 0x0B, 0x10}, {0x0C, 0x0B, 0x10}, {0x0D, 0x0B, 0x10}, {0x0F,
407f7018c21STomi Valkeinen 0x0B,
408f7018c21STomi Valkeinen 0x10},
409f7018c21STomi Valkeinen /* Index 0xE4~0xE7 */
410f7018c21STomi Valkeinen {0x10, 0x0B, 0x10}, {0x10, 0x0B, 0x0F}, {0x10, 0x0B, 0x0D}, {0x10,
411f7018c21STomi Valkeinen 0x0B,
412f7018c21STomi Valkeinen 0x0C},
413f7018c21STomi Valkeinen /* Index 0xE8~0xEB */
414f7018c21STomi Valkeinen {0x10, 0x0B, 0x0B}, {0x10, 0x0C, 0x0B}, {0x10, 0x0D, 0x0B}, {0x10,
415f7018c21STomi Valkeinen 0x0F,
416f7018c21STomi Valkeinen 0x0B},
417f7018c21STomi Valkeinen /* Index 0xEC~0xEF */
418f7018c21STomi Valkeinen {0x10, 0x10, 0x0B}, {0x0F, 0x10, 0x0B}, {0x0D, 0x10, 0x0B}, {0x0C,
419f7018c21STomi Valkeinen 0x10,
420f7018c21STomi Valkeinen 0x0B},
421f7018c21STomi Valkeinen /* Index 0xF0~0xF3 */
422f7018c21STomi Valkeinen {0x0B, 0x10, 0x0B}, {0x0B, 0x10, 0x0C}, {0x0B, 0x10, 0x0D}, {0x0B,
423f7018c21STomi Valkeinen 0x10,
424f7018c21STomi Valkeinen 0x0F},
425f7018c21STomi Valkeinen /* Index 0xF4~0xF7 */
426f7018c21STomi Valkeinen {0x0B, 0x10, 0x10}, {0x0B, 0x0F, 0x10}, {0x0B, 0x0D, 0x10}, {0x0B,
427f7018c21STomi Valkeinen 0x0C,
428f7018c21STomi Valkeinen 0x10},
429f7018c21STomi Valkeinen /* Index 0xF8~0xFB */
430f7018c21STomi Valkeinen {0x00, 0x00, 0x00}, {0x00, 0x00, 0x00}, {0x00, 0x00, 0x00}, {0x00,
431f7018c21STomi Valkeinen 0x00,
432f7018c21STomi Valkeinen 0x00},
433f7018c21STomi Valkeinen /* Index 0xFC~0xFF */
434f7018c21STomi Valkeinen {0x00, 0x00, 0x00}, {0x00, 0x00, 0x00}, {0x00, 0x00, 0x00}, {0x00,
435f7018c21STomi Valkeinen 0x00,
436f7018c21STomi Valkeinen 0x00}
437f7018c21STomi Valkeinen };
438f7018c21STomi Valkeinen
439f7018c21STomi Valkeinen static struct via_device_mapping device_mapping[] = {
440f7018c21STomi Valkeinen {VIA_LDVP0, "LDVP0"},
441f7018c21STomi Valkeinen {VIA_LDVP1, "LDVP1"},
442f7018c21STomi Valkeinen {VIA_DVP0, "DVP0"},
443f7018c21STomi Valkeinen {VIA_CRT, "CRT"},
444f7018c21STomi Valkeinen {VIA_DVP1, "DVP1"},
445f7018c21STomi Valkeinen {VIA_LVDS1, "LVDS1"},
446f7018c21STomi Valkeinen {VIA_LVDS2, "LVDS2"}
447f7018c21STomi Valkeinen };
448f7018c21STomi Valkeinen
449f7018c21STomi Valkeinen /* structure with function pointers to support clock control */
450f7018c21STomi Valkeinen static struct via_clock clock;
451f7018c21STomi Valkeinen
452f7018c21STomi Valkeinen static void load_fix_bit_crtc_reg(void);
453f7018c21STomi Valkeinen static void init_gfx_chip_info(int chip_type);
454f7018c21STomi Valkeinen static void init_tmds_chip_info(void);
455f7018c21STomi Valkeinen static void init_lvds_chip_info(void);
456f7018c21STomi Valkeinen static void device_screen_off(void);
457f7018c21STomi Valkeinen static void device_screen_on(void);
458f7018c21STomi Valkeinen static void set_display_channel(void);
459f7018c21STomi Valkeinen static void device_off(void);
460f7018c21STomi Valkeinen static void device_on(void);
461f7018c21STomi Valkeinen static void enable_second_display_channel(void);
462f7018c21STomi Valkeinen static void disable_second_display_channel(void);
463f7018c21STomi Valkeinen
viafb_lock_crt(void)464f7018c21STomi Valkeinen void viafb_lock_crt(void)
465f7018c21STomi Valkeinen {
466f7018c21STomi Valkeinen viafb_write_reg_mask(CR11, VIACR, BIT7, BIT7);
467f7018c21STomi Valkeinen }
468f7018c21STomi Valkeinen
viafb_unlock_crt(void)469f7018c21STomi Valkeinen void viafb_unlock_crt(void)
470f7018c21STomi Valkeinen {
471f7018c21STomi Valkeinen viafb_write_reg_mask(CR11, VIACR, 0, BIT7);
472f7018c21STomi Valkeinen viafb_write_reg_mask(CR47, VIACR, 0, BIT0);
473f7018c21STomi Valkeinen }
474f7018c21STomi Valkeinen
write_dac_reg(u8 index,u8 r,u8 g,u8 b)475f7018c21STomi Valkeinen static void write_dac_reg(u8 index, u8 r, u8 g, u8 b)
476f7018c21STomi Valkeinen {
477f7018c21STomi Valkeinen outb(index, LUT_INDEX_WRITE);
478f7018c21STomi Valkeinen outb(r, LUT_DATA);
479f7018c21STomi Valkeinen outb(g, LUT_DATA);
480f7018c21STomi Valkeinen outb(b, LUT_DATA);
481f7018c21STomi Valkeinen }
482f7018c21STomi Valkeinen
get_dvi_devices(int output_interface)483f7018c21STomi Valkeinen static u32 get_dvi_devices(int output_interface)
484f7018c21STomi Valkeinen {
485f7018c21STomi Valkeinen switch (output_interface) {
486f7018c21STomi Valkeinen case INTERFACE_DVP0:
487f7018c21STomi Valkeinen return VIA_DVP0 | VIA_LDVP0;
488f7018c21STomi Valkeinen
489f7018c21STomi Valkeinen case INTERFACE_DVP1:
490f7018c21STomi Valkeinen if (viaparinfo->chip_info->gfx_chip_name == UNICHROME_CLE266)
491f7018c21STomi Valkeinen return VIA_LDVP1;
492f7018c21STomi Valkeinen else
493f7018c21STomi Valkeinen return VIA_DVP1;
494f7018c21STomi Valkeinen
495f7018c21STomi Valkeinen case INTERFACE_DFP_HIGH:
496f7018c21STomi Valkeinen if (viaparinfo->chip_info->gfx_chip_name == UNICHROME_CLE266)
497f7018c21STomi Valkeinen return 0;
498f7018c21STomi Valkeinen else
499f7018c21STomi Valkeinen return VIA_LVDS2 | VIA_DVP0;
500f7018c21STomi Valkeinen
501f7018c21STomi Valkeinen case INTERFACE_DFP_LOW:
502f7018c21STomi Valkeinen if (viaparinfo->chip_info->gfx_chip_name == UNICHROME_CLE266)
503f7018c21STomi Valkeinen return 0;
504f7018c21STomi Valkeinen else
505f7018c21STomi Valkeinen return VIA_DVP1 | VIA_LVDS1;
506f7018c21STomi Valkeinen
507f7018c21STomi Valkeinen case INTERFACE_TMDS:
508f7018c21STomi Valkeinen return VIA_LVDS1;
509f7018c21STomi Valkeinen }
510f7018c21STomi Valkeinen
511f7018c21STomi Valkeinen return 0;
512f7018c21STomi Valkeinen }
513f7018c21STomi Valkeinen
get_lcd_devices(int output_interface)514f7018c21STomi Valkeinen static u32 get_lcd_devices(int output_interface)
515f7018c21STomi Valkeinen {
516f7018c21STomi Valkeinen switch (output_interface) {
517f7018c21STomi Valkeinen case INTERFACE_DVP0:
518f7018c21STomi Valkeinen return VIA_DVP0;
519f7018c21STomi Valkeinen
520f7018c21STomi Valkeinen case INTERFACE_DVP1:
521f7018c21STomi Valkeinen return VIA_DVP1;
522f7018c21STomi Valkeinen
523f7018c21STomi Valkeinen case INTERFACE_DFP_HIGH:
524f7018c21STomi Valkeinen return VIA_LVDS2 | VIA_DVP0;
525f7018c21STomi Valkeinen
526f7018c21STomi Valkeinen case INTERFACE_DFP_LOW:
527f7018c21STomi Valkeinen return VIA_LVDS1 | VIA_DVP1;
528f7018c21STomi Valkeinen
529f7018c21STomi Valkeinen case INTERFACE_DFP:
530f7018c21STomi Valkeinen return VIA_LVDS1 | VIA_LVDS2;
531f7018c21STomi Valkeinen
532f7018c21STomi Valkeinen case INTERFACE_LVDS0:
533f7018c21STomi Valkeinen case INTERFACE_LVDS0LVDS1:
534f7018c21STomi Valkeinen return VIA_LVDS1;
535f7018c21STomi Valkeinen
536f7018c21STomi Valkeinen case INTERFACE_LVDS1:
537f7018c21STomi Valkeinen return VIA_LVDS2;
538f7018c21STomi Valkeinen }
539f7018c21STomi Valkeinen
540f7018c21STomi Valkeinen return 0;
541f7018c21STomi Valkeinen }
542f7018c21STomi Valkeinen
543f7018c21STomi Valkeinen /*Set IGA path for each device*/
viafb_set_iga_path(void)544f7018c21STomi Valkeinen void viafb_set_iga_path(void)
545f7018c21STomi Valkeinen {
546f7018c21STomi Valkeinen int crt_iga_path = 0;
547f7018c21STomi Valkeinen
548f7018c21STomi Valkeinen if (viafb_SAMM_ON == 1) {
549f7018c21STomi Valkeinen if (viafb_CRT_ON) {
550f7018c21STomi Valkeinen if (viafb_primary_dev == CRT_Device)
551f7018c21STomi Valkeinen crt_iga_path = IGA1;
552f7018c21STomi Valkeinen else
553f7018c21STomi Valkeinen crt_iga_path = IGA2;
554f7018c21STomi Valkeinen }
555f7018c21STomi Valkeinen
556f7018c21STomi Valkeinen if (viafb_DVI_ON) {
557f7018c21STomi Valkeinen if (viafb_primary_dev == DVI_Device)
558f7018c21STomi Valkeinen viaparinfo->tmds_setting_info->iga_path = IGA1;
559f7018c21STomi Valkeinen else
560f7018c21STomi Valkeinen viaparinfo->tmds_setting_info->iga_path = IGA2;
561f7018c21STomi Valkeinen }
562f7018c21STomi Valkeinen
563f7018c21STomi Valkeinen if (viafb_LCD_ON) {
564f7018c21STomi Valkeinen if (viafb_primary_dev == LCD_Device) {
565f7018c21STomi Valkeinen if (viafb_dual_fb &&
566f7018c21STomi Valkeinen (viaparinfo->chip_info->gfx_chip_name ==
567f7018c21STomi Valkeinen UNICHROME_CLE266)) {
568f7018c21STomi Valkeinen viaparinfo->
569f7018c21STomi Valkeinen lvds_setting_info->iga_path = IGA2;
570f7018c21STomi Valkeinen crt_iga_path = IGA1;
571f7018c21STomi Valkeinen viaparinfo->
572f7018c21STomi Valkeinen tmds_setting_info->iga_path = IGA1;
573f7018c21STomi Valkeinen } else
574f7018c21STomi Valkeinen viaparinfo->
575f7018c21STomi Valkeinen lvds_setting_info->iga_path = IGA1;
576f7018c21STomi Valkeinen } else {
577f7018c21STomi Valkeinen viaparinfo->lvds_setting_info->iga_path = IGA2;
578f7018c21STomi Valkeinen }
579f7018c21STomi Valkeinen }
580f7018c21STomi Valkeinen if (viafb_LCD2_ON) {
581f7018c21STomi Valkeinen if (LCD2_Device == viafb_primary_dev)
582f7018c21STomi Valkeinen viaparinfo->lvds_setting_info2->iga_path = IGA1;
583f7018c21STomi Valkeinen else
584f7018c21STomi Valkeinen viaparinfo->lvds_setting_info2->iga_path = IGA2;
585f7018c21STomi Valkeinen }
586f7018c21STomi Valkeinen } else {
587f7018c21STomi Valkeinen viafb_SAMM_ON = 0;
588f7018c21STomi Valkeinen
589f7018c21STomi Valkeinen if (viafb_CRT_ON && viafb_LCD_ON) {
590f7018c21STomi Valkeinen crt_iga_path = IGA1;
591f7018c21STomi Valkeinen viaparinfo->lvds_setting_info->iga_path = IGA2;
592f7018c21STomi Valkeinen } else if (viafb_CRT_ON && viafb_DVI_ON) {
593f7018c21STomi Valkeinen crt_iga_path = IGA1;
594f7018c21STomi Valkeinen viaparinfo->tmds_setting_info->iga_path = IGA2;
595f7018c21STomi Valkeinen } else if (viafb_LCD_ON && viafb_DVI_ON) {
596f7018c21STomi Valkeinen viaparinfo->tmds_setting_info->iga_path = IGA1;
597f7018c21STomi Valkeinen viaparinfo->lvds_setting_info->iga_path = IGA2;
598f7018c21STomi Valkeinen } else if (viafb_LCD_ON && viafb_LCD2_ON) {
599f7018c21STomi Valkeinen viaparinfo->lvds_setting_info->iga_path = IGA2;
600f7018c21STomi Valkeinen viaparinfo->lvds_setting_info2->iga_path = IGA2;
601f7018c21STomi Valkeinen } else if (viafb_CRT_ON) {
602f7018c21STomi Valkeinen crt_iga_path = IGA1;
603f7018c21STomi Valkeinen } else if (viafb_LCD_ON) {
604f7018c21STomi Valkeinen viaparinfo->lvds_setting_info->iga_path = IGA2;
605f7018c21STomi Valkeinen } else if (viafb_DVI_ON) {
606f7018c21STomi Valkeinen viaparinfo->tmds_setting_info->iga_path = IGA1;
607f7018c21STomi Valkeinen }
608f7018c21STomi Valkeinen }
609f7018c21STomi Valkeinen
610f7018c21STomi Valkeinen viaparinfo->shared->iga1_devices = 0;
611f7018c21STomi Valkeinen viaparinfo->shared->iga2_devices = 0;
612f7018c21STomi Valkeinen if (viafb_CRT_ON) {
613f7018c21STomi Valkeinen if (crt_iga_path == IGA1)
614f7018c21STomi Valkeinen viaparinfo->shared->iga1_devices |= VIA_CRT;
615f7018c21STomi Valkeinen else
616f7018c21STomi Valkeinen viaparinfo->shared->iga2_devices |= VIA_CRT;
617f7018c21STomi Valkeinen }
618f7018c21STomi Valkeinen
619f7018c21STomi Valkeinen if (viafb_DVI_ON) {
620f7018c21STomi Valkeinen if (viaparinfo->tmds_setting_info->iga_path == IGA1)
621f7018c21STomi Valkeinen viaparinfo->shared->iga1_devices |= get_dvi_devices(
622f7018c21STomi Valkeinen viaparinfo->chip_info->
623f7018c21STomi Valkeinen tmds_chip_info.output_interface);
624f7018c21STomi Valkeinen else
625f7018c21STomi Valkeinen viaparinfo->shared->iga2_devices |= get_dvi_devices(
626f7018c21STomi Valkeinen viaparinfo->chip_info->
627f7018c21STomi Valkeinen tmds_chip_info.output_interface);
628f7018c21STomi Valkeinen }
629f7018c21STomi Valkeinen
630f7018c21STomi Valkeinen if (viafb_LCD_ON) {
631f7018c21STomi Valkeinen if (viaparinfo->lvds_setting_info->iga_path == IGA1)
632f7018c21STomi Valkeinen viaparinfo->shared->iga1_devices |= get_lcd_devices(
633f7018c21STomi Valkeinen viaparinfo->chip_info->
634f7018c21STomi Valkeinen lvds_chip_info.output_interface);
635f7018c21STomi Valkeinen else
636f7018c21STomi Valkeinen viaparinfo->shared->iga2_devices |= get_lcd_devices(
637f7018c21STomi Valkeinen viaparinfo->chip_info->
638f7018c21STomi Valkeinen lvds_chip_info.output_interface);
639f7018c21STomi Valkeinen }
640f7018c21STomi Valkeinen
641f7018c21STomi Valkeinen if (viafb_LCD2_ON) {
642f7018c21STomi Valkeinen if (viaparinfo->lvds_setting_info2->iga_path == IGA1)
643f7018c21STomi Valkeinen viaparinfo->shared->iga1_devices |= get_lcd_devices(
644f7018c21STomi Valkeinen viaparinfo->chip_info->
645f7018c21STomi Valkeinen lvds_chip_info2.output_interface);
646f7018c21STomi Valkeinen else
647f7018c21STomi Valkeinen viaparinfo->shared->iga2_devices |= get_lcd_devices(
648f7018c21STomi Valkeinen viaparinfo->chip_info->
649f7018c21STomi Valkeinen lvds_chip_info2.output_interface);
650f7018c21STomi Valkeinen }
651f7018c21STomi Valkeinen
652f7018c21STomi Valkeinen /* looks like the OLPC has its display wired to DVP1 and LVDS2 */
653f7018c21STomi Valkeinen if (machine_is_olpc())
654f7018c21STomi Valkeinen viaparinfo->shared->iga2_devices = VIA_DVP1 | VIA_LVDS2;
655f7018c21STomi Valkeinen }
656f7018c21STomi Valkeinen
set_color_register(u8 index,u8 red,u8 green,u8 blue)657f7018c21STomi Valkeinen static void set_color_register(u8 index, u8 red, u8 green, u8 blue)
658f7018c21STomi Valkeinen {
659f7018c21STomi Valkeinen outb(0xFF, 0x3C6); /* bit mask of palette */
660f7018c21STomi Valkeinen outb(index, 0x3C8);
661f7018c21STomi Valkeinen outb(red, 0x3C9);
662f7018c21STomi Valkeinen outb(green, 0x3C9);
663f7018c21STomi Valkeinen outb(blue, 0x3C9);
664f7018c21STomi Valkeinen }
665f7018c21STomi Valkeinen
viafb_set_primary_color_register(u8 index,u8 red,u8 green,u8 blue)666f7018c21STomi Valkeinen void viafb_set_primary_color_register(u8 index, u8 red, u8 green, u8 blue)
667f7018c21STomi Valkeinen {
668f7018c21STomi Valkeinen viafb_write_reg_mask(0x1A, VIASR, 0x00, 0x01);
669f7018c21STomi Valkeinen set_color_register(index, red, green, blue);
670f7018c21STomi Valkeinen }
671f7018c21STomi Valkeinen
viafb_set_secondary_color_register(u8 index,u8 red,u8 green,u8 blue)672f7018c21STomi Valkeinen void viafb_set_secondary_color_register(u8 index, u8 red, u8 green, u8 blue)
673f7018c21STomi Valkeinen {
674f7018c21STomi Valkeinen viafb_write_reg_mask(0x1A, VIASR, 0x01, 0x01);
675f7018c21STomi Valkeinen set_color_register(index, red, green, blue);
676f7018c21STomi Valkeinen }
677f7018c21STomi Valkeinen
set_source_common(u8 index,u8 offset,u8 iga)678f7018c21STomi Valkeinen static void set_source_common(u8 index, u8 offset, u8 iga)
679f7018c21STomi Valkeinen {
680f7018c21STomi Valkeinen u8 value, mask = 1 << offset;
681f7018c21STomi Valkeinen
682f7018c21STomi Valkeinen switch (iga) {
683f7018c21STomi Valkeinen case IGA1:
684f7018c21STomi Valkeinen value = 0x00;
685f7018c21STomi Valkeinen break;
686f7018c21STomi Valkeinen case IGA2:
687f7018c21STomi Valkeinen value = mask;
688f7018c21STomi Valkeinen break;
689f7018c21STomi Valkeinen default:
690f7018c21STomi Valkeinen printk(KERN_WARNING "viafb: Unsupported source: %d\n", iga);
691f7018c21STomi Valkeinen return;
692f7018c21STomi Valkeinen }
693f7018c21STomi Valkeinen
694f7018c21STomi Valkeinen via_write_reg_mask(VIACR, index, value, mask);
695f7018c21STomi Valkeinen }
696f7018c21STomi Valkeinen
set_crt_source(u8 iga)697f7018c21STomi Valkeinen static void set_crt_source(u8 iga)
698f7018c21STomi Valkeinen {
699f7018c21STomi Valkeinen u8 value;
700f7018c21STomi Valkeinen
701f7018c21STomi Valkeinen switch (iga) {
702f7018c21STomi Valkeinen case IGA1:
703f7018c21STomi Valkeinen value = 0x00;
704f7018c21STomi Valkeinen break;
705f7018c21STomi Valkeinen case IGA2:
706f7018c21STomi Valkeinen value = 0x40;
707f7018c21STomi Valkeinen break;
708f7018c21STomi Valkeinen default:
709f7018c21STomi Valkeinen printk(KERN_WARNING "viafb: Unsupported source: %d\n", iga);
710f7018c21STomi Valkeinen return;
711f7018c21STomi Valkeinen }
712f7018c21STomi Valkeinen
713f7018c21STomi Valkeinen via_write_reg_mask(VIASR, 0x16, value, 0x40);
714f7018c21STomi Valkeinen }
715f7018c21STomi Valkeinen
set_ldvp0_source(u8 iga)716f7018c21STomi Valkeinen static inline void set_ldvp0_source(u8 iga)
717f7018c21STomi Valkeinen {
718f7018c21STomi Valkeinen set_source_common(0x6C, 7, iga);
719f7018c21STomi Valkeinen }
720f7018c21STomi Valkeinen
set_ldvp1_source(u8 iga)721f7018c21STomi Valkeinen static inline void set_ldvp1_source(u8 iga)
722f7018c21STomi Valkeinen {
723f7018c21STomi Valkeinen set_source_common(0x93, 7, iga);
724f7018c21STomi Valkeinen }
725f7018c21STomi Valkeinen
set_dvp0_source(u8 iga)726f7018c21STomi Valkeinen static inline void set_dvp0_source(u8 iga)
727f7018c21STomi Valkeinen {
728f7018c21STomi Valkeinen set_source_common(0x96, 4, iga);
729f7018c21STomi Valkeinen }
730f7018c21STomi Valkeinen
set_dvp1_source(u8 iga)731f7018c21STomi Valkeinen static inline void set_dvp1_source(u8 iga)
732f7018c21STomi Valkeinen {
733f7018c21STomi Valkeinen set_source_common(0x9B, 4, iga);
734f7018c21STomi Valkeinen }
735f7018c21STomi Valkeinen
set_lvds1_source(u8 iga)736f7018c21STomi Valkeinen static inline void set_lvds1_source(u8 iga)
737f7018c21STomi Valkeinen {
738f7018c21STomi Valkeinen set_source_common(0x99, 4, iga);
739f7018c21STomi Valkeinen }
740f7018c21STomi Valkeinen
set_lvds2_source(u8 iga)741f7018c21STomi Valkeinen static inline void set_lvds2_source(u8 iga)
742f7018c21STomi Valkeinen {
743f7018c21STomi Valkeinen set_source_common(0x97, 4, iga);
744f7018c21STomi Valkeinen }
745f7018c21STomi Valkeinen
via_set_source(u32 devices,u8 iga)746f7018c21STomi Valkeinen void via_set_source(u32 devices, u8 iga)
747f7018c21STomi Valkeinen {
748f7018c21STomi Valkeinen if (devices & VIA_LDVP0)
749f7018c21STomi Valkeinen set_ldvp0_source(iga);
750f7018c21STomi Valkeinen if (devices & VIA_LDVP1)
751f7018c21STomi Valkeinen set_ldvp1_source(iga);
752f7018c21STomi Valkeinen if (devices & VIA_DVP0)
753f7018c21STomi Valkeinen set_dvp0_source(iga);
754f7018c21STomi Valkeinen if (devices & VIA_CRT)
755f7018c21STomi Valkeinen set_crt_source(iga);
756f7018c21STomi Valkeinen if (devices & VIA_DVP1)
757f7018c21STomi Valkeinen set_dvp1_source(iga);
758f7018c21STomi Valkeinen if (devices & VIA_LVDS1)
759f7018c21STomi Valkeinen set_lvds1_source(iga);
760f7018c21STomi Valkeinen if (devices & VIA_LVDS2)
761f7018c21STomi Valkeinen set_lvds2_source(iga);
762f7018c21STomi Valkeinen }
763f7018c21STomi Valkeinen
set_crt_state(u8 state)764f7018c21STomi Valkeinen static void set_crt_state(u8 state)
765f7018c21STomi Valkeinen {
766f7018c21STomi Valkeinen u8 value;
767f7018c21STomi Valkeinen
768f7018c21STomi Valkeinen switch (state) {
769f7018c21STomi Valkeinen case VIA_STATE_ON:
770f7018c21STomi Valkeinen value = 0x00;
771f7018c21STomi Valkeinen break;
772f7018c21STomi Valkeinen case VIA_STATE_STANDBY:
773f7018c21STomi Valkeinen value = 0x10;
774f7018c21STomi Valkeinen break;
775f7018c21STomi Valkeinen case VIA_STATE_SUSPEND:
776f7018c21STomi Valkeinen value = 0x20;
777f7018c21STomi Valkeinen break;
778f7018c21STomi Valkeinen case VIA_STATE_OFF:
779f7018c21STomi Valkeinen value = 0x30;
780f7018c21STomi Valkeinen break;
781f7018c21STomi Valkeinen default:
782f7018c21STomi Valkeinen return;
783f7018c21STomi Valkeinen }
784f7018c21STomi Valkeinen
785f7018c21STomi Valkeinen via_write_reg_mask(VIACR, 0x36, value, 0x30);
786f7018c21STomi Valkeinen }
787f7018c21STomi Valkeinen
set_dvp0_state(u8 state)788f7018c21STomi Valkeinen static void set_dvp0_state(u8 state)
789f7018c21STomi Valkeinen {
790f7018c21STomi Valkeinen u8 value;
791f7018c21STomi Valkeinen
792f7018c21STomi Valkeinen switch (state) {
793f7018c21STomi Valkeinen case VIA_STATE_ON:
794f7018c21STomi Valkeinen value = 0xC0;
795f7018c21STomi Valkeinen break;
796f7018c21STomi Valkeinen case VIA_STATE_OFF:
797f7018c21STomi Valkeinen value = 0x00;
798f7018c21STomi Valkeinen break;
799f7018c21STomi Valkeinen default:
800f7018c21STomi Valkeinen return;
801f7018c21STomi Valkeinen }
802f7018c21STomi Valkeinen
803f7018c21STomi Valkeinen via_write_reg_mask(VIASR, 0x1E, value, 0xC0);
804f7018c21STomi Valkeinen }
805f7018c21STomi Valkeinen
set_dvp1_state(u8 state)806f7018c21STomi Valkeinen static void set_dvp1_state(u8 state)
807f7018c21STomi Valkeinen {
808f7018c21STomi Valkeinen u8 value;
809f7018c21STomi Valkeinen
810f7018c21STomi Valkeinen switch (state) {
811f7018c21STomi Valkeinen case VIA_STATE_ON:
812f7018c21STomi Valkeinen value = 0x30;
813f7018c21STomi Valkeinen break;
814f7018c21STomi Valkeinen case VIA_STATE_OFF:
815f7018c21STomi Valkeinen value = 0x00;
816f7018c21STomi Valkeinen break;
817f7018c21STomi Valkeinen default:
818f7018c21STomi Valkeinen return;
819f7018c21STomi Valkeinen }
820f7018c21STomi Valkeinen
821f7018c21STomi Valkeinen via_write_reg_mask(VIASR, 0x1E, value, 0x30);
822f7018c21STomi Valkeinen }
823f7018c21STomi Valkeinen
set_lvds1_state(u8 state)824f7018c21STomi Valkeinen static void set_lvds1_state(u8 state)
825f7018c21STomi Valkeinen {
826f7018c21STomi Valkeinen u8 value;
827f7018c21STomi Valkeinen
828f7018c21STomi Valkeinen switch (state) {
829f7018c21STomi Valkeinen case VIA_STATE_ON:
830f7018c21STomi Valkeinen value = 0x03;
831f7018c21STomi Valkeinen break;
832f7018c21STomi Valkeinen case VIA_STATE_OFF:
833f7018c21STomi Valkeinen value = 0x00;
834f7018c21STomi Valkeinen break;
835f7018c21STomi Valkeinen default:
836f7018c21STomi Valkeinen return;
837f7018c21STomi Valkeinen }
838f7018c21STomi Valkeinen
839f7018c21STomi Valkeinen via_write_reg_mask(VIASR, 0x2A, value, 0x03);
840f7018c21STomi Valkeinen }
841f7018c21STomi Valkeinen
set_lvds2_state(u8 state)842f7018c21STomi Valkeinen static void set_lvds2_state(u8 state)
843f7018c21STomi Valkeinen {
844f7018c21STomi Valkeinen u8 value;
845f7018c21STomi Valkeinen
846f7018c21STomi Valkeinen switch (state) {
847f7018c21STomi Valkeinen case VIA_STATE_ON:
848f7018c21STomi Valkeinen value = 0x0C;
849f7018c21STomi Valkeinen break;
850f7018c21STomi Valkeinen case VIA_STATE_OFF:
851f7018c21STomi Valkeinen value = 0x00;
852f7018c21STomi Valkeinen break;
853f7018c21STomi Valkeinen default:
854f7018c21STomi Valkeinen return;
855f7018c21STomi Valkeinen }
856f7018c21STomi Valkeinen
857f7018c21STomi Valkeinen via_write_reg_mask(VIASR, 0x2A, value, 0x0C);
858f7018c21STomi Valkeinen }
859f7018c21STomi Valkeinen
via_set_state(u32 devices,u8 state)860f7018c21STomi Valkeinen void via_set_state(u32 devices, u8 state)
861f7018c21STomi Valkeinen {
862f7018c21STomi Valkeinen /*
863f7018c21STomi Valkeinen TODO: Can we enable/disable these devices? How?
864f7018c21STomi Valkeinen if (devices & VIA_LDVP0)
865f7018c21STomi Valkeinen if (devices & VIA_LDVP1)
866f7018c21STomi Valkeinen */
867f7018c21STomi Valkeinen if (devices & VIA_DVP0)
868f7018c21STomi Valkeinen set_dvp0_state(state);
869f7018c21STomi Valkeinen if (devices & VIA_CRT)
870f7018c21STomi Valkeinen set_crt_state(state);
871f7018c21STomi Valkeinen if (devices & VIA_DVP1)
872f7018c21STomi Valkeinen set_dvp1_state(state);
873f7018c21STomi Valkeinen if (devices & VIA_LVDS1)
874f7018c21STomi Valkeinen set_lvds1_state(state);
875f7018c21STomi Valkeinen if (devices & VIA_LVDS2)
876f7018c21STomi Valkeinen set_lvds2_state(state);
877f7018c21STomi Valkeinen }
878f7018c21STomi Valkeinen
via_set_sync_polarity(u32 devices,u8 polarity)879f7018c21STomi Valkeinen void via_set_sync_polarity(u32 devices, u8 polarity)
880f7018c21STomi Valkeinen {
881f7018c21STomi Valkeinen if (polarity & ~(VIA_HSYNC_NEGATIVE | VIA_VSYNC_NEGATIVE)) {
882f7018c21STomi Valkeinen printk(KERN_WARNING "viafb: Unsupported polarity: %d\n",
883f7018c21STomi Valkeinen polarity);
884f7018c21STomi Valkeinen return;
885f7018c21STomi Valkeinen }
886f7018c21STomi Valkeinen
887f7018c21STomi Valkeinen if (devices & VIA_CRT)
888f7018c21STomi Valkeinen via_write_misc_reg_mask(polarity << 6, 0xC0);
889f7018c21STomi Valkeinen if (devices & VIA_DVP1)
890f7018c21STomi Valkeinen via_write_reg_mask(VIACR, 0x9B, polarity << 5, 0x60);
891f7018c21STomi Valkeinen if (devices & VIA_LVDS1)
892f7018c21STomi Valkeinen via_write_reg_mask(VIACR, 0x99, polarity << 5, 0x60);
893f7018c21STomi Valkeinen if (devices & VIA_LVDS2)
894f7018c21STomi Valkeinen via_write_reg_mask(VIACR, 0x97, polarity << 5, 0x60);
895f7018c21STomi Valkeinen }
896f7018c21STomi Valkeinen
via_parse_odev(char * input,char ** end)897f7018c21STomi Valkeinen u32 via_parse_odev(char *input, char **end)
898f7018c21STomi Valkeinen {
899f7018c21STomi Valkeinen char *ptr = input;
900f7018c21STomi Valkeinen u32 odev = 0;
901f7018c21STomi Valkeinen bool next = true;
902f7018c21STomi Valkeinen int i, len;
903f7018c21STomi Valkeinen
904f7018c21STomi Valkeinen while (next) {
905f7018c21STomi Valkeinen next = false;
906f7018c21STomi Valkeinen for (i = 0; i < ARRAY_SIZE(device_mapping); i++) {
907f7018c21STomi Valkeinen len = strlen(device_mapping[i].name);
908f7018c21STomi Valkeinen if (!strncmp(ptr, device_mapping[i].name, len)) {
909f7018c21STomi Valkeinen odev |= device_mapping[i].device;
910f7018c21STomi Valkeinen ptr += len;
911f7018c21STomi Valkeinen if (*ptr == ',') {
912f7018c21STomi Valkeinen ptr++;
913f7018c21STomi Valkeinen next = true;
914f7018c21STomi Valkeinen }
915f7018c21STomi Valkeinen }
916f7018c21STomi Valkeinen }
917f7018c21STomi Valkeinen }
918f7018c21STomi Valkeinen
919f7018c21STomi Valkeinen *end = ptr;
920f7018c21STomi Valkeinen return odev;
921f7018c21STomi Valkeinen }
922f7018c21STomi Valkeinen
via_odev_to_seq(struct seq_file * m,u32 odev)923f7018c21STomi Valkeinen void via_odev_to_seq(struct seq_file *m, u32 odev)
924f7018c21STomi Valkeinen {
925f7018c21STomi Valkeinen int i, count = 0;
926f7018c21STomi Valkeinen
927f7018c21STomi Valkeinen for (i = 0; i < ARRAY_SIZE(device_mapping); i++) {
928f7018c21STomi Valkeinen if (odev & device_mapping[i].device) {
929f7018c21STomi Valkeinen if (count > 0)
930f7018c21STomi Valkeinen seq_putc(m, ',');
931f7018c21STomi Valkeinen
932f7018c21STomi Valkeinen seq_puts(m, device_mapping[i].name);
933f7018c21STomi Valkeinen count++;
934f7018c21STomi Valkeinen }
935f7018c21STomi Valkeinen }
936f7018c21STomi Valkeinen
937f7018c21STomi Valkeinen seq_putc(m, '\n');
938f7018c21STomi Valkeinen }
939f7018c21STomi Valkeinen
load_fix_bit_crtc_reg(void)940f7018c21STomi Valkeinen static void load_fix_bit_crtc_reg(void)
941f7018c21STomi Valkeinen {
942f7018c21STomi Valkeinen viafb_unlock_crt();
943f7018c21STomi Valkeinen
944f7018c21STomi Valkeinen /* always set to 1 */
945f7018c21STomi Valkeinen viafb_write_reg_mask(CR03, VIACR, 0x80, BIT7);
946f7018c21STomi Valkeinen /* line compare should set all bits = 1 (extend modes) */
947f7018c21STomi Valkeinen viafb_write_reg_mask(CR35, VIACR, 0x10, BIT4);
948f7018c21STomi Valkeinen /* line compare should set all bits = 1 (extend modes) */
949f7018c21STomi Valkeinen viafb_write_reg_mask(CR33, VIACR, 0x06, BIT0 + BIT1 + BIT2);
950f7018c21STomi Valkeinen /*viafb_write_reg_mask(CR32, VIACR, 0x01, BIT0); */
951f7018c21STomi Valkeinen
952f7018c21STomi Valkeinen viafb_lock_crt();
953f7018c21STomi Valkeinen
954f7018c21STomi Valkeinen /* If K8M800, enable Prefetch Mode. */
955f7018c21STomi Valkeinen if ((viaparinfo->chip_info->gfx_chip_name == UNICHROME_K800)
956f7018c21STomi Valkeinen || (viaparinfo->chip_info->gfx_chip_name == UNICHROME_K8M890))
957f7018c21STomi Valkeinen viafb_write_reg_mask(CR33, VIACR, 0x08, BIT3);
958f7018c21STomi Valkeinen if ((viaparinfo->chip_info->gfx_chip_name == UNICHROME_CLE266)
959f7018c21STomi Valkeinen && (viaparinfo->chip_info->gfx_chip_revision == CLE266_REVISION_AX))
960f7018c21STomi Valkeinen viafb_write_reg_mask(SR1A, VIASR, 0x02, BIT1);
961f7018c21STomi Valkeinen
962f7018c21STomi Valkeinen }
963f7018c21STomi Valkeinen
viafb_load_reg(int timing_value,int viafb_load_reg_num,struct io_register * reg,int io_type)964f7018c21STomi Valkeinen void viafb_load_reg(int timing_value, int viafb_load_reg_num,
965f7018c21STomi Valkeinen struct io_register *reg,
966f7018c21STomi Valkeinen int io_type)
967f7018c21STomi Valkeinen {
968f7018c21STomi Valkeinen int reg_mask;
969f7018c21STomi Valkeinen int bit_num = 0;
970f7018c21STomi Valkeinen int data;
971f7018c21STomi Valkeinen int i, j;
972f7018c21STomi Valkeinen int shift_next_reg;
973f7018c21STomi Valkeinen int start_index, end_index, cr_index;
974f7018c21STomi Valkeinen u16 get_bit;
975f7018c21STomi Valkeinen
976f7018c21STomi Valkeinen for (i = 0; i < viafb_load_reg_num; i++) {
977f7018c21STomi Valkeinen reg_mask = 0;
978f7018c21STomi Valkeinen data = 0;
979f7018c21STomi Valkeinen start_index = reg[i].start_bit;
980f7018c21STomi Valkeinen end_index = reg[i].end_bit;
981f7018c21STomi Valkeinen cr_index = reg[i].io_addr;
982f7018c21STomi Valkeinen
983f7018c21STomi Valkeinen shift_next_reg = bit_num;
984f7018c21STomi Valkeinen for (j = start_index; j <= end_index; j++) {
985f7018c21STomi Valkeinen /*if (bit_num==8) timing_value = timing_value >>8; */
986f7018c21STomi Valkeinen reg_mask = reg_mask | (BIT0 << j);
987f7018c21STomi Valkeinen get_bit = (timing_value & (BIT0 << bit_num));
988f7018c21STomi Valkeinen data =
989f7018c21STomi Valkeinen data | ((get_bit >> shift_next_reg) << start_index);
990f7018c21STomi Valkeinen bit_num++;
991f7018c21STomi Valkeinen }
992f7018c21STomi Valkeinen if (io_type == VIACR)
993f7018c21STomi Valkeinen viafb_write_reg_mask(cr_index, VIACR, data, reg_mask);
994f7018c21STomi Valkeinen else
995f7018c21STomi Valkeinen viafb_write_reg_mask(cr_index, VIASR, data, reg_mask);
996f7018c21STomi Valkeinen }
997f7018c21STomi Valkeinen
998f7018c21STomi Valkeinen }
999f7018c21STomi Valkeinen
1000f7018c21STomi Valkeinen /* Write Registers */
viafb_write_regx(struct io_reg RegTable[],int ItemNum)1001f7018c21STomi Valkeinen void viafb_write_regx(struct io_reg RegTable[], int ItemNum)
1002f7018c21STomi Valkeinen {
1003f7018c21STomi Valkeinen int i;
1004f7018c21STomi Valkeinen
1005f7018c21STomi Valkeinen /*DEBUG_MSG(KERN_INFO "Table Size : %x!!\n",ItemNum ); */
1006f7018c21STomi Valkeinen
1007f7018c21STomi Valkeinen for (i = 0; i < ItemNum; i++)
1008f7018c21STomi Valkeinen via_write_reg_mask(RegTable[i].port, RegTable[i].index,
1009f7018c21STomi Valkeinen RegTable[i].value, RegTable[i].mask);
1010f7018c21STomi Valkeinen }
1011f7018c21STomi Valkeinen
viafb_load_fetch_count_reg(int h_addr,int bpp_byte,int set_iga)1012f7018c21STomi Valkeinen void viafb_load_fetch_count_reg(int h_addr, int bpp_byte, int set_iga)
1013f7018c21STomi Valkeinen {
1014f7018c21STomi Valkeinen int reg_value;
1015f7018c21STomi Valkeinen int viafb_load_reg_num;
1016f7018c21STomi Valkeinen struct io_register *reg = NULL;
1017f7018c21STomi Valkeinen
1018f7018c21STomi Valkeinen switch (set_iga) {
1019f7018c21STomi Valkeinen case IGA1:
1020f7018c21STomi Valkeinen reg_value = IGA1_FETCH_COUNT_FORMULA(h_addr, bpp_byte);
1021f7018c21STomi Valkeinen viafb_load_reg_num = fetch_count_reg.
1022f7018c21STomi Valkeinen iga1_fetch_count_reg.reg_num;
1023f7018c21STomi Valkeinen reg = fetch_count_reg.iga1_fetch_count_reg.reg;
1024f7018c21STomi Valkeinen viafb_load_reg(reg_value, viafb_load_reg_num, reg, VIASR);
1025f7018c21STomi Valkeinen break;
1026f7018c21STomi Valkeinen case IGA2:
1027f7018c21STomi Valkeinen reg_value = IGA2_FETCH_COUNT_FORMULA(h_addr, bpp_byte);
1028f7018c21STomi Valkeinen viafb_load_reg_num = fetch_count_reg.
1029f7018c21STomi Valkeinen iga2_fetch_count_reg.reg_num;
1030f7018c21STomi Valkeinen reg = fetch_count_reg.iga2_fetch_count_reg.reg;
1031f7018c21STomi Valkeinen viafb_load_reg(reg_value, viafb_load_reg_num, reg, VIACR);
1032f7018c21STomi Valkeinen break;
1033f7018c21STomi Valkeinen }
1034f7018c21STomi Valkeinen
1035f7018c21STomi Valkeinen }
1036f7018c21STomi Valkeinen
viafb_load_FIFO_reg(int set_iga,int hor_active,int ver_active)1037f7018c21STomi Valkeinen void viafb_load_FIFO_reg(int set_iga, int hor_active, int ver_active)
1038f7018c21STomi Valkeinen {
1039f7018c21STomi Valkeinen int reg_value;
1040f7018c21STomi Valkeinen int viafb_load_reg_num;
1041f7018c21STomi Valkeinen struct io_register *reg = NULL;
1042f7018c21STomi Valkeinen int iga1_fifo_max_depth = 0, iga1_fifo_threshold =
1043f7018c21STomi Valkeinen 0, iga1_fifo_high_threshold = 0, iga1_display_queue_expire_num = 0;
1044f7018c21STomi Valkeinen int iga2_fifo_max_depth = 0, iga2_fifo_threshold =
1045f7018c21STomi Valkeinen 0, iga2_fifo_high_threshold = 0, iga2_display_queue_expire_num = 0;
1046f7018c21STomi Valkeinen
1047f7018c21STomi Valkeinen if (set_iga == IGA1) {
1048f7018c21STomi Valkeinen if (viaparinfo->chip_info->gfx_chip_name == UNICHROME_K800) {
1049f7018c21STomi Valkeinen iga1_fifo_max_depth = K800_IGA1_FIFO_MAX_DEPTH;
1050f7018c21STomi Valkeinen iga1_fifo_threshold = K800_IGA1_FIFO_THRESHOLD;
1051f7018c21STomi Valkeinen iga1_fifo_high_threshold =
1052f7018c21STomi Valkeinen K800_IGA1_FIFO_HIGH_THRESHOLD;
1053f7018c21STomi Valkeinen /* If resolution > 1280x1024, expire length = 64, else
1054f7018c21STomi Valkeinen expire length = 128 */
1055f7018c21STomi Valkeinen if ((hor_active > 1280) && (ver_active > 1024))
1056f7018c21STomi Valkeinen iga1_display_queue_expire_num = 16;
1057f7018c21STomi Valkeinen else
1058f7018c21STomi Valkeinen iga1_display_queue_expire_num =
1059f7018c21STomi Valkeinen K800_IGA1_DISPLAY_QUEUE_EXPIRE_NUM;
1060f7018c21STomi Valkeinen
1061f7018c21STomi Valkeinen }
1062f7018c21STomi Valkeinen
1063f7018c21STomi Valkeinen if (viaparinfo->chip_info->gfx_chip_name == UNICHROME_PM800) {
1064f7018c21STomi Valkeinen iga1_fifo_max_depth = P880_IGA1_FIFO_MAX_DEPTH;
1065f7018c21STomi Valkeinen iga1_fifo_threshold = P880_IGA1_FIFO_THRESHOLD;
1066f7018c21STomi Valkeinen iga1_fifo_high_threshold =
1067f7018c21STomi Valkeinen P880_IGA1_FIFO_HIGH_THRESHOLD;
1068f7018c21STomi Valkeinen iga1_display_queue_expire_num =
1069f7018c21STomi Valkeinen P880_IGA1_DISPLAY_QUEUE_EXPIRE_NUM;
1070f7018c21STomi Valkeinen
1071f7018c21STomi Valkeinen /* If resolution > 1280x1024, expire length = 64, else
1072f7018c21STomi Valkeinen expire length = 128 */
1073f7018c21STomi Valkeinen if ((hor_active > 1280) && (ver_active > 1024))
1074f7018c21STomi Valkeinen iga1_display_queue_expire_num = 16;
1075f7018c21STomi Valkeinen else
1076f7018c21STomi Valkeinen iga1_display_queue_expire_num =
1077f7018c21STomi Valkeinen P880_IGA1_DISPLAY_QUEUE_EXPIRE_NUM;
1078f7018c21STomi Valkeinen }
1079f7018c21STomi Valkeinen
1080f7018c21STomi Valkeinen if (viaparinfo->chip_info->gfx_chip_name == UNICHROME_CN700) {
1081f7018c21STomi Valkeinen iga1_fifo_max_depth = CN700_IGA1_FIFO_MAX_DEPTH;
1082f7018c21STomi Valkeinen iga1_fifo_threshold = CN700_IGA1_FIFO_THRESHOLD;
1083f7018c21STomi Valkeinen iga1_fifo_high_threshold =
1084f7018c21STomi Valkeinen CN700_IGA1_FIFO_HIGH_THRESHOLD;
1085f7018c21STomi Valkeinen
1086f7018c21STomi Valkeinen /* If resolution > 1280x1024, expire length = 64,
1087f7018c21STomi Valkeinen else expire length = 128 */
1088f7018c21STomi Valkeinen if ((hor_active > 1280) && (ver_active > 1024))
1089f7018c21STomi Valkeinen iga1_display_queue_expire_num = 16;
1090f7018c21STomi Valkeinen else
1091f7018c21STomi Valkeinen iga1_display_queue_expire_num =
1092f7018c21STomi Valkeinen CN700_IGA1_DISPLAY_QUEUE_EXPIRE_NUM;
1093f7018c21STomi Valkeinen }
1094f7018c21STomi Valkeinen
1095f7018c21STomi Valkeinen if (viaparinfo->chip_info->gfx_chip_name == UNICHROME_CX700) {
1096f7018c21STomi Valkeinen iga1_fifo_max_depth = CX700_IGA1_FIFO_MAX_DEPTH;
1097f7018c21STomi Valkeinen iga1_fifo_threshold = CX700_IGA1_FIFO_THRESHOLD;
1098f7018c21STomi Valkeinen iga1_fifo_high_threshold =
1099f7018c21STomi Valkeinen CX700_IGA1_FIFO_HIGH_THRESHOLD;
1100f7018c21STomi Valkeinen iga1_display_queue_expire_num =
1101f7018c21STomi Valkeinen CX700_IGA1_DISPLAY_QUEUE_EXPIRE_NUM;
1102f7018c21STomi Valkeinen }
1103f7018c21STomi Valkeinen
1104f7018c21STomi Valkeinen if (viaparinfo->chip_info->gfx_chip_name == UNICHROME_K8M890) {
1105f7018c21STomi Valkeinen iga1_fifo_max_depth = K8M890_IGA1_FIFO_MAX_DEPTH;
1106f7018c21STomi Valkeinen iga1_fifo_threshold = K8M890_IGA1_FIFO_THRESHOLD;
1107f7018c21STomi Valkeinen iga1_fifo_high_threshold =
1108f7018c21STomi Valkeinen K8M890_IGA1_FIFO_HIGH_THRESHOLD;
1109f7018c21STomi Valkeinen iga1_display_queue_expire_num =
1110f7018c21STomi Valkeinen K8M890_IGA1_DISPLAY_QUEUE_EXPIRE_NUM;
1111f7018c21STomi Valkeinen }
1112f7018c21STomi Valkeinen
1113f7018c21STomi Valkeinen if (viaparinfo->chip_info->gfx_chip_name == UNICHROME_P4M890) {
1114f7018c21STomi Valkeinen iga1_fifo_max_depth = P4M890_IGA1_FIFO_MAX_DEPTH;
1115f7018c21STomi Valkeinen iga1_fifo_threshold = P4M890_IGA1_FIFO_THRESHOLD;
1116f7018c21STomi Valkeinen iga1_fifo_high_threshold =
1117f7018c21STomi Valkeinen P4M890_IGA1_FIFO_HIGH_THRESHOLD;
1118f7018c21STomi Valkeinen iga1_display_queue_expire_num =
1119f7018c21STomi Valkeinen P4M890_IGA1_DISPLAY_QUEUE_EXPIRE_NUM;
1120f7018c21STomi Valkeinen }
1121f7018c21STomi Valkeinen
1122f7018c21STomi Valkeinen if (viaparinfo->chip_info->gfx_chip_name == UNICHROME_P4M900) {
1123f7018c21STomi Valkeinen iga1_fifo_max_depth = P4M900_IGA1_FIFO_MAX_DEPTH;
1124f7018c21STomi Valkeinen iga1_fifo_threshold = P4M900_IGA1_FIFO_THRESHOLD;
1125f7018c21STomi Valkeinen iga1_fifo_high_threshold =
1126f7018c21STomi Valkeinen P4M900_IGA1_FIFO_HIGH_THRESHOLD;
1127f7018c21STomi Valkeinen iga1_display_queue_expire_num =
1128f7018c21STomi Valkeinen P4M900_IGA1_DISPLAY_QUEUE_EXPIRE_NUM;
1129f7018c21STomi Valkeinen }
1130f7018c21STomi Valkeinen
1131f7018c21STomi Valkeinen if (viaparinfo->chip_info->gfx_chip_name == UNICHROME_VX800) {
1132f7018c21STomi Valkeinen iga1_fifo_max_depth = VX800_IGA1_FIFO_MAX_DEPTH;
1133f7018c21STomi Valkeinen iga1_fifo_threshold = VX800_IGA1_FIFO_THRESHOLD;
1134f7018c21STomi Valkeinen iga1_fifo_high_threshold =
1135f7018c21STomi Valkeinen VX800_IGA1_FIFO_HIGH_THRESHOLD;
1136f7018c21STomi Valkeinen iga1_display_queue_expire_num =
1137f7018c21STomi Valkeinen VX800_IGA1_DISPLAY_QUEUE_EXPIRE_NUM;
1138f7018c21STomi Valkeinen }
1139f7018c21STomi Valkeinen
1140f7018c21STomi Valkeinen if (viaparinfo->chip_info->gfx_chip_name == UNICHROME_VX855) {
1141f7018c21STomi Valkeinen iga1_fifo_max_depth = VX855_IGA1_FIFO_MAX_DEPTH;
1142f7018c21STomi Valkeinen iga1_fifo_threshold = VX855_IGA1_FIFO_THRESHOLD;
1143f7018c21STomi Valkeinen iga1_fifo_high_threshold =
1144f7018c21STomi Valkeinen VX855_IGA1_FIFO_HIGH_THRESHOLD;
1145f7018c21STomi Valkeinen iga1_display_queue_expire_num =
1146f7018c21STomi Valkeinen VX855_IGA1_DISPLAY_QUEUE_EXPIRE_NUM;
1147f7018c21STomi Valkeinen }
1148f7018c21STomi Valkeinen
1149f7018c21STomi Valkeinen if (viaparinfo->chip_info->gfx_chip_name == UNICHROME_VX900) {
1150f7018c21STomi Valkeinen iga1_fifo_max_depth = VX900_IGA1_FIFO_MAX_DEPTH;
1151f7018c21STomi Valkeinen iga1_fifo_threshold = VX900_IGA1_FIFO_THRESHOLD;
1152f7018c21STomi Valkeinen iga1_fifo_high_threshold =
1153f7018c21STomi Valkeinen VX900_IGA1_FIFO_HIGH_THRESHOLD;
1154f7018c21STomi Valkeinen iga1_display_queue_expire_num =
1155f7018c21STomi Valkeinen VX900_IGA1_DISPLAY_QUEUE_EXPIRE_NUM;
1156f7018c21STomi Valkeinen }
1157f7018c21STomi Valkeinen
1158f7018c21STomi Valkeinen /* Set Display FIFO Depath Select */
1159f7018c21STomi Valkeinen reg_value = IGA1_FIFO_DEPTH_SELECT_FORMULA(iga1_fifo_max_depth);
1160f7018c21STomi Valkeinen viafb_load_reg_num =
1161f7018c21STomi Valkeinen display_fifo_depth_reg.iga1_fifo_depth_select_reg.reg_num;
1162f7018c21STomi Valkeinen reg = display_fifo_depth_reg.iga1_fifo_depth_select_reg.reg;
1163f7018c21STomi Valkeinen viafb_load_reg(reg_value, viafb_load_reg_num, reg, VIASR);
1164f7018c21STomi Valkeinen
1165f7018c21STomi Valkeinen /* Set Display FIFO Threshold Select */
1166f7018c21STomi Valkeinen reg_value = IGA1_FIFO_THRESHOLD_FORMULA(iga1_fifo_threshold);
1167f7018c21STomi Valkeinen viafb_load_reg_num =
1168f7018c21STomi Valkeinen fifo_threshold_select_reg.
1169f7018c21STomi Valkeinen iga1_fifo_threshold_select_reg.reg_num;
1170f7018c21STomi Valkeinen reg =
1171f7018c21STomi Valkeinen fifo_threshold_select_reg.
1172f7018c21STomi Valkeinen iga1_fifo_threshold_select_reg.reg;
1173f7018c21STomi Valkeinen viafb_load_reg(reg_value, viafb_load_reg_num, reg, VIASR);
1174f7018c21STomi Valkeinen
1175f7018c21STomi Valkeinen /* Set FIFO High Threshold Select */
1176f7018c21STomi Valkeinen reg_value =
1177f7018c21STomi Valkeinen IGA1_FIFO_HIGH_THRESHOLD_FORMULA(iga1_fifo_high_threshold);
1178f7018c21STomi Valkeinen viafb_load_reg_num =
1179f7018c21STomi Valkeinen fifo_high_threshold_select_reg.
1180f7018c21STomi Valkeinen iga1_fifo_high_threshold_select_reg.reg_num;
1181f7018c21STomi Valkeinen reg =
1182f7018c21STomi Valkeinen fifo_high_threshold_select_reg.
1183f7018c21STomi Valkeinen iga1_fifo_high_threshold_select_reg.reg;
1184f7018c21STomi Valkeinen viafb_load_reg(reg_value, viafb_load_reg_num, reg, VIASR);
1185f7018c21STomi Valkeinen
1186f7018c21STomi Valkeinen /* Set Display Queue Expire Num */
1187f7018c21STomi Valkeinen reg_value =
1188f7018c21STomi Valkeinen IGA1_DISPLAY_QUEUE_EXPIRE_NUM_FORMULA
1189f7018c21STomi Valkeinen (iga1_display_queue_expire_num);
1190f7018c21STomi Valkeinen viafb_load_reg_num =
1191f7018c21STomi Valkeinen display_queue_expire_num_reg.
1192f7018c21STomi Valkeinen iga1_display_queue_expire_num_reg.reg_num;
1193f7018c21STomi Valkeinen reg =
1194f7018c21STomi Valkeinen display_queue_expire_num_reg.
1195f7018c21STomi Valkeinen iga1_display_queue_expire_num_reg.reg;
1196f7018c21STomi Valkeinen viafb_load_reg(reg_value, viafb_load_reg_num, reg, VIASR);
1197f7018c21STomi Valkeinen
1198f7018c21STomi Valkeinen } else {
1199f7018c21STomi Valkeinen if (viaparinfo->chip_info->gfx_chip_name == UNICHROME_K800) {
1200f7018c21STomi Valkeinen iga2_fifo_max_depth = K800_IGA2_FIFO_MAX_DEPTH;
1201f7018c21STomi Valkeinen iga2_fifo_threshold = K800_IGA2_FIFO_THRESHOLD;
1202f7018c21STomi Valkeinen iga2_fifo_high_threshold =
1203f7018c21STomi Valkeinen K800_IGA2_FIFO_HIGH_THRESHOLD;
1204f7018c21STomi Valkeinen
1205f7018c21STomi Valkeinen /* If resolution > 1280x1024, expire length = 64,
1206f7018c21STomi Valkeinen else expire length = 128 */
1207f7018c21STomi Valkeinen if ((hor_active > 1280) && (ver_active > 1024))
1208f7018c21STomi Valkeinen iga2_display_queue_expire_num = 16;
1209f7018c21STomi Valkeinen else
1210f7018c21STomi Valkeinen iga2_display_queue_expire_num =
1211f7018c21STomi Valkeinen K800_IGA2_DISPLAY_QUEUE_EXPIRE_NUM;
1212f7018c21STomi Valkeinen }
1213f7018c21STomi Valkeinen
1214f7018c21STomi Valkeinen if (viaparinfo->chip_info->gfx_chip_name == UNICHROME_PM800) {
1215f7018c21STomi Valkeinen iga2_fifo_max_depth = P880_IGA2_FIFO_MAX_DEPTH;
1216f7018c21STomi Valkeinen iga2_fifo_threshold = P880_IGA2_FIFO_THRESHOLD;
1217f7018c21STomi Valkeinen iga2_fifo_high_threshold =
1218f7018c21STomi Valkeinen P880_IGA2_FIFO_HIGH_THRESHOLD;
1219f7018c21STomi Valkeinen
1220f7018c21STomi Valkeinen /* If resolution > 1280x1024, expire length = 64,
1221f7018c21STomi Valkeinen else expire length = 128 */
1222f7018c21STomi Valkeinen if ((hor_active > 1280) && (ver_active > 1024))
1223f7018c21STomi Valkeinen iga2_display_queue_expire_num = 16;
1224f7018c21STomi Valkeinen else
1225f7018c21STomi Valkeinen iga2_display_queue_expire_num =
1226f7018c21STomi Valkeinen P880_IGA2_DISPLAY_QUEUE_EXPIRE_NUM;
1227f7018c21STomi Valkeinen }
1228f7018c21STomi Valkeinen
1229f7018c21STomi Valkeinen if (viaparinfo->chip_info->gfx_chip_name == UNICHROME_CN700) {
1230f7018c21STomi Valkeinen iga2_fifo_max_depth = CN700_IGA2_FIFO_MAX_DEPTH;
1231f7018c21STomi Valkeinen iga2_fifo_threshold = CN700_IGA2_FIFO_THRESHOLD;
1232f7018c21STomi Valkeinen iga2_fifo_high_threshold =
1233f7018c21STomi Valkeinen CN700_IGA2_FIFO_HIGH_THRESHOLD;
1234f7018c21STomi Valkeinen
1235f7018c21STomi Valkeinen /* If resolution > 1280x1024, expire length = 64,
1236f7018c21STomi Valkeinen else expire length = 128 */
1237f7018c21STomi Valkeinen if ((hor_active > 1280) && (ver_active > 1024))
1238f7018c21STomi Valkeinen iga2_display_queue_expire_num = 16;
1239f7018c21STomi Valkeinen else
1240f7018c21STomi Valkeinen iga2_display_queue_expire_num =
1241f7018c21STomi Valkeinen CN700_IGA2_DISPLAY_QUEUE_EXPIRE_NUM;
1242f7018c21STomi Valkeinen }
1243f7018c21STomi Valkeinen
1244f7018c21STomi Valkeinen if (viaparinfo->chip_info->gfx_chip_name == UNICHROME_CX700) {
1245f7018c21STomi Valkeinen iga2_fifo_max_depth = CX700_IGA2_FIFO_MAX_DEPTH;
1246f7018c21STomi Valkeinen iga2_fifo_threshold = CX700_IGA2_FIFO_THRESHOLD;
1247f7018c21STomi Valkeinen iga2_fifo_high_threshold =
1248f7018c21STomi Valkeinen CX700_IGA2_FIFO_HIGH_THRESHOLD;
1249f7018c21STomi Valkeinen iga2_display_queue_expire_num =
1250f7018c21STomi Valkeinen CX700_IGA2_DISPLAY_QUEUE_EXPIRE_NUM;
1251f7018c21STomi Valkeinen }
1252f7018c21STomi Valkeinen
1253f7018c21STomi Valkeinen if (viaparinfo->chip_info->gfx_chip_name == UNICHROME_K8M890) {
1254f7018c21STomi Valkeinen iga2_fifo_max_depth = K8M890_IGA2_FIFO_MAX_DEPTH;
1255f7018c21STomi Valkeinen iga2_fifo_threshold = K8M890_IGA2_FIFO_THRESHOLD;
1256f7018c21STomi Valkeinen iga2_fifo_high_threshold =
1257f7018c21STomi Valkeinen K8M890_IGA2_FIFO_HIGH_THRESHOLD;
1258f7018c21STomi Valkeinen iga2_display_queue_expire_num =
1259f7018c21STomi Valkeinen K8M890_IGA2_DISPLAY_QUEUE_EXPIRE_NUM;
1260f7018c21STomi Valkeinen }
1261f7018c21STomi Valkeinen
1262f7018c21STomi Valkeinen if (viaparinfo->chip_info->gfx_chip_name == UNICHROME_P4M890) {
1263f7018c21STomi Valkeinen iga2_fifo_max_depth = P4M890_IGA2_FIFO_MAX_DEPTH;
1264f7018c21STomi Valkeinen iga2_fifo_threshold = P4M890_IGA2_FIFO_THRESHOLD;
1265f7018c21STomi Valkeinen iga2_fifo_high_threshold =
1266f7018c21STomi Valkeinen P4M890_IGA2_FIFO_HIGH_THRESHOLD;
1267f7018c21STomi Valkeinen iga2_display_queue_expire_num =
1268f7018c21STomi Valkeinen P4M890_IGA2_DISPLAY_QUEUE_EXPIRE_NUM;
1269f7018c21STomi Valkeinen }
1270f7018c21STomi Valkeinen
1271f7018c21STomi Valkeinen if (viaparinfo->chip_info->gfx_chip_name == UNICHROME_P4M900) {
1272f7018c21STomi Valkeinen iga2_fifo_max_depth = P4M900_IGA2_FIFO_MAX_DEPTH;
1273f7018c21STomi Valkeinen iga2_fifo_threshold = P4M900_IGA2_FIFO_THRESHOLD;
1274f7018c21STomi Valkeinen iga2_fifo_high_threshold =
1275f7018c21STomi Valkeinen P4M900_IGA2_FIFO_HIGH_THRESHOLD;
1276f7018c21STomi Valkeinen iga2_display_queue_expire_num =
1277f7018c21STomi Valkeinen P4M900_IGA2_DISPLAY_QUEUE_EXPIRE_NUM;
1278f7018c21STomi Valkeinen }
1279f7018c21STomi Valkeinen
1280f7018c21STomi Valkeinen if (viaparinfo->chip_info->gfx_chip_name == UNICHROME_VX800) {
1281f7018c21STomi Valkeinen iga2_fifo_max_depth = VX800_IGA2_FIFO_MAX_DEPTH;
1282f7018c21STomi Valkeinen iga2_fifo_threshold = VX800_IGA2_FIFO_THRESHOLD;
1283f7018c21STomi Valkeinen iga2_fifo_high_threshold =
1284f7018c21STomi Valkeinen VX800_IGA2_FIFO_HIGH_THRESHOLD;
1285f7018c21STomi Valkeinen iga2_display_queue_expire_num =
1286f7018c21STomi Valkeinen VX800_IGA2_DISPLAY_QUEUE_EXPIRE_NUM;
1287f7018c21STomi Valkeinen }
1288f7018c21STomi Valkeinen
1289f7018c21STomi Valkeinen if (viaparinfo->chip_info->gfx_chip_name == UNICHROME_VX855) {
1290f7018c21STomi Valkeinen iga2_fifo_max_depth = VX855_IGA2_FIFO_MAX_DEPTH;
1291f7018c21STomi Valkeinen iga2_fifo_threshold = VX855_IGA2_FIFO_THRESHOLD;
1292f7018c21STomi Valkeinen iga2_fifo_high_threshold =
1293f7018c21STomi Valkeinen VX855_IGA2_FIFO_HIGH_THRESHOLD;
1294f7018c21STomi Valkeinen iga2_display_queue_expire_num =
1295f7018c21STomi Valkeinen VX855_IGA2_DISPLAY_QUEUE_EXPIRE_NUM;
1296f7018c21STomi Valkeinen }
1297f7018c21STomi Valkeinen
1298f7018c21STomi Valkeinen if (viaparinfo->chip_info->gfx_chip_name == UNICHROME_VX900) {
1299f7018c21STomi Valkeinen iga2_fifo_max_depth = VX900_IGA2_FIFO_MAX_DEPTH;
1300f7018c21STomi Valkeinen iga2_fifo_threshold = VX900_IGA2_FIFO_THRESHOLD;
1301f7018c21STomi Valkeinen iga2_fifo_high_threshold =
1302f7018c21STomi Valkeinen VX900_IGA2_FIFO_HIGH_THRESHOLD;
1303f7018c21STomi Valkeinen iga2_display_queue_expire_num =
1304f7018c21STomi Valkeinen VX900_IGA2_DISPLAY_QUEUE_EXPIRE_NUM;
1305f7018c21STomi Valkeinen }
1306f7018c21STomi Valkeinen
1307f7018c21STomi Valkeinen if (viaparinfo->chip_info->gfx_chip_name == UNICHROME_K800) {
1308f7018c21STomi Valkeinen /* Set Display FIFO Depath Select */
1309f7018c21STomi Valkeinen reg_value =
1310f7018c21STomi Valkeinen IGA2_FIFO_DEPTH_SELECT_FORMULA(iga2_fifo_max_depth)
1311f7018c21STomi Valkeinen - 1;
1312f7018c21STomi Valkeinen /* Patch LCD in IGA2 case */
1313f7018c21STomi Valkeinen viafb_load_reg_num =
1314f7018c21STomi Valkeinen display_fifo_depth_reg.
1315f7018c21STomi Valkeinen iga2_fifo_depth_select_reg.reg_num;
1316f7018c21STomi Valkeinen reg =
1317f7018c21STomi Valkeinen display_fifo_depth_reg.
1318f7018c21STomi Valkeinen iga2_fifo_depth_select_reg.reg;
1319f7018c21STomi Valkeinen viafb_load_reg(reg_value,
1320f7018c21STomi Valkeinen viafb_load_reg_num, reg, VIACR);
1321f7018c21STomi Valkeinen } else {
1322f7018c21STomi Valkeinen
1323f7018c21STomi Valkeinen /* Set Display FIFO Depath Select */
1324f7018c21STomi Valkeinen reg_value =
1325f7018c21STomi Valkeinen IGA2_FIFO_DEPTH_SELECT_FORMULA(iga2_fifo_max_depth);
1326f7018c21STomi Valkeinen viafb_load_reg_num =
1327f7018c21STomi Valkeinen display_fifo_depth_reg.
1328f7018c21STomi Valkeinen iga2_fifo_depth_select_reg.reg_num;
1329f7018c21STomi Valkeinen reg =
1330f7018c21STomi Valkeinen display_fifo_depth_reg.
1331f7018c21STomi Valkeinen iga2_fifo_depth_select_reg.reg;
1332f7018c21STomi Valkeinen viafb_load_reg(reg_value,
1333f7018c21STomi Valkeinen viafb_load_reg_num, reg, VIACR);
1334f7018c21STomi Valkeinen }
1335f7018c21STomi Valkeinen
1336f7018c21STomi Valkeinen /* Set Display FIFO Threshold Select */
1337f7018c21STomi Valkeinen reg_value = IGA2_FIFO_THRESHOLD_FORMULA(iga2_fifo_threshold);
1338f7018c21STomi Valkeinen viafb_load_reg_num =
1339f7018c21STomi Valkeinen fifo_threshold_select_reg.
1340f7018c21STomi Valkeinen iga2_fifo_threshold_select_reg.reg_num;
1341f7018c21STomi Valkeinen reg =
1342f7018c21STomi Valkeinen fifo_threshold_select_reg.
1343f7018c21STomi Valkeinen iga2_fifo_threshold_select_reg.reg;
1344f7018c21STomi Valkeinen viafb_load_reg(reg_value, viafb_load_reg_num, reg, VIACR);
1345f7018c21STomi Valkeinen
1346f7018c21STomi Valkeinen /* Set FIFO High Threshold Select */
1347f7018c21STomi Valkeinen reg_value =
1348f7018c21STomi Valkeinen IGA2_FIFO_HIGH_THRESHOLD_FORMULA(iga2_fifo_high_threshold);
1349f7018c21STomi Valkeinen viafb_load_reg_num =
1350f7018c21STomi Valkeinen fifo_high_threshold_select_reg.
1351f7018c21STomi Valkeinen iga2_fifo_high_threshold_select_reg.reg_num;
1352f7018c21STomi Valkeinen reg =
1353f7018c21STomi Valkeinen fifo_high_threshold_select_reg.
1354f7018c21STomi Valkeinen iga2_fifo_high_threshold_select_reg.reg;
1355f7018c21STomi Valkeinen viafb_load_reg(reg_value, viafb_load_reg_num, reg, VIACR);
1356f7018c21STomi Valkeinen
1357f7018c21STomi Valkeinen /* Set Display Queue Expire Num */
1358f7018c21STomi Valkeinen reg_value =
1359f7018c21STomi Valkeinen IGA2_DISPLAY_QUEUE_EXPIRE_NUM_FORMULA
1360f7018c21STomi Valkeinen (iga2_display_queue_expire_num);
1361f7018c21STomi Valkeinen viafb_load_reg_num =
1362f7018c21STomi Valkeinen display_queue_expire_num_reg.
1363f7018c21STomi Valkeinen iga2_display_queue_expire_num_reg.reg_num;
1364f7018c21STomi Valkeinen reg =
1365f7018c21STomi Valkeinen display_queue_expire_num_reg.
1366f7018c21STomi Valkeinen iga2_display_queue_expire_num_reg.reg;
1367f7018c21STomi Valkeinen viafb_load_reg(reg_value, viafb_load_reg_num, reg, VIACR);
1368f7018c21STomi Valkeinen
1369f7018c21STomi Valkeinen }
1370f7018c21STomi Valkeinen
1371f7018c21STomi Valkeinen }
1372f7018c21STomi Valkeinen
get_pll_config(struct pll_limit * limits,int size,int clk)1373f7018c21STomi Valkeinen static struct via_pll_config get_pll_config(struct pll_limit *limits, int size,
1374f7018c21STomi Valkeinen int clk)
1375f7018c21STomi Valkeinen {
1376f7018c21STomi Valkeinen struct via_pll_config cur, up, down, best = {0, 1, 0};
1377f7018c21STomi Valkeinen const u32 f0 = 14318180; /* X1 frequency */
1378f7018c21STomi Valkeinen int i, f;
1379f7018c21STomi Valkeinen
1380f7018c21STomi Valkeinen for (i = 0; i < size; i++) {
1381f7018c21STomi Valkeinen cur.rshift = limits[i].rshift;
1382f7018c21STomi Valkeinen cur.divisor = limits[i].divisor;
1383f7018c21STomi Valkeinen cur.multiplier = clk / ((f0 / cur.divisor)>>cur.rshift);
1384f7018c21STomi Valkeinen f = abs(get_pll_output_frequency(f0, cur) - clk);
1385f7018c21STomi Valkeinen up = down = cur;
1386f7018c21STomi Valkeinen up.multiplier++;
1387f7018c21STomi Valkeinen down.multiplier--;
1388f7018c21STomi Valkeinen if (abs(get_pll_output_frequency(f0, up) - clk) < f)
1389f7018c21STomi Valkeinen cur = up;
1390f7018c21STomi Valkeinen else if (abs(get_pll_output_frequency(f0, down) - clk) < f)
1391f7018c21STomi Valkeinen cur = down;
1392f7018c21STomi Valkeinen
1393f7018c21STomi Valkeinen if (cur.multiplier < limits[i].multiplier_min)
1394f7018c21STomi Valkeinen cur.multiplier = limits[i].multiplier_min;
1395f7018c21STomi Valkeinen else if (cur.multiplier > limits[i].multiplier_max)
1396f7018c21STomi Valkeinen cur.multiplier = limits[i].multiplier_max;
1397f7018c21STomi Valkeinen
1398f7018c21STomi Valkeinen f = abs(get_pll_output_frequency(f0, cur) - clk);
1399f7018c21STomi Valkeinen if (f < abs(get_pll_output_frequency(f0, best) - clk))
1400f7018c21STomi Valkeinen best = cur;
1401f7018c21STomi Valkeinen }
1402f7018c21STomi Valkeinen
1403f7018c21STomi Valkeinen return best;
1404f7018c21STomi Valkeinen }
1405f7018c21STomi Valkeinen
get_best_pll_config(int clk)1406f7018c21STomi Valkeinen static struct via_pll_config get_best_pll_config(int clk)
1407f7018c21STomi Valkeinen {
1408f7018c21STomi Valkeinen struct via_pll_config config;
1409f7018c21STomi Valkeinen
1410f7018c21STomi Valkeinen switch (viaparinfo->chip_info->gfx_chip_name) {
1411f7018c21STomi Valkeinen case UNICHROME_CLE266:
1412f7018c21STomi Valkeinen case UNICHROME_K400:
1413f7018c21STomi Valkeinen config = get_pll_config(cle266_pll_limits,
1414f7018c21STomi Valkeinen ARRAY_SIZE(cle266_pll_limits), clk);
1415f7018c21STomi Valkeinen break;
1416f7018c21STomi Valkeinen case UNICHROME_K800:
1417f7018c21STomi Valkeinen case UNICHROME_PM800:
1418f7018c21STomi Valkeinen case UNICHROME_CN700:
1419f7018c21STomi Valkeinen config = get_pll_config(k800_pll_limits,
1420f7018c21STomi Valkeinen ARRAY_SIZE(k800_pll_limits), clk);
1421f7018c21STomi Valkeinen break;
1422f7018c21STomi Valkeinen case UNICHROME_CX700:
1423f7018c21STomi Valkeinen case UNICHROME_CN750:
1424f7018c21STomi Valkeinen case UNICHROME_K8M890:
1425f7018c21STomi Valkeinen case UNICHROME_P4M890:
1426f7018c21STomi Valkeinen case UNICHROME_P4M900:
1427f7018c21STomi Valkeinen case UNICHROME_VX800:
1428f7018c21STomi Valkeinen config = get_pll_config(cx700_pll_limits,
1429f7018c21STomi Valkeinen ARRAY_SIZE(cx700_pll_limits), clk);
1430f7018c21STomi Valkeinen break;
1431f7018c21STomi Valkeinen case UNICHROME_VX855:
1432f7018c21STomi Valkeinen case UNICHROME_VX900:
1433f7018c21STomi Valkeinen config = get_pll_config(vx855_pll_limits,
1434f7018c21STomi Valkeinen ARRAY_SIZE(vx855_pll_limits), clk);
1435f7018c21STomi Valkeinen break;
1436f7018c21STomi Valkeinen }
1437f7018c21STomi Valkeinen
1438f7018c21STomi Valkeinen return config;
1439f7018c21STomi Valkeinen }
1440f7018c21STomi Valkeinen
1441f7018c21STomi Valkeinen /* Set VCLK*/
viafb_set_vclock(u32 clk,int set_iga)1442f7018c21STomi Valkeinen void viafb_set_vclock(u32 clk, int set_iga)
1443f7018c21STomi Valkeinen {
1444f7018c21STomi Valkeinen struct via_pll_config config = get_best_pll_config(clk);
1445f7018c21STomi Valkeinen
1446f7018c21STomi Valkeinen if (set_iga == IGA1)
1447f7018c21STomi Valkeinen clock.set_primary_pll(config);
1448f7018c21STomi Valkeinen if (set_iga == IGA2)
1449f7018c21STomi Valkeinen clock.set_secondary_pll(config);
1450f7018c21STomi Valkeinen
1451f7018c21STomi Valkeinen /* Fire! */
1452f7018c21STomi Valkeinen via_write_misc_reg_mask(0x0C, 0x0C); /* select external clock */
1453f7018c21STomi Valkeinen }
1454f7018c21STomi Valkeinen
var_to_timing(const struct fb_var_screeninfo * var,u16 cxres,u16 cyres)1455f7018c21STomi Valkeinen struct via_display_timing var_to_timing(const struct fb_var_screeninfo *var,
1456f7018c21STomi Valkeinen u16 cxres, u16 cyres)
1457f7018c21STomi Valkeinen {
1458f7018c21STomi Valkeinen struct via_display_timing timing;
1459f7018c21STomi Valkeinen u16 dx = (var->xres - cxres) / 2, dy = (var->yres - cyres) / 2;
1460f7018c21STomi Valkeinen
1461f7018c21STomi Valkeinen timing.hor_addr = cxres;
1462f7018c21STomi Valkeinen timing.hor_sync_start = timing.hor_addr + var->right_margin + dx;
1463f7018c21STomi Valkeinen timing.hor_sync_end = timing.hor_sync_start + var->hsync_len;
1464f7018c21STomi Valkeinen timing.hor_total = timing.hor_sync_end + var->left_margin + dx;
1465f7018c21STomi Valkeinen timing.hor_blank_start = timing.hor_addr + dx;
1466f7018c21STomi Valkeinen timing.hor_blank_end = timing.hor_total - dx;
1467f7018c21STomi Valkeinen timing.ver_addr = cyres;
1468f7018c21STomi Valkeinen timing.ver_sync_start = timing.ver_addr + var->lower_margin + dy;
1469f7018c21STomi Valkeinen timing.ver_sync_end = timing.ver_sync_start + var->vsync_len;
1470f7018c21STomi Valkeinen timing.ver_total = timing.ver_sync_end + var->upper_margin + dy;
1471f7018c21STomi Valkeinen timing.ver_blank_start = timing.ver_addr + dy;
1472f7018c21STomi Valkeinen timing.ver_blank_end = timing.ver_total - dy;
1473f7018c21STomi Valkeinen return timing;
1474f7018c21STomi Valkeinen }
1475f7018c21STomi Valkeinen
viafb_fill_crtc_timing(const struct fb_var_screeninfo * var,u16 cxres,u16 cyres,int iga)1476f7018c21STomi Valkeinen void viafb_fill_crtc_timing(const struct fb_var_screeninfo *var,
1477f7018c21STomi Valkeinen u16 cxres, u16 cyres, int iga)
1478f7018c21STomi Valkeinen {
1479f7018c21STomi Valkeinen struct via_display_timing crt_reg = var_to_timing(var,
1480f7018c21STomi Valkeinen cxres ? cxres : var->xres, cyres ? cyres : var->yres);
1481f7018c21STomi Valkeinen
1482f7018c21STomi Valkeinen if (iga == IGA1)
1483f7018c21STomi Valkeinen via_set_primary_timing(&crt_reg);
1484f7018c21STomi Valkeinen else if (iga == IGA2)
1485f7018c21STomi Valkeinen via_set_secondary_timing(&crt_reg);
1486f7018c21STomi Valkeinen
1487f7018c21STomi Valkeinen viafb_load_fetch_count_reg(var->xres, var->bits_per_pixel / 8, iga);
1488f7018c21STomi Valkeinen if (viaparinfo->chip_info->gfx_chip_name != UNICHROME_CLE266
1489f7018c21STomi Valkeinen && viaparinfo->chip_info->gfx_chip_name != UNICHROME_K400)
1490f7018c21STomi Valkeinen viafb_load_FIFO_reg(iga, var->xres, var->yres);
1491f7018c21STomi Valkeinen
1492f7018c21STomi Valkeinen viafb_set_vclock(PICOS2KHZ(var->pixclock) * 1000, iga);
1493f7018c21STomi Valkeinen }
1494f7018c21STomi Valkeinen
viafb_init_chip_info(int chip_type)1495f7018c21STomi Valkeinen void viafb_init_chip_info(int chip_type)
1496f7018c21STomi Valkeinen {
1497f7018c21STomi Valkeinen via_clock_init(&clock, chip_type);
1498f7018c21STomi Valkeinen init_gfx_chip_info(chip_type);
1499f7018c21STomi Valkeinen init_tmds_chip_info();
1500f7018c21STomi Valkeinen init_lvds_chip_info();
1501f7018c21STomi Valkeinen
1502f7018c21STomi Valkeinen /*Set IGA path for each device */
1503f7018c21STomi Valkeinen viafb_set_iga_path();
1504f7018c21STomi Valkeinen
1505f7018c21STomi Valkeinen viaparinfo->lvds_setting_info->display_method = viafb_lcd_dsp_method;
1506f7018c21STomi Valkeinen viaparinfo->lvds_setting_info->lcd_mode = viafb_lcd_mode;
1507f7018c21STomi Valkeinen viaparinfo->lvds_setting_info2->display_method =
1508f7018c21STomi Valkeinen viaparinfo->lvds_setting_info->display_method;
1509f7018c21STomi Valkeinen viaparinfo->lvds_setting_info2->lcd_mode =
1510f7018c21STomi Valkeinen viaparinfo->lvds_setting_info->lcd_mode;
1511f7018c21STomi Valkeinen }
1512f7018c21STomi Valkeinen
viafb_update_device_setting(int hres,int vres,int bpp,int flag)1513f7018c21STomi Valkeinen void viafb_update_device_setting(int hres, int vres, int bpp, int flag)
1514f7018c21STomi Valkeinen {
1515f7018c21STomi Valkeinen if (flag == 0) {
1516f7018c21STomi Valkeinen viaparinfo->tmds_setting_info->h_active = hres;
1517f7018c21STomi Valkeinen viaparinfo->tmds_setting_info->v_active = vres;
1518f7018c21STomi Valkeinen } else {
1519f7018c21STomi Valkeinen
1520f7018c21STomi Valkeinen if (viaparinfo->tmds_setting_info->iga_path == IGA2) {
1521f7018c21STomi Valkeinen viaparinfo->tmds_setting_info->h_active = hres;
1522f7018c21STomi Valkeinen viaparinfo->tmds_setting_info->v_active = vres;
1523f7018c21STomi Valkeinen }
1524f7018c21STomi Valkeinen
1525f7018c21STomi Valkeinen }
1526f7018c21STomi Valkeinen }
1527f7018c21STomi Valkeinen
init_gfx_chip_info(int chip_type)1528f7018c21STomi Valkeinen static void init_gfx_chip_info(int chip_type)
1529f7018c21STomi Valkeinen {
1530f7018c21STomi Valkeinen u8 tmp;
1531f7018c21STomi Valkeinen
1532f7018c21STomi Valkeinen viaparinfo->chip_info->gfx_chip_name = chip_type;
1533f7018c21STomi Valkeinen
1534f7018c21STomi Valkeinen /* Check revision of CLE266 Chip */
1535f7018c21STomi Valkeinen if (viaparinfo->chip_info->gfx_chip_name == UNICHROME_CLE266) {
1536f7018c21STomi Valkeinen /* CR4F only define in CLE266.CX chip */
1537f7018c21STomi Valkeinen tmp = viafb_read_reg(VIACR, CR4F);
1538f7018c21STomi Valkeinen viafb_write_reg(CR4F, VIACR, 0x55);
1539f7018c21STomi Valkeinen if (viafb_read_reg(VIACR, CR4F) != 0x55)
1540f7018c21STomi Valkeinen viaparinfo->chip_info->gfx_chip_revision =
1541f7018c21STomi Valkeinen CLE266_REVISION_AX;
1542f7018c21STomi Valkeinen else
1543f7018c21STomi Valkeinen viaparinfo->chip_info->gfx_chip_revision =
1544f7018c21STomi Valkeinen CLE266_REVISION_CX;
1545f7018c21STomi Valkeinen /* restore orignal CR4F value */
1546f7018c21STomi Valkeinen viafb_write_reg(CR4F, VIACR, tmp);
1547f7018c21STomi Valkeinen }
1548f7018c21STomi Valkeinen
1549f7018c21STomi Valkeinen if (viaparinfo->chip_info->gfx_chip_name == UNICHROME_CX700) {
1550f7018c21STomi Valkeinen tmp = viafb_read_reg(VIASR, SR43);
1551f7018c21STomi Valkeinen DEBUG_MSG(KERN_INFO "SR43:%X\n", tmp);
1552f7018c21STomi Valkeinen if (tmp & 0x02) {
1553f7018c21STomi Valkeinen viaparinfo->chip_info->gfx_chip_revision =
1554f7018c21STomi Valkeinen CX700_REVISION_700M2;
1555f7018c21STomi Valkeinen } else if (tmp & 0x40) {
1556f7018c21STomi Valkeinen viaparinfo->chip_info->gfx_chip_revision =
1557f7018c21STomi Valkeinen CX700_REVISION_700M;
1558f7018c21STomi Valkeinen } else {
1559f7018c21STomi Valkeinen viaparinfo->chip_info->gfx_chip_revision =
1560f7018c21STomi Valkeinen CX700_REVISION_700;
1561f7018c21STomi Valkeinen }
1562f7018c21STomi Valkeinen }
1563f7018c21STomi Valkeinen
1564f7018c21STomi Valkeinen /* Determine which 2D engine we have */
1565f7018c21STomi Valkeinen switch (viaparinfo->chip_info->gfx_chip_name) {
1566f7018c21STomi Valkeinen case UNICHROME_VX800:
1567f7018c21STomi Valkeinen case UNICHROME_VX855:
1568f7018c21STomi Valkeinen case UNICHROME_VX900:
1569f7018c21STomi Valkeinen viaparinfo->chip_info->twod_engine = VIA_2D_ENG_M1;
1570f7018c21STomi Valkeinen break;
1571f7018c21STomi Valkeinen case UNICHROME_K8M890:
1572f7018c21STomi Valkeinen case UNICHROME_P4M900:
1573f7018c21STomi Valkeinen viaparinfo->chip_info->twod_engine = VIA_2D_ENG_H5;
1574f7018c21STomi Valkeinen break;
1575f7018c21STomi Valkeinen default:
1576f7018c21STomi Valkeinen viaparinfo->chip_info->twod_engine = VIA_2D_ENG_H2;
1577f7018c21STomi Valkeinen break;
1578f7018c21STomi Valkeinen }
1579f7018c21STomi Valkeinen }
1580f7018c21STomi Valkeinen
init_tmds_chip_info(void)1581f7018c21STomi Valkeinen static void init_tmds_chip_info(void)
1582f7018c21STomi Valkeinen {
1583f7018c21STomi Valkeinen viafb_tmds_trasmitter_identify();
1584f7018c21STomi Valkeinen
1585f7018c21STomi Valkeinen if (INTERFACE_NONE == viaparinfo->chip_info->tmds_chip_info.
1586f7018c21STomi Valkeinen output_interface) {
1587f7018c21STomi Valkeinen switch (viaparinfo->chip_info->gfx_chip_name) {
1588f7018c21STomi Valkeinen case UNICHROME_CX700:
1589f7018c21STomi Valkeinen {
1590f7018c21STomi Valkeinen /* we should check support by hardware layout.*/
1591f7018c21STomi Valkeinen if ((viafb_display_hardware_layout ==
1592f7018c21STomi Valkeinen HW_LAYOUT_DVI_ONLY)
1593f7018c21STomi Valkeinen || (viafb_display_hardware_layout ==
1594f7018c21STomi Valkeinen HW_LAYOUT_LCD_DVI)) {
1595f7018c21STomi Valkeinen viaparinfo->chip_info->tmds_chip_info.
1596f7018c21STomi Valkeinen output_interface = INTERFACE_TMDS;
1597f7018c21STomi Valkeinen } else {
1598f7018c21STomi Valkeinen viaparinfo->chip_info->tmds_chip_info.
1599f7018c21STomi Valkeinen output_interface =
1600f7018c21STomi Valkeinen INTERFACE_NONE;
1601f7018c21STomi Valkeinen }
1602f7018c21STomi Valkeinen break;
1603f7018c21STomi Valkeinen }
1604f7018c21STomi Valkeinen case UNICHROME_K8M890:
1605f7018c21STomi Valkeinen case UNICHROME_P4M900:
1606f7018c21STomi Valkeinen case UNICHROME_P4M890:
1607f7018c21STomi Valkeinen /* TMDS on PCIE, we set DFPLOW as default. */
1608f7018c21STomi Valkeinen viaparinfo->chip_info->tmds_chip_info.output_interface =
1609f7018c21STomi Valkeinen INTERFACE_DFP_LOW;
1610f7018c21STomi Valkeinen break;
1611f7018c21STomi Valkeinen default:
1612f7018c21STomi Valkeinen {
1613f7018c21STomi Valkeinen /* set DVP1 default for DVI */
1614f7018c21STomi Valkeinen viaparinfo->chip_info->tmds_chip_info
1615f7018c21STomi Valkeinen .output_interface = INTERFACE_DVP1;
1616f7018c21STomi Valkeinen }
1617f7018c21STomi Valkeinen }
1618f7018c21STomi Valkeinen }
1619f7018c21STomi Valkeinen
1620f7018c21STomi Valkeinen DEBUG_MSG(KERN_INFO "TMDS Chip = %d\n",
1621f7018c21STomi Valkeinen viaparinfo->chip_info->tmds_chip_info.tmds_chip_name);
1622f7018c21STomi Valkeinen viafb_init_dvi_size(&viaparinfo->shared->chip_info.tmds_chip_info,
1623f7018c21STomi Valkeinen &viaparinfo->shared->tmds_setting_info);
1624f7018c21STomi Valkeinen }
1625f7018c21STomi Valkeinen
init_lvds_chip_info(void)1626f7018c21STomi Valkeinen static void init_lvds_chip_info(void)
1627f7018c21STomi Valkeinen {
1628f7018c21STomi Valkeinen viafb_lvds_trasmitter_identify();
1629f7018c21STomi Valkeinen viafb_init_lcd_size();
1630f7018c21STomi Valkeinen viafb_init_lvds_output_interface(&viaparinfo->chip_info->lvds_chip_info,
1631f7018c21STomi Valkeinen viaparinfo->lvds_setting_info);
1632f7018c21STomi Valkeinen if (viaparinfo->chip_info->lvds_chip_info2.lvds_chip_name) {
1633f7018c21STomi Valkeinen viafb_init_lvds_output_interface(&viaparinfo->chip_info->
1634f7018c21STomi Valkeinen lvds_chip_info2, viaparinfo->lvds_setting_info2);
1635f7018c21STomi Valkeinen }
1636f7018c21STomi Valkeinen /*If CX700,two singel LCD, we need to reassign
1637f7018c21STomi Valkeinen LCD interface to different LVDS port */
1638f7018c21STomi Valkeinen if ((UNICHROME_CX700 == viaparinfo->chip_info->gfx_chip_name)
1639f7018c21STomi Valkeinen && (HW_LAYOUT_LCD1_LCD2 == viafb_display_hardware_layout)) {
1640f7018c21STomi Valkeinen if ((INTEGRATED_LVDS == viaparinfo->chip_info->lvds_chip_info.
1641f7018c21STomi Valkeinen lvds_chip_name) && (INTEGRATED_LVDS ==
1642f7018c21STomi Valkeinen viaparinfo->chip_info->
1643f7018c21STomi Valkeinen lvds_chip_info2.lvds_chip_name)) {
1644f7018c21STomi Valkeinen viaparinfo->chip_info->lvds_chip_info.output_interface =
1645f7018c21STomi Valkeinen INTERFACE_LVDS0;
1646f7018c21STomi Valkeinen viaparinfo->chip_info->lvds_chip_info2.
1647f7018c21STomi Valkeinen output_interface =
1648f7018c21STomi Valkeinen INTERFACE_LVDS1;
1649f7018c21STomi Valkeinen }
1650f7018c21STomi Valkeinen }
1651f7018c21STomi Valkeinen
1652f7018c21STomi Valkeinen DEBUG_MSG(KERN_INFO "LVDS Chip = %d\n",
1653f7018c21STomi Valkeinen viaparinfo->chip_info->lvds_chip_info.lvds_chip_name);
1654f7018c21STomi Valkeinen DEBUG_MSG(KERN_INFO "LVDS1 output_interface = %d\n",
1655f7018c21STomi Valkeinen viaparinfo->chip_info->lvds_chip_info.output_interface);
1656f7018c21STomi Valkeinen DEBUG_MSG(KERN_INFO "LVDS2 output_interface = %d\n",
1657f7018c21STomi Valkeinen viaparinfo->chip_info->lvds_chip_info.output_interface);
1658f7018c21STomi Valkeinen }
1659f7018c21STomi Valkeinen
viafb_init_dac(int set_iga)1660f7018c21STomi Valkeinen void viafb_init_dac(int set_iga)
1661f7018c21STomi Valkeinen {
1662f7018c21STomi Valkeinen int i;
1663f7018c21STomi Valkeinen u8 tmp;
1664f7018c21STomi Valkeinen
1665f7018c21STomi Valkeinen if (set_iga == IGA1) {
1666f7018c21STomi Valkeinen /* access Primary Display's LUT */
1667f7018c21STomi Valkeinen viafb_write_reg_mask(SR1A, VIASR, 0x00, BIT0);
1668f7018c21STomi Valkeinen /* turn off LCK */
1669f7018c21STomi Valkeinen viafb_write_reg_mask(SR1B, VIASR, 0x00, BIT7 + BIT6);
1670f7018c21STomi Valkeinen for (i = 0; i < 256; i++) {
1671f7018c21STomi Valkeinen write_dac_reg(i, palLUT_table[i].red,
1672f7018c21STomi Valkeinen palLUT_table[i].green,
1673f7018c21STomi Valkeinen palLUT_table[i].blue);
1674f7018c21STomi Valkeinen }
1675f7018c21STomi Valkeinen /* turn on LCK */
1676f7018c21STomi Valkeinen viafb_write_reg_mask(SR1B, VIASR, 0xC0, BIT7 + BIT6);
1677f7018c21STomi Valkeinen } else {
1678f7018c21STomi Valkeinen tmp = viafb_read_reg(VIACR, CR6A);
1679f7018c21STomi Valkeinen /* access Secondary Display's LUT */
1680f7018c21STomi Valkeinen viafb_write_reg_mask(CR6A, VIACR, 0x40, BIT6);
1681f7018c21STomi Valkeinen viafb_write_reg_mask(SR1A, VIASR, 0x01, BIT0);
1682f7018c21STomi Valkeinen for (i = 0; i < 256; i++) {
1683f7018c21STomi Valkeinen write_dac_reg(i, palLUT_table[i].red,
1684f7018c21STomi Valkeinen palLUT_table[i].green,
1685f7018c21STomi Valkeinen palLUT_table[i].blue);
1686f7018c21STomi Valkeinen }
1687f7018c21STomi Valkeinen /* set IGA1 DAC for default */
1688f7018c21STomi Valkeinen viafb_write_reg_mask(SR1A, VIASR, 0x00, BIT0);
1689f7018c21STomi Valkeinen viafb_write_reg(CR6A, VIACR, tmp);
1690f7018c21STomi Valkeinen }
1691f7018c21STomi Valkeinen }
1692f7018c21STomi Valkeinen
device_screen_off(void)1693f7018c21STomi Valkeinen static void device_screen_off(void)
1694f7018c21STomi Valkeinen {
1695f7018c21STomi Valkeinen /* turn off CRT screen (IGA1) */
1696f7018c21STomi Valkeinen viafb_write_reg_mask(SR01, VIASR, 0x20, BIT5);
1697f7018c21STomi Valkeinen }
1698f7018c21STomi Valkeinen
device_screen_on(void)1699f7018c21STomi Valkeinen static void device_screen_on(void)
1700f7018c21STomi Valkeinen {
1701f7018c21STomi Valkeinen /* turn on CRT screen (IGA1) */
1702f7018c21STomi Valkeinen viafb_write_reg_mask(SR01, VIASR, 0x00, BIT5);
1703f7018c21STomi Valkeinen }
1704f7018c21STomi Valkeinen
set_display_channel(void)1705f7018c21STomi Valkeinen static void set_display_channel(void)
1706f7018c21STomi Valkeinen {
1707f7018c21STomi Valkeinen /*If viafb_LCD2_ON, on cx700, internal lvds's information
1708f7018c21STomi Valkeinen is keeped on lvds_setting_info2 */
1709f7018c21STomi Valkeinen if (viafb_LCD2_ON &&
1710f7018c21STomi Valkeinen viaparinfo->lvds_setting_info2->device_lcd_dualedge) {
1711f7018c21STomi Valkeinen /* For dual channel LCD: */
1712f7018c21STomi Valkeinen /* Set to Dual LVDS channel. */
1713f7018c21STomi Valkeinen viafb_write_reg_mask(CRD2, VIACR, 0x20, BIT4 + BIT5);
1714f7018c21STomi Valkeinen } else if (viafb_LCD_ON && viafb_DVI_ON) {
1715f7018c21STomi Valkeinen /* For LCD+DFP: */
1716f7018c21STomi Valkeinen /* Set to LVDS1 + TMDS channel. */
1717f7018c21STomi Valkeinen viafb_write_reg_mask(CRD2, VIACR, 0x10, BIT4 + BIT5);
1718f7018c21STomi Valkeinen } else if (viafb_DVI_ON) {
1719f7018c21STomi Valkeinen /* Set to single TMDS channel. */
1720f7018c21STomi Valkeinen viafb_write_reg_mask(CRD2, VIACR, 0x30, BIT4 + BIT5);
1721f7018c21STomi Valkeinen } else if (viafb_LCD_ON) {
1722f7018c21STomi Valkeinen if (viaparinfo->lvds_setting_info->device_lcd_dualedge) {
1723f7018c21STomi Valkeinen /* For dual channel LCD: */
1724f7018c21STomi Valkeinen /* Set to Dual LVDS channel. */
1725f7018c21STomi Valkeinen viafb_write_reg_mask(CRD2, VIACR, 0x20, BIT4 + BIT5);
1726f7018c21STomi Valkeinen } else {
1727f7018c21STomi Valkeinen /* Set to LVDS0 + LVDS1 channel. */
1728f7018c21STomi Valkeinen viafb_write_reg_mask(CRD2, VIACR, 0x00, BIT4 + BIT5);
1729f7018c21STomi Valkeinen }
1730f7018c21STomi Valkeinen }
1731f7018c21STomi Valkeinen }
1732f7018c21STomi Valkeinen
get_sync(struct fb_var_screeninfo * var)1733f7018c21STomi Valkeinen static u8 get_sync(struct fb_var_screeninfo *var)
1734f7018c21STomi Valkeinen {
1735f7018c21STomi Valkeinen u8 polarity = 0;
1736f7018c21STomi Valkeinen
1737f7018c21STomi Valkeinen if (!(var->sync & FB_SYNC_HOR_HIGH_ACT))
1738f7018c21STomi Valkeinen polarity |= VIA_HSYNC_NEGATIVE;
1739f7018c21STomi Valkeinen if (!(var->sync & FB_SYNC_VERT_HIGH_ACT))
1740f7018c21STomi Valkeinen polarity |= VIA_VSYNC_NEGATIVE;
1741f7018c21STomi Valkeinen return polarity;
1742f7018c21STomi Valkeinen }
1743f7018c21STomi Valkeinen
hw_init(void)1744f7018c21STomi Valkeinen static void hw_init(void)
1745f7018c21STomi Valkeinen {
1746f7018c21STomi Valkeinen int i;
1747f7018c21STomi Valkeinen
1748f7018c21STomi Valkeinen inb(VIAStatus);
1749f7018c21STomi Valkeinen outb(0x00, VIAAR);
1750f7018c21STomi Valkeinen
1751f7018c21STomi Valkeinen /* Write Common Setting for Video Mode */
1752f7018c21STomi Valkeinen viafb_write_regx(common_vga, ARRAY_SIZE(common_vga));
1753f7018c21STomi Valkeinen switch (viaparinfo->chip_info->gfx_chip_name) {
1754f7018c21STomi Valkeinen case UNICHROME_CLE266:
1755f7018c21STomi Valkeinen viafb_write_regx(CLE266_ModeXregs, NUM_TOTAL_CLE266_ModeXregs);
1756f7018c21STomi Valkeinen break;
1757f7018c21STomi Valkeinen
1758f7018c21STomi Valkeinen case UNICHROME_K400:
1759f7018c21STomi Valkeinen viafb_write_regx(KM400_ModeXregs, NUM_TOTAL_KM400_ModeXregs);
1760f7018c21STomi Valkeinen break;
1761f7018c21STomi Valkeinen
1762f7018c21STomi Valkeinen case UNICHROME_K800:
1763f7018c21STomi Valkeinen case UNICHROME_PM800:
1764f7018c21STomi Valkeinen viafb_write_regx(CN400_ModeXregs, NUM_TOTAL_CN400_ModeXregs);
1765f7018c21STomi Valkeinen break;
1766f7018c21STomi Valkeinen
1767f7018c21STomi Valkeinen case UNICHROME_CN700:
1768f7018c21STomi Valkeinen case UNICHROME_K8M890:
1769f7018c21STomi Valkeinen case UNICHROME_P4M890:
1770f7018c21STomi Valkeinen case UNICHROME_P4M900:
1771f7018c21STomi Valkeinen viafb_write_regx(CN700_ModeXregs, NUM_TOTAL_CN700_ModeXregs);
1772f7018c21STomi Valkeinen break;
1773f7018c21STomi Valkeinen
1774f7018c21STomi Valkeinen case UNICHROME_CX700:
1775f7018c21STomi Valkeinen case UNICHROME_VX800:
1776f7018c21STomi Valkeinen viafb_write_regx(CX700_ModeXregs, NUM_TOTAL_CX700_ModeXregs);
1777f7018c21STomi Valkeinen break;
1778f7018c21STomi Valkeinen
1779f7018c21STomi Valkeinen case UNICHROME_VX855:
1780f7018c21STomi Valkeinen case UNICHROME_VX900:
1781f7018c21STomi Valkeinen viafb_write_regx(VX855_ModeXregs, NUM_TOTAL_VX855_ModeXregs);
1782f7018c21STomi Valkeinen break;
1783f7018c21STomi Valkeinen }
1784f7018c21STomi Valkeinen
1785f7018c21STomi Valkeinen /* magic required on VX900 for correct modesetting on IGA1 */
1786f7018c21STomi Valkeinen via_write_reg_mask(VIACR, 0x45, 0x00, 0x01);
1787f7018c21STomi Valkeinen
1788f7018c21STomi Valkeinen /* probably this should go to the scaling code one day */
1789f7018c21STomi Valkeinen via_write_reg_mask(VIACR, 0xFD, 0, 0x80); /* VX900 hw scale on IGA2 */
1790f7018c21STomi Valkeinen viafb_write_regx(scaling_parameters, ARRAY_SIZE(scaling_parameters));
1791f7018c21STomi Valkeinen
1792f7018c21STomi Valkeinen /* Fill VPIT Parameters */
1793f7018c21STomi Valkeinen /* Write Misc Register */
1794f7018c21STomi Valkeinen outb(VPIT.Misc, VIA_MISC_REG_WRITE);
1795f7018c21STomi Valkeinen
1796f7018c21STomi Valkeinen /* Write Sequencer */
1797f7018c21STomi Valkeinen for (i = 1; i <= StdSR; i++)
1798f7018c21STomi Valkeinen via_write_reg(VIASR, i, VPIT.SR[i - 1]);
1799f7018c21STomi Valkeinen
1800f7018c21STomi Valkeinen viafb_write_reg_mask(0x15, VIASR, 0xA2, 0xA2);
1801f7018c21STomi Valkeinen
1802f7018c21STomi Valkeinen /* Write Graphic Controller */
1803f7018c21STomi Valkeinen for (i = 0; i < StdGR; i++)
1804f7018c21STomi Valkeinen via_write_reg(VIAGR, i, VPIT.GR[i]);
1805f7018c21STomi Valkeinen
1806f7018c21STomi Valkeinen /* Write Attribute Controller */
1807f7018c21STomi Valkeinen for (i = 0; i < StdAR; i++) {
1808f7018c21STomi Valkeinen inb(VIAStatus);
1809f7018c21STomi Valkeinen outb(i, VIAAR);
1810f7018c21STomi Valkeinen outb(VPIT.AR[i], VIAAR);
1811f7018c21STomi Valkeinen }
1812f7018c21STomi Valkeinen
1813f7018c21STomi Valkeinen inb(VIAStatus);
1814f7018c21STomi Valkeinen outb(0x20, VIAAR);
1815f7018c21STomi Valkeinen
1816f7018c21STomi Valkeinen load_fix_bit_crtc_reg();
1817f7018c21STomi Valkeinen }
1818f7018c21STomi Valkeinen
viafb_setmode(void)1819f7018c21STomi Valkeinen int viafb_setmode(void)
1820f7018c21STomi Valkeinen {
1821f7018c21STomi Valkeinen int j, cxres = 0, cyres = 0;
1822f7018c21STomi Valkeinen int port;
1823f7018c21STomi Valkeinen u32 devices = viaparinfo->shared->iga1_devices
1824f7018c21STomi Valkeinen | viaparinfo->shared->iga2_devices;
1825f7018c21STomi Valkeinen u8 value, index, mask;
1826f7018c21STomi Valkeinen struct fb_var_screeninfo var2;
1827f7018c21STomi Valkeinen
1828f7018c21STomi Valkeinen device_screen_off();
1829f7018c21STomi Valkeinen device_off();
1830f7018c21STomi Valkeinen via_set_state(devices, VIA_STATE_OFF);
1831f7018c21STomi Valkeinen
1832f7018c21STomi Valkeinen hw_init();
1833f7018c21STomi Valkeinen
1834f7018c21STomi Valkeinen /* Update Patch Register */
1835f7018c21STomi Valkeinen
1836f7018c21STomi Valkeinen if ((viaparinfo->chip_info->gfx_chip_name == UNICHROME_CLE266
1837f7018c21STomi Valkeinen || viaparinfo->chip_info->gfx_chip_name == UNICHROME_K400)
1838f7018c21STomi Valkeinen && viafbinfo->var.xres == 1024 && viafbinfo->var.yres == 768) {
1839f7018c21STomi Valkeinen for (j = 0; j < res_patch_table[0].table_length; j++) {
1840f7018c21STomi Valkeinen index = res_patch_table[0].io_reg_table[j].index;
1841f7018c21STomi Valkeinen port = res_patch_table[0].io_reg_table[j].port;
1842f7018c21STomi Valkeinen value = res_patch_table[0].io_reg_table[j].value;
1843f7018c21STomi Valkeinen mask = res_patch_table[0].io_reg_table[j].mask;
1844f7018c21STomi Valkeinen viafb_write_reg_mask(index, port, value, mask);
1845f7018c21STomi Valkeinen }
1846f7018c21STomi Valkeinen }
1847f7018c21STomi Valkeinen
1848f7018c21STomi Valkeinen via_set_primary_pitch(viafbinfo->fix.line_length);
1849f7018c21STomi Valkeinen via_set_secondary_pitch(viafb_dual_fb ? viafbinfo1->fix.line_length
1850f7018c21STomi Valkeinen : viafbinfo->fix.line_length);
1851f7018c21STomi Valkeinen via_set_primary_color_depth(viaparinfo->depth);
1852f7018c21STomi Valkeinen via_set_secondary_color_depth(viafb_dual_fb ? viaparinfo1->depth
1853f7018c21STomi Valkeinen : viaparinfo->depth);
1854f7018c21STomi Valkeinen via_set_source(viaparinfo->shared->iga1_devices, IGA1);
1855f7018c21STomi Valkeinen via_set_source(viaparinfo->shared->iga2_devices, IGA2);
1856f7018c21STomi Valkeinen if (viaparinfo->shared->iga2_devices)
1857f7018c21STomi Valkeinen enable_second_display_channel();
1858f7018c21STomi Valkeinen else
1859f7018c21STomi Valkeinen disable_second_display_channel();
1860f7018c21STomi Valkeinen
1861f7018c21STomi Valkeinen /* Update Refresh Rate Setting */
1862f7018c21STomi Valkeinen
1863f7018c21STomi Valkeinen /* Clear On Screen */
1864f7018c21STomi Valkeinen
1865f7018c21STomi Valkeinen if (viafb_dual_fb) {
1866f7018c21STomi Valkeinen var2 = viafbinfo1->var;
1867f7018c21STomi Valkeinen } else if (viafb_SAMM_ON) {
1868f7018c21STomi Valkeinen viafb_fill_var_timing_info(&var2, viafb_get_best_mode(
1869f7018c21STomi Valkeinen viafb_second_xres, viafb_second_yres, viafb_refresh1));
1870f7018c21STomi Valkeinen cxres = viafbinfo->var.xres;
1871f7018c21STomi Valkeinen cyres = viafbinfo->var.yres;
1872f7018c21STomi Valkeinen var2.bits_per_pixel = viafbinfo->var.bits_per_pixel;
1873f7018c21STomi Valkeinen }
1874f7018c21STomi Valkeinen
1875f7018c21STomi Valkeinen /* CRT set mode */
1876f7018c21STomi Valkeinen if (viafb_CRT_ON) {
1877f7018c21STomi Valkeinen if (viaparinfo->shared->iga2_devices & VIA_CRT
1878f7018c21STomi Valkeinen && viafb_SAMM_ON)
1879f7018c21STomi Valkeinen viafb_fill_crtc_timing(&var2, cxres, cyres, IGA2);
1880f7018c21STomi Valkeinen else
1881f7018c21STomi Valkeinen viafb_fill_crtc_timing(&viafbinfo->var, 0, 0,
1882f7018c21STomi Valkeinen (viaparinfo->shared->iga1_devices & VIA_CRT)
1883f7018c21STomi Valkeinen ? IGA1 : IGA2);
1884f7018c21STomi Valkeinen
1885f7018c21STomi Valkeinen /* Patch if set_hres is not 8 alignment (1366) to viafb_setmode
1886f7018c21STomi Valkeinen to 8 alignment (1368),there is several pixels (2 pixels)
1887f7018c21STomi Valkeinen on right side of screen. */
1888f7018c21STomi Valkeinen if (viafbinfo->var.xres % 8) {
1889f7018c21STomi Valkeinen viafb_unlock_crt();
1890f7018c21STomi Valkeinen viafb_write_reg(CR02, VIACR,
1891f7018c21STomi Valkeinen viafb_read_reg(VIACR, CR02) - 1);
1892f7018c21STomi Valkeinen viafb_lock_crt();
1893f7018c21STomi Valkeinen }
1894f7018c21STomi Valkeinen }
1895f7018c21STomi Valkeinen
1896f7018c21STomi Valkeinen if (viafb_DVI_ON) {
1897f7018c21STomi Valkeinen if (viaparinfo->shared->tmds_setting_info.iga_path == IGA2
1898f7018c21STomi Valkeinen && viafb_SAMM_ON)
1899f7018c21STomi Valkeinen viafb_dvi_set_mode(&var2, cxres, cyres, IGA2);
1900f7018c21STomi Valkeinen else
1901f7018c21STomi Valkeinen viafb_dvi_set_mode(&viafbinfo->var, 0, 0,
1902f7018c21STomi Valkeinen viaparinfo->tmds_setting_info->iga_path);
1903f7018c21STomi Valkeinen }
1904f7018c21STomi Valkeinen
1905f7018c21STomi Valkeinen if (viafb_LCD_ON) {
1906f7018c21STomi Valkeinen if (viafb_SAMM_ON &&
1907f7018c21STomi Valkeinen (viaparinfo->lvds_setting_info->iga_path == IGA2)) {
1908f7018c21STomi Valkeinen viafb_lcd_set_mode(&var2, cxres, cyres,
1909f7018c21STomi Valkeinen viaparinfo->lvds_setting_info,
1910f7018c21STomi Valkeinen &viaparinfo->chip_info->lvds_chip_info);
1911f7018c21STomi Valkeinen } else {
1912f7018c21STomi Valkeinen /* IGA1 doesn't have LCD scaling, so set it center. */
1913f7018c21STomi Valkeinen if (viaparinfo->lvds_setting_info->iga_path == IGA1) {
1914f7018c21STomi Valkeinen viaparinfo->lvds_setting_info->display_method =
1915f7018c21STomi Valkeinen LCD_CENTERING;
1916f7018c21STomi Valkeinen }
1917f7018c21STomi Valkeinen viafb_lcd_set_mode(&viafbinfo->var, 0, 0,
1918f7018c21STomi Valkeinen viaparinfo->lvds_setting_info,
1919f7018c21STomi Valkeinen &viaparinfo->chip_info->lvds_chip_info);
1920f7018c21STomi Valkeinen }
1921f7018c21STomi Valkeinen }
1922f7018c21STomi Valkeinen if (viafb_LCD2_ON) {
1923f7018c21STomi Valkeinen if (viafb_SAMM_ON &&
1924f7018c21STomi Valkeinen (viaparinfo->lvds_setting_info2->iga_path == IGA2)) {
1925f7018c21STomi Valkeinen viafb_lcd_set_mode(&var2, cxres, cyres,
1926f7018c21STomi Valkeinen viaparinfo->lvds_setting_info2,
1927f7018c21STomi Valkeinen &viaparinfo->chip_info->lvds_chip_info2);
1928f7018c21STomi Valkeinen } else {
1929f7018c21STomi Valkeinen /* IGA1 doesn't have LCD scaling, so set it center. */
1930f7018c21STomi Valkeinen if (viaparinfo->lvds_setting_info2->iga_path == IGA1) {
1931f7018c21STomi Valkeinen viaparinfo->lvds_setting_info2->display_method =
1932f7018c21STomi Valkeinen LCD_CENTERING;
1933f7018c21STomi Valkeinen }
1934f7018c21STomi Valkeinen viafb_lcd_set_mode(&viafbinfo->var, 0, 0,
1935f7018c21STomi Valkeinen viaparinfo->lvds_setting_info2,
1936f7018c21STomi Valkeinen &viaparinfo->chip_info->lvds_chip_info2);
1937f7018c21STomi Valkeinen }
1938f7018c21STomi Valkeinen }
1939f7018c21STomi Valkeinen
1940f7018c21STomi Valkeinen if ((viaparinfo->chip_info->gfx_chip_name == UNICHROME_CX700)
1941f7018c21STomi Valkeinen && (viafb_LCD_ON || viafb_DVI_ON))
1942f7018c21STomi Valkeinen set_display_channel();
1943f7018c21STomi Valkeinen
1944f7018c21STomi Valkeinen /* If set mode normally, save resolution information for hot-plug . */
1945f7018c21STomi Valkeinen if (!viafb_hotplug) {
1946f7018c21STomi Valkeinen viafb_hotplug_Xres = viafbinfo->var.xres;
1947f7018c21STomi Valkeinen viafb_hotplug_Yres = viafbinfo->var.yres;
1948f7018c21STomi Valkeinen viafb_hotplug_bpp = viafbinfo->var.bits_per_pixel;
1949f7018c21STomi Valkeinen viafb_hotplug_refresh = viafb_refresh;
1950f7018c21STomi Valkeinen
1951f7018c21STomi Valkeinen if (viafb_DVI_ON)
1952f7018c21STomi Valkeinen viafb_DeviceStatus = DVI_Device;
1953f7018c21STomi Valkeinen else
1954f7018c21STomi Valkeinen viafb_DeviceStatus = CRT_Device;
1955f7018c21STomi Valkeinen }
1956f7018c21STomi Valkeinen device_on();
1957f7018c21STomi Valkeinen if (!viafb_SAMM_ON)
1958f7018c21STomi Valkeinen via_set_sync_polarity(devices, get_sync(&viafbinfo->var));
1959f7018c21STomi Valkeinen else {
1960f7018c21STomi Valkeinen via_set_sync_polarity(viaparinfo->shared->iga1_devices,
1961f7018c21STomi Valkeinen get_sync(&viafbinfo->var));
1962f7018c21STomi Valkeinen via_set_sync_polarity(viaparinfo->shared->iga2_devices,
1963f7018c21STomi Valkeinen get_sync(&var2));
1964f7018c21STomi Valkeinen }
1965f7018c21STomi Valkeinen
1966f7018c21STomi Valkeinen clock.set_engine_pll_state(VIA_STATE_ON);
1967f7018c21STomi Valkeinen clock.set_primary_clock_source(VIA_CLKSRC_X1, true);
1968f7018c21STomi Valkeinen clock.set_secondary_clock_source(VIA_CLKSRC_X1, true);
1969f7018c21STomi Valkeinen
1970f7018c21STomi Valkeinen #ifdef CONFIG_FB_VIA_X_COMPATIBILITY
1971f7018c21STomi Valkeinen clock.set_primary_pll_state(VIA_STATE_ON);
1972f7018c21STomi Valkeinen clock.set_primary_clock_state(VIA_STATE_ON);
1973f7018c21STomi Valkeinen clock.set_secondary_pll_state(VIA_STATE_ON);
1974f7018c21STomi Valkeinen clock.set_secondary_clock_state(VIA_STATE_ON);
1975f7018c21STomi Valkeinen #else
1976f7018c21STomi Valkeinen if (viaparinfo->shared->iga1_devices) {
1977f7018c21STomi Valkeinen clock.set_primary_pll_state(VIA_STATE_ON);
1978f7018c21STomi Valkeinen clock.set_primary_clock_state(VIA_STATE_ON);
1979f7018c21STomi Valkeinen } else {
1980f7018c21STomi Valkeinen clock.set_primary_pll_state(VIA_STATE_OFF);
1981f7018c21STomi Valkeinen clock.set_primary_clock_state(VIA_STATE_OFF);
1982f7018c21STomi Valkeinen }
1983f7018c21STomi Valkeinen
1984f7018c21STomi Valkeinen if (viaparinfo->shared->iga2_devices) {
1985f7018c21STomi Valkeinen clock.set_secondary_pll_state(VIA_STATE_ON);
1986f7018c21STomi Valkeinen clock.set_secondary_clock_state(VIA_STATE_ON);
1987f7018c21STomi Valkeinen } else {
1988f7018c21STomi Valkeinen clock.set_secondary_pll_state(VIA_STATE_OFF);
1989f7018c21STomi Valkeinen clock.set_secondary_clock_state(VIA_STATE_OFF);
1990f7018c21STomi Valkeinen }
1991f7018c21STomi Valkeinen #endif /*CONFIG_FB_VIA_X_COMPATIBILITY*/
1992f7018c21STomi Valkeinen
1993f7018c21STomi Valkeinen via_set_state(devices, VIA_STATE_ON);
1994f7018c21STomi Valkeinen device_screen_on();
1995f7018c21STomi Valkeinen return 1;
1996f7018c21STomi Valkeinen }
1997f7018c21STomi Valkeinen
viafb_get_refresh(int hres,int vres,u32 long_refresh)1998f7018c21STomi Valkeinen int viafb_get_refresh(int hres, int vres, u32 long_refresh)
1999f7018c21STomi Valkeinen {
2000f7018c21STomi Valkeinen const struct fb_videomode *best;
2001f7018c21STomi Valkeinen
2002f7018c21STomi Valkeinen best = viafb_get_best_mode(hres, vres, long_refresh);
2003f7018c21STomi Valkeinen if (!best)
2004f7018c21STomi Valkeinen return 60;
2005f7018c21STomi Valkeinen
2006f7018c21STomi Valkeinen if (abs(best->refresh - long_refresh) > 3) {
2007f7018c21STomi Valkeinen if (hres == 1200 && vres == 900)
2008f7018c21STomi Valkeinen return 49; /* OLPC DCON only supports 50 Hz */
2009f7018c21STomi Valkeinen else
2010f7018c21STomi Valkeinen return 60;
2011f7018c21STomi Valkeinen }
2012f7018c21STomi Valkeinen
2013f7018c21STomi Valkeinen return best->refresh;
2014f7018c21STomi Valkeinen }
2015f7018c21STomi Valkeinen
device_off(void)2016f7018c21STomi Valkeinen static void device_off(void)
2017f7018c21STomi Valkeinen {
2018f7018c21STomi Valkeinen viafb_dvi_disable();
2019f7018c21STomi Valkeinen viafb_lcd_disable();
2020f7018c21STomi Valkeinen }
2021f7018c21STomi Valkeinen
device_on(void)2022f7018c21STomi Valkeinen static void device_on(void)
2023f7018c21STomi Valkeinen {
2024f7018c21STomi Valkeinen if (viafb_DVI_ON == 1)
2025f7018c21STomi Valkeinen viafb_dvi_enable();
2026f7018c21STomi Valkeinen if (viafb_LCD_ON == 1)
2027f7018c21STomi Valkeinen viafb_lcd_enable();
2028f7018c21STomi Valkeinen }
2029f7018c21STomi Valkeinen
enable_second_display_channel(void)2030f7018c21STomi Valkeinen static void enable_second_display_channel(void)
2031f7018c21STomi Valkeinen {
2032f7018c21STomi Valkeinen /* to enable second display channel. */
2033f7018c21STomi Valkeinen viafb_write_reg_mask(CR6A, VIACR, 0x00, BIT6);
2034f7018c21STomi Valkeinen viafb_write_reg_mask(CR6A, VIACR, BIT7, BIT7);
2035f7018c21STomi Valkeinen viafb_write_reg_mask(CR6A, VIACR, BIT6, BIT6);
2036f7018c21STomi Valkeinen }
2037f7018c21STomi Valkeinen
disable_second_display_channel(void)2038f7018c21STomi Valkeinen static void disable_second_display_channel(void)
2039f7018c21STomi Valkeinen {
2040f7018c21STomi Valkeinen /* to disable second display channel. */
2041f7018c21STomi Valkeinen viafb_write_reg_mask(CR6A, VIACR, 0x00, BIT6);
2042f7018c21STomi Valkeinen viafb_write_reg_mask(CR6A, VIACR, 0x00, BIT7);
2043f7018c21STomi Valkeinen viafb_write_reg_mask(CR6A, VIACR, BIT6, BIT6);
2044f7018c21STomi Valkeinen }
2045f7018c21STomi Valkeinen
viafb_set_dpa_gfx(int output_interface,struct GFX_DPA_SETTING * p_gfx_dpa_setting)2046f7018c21STomi Valkeinen void viafb_set_dpa_gfx(int output_interface, struct GFX_DPA_SETTING\
2047f7018c21STomi Valkeinen *p_gfx_dpa_setting)
2048f7018c21STomi Valkeinen {
2049f7018c21STomi Valkeinen switch (output_interface) {
2050f7018c21STomi Valkeinen case INTERFACE_DVP0:
2051f7018c21STomi Valkeinen {
2052f7018c21STomi Valkeinen /* DVP0 Clock Polarity and Adjust: */
2053f7018c21STomi Valkeinen viafb_write_reg_mask(CR96, VIACR,
2054f7018c21STomi Valkeinen p_gfx_dpa_setting->DVP0, 0x0F);
2055f7018c21STomi Valkeinen
2056f7018c21STomi Valkeinen /* DVP0 Clock and Data Pads Driving: */
2057f7018c21STomi Valkeinen viafb_write_reg_mask(SR1E, VIASR,
2058f7018c21STomi Valkeinen p_gfx_dpa_setting->DVP0ClockDri_S, BIT2);
2059f7018c21STomi Valkeinen viafb_write_reg_mask(SR2A, VIASR,
2060f7018c21STomi Valkeinen p_gfx_dpa_setting->DVP0ClockDri_S1,
2061f7018c21STomi Valkeinen BIT4);
2062f7018c21STomi Valkeinen viafb_write_reg_mask(SR1B, VIASR,
2063f7018c21STomi Valkeinen p_gfx_dpa_setting->DVP0DataDri_S, BIT1);
2064f7018c21STomi Valkeinen viafb_write_reg_mask(SR2A, VIASR,
2065f7018c21STomi Valkeinen p_gfx_dpa_setting->DVP0DataDri_S1, BIT5);
2066f7018c21STomi Valkeinen break;
2067f7018c21STomi Valkeinen }
2068f7018c21STomi Valkeinen
2069f7018c21STomi Valkeinen case INTERFACE_DVP1:
2070f7018c21STomi Valkeinen {
2071f7018c21STomi Valkeinen /* DVP1 Clock Polarity and Adjust: */
2072f7018c21STomi Valkeinen viafb_write_reg_mask(CR9B, VIACR,
2073f7018c21STomi Valkeinen p_gfx_dpa_setting->DVP1, 0x0F);
2074f7018c21STomi Valkeinen
2075f7018c21STomi Valkeinen /* DVP1 Clock and Data Pads Driving: */
2076f7018c21STomi Valkeinen viafb_write_reg_mask(SR65, VIASR,
2077f7018c21STomi Valkeinen p_gfx_dpa_setting->DVP1Driving, 0x0F);
2078f7018c21STomi Valkeinen break;
2079f7018c21STomi Valkeinen }
2080f7018c21STomi Valkeinen
2081f7018c21STomi Valkeinen case INTERFACE_DFP_HIGH:
2082f7018c21STomi Valkeinen {
2083f7018c21STomi Valkeinen viafb_write_reg_mask(CR97, VIACR,
2084f7018c21STomi Valkeinen p_gfx_dpa_setting->DFPHigh, 0x0F);
2085f7018c21STomi Valkeinen break;
2086f7018c21STomi Valkeinen }
2087f7018c21STomi Valkeinen
2088f7018c21STomi Valkeinen case INTERFACE_DFP_LOW:
2089f7018c21STomi Valkeinen {
2090f7018c21STomi Valkeinen viafb_write_reg_mask(CR99, VIACR,
2091f7018c21STomi Valkeinen p_gfx_dpa_setting->DFPLow, 0x0F);
2092f7018c21STomi Valkeinen break;
2093f7018c21STomi Valkeinen }
2094f7018c21STomi Valkeinen
2095f7018c21STomi Valkeinen case INTERFACE_DFP:
2096f7018c21STomi Valkeinen {
2097f7018c21STomi Valkeinen viafb_write_reg_mask(CR97, VIACR,
2098f7018c21STomi Valkeinen p_gfx_dpa_setting->DFPHigh, 0x0F);
2099f7018c21STomi Valkeinen viafb_write_reg_mask(CR99, VIACR,
2100f7018c21STomi Valkeinen p_gfx_dpa_setting->DFPLow, 0x0F);
2101f7018c21STomi Valkeinen break;
2102f7018c21STomi Valkeinen }
2103f7018c21STomi Valkeinen }
2104f7018c21STomi Valkeinen }
2105f7018c21STomi Valkeinen
viafb_fill_var_timing_info(struct fb_var_screeninfo * var,const struct fb_videomode * mode)2106f7018c21STomi Valkeinen void viafb_fill_var_timing_info(struct fb_var_screeninfo *var,
2107f7018c21STomi Valkeinen const struct fb_videomode *mode)
2108f7018c21STomi Valkeinen {
2109f7018c21STomi Valkeinen var->pixclock = mode->pixclock;
2110f7018c21STomi Valkeinen var->xres = mode->xres;
2111f7018c21STomi Valkeinen var->yres = mode->yres;
2112f7018c21STomi Valkeinen var->left_margin = mode->left_margin;
2113f7018c21STomi Valkeinen var->right_margin = mode->right_margin;
2114f7018c21STomi Valkeinen var->hsync_len = mode->hsync_len;
2115f7018c21STomi Valkeinen var->upper_margin = mode->upper_margin;
2116f7018c21STomi Valkeinen var->lower_margin = mode->lower_margin;
2117f7018c21STomi Valkeinen var->vsync_len = mode->vsync_len;
2118f7018c21STomi Valkeinen var->sync = mode->sync;
2119f7018c21STomi Valkeinen }
2120