1*64b70da0SThomas Gleixner /* SPDX-License-Identifier: GPL-2.0-or-later */ 2f7018c21STomi Valkeinen /* 3f7018c21STomi Valkeinen * Copyright 1998-2008 VIA Technologies, Inc. All Rights Reserved. 4f7018c21STomi Valkeinen * Copyright 2001-2008 S3 Graphics, Inc. All Rights Reserved. 5f7018c21STomi Valkeinen 6f7018c21STomi Valkeinen */ 7f7018c21STomi Valkeinen 8f7018c21STomi Valkeinen #ifndef __ACCEL_H__ 9f7018c21STomi Valkeinen #define __ACCEL_H__ 10f7018c21STomi Valkeinen 11f7018c21STomi Valkeinen #define FB_ACCEL_VIA_UNICHROME 50 12f7018c21STomi Valkeinen 13f7018c21STomi Valkeinen /* MMIO Base Address Definition */ 14f7018c21STomi Valkeinen #define MMIO_VGABASE 0x8000 15f7018c21STomi Valkeinen #define MMIO_CR_READ (MMIO_VGABASE + 0x3D4) 16f7018c21STomi Valkeinen #define MMIO_CR_WRITE (MMIO_VGABASE + 0x3D5) 17f7018c21STomi Valkeinen #define MMIO_SR_READ (MMIO_VGABASE + 0x3C4) 18f7018c21STomi Valkeinen #define MMIO_SR_WRITE (MMIO_VGABASE + 0x3C5) 19f7018c21STomi Valkeinen 20f7018c21STomi Valkeinen /* HW Cursor Status Define */ 21f7018c21STomi Valkeinen #define HW_Cursor_ON 0 22f7018c21STomi Valkeinen #define HW_Cursor_OFF 1 23f7018c21STomi Valkeinen 24f7018c21STomi Valkeinen #define CURSOR_SIZE (8 * 1024) 25f7018c21STomi Valkeinen #define VQ_SIZE (256 * 1024) 26f7018c21STomi Valkeinen 27f7018c21STomi Valkeinen #define VIA_MMIO_BLTBASE 0x200000 28f7018c21STomi Valkeinen #define VIA_MMIO_BLTSIZE 0x200000 29f7018c21STomi Valkeinen 30f7018c21STomi Valkeinen /* Defines for 2D registers */ 31f7018c21STomi Valkeinen #define VIA_REG_GECMD 0x000 32f7018c21STomi Valkeinen #define VIA_REG_GEMODE 0x004 33f7018c21STomi Valkeinen #define VIA_REG_SRCPOS 0x008 34f7018c21STomi Valkeinen #define VIA_REG_DSTPOS 0x00C 35f7018c21STomi Valkeinen /* width and height */ 36f7018c21STomi Valkeinen #define VIA_REG_DIMENSION 0x010 37f7018c21STomi Valkeinen #define VIA_REG_PATADDR 0x014 38f7018c21STomi Valkeinen #define VIA_REG_FGCOLOR 0x018 39f7018c21STomi Valkeinen #define VIA_REG_BGCOLOR 0x01C 40f7018c21STomi Valkeinen /* top and left of clipping */ 41f7018c21STomi Valkeinen #define VIA_REG_CLIPTL 0x020 42f7018c21STomi Valkeinen /* bottom and right of clipping */ 43f7018c21STomi Valkeinen #define VIA_REG_CLIPBR 0x024 44f7018c21STomi Valkeinen #define VIA_REG_OFFSET 0x028 45f7018c21STomi Valkeinen /* color key control */ 46f7018c21STomi Valkeinen #define VIA_REG_KEYCONTROL 0x02C 47f7018c21STomi Valkeinen #define VIA_REG_SRCBASE 0x030 48f7018c21STomi Valkeinen #define VIA_REG_DSTBASE 0x034 49f7018c21STomi Valkeinen /* pitch of src and dst */ 50f7018c21STomi Valkeinen #define VIA_REG_PITCH 0x038 51f7018c21STomi Valkeinen #define VIA_REG_MONOPAT0 0x03C 52f7018c21STomi Valkeinen #define VIA_REG_MONOPAT1 0x040 53f7018c21STomi Valkeinen /* from 0x100 to 0x1ff */ 54f7018c21STomi Valkeinen #define VIA_REG_COLORPAT 0x100 55f7018c21STomi Valkeinen 56f7018c21STomi Valkeinen /* defines for VIA 2D registers for vt3353/3409 (M1 engine)*/ 57f7018c21STomi Valkeinen #define VIA_REG_GECMD_M1 0x000 58f7018c21STomi Valkeinen #define VIA_REG_GEMODE_M1 0x004 59f7018c21STomi Valkeinen #define VIA_REG_GESTATUS_M1 0x004 /* as same as VIA_REG_GEMODE */ 60f7018c21STomi Valkeinen #define VIA_REG_PITCH_M1 0x008 /* pitch of src and dst */ 61f7018c21STomi Valkeinen #define VIA_REG_DIMENSION_M1 0x00C /* width and height */ 62f7018c21STomi Valkeinen #define VIA_REG_DSTPOS_M1 0x010 63f7018c21STomi Valkeinen #define VIA_REG_LINE_XY_M1 0x010 64f7018c21STomi Valkeinen #define VIA_REG_DSTBASE_M1 0x014 65f7018c21STomi Valkeinen #define VIA_REG_SRCPOS_M1 0x018 66f7018c21STomi Valkeinen #define VIA_REG_LINE_K1K2_M1 0x018 67f7018c21STomi Valkeinen #define VIA_REG_SRCBASE_M1 0x01C 68f7018c21STomi Valkeinen #define VIA_REG_PATADDR_M1 0x020 69f7018c21STomi Valkeinen #define VIA_REG_MONOPAT0_M1 0x024 70f7018c21STomi Valkeinen #define VIA_REG_MONOPAT1_M1 0x028 71f7018c21STomi Valkeinen #define VIA_REG_OFFSET_M1 0x02C 72f7018c21STomi Valkeinen #define VIA_REG_LINE_ERROR_M1 0x02C 73f7018c21STomi Valkeinen #define VIA_REG_CLIPTL_M1 0x040 /* top and left of clipping */ 74f7018c21STomi Valkeinen #define VIA_REG_CLIPBR_M1 0x044 /* bottom and right of clipping */ 75f7018c21STomi Valkeinen #define VIA_REG_KEYCONTROL_M1 0x048 /* color key control */ 76f7018c21STomi Valkeinen #define VIA_REG_FGCOLOR_M1 0x04C 77f7018c21STomi Valkeinen #define VIA_REG_DSTCOLORKEY_M1 0x04C /* as same as VIA_REG_FG */ 78f7018c21STomi Valkeinen #define VIA_REG_BGCOLOR_M1 0x050 79f7018c21STomi Valkeinen #define VIA_REG_SRCCOLORKEY_M1 0x050 /* as same as VIA_REG_BG */ 80f7018c21STomi Valkeinen #define VIA_REG_MONOPATFGC_M1 0x058 /* Add BG color of Pattern. */ 81f7018c21STomi Valkeinen #define VIA_REG_MONOPATBGC_M1 0x05C /* Add FG color of Pattern. */ 82f7018c21STomi Valkeinen #define VIA_REG_COLORPAT_M1 0x100 /* from 0x100 to 0x1ff */ 83f7018c21STomi Valkeinen 84f7018c21STomi Valkeinen /* VIA_REG_PITCH(0x38): Pitch Setting */ 85f7018c21STomi Valkeinen #define VIA_PITCH_ENABLE 0x80000000 86f7018c21STomi Valkeinen 87f7018c21STomi Valkeinen /* defines for VIA HW cursor registers */ 88f7018c21STomi Valkeinen #define VIA_REG_CURSOR_MODE 0x2D0 89f7018c21STomi Valkeinen #define VIA_REG_CURSOR_POS 0x2D4 90f7018c21STomi Valkeinen #define VIA_REG_CURSOR_ORG 0x2D8 91f7018c21STomi Valkeinen #define VIA_REG_CURSOR_BG 0x2DC 92f7018c21STomi Valkeinen #define VIA_REG_CURSOR_FG 0x2E0 93f7018c21STomi Valkeinen 94f7018c21STomi Valkeinen /* VIA_REG_GEMODE(0x04): GE mode */ 95f7018c21STomi Valkeinen #define VIA_GEM_8bpp 0x00000000 96f7018c21STomi Valkeinen #define VIA_GEM_16bpp 0x00000100 97f7018c21STomi Valkeinen #define VIA_GEM_32bpp 0x00000300 98f7018c21STomi Valkeinen 99f7018c21STomi Valkeinen /* VIA_REG_GECMD(0x00): 2D Engine Command */ 100f7018c21STomi Valkeinen #define VIA_GEC_NOOP 0x00000000 101f7018c21STomi Valkeinen #define VIA_GEC_BLT 0x00000001 102f7018c21STomi Valkeinen #define VIA_GEC_LINE 0x00000005 103f7018c21STomi Valkeinen 104f7018c21STomi Valkeinen /* Rotate Command */ 105f7018c21STomi Valkeinen #define VIA_GEC_ROT 0x00000008 106f7018c21STomi Valkeinen 107f7018c21STomi Valkeinen #define VIA_GEC_SRC_XY 0x00000000 108f7018c21STomi Valkeinen #define VIA_GEC_SRC_LINEAR 0x00000010 109f7018c21STomi Valkeinen #define VIA_GEC_DST_XY 0x00000000 110f7018c21STomi Valkeinen #define VIA_GEC_DST_LINRAT 0x00000020 111f7018c21STomi Valkeinen 112f7018c21STomi Valkeinen #define VIA_GEC_SRC_FB 0x00000000 113f7018c21STomi Valkeinen #define VIA_GEC_SRC_SYS 0x00000040 114f7018c21STomi Valkeinen #define VIA_GEC_DST_FB 0x00000000 115f7018c21STomi Valkeinen #define VIA_GEC_DST_SYS 0x00000080 116f7018c21STomi Valkeinen 117f7018c21STomi Valkeinen /* source is mono */ 118f7018c21STomi Valkeinen #define VIA_GEC_SRC_MONO 0x00000100 119f7018c21STomi Valkeinen /* pattern is mono */ 120f7018c21STomi Valkeinen #define VIA_GEC_PAT_MONO 0x00000200 121f7018c21STomi Valkeinen /* mono src is opaque */ 122f7018c21STomi Valkeinen #define VIA_GEC_MSRC_OPAQUE 0x00000000 123f7018c21STomi Valkeinen /* mono src is transparent */ 124f7018c21STomi Valkeinen #define VIA_GEC_MSRC_TRANS 0x00000400 125f7018c21STomi Valkeinen /* pattern is in frame buffer */ 126f7018c21STomi Valkeinen #define VIA_GEC_PAT_FB 0x00000000 127f7018c21STomi Valkeinen /* pattern is from reg setting */ 128f7018c21STomi Valkeinen #define VIA_GEC_PAT_REG 0x00000800 129f7018c21STomi Valkeinen 130f7018c21STomi Valkeinen #define VIA_GEC_CLIP_DISABLE 0x00000000 131f7018c21STomi Valkeinen #define VIA_GEC_CLIP_ENABLE 0x00001000 132f7018c21STomi Valkeinen 133f7018c21STomi Valkeinen #define VIA_GEC_FIXCOLOR_PAT 0x00002000 134f7018c21STomi Valkeinen 135f7018c21STomi Valkeinen #define VIA_GEC_INCX 0x00000000 136f7018c21STomi Valkeinen #define VIA_GEC_DECY 0x00004000 137f7018c21STomi Valkeinen #define VIA_GEC_INCY 0x00000000 138f7018c21STomi Valkeinen #define VIA_GEC_DECX 0x00008000 139f7018c21STomi Valkeinen /* mono pattern is opaque */ 140f7018c21STomi Valkeinen #define VIA_GEC_MPAT_OPAQUE 0x00000000 141f7018c21STomi Valkeinen /* mono pattern is transparent */ 142f7018c21STomi Valkeinen #define VIA_GEC_MPAT_TRANS 0x00010000 143f7018c21STomi Valkeinen 144f7018c21STomi Valkeinen #define VIA_GEC_MONO_UNPACK 0x00000000 145f7018c21STomi Valkeinen #define VIA_GEC_MONO_PACK 0x00020000 146f7018c21STomi Valkeinen #define VIA_GEC_MONO_DWORD 0x00000000 147f7018c21STomi Valkeinen #define VIA_GEC_MONO_WORD 0x00040000 148f7018c21STomi Valkeinen #define VIA_GEC_MONO_BYTE 0x00080000 149f7018c21STomi Valkeinen 150f7018c21STomi Valkeinen #define VIA_GEC_LASTPIXEL_ON 0x00000000 151f7018c21STomi Valkeinen #define VIA_GEC_LASTPIXEL_OFF 0x00100000 152f7018c21STomi Valkeinen #define VIA_GEC_X_MAJOR 0x00000000 153f7018c21STomi Valkeinen #define VIA_GEC_Y_MAJOR 0x00200000 154f7018c21STomi Valkeinen #define VIA_GEC_QUICK_START 0x00800000 155f7018c21STomi Valkeinen 156f7018c21STomi Valkeinen /* defines for VIA 3D registers */ 157f7018c21STomi Valkeinen #define VIA_REG_STATUS 0x400 158f7018c21STomi Valkeinen #define VIA_REG_CR_TRANSET 0x41C 159f7018c21STomi Valkeinen #define VIA_REG_CR_TRANSPACE 0x420 160f7018c21STomi Valkeinen #define VIA_REG_TRANSET 0x43C 161f7018c21STomi Valkeinen #define VIA_REG_TRANSPACE 0x440 162f7018c21STomi Valkeinen 163f7018c21STomi Valkeinen /* VIA_REG_STATUS(0x400): Engine Status */ 164f7018c21STomi Valkeinen 165f7018c21STomi Valkeinen /* Command Regulator is busy */ 166f7018c21STomi Valkeinen #define VIA_CMD_RGTR_BUSY 0x00000080 167f7018c21STomi Valkeinen /* 2D Engine is busy */ 168f7018c21STomi Valkeinen #define VIA_2D_ENG_BUSY 0x00000002 169f7018c21STomi Valkeinen /* 3D Engine is busy */ 170f7018c21STomi Valkeinen #define VIA_3D_ENG_BUSY 0x00000001 171f7018c21STomi Valkeinen /* Virtual Queue is busy */ 172f7018c21STomi Valkeinen #define VIA_VR_QUEUE_BUSY 0x00020000 173f7018c21STomi Valkeinen 174f7018c21STomi Valkeinen /* VIA_REG_STATUS(0x400): Engine Status for H5 */ 175f7018c21STomi Valkeinen #define VIA_CMD_RGTR_BUSY_H5 0x00000010 /* Command Regulator is busy */ 176f7018c21STomi Valkeinen #define VIA_2D_ENG_BUSY_H5 0x00000002 /* 2D Engine is busy */ 177f7018c21STomi Valkeinen #define VIA_3D_ENG_BUSY_H5 0x00001FE1 /* 3D Engine is busy */ 178f7018c21STomi Valkeinen #define VIA_VR_QUEUE_BUSY_H5 0x00000004 /* Virtual Queue is busy */ 179f7018c21STomi Valkeinen 180f7018c21STomi Valkeinen /* VIA_REG_STATUS(0x400): Engine Status for VT3353/3409 */ 181f7018c21STomi Valkeinen #define VIA_CMD_RGTR_BUSY_M1 0x00000010 /* Command Regulator is busy */ 182f7018c21STomi Valkeinen #define VIA_2D_ENG_BUSY_M1 0x00000002 /* 2D Engine is busy */ 183f7018c21STomi Valkeinen #define VIA_3D_ENG_BUSY_M1 0x00001FE1 /* 3D Engine is busy */ 184f7018c21STomi Valkeinen #define VIA_VR_QUEUE_BUSY_M1 0x00000004 /* Virtual Queue is busy */ 185f7018c21STomi Valkeinen 186f7018c21STomi Valkeinen #define MAXLOOP 0xFFFFFF 187f7018c21STomi Valkeinen 188f7018c21STomi Valkeinen #define VIA_BITBLT_COLOR 1 189f7018c21STomi Valkeinen #define VIA_BITBLT_MONO 2 190f7018c21STomi Valkeinen #define VIA_BITBLT_FILL 3 191f7018c21STomi Valkeinen 192f7018c21STomi Valkeinen int viafb_setup_engine(struct fb_info *info); 193f7018c21STomi Valkeinen void viafb_reset_engine(struct viafb_par *viapar); 194f7018c21STomi Valkeinen void viafb_show_hw_cursor(struct fb_info *info, int Status); 195f7018c21STomi Valkeinen void viafb_wait_engine_idle(struct fb_info *info); 196f7018c21STomi Valkeinen 197f7018c21STomi Valkeinen #endif /* __ACCEL_H__ */ 198