109c434b8SThomas Gleixner // SPDX-License-Identifier: GPL-2.0-only
2f7018c21STomi Valkeinen /*
3f7018c21STomi Valkeinen *
4f7018c21STomi Valkeinen * tdfxfb.c
5f7018c21STomi Valkeinen *
6f7018c21STomi Valkeinen * Author: Hannu Mallat <hmallat@cc.hut.fi>
7f7018c21STomi Valkeinen *
8f7018c21STomi Valkeinen * Copyright © 1999 Hannu Mallat
9f7018c21STomi Valkeinen * All rights reserved
10f7018c21STomi Valkeinen *
11f7018c21STomi Valkeinen * Created : Thu Sep 23 18:17:43 1999, hmallat
12f7018c21STomi Valkeinen * Last modified: Tue Nov 2 21:19:47 1999, hmallat
13f7018c21STomi Valkeinen *
14f7018c21STomi Valkeinen * I2C part copied from the i2c-voodoo3.c driver by:
15f7018c21STomi Valkeinen * Frodo Looijaard <frodol@dds.nl>,
16f7018c21STomi Valkeinen * Philip Edelbrock <phil@netroedge.com>,
17f7018c21STomi Valkeinen * Ralph Metzler <rjkm@thp.uni-koeln.de>, and
18f7018c21STomi Valkeinen * Mark D. Studebaker <mdsxyz123@yahoo.com>
19f7018c21STomi Valkeinen *
20f7018c21STomi Valkeinen * Lots of the information here comes from the Daryll Strauss' Banshee
21f7018c21STomi Valkeinen * patches to the XF86 server, and the rest comes from the 3dfx
22f7018c21STomi Valkeinen * Banshee specification. I'm very much indebted to Daryll for his
23f7018c21STomi Valkeinen * work on the X server.
24f7018c21STomi Valkeinen *
25f7018c21STomi Valkeinen * Voodoo3 support was contributed Harold Oga. Lots of additions
26f7018c21STomi Valkeinen * (proper acceleration, 24 bpp, hardware cursor) and bug fixes by Attila
27f7018c21STomi Valkeinen * Kesmarki. Thanks guys!
28f7018c21STomi Valkeinen *
29f7018c21STomi Valkeinen * Voodoo1 and Voodoo2 support aren't relevant to this driver as they
30f7018c21STomi Valkeinen * behave very differently from the Voodoo3/4/5. For anyone wanting to
31f7018c21STomi Valkeinen * use frame buffer on the Voodoo1/2, see the sstfb driver (which is
32f7018c21STomi Valkeinen * located at http://www.sourceforge.net/projects/sstfb).
33f7018c21STomi Valkeinen *
34f7018c21STomi Valkeinen * While I _am_ grateful to 3Dfx for releasing the specs for Banshee,
35f7018c21STomi Valkeinen * I do wish the next version is a bit more complete. Without the XF86
36f7018c21STomi Valkeinen * patches I couldn't have gotten even this far... for instance, the
37f7018c21STomi Valkeinen * extensions to the VGA register set go completely unmentioned in the
38f7018c21STomi Valkeinen * spec! Also, lots of references are made to the 'SST core', but no
39f7018c21STomi Valkeinen * spec is publicly available, AFAIK.
40f7018c21STomi Valkeinen *
41f7018c21STomi Valkeinen * The structure of this driver comes pretty much from the Permedia
42f7018c21STomi Valkeinen * driver by Ilario Nardinocchi, which in turn is based on skeletonfb.
43f7018c21STomi Valkeinen *
44f7018c21STomi Valkeinen * TODO:
45f7018c21STomi Valkeinen * - multihead support (basically need to support an array of fb_infos)
46f7018c21STomi Valkeinen * - support other architectures (PPC, Alpha); does the fact that the VGA
47f7018c21STomi Valkeinen * core can be accessed only thru I/O (not memory mapped) complicate
48f7018c21STomi Valkeinen * things?
49f7018c21STomi Valkeinen *
50f7018c21STomi Valkeinen * Version history:
51f7018c21STomi Valkeinen *
52f7018c21STomi Valkeinen * 0.1.4 (released 2002-05-28) ported over to new fbdev api by James Simmons
53f7018c21STomi Valkeinen *
54f7018c21STomi Valkeinen * 0.1.3 (released 1999-11-02) added Attila's panning support, code
55f7018c21STomi Valkeinen * reorg, hwcursor address page size alignment
56f7018c21STomi Valkeinen * (for mmapping both frame buffer and regs),
57f7018c21STomi Valkeinen * and my changes to get rid of hardcoded
58f7018c21STomi Valkeinen * VGA i/o register locations (uses PCI
59f7018c21STomi Valkeinen * configuration info now)
60f7018c21STomi Valkeinen * 0.1.2 (released 1999-10-19) added Attila Kesmarki's bug fixes and
61f7018c21STomi Valkeinen * improvements
62f7018c21STomi Valkeinen * 0.1.1 (released 1999-10-07) added Voodoo3 support by Harold Oga.
63f7018c21STomi Valkeinen * 0.1.0 (released 1999-10-06) initial version
64f7018c21STomi Valkeinen *
65f7018c21STomi Valkeinen */
66f7018c21STomi Valkeinen
67145eed48SThomas Zimmermann #include <linux/aperture.h>
68f7018c21STomi Valkeinen #include <linux/module.h>
69f7018c21STomi Valkeinen #include <linux/kernel.h>
70f7018c21STomi Valkeinen #include <linux/errno.h>
71f7018c21STomi Valkeinen #include <linux/string.h>
72f7018c21STomi Valkeinen #include <linux/mm.h>
73f7018c21STomi Valkeinen #include <linux/slab.h>
74f7018c21STomi Valkeinen #include <linux/fb.h>
75f7018c21STomi Valkeinen #include <linux/init.h>
76f7018c21STomi Valkeinen #include <linux/pci.h>
77f7018c21STomi Valkeinen #include <asm/io.h>
78f7018c21STomi Valkeinen
79f7018c21STomi Valkeinen #include <video/tdfx.h>
80f7018c21STomi Valkeinen
81f7018c21STomi Valkeinen #define DPRINTK(a, b...) pr_debug("fb: %s: " a, __func__ , ## b)
82f7018c21STomi Valkeinen
83f7018c21STomi Valkeinen #define BANSHEE_MAX_PIXCLOCK 270000
84f7018c21STomi Valkeinen #define VOODOO3_MAX_PIXCLOCK 300000
85f7018c21STomi Valkeinen #define VOODOO5_MAX_PIXCLOCK 350000
86f7018c21STomi Valkeinen
87ca9384c5SJulia Lawall static const struct fb_fix_screeninfo tdfx_fix = {
88f7018c21STomi Valkeinen .type = FB_TYPE_PACKED_PIXELS,
89f7018c21STomi Valkeinen .visual = FB_VISUAL_PSEUDOCOLOR,
90f7018c21STomi Valkeinen .ypanstep = 1,
91f7018c21STomi Valkeinen .ywrapstep = 1,
92f7018c21STomi Valkeinen .accel = FB_ACCEL_3DFX_BANSHEE
93f7018c21STomi Valkeinen };
94f7018c21STomi Valkeinen
95ca9384c5SJulia Lawall static const struct fb_var_screeninfo tdfx_var = {
96f7018c21STomi Valkeinen /* "640x480, 8 bpp @ 60 Hz */
97f7018c21STomi Valkeinen .xres = 640,
98f7018c21STomi Valkeinen .yres = 480,
99f7018c21STomi Valkeinen .xres_virtual = 640,
100f7018c21STomi Valkeinen .yres_virtual = 1024,
101f7018c21STomi Valkeinen .bits_per_pixel = 8,
102f7018c21STomi Valkeinen .red = {0, 8, 0},
103f7018c21STomi Valkeinen .blue = {0, 8, 0},
104f7018c21STomi Valkeinen .green = {0, 8, 0},
105f7018c21STomi Valkeinen .activate = FB_ACTIVATE_NOW,
106f7018c21STomi Valkeinen .height = -1,
107f7018c21STomi Valkeinen .width = -1,
108f7018c21STomi Valkeinen .accel_flags = FB_ACCELF_TEXT,
109f7018c21STomi Valkeinen .pixclock = 39722,
110f7018c21STomi Valkeinen .left_margin = 40,
111f7018c21STomi Valkeinen .right_margin = 24,
112f7018c21STomi Valkeinen .upper_margin = 32,
113f7018c21STomi Valkeinen .lower_margin = 11,
114f7018c21STomi Valkeinen .hsync_len = 96,
115f7018c21STomi Valkeinen .vsync_len = 2,
116f7018c21STomi Valkeinen .vmode = FB_VMODE_NONINTERLACED
117f7018c21STomi Valkeinen };
118f7018c21STomi Valkeinen
119f7018c21STomi Valkeinen /*
120f7018c21STomi Valkeinen * PCI driver prototypes
121f7018c21STomi Valkeinen */
122f7018c21STomi Valkeinen static int tdfxfb_probe(struct pci_dev *pdev, const struct pci_device_id *id);
123f7018c21STomi Valkeinen static void tdfxfb_remove(struct pci_dev *pdev);
124f7018c21STomi Valkeinen
125410bcc7aSArvind Yadav static const struct pci_device_id tdfxfb_id_table[] = {
126f7018c21STomi Valkeinen { PCI_VENDOR_ID_3DFX, PCI_DEVICE_ID_3DFX_BANSHEE,
127f7018c21STomi Valkeinen PCI_ANY_ID, PCI_ANY_ID, PCI_BASE_CLASS_DISPLAY << 16,
128f7018c21STomi Valkeinen 0xff0000, 0 },
129f7018c21STomi Valkeinen { PCI_VENDOR_ID_3DFX, PCI_DEVICE_ID_3DFX_VOODOO3,
130f7018c21STomi Valkeinen PCI_ANY_ID, PCI_ANY_ID, PCI_BASE_CLASS_DISPLAY << 16,
131f7018c21STomi Valkeinen 0xff0000, 0 },
132f7018c21STomi Valkeinen { PCI_VENDOR_ID_3DFX, PCI_DEVICE_ID_3DFX_VOODOO5,
133f7018c21STomi Valkeinen PCI_ANY_ID, PCI_ANY_ID, PCI_BASE_CLASS_DISPLAY << 16,
134f7018c21STomi Valkeinen 0xff0000, 0 },
135f7018c21STomi Valkeinen { 0, }
136f7018c21STomi Valkeinen };
137f7018c21STomi Valkeinen
138f7018c21STomi Valkeinen static struct pci_driver tdfxfb_driver = {
139f7018c21STomi Valkeinen .name = "tdfxfb",
140f7018c21STomi Valkeinen .id_table = tdfxfb_id_table,
141f7018c21STomi Valkeinen .probe = tdfxfb_probe,
142f7018c21STomi Valkeinen .remove = tdfxfb_remove,
143f7018c21STomi Valkeinen };
144f7018c21STomi Valkeinen
145f7018c21STomi Valkeinen MODULE_DEVICE_TABLE(pci, tdfxfb_id_table);
146f7018c21STomi Valkeinen
147f7018c21STomi Valkeinen /*
148f7018c21STomi Valkeinen * Driver data
149f7018c21STomi Valkeinen */
150f7018c21STomi Valkeinen static int nopan;
151f7018c21STomi Valkeinen static int nowrap = 1; /* not implemented (yet) */
152f7018c21STomi Valkeinen static int hwcursor = 1;
153f7018c21STomi Valkeinen static char *mode_option;
154f7018c21STomi Valkeinen static bool nomtrr;
155f7018c21STomi Valkeinen
156f7018c21STomi Valkeinen /* -------------------------------------------------------------------------
157f7018c21STomi Valkeinen * Hardware-specific funcions
158f7018c21STomi Valkeinen * ------------------------------------------------------------------------- */
159f7018c21STomi Valkeinen
vga_inb(struct tdfx_par * par,u32 reg)160f7018c21STomi Valkeinen static inline u8 vga_inb(struct tdfx_par *par, u32 reg)
161f7018c21STomi Valkeinen {
162f7018c21STomi Valkeinen return inb(par->iobase + reg - 0x300);
163f7018c21STomi Valkeinen }
164f7018c21STomi Valkeinen
vga_outb(struct tdfx_par * par,u32 reg,u8 val)165f7018c21STomi Valkeinen static inline void vga_outb(struct tdfx_par *par, u32 reg, u8 val)
166f7018c21STomi Valkeinen {
167f7018c21STomi Valkeinen outb(val, par->iobase + reg - 0x300);
168f7018c21STomi Valkeinen }
169f7018c21STomi Valkeinen
gra_outb(struct tdfx_par * par,u32 idx,u8 val)170f7018c21STomi Valkeinen static inline void gra_outb(struct tdfx_par *par, u32 idx, u8 val)
171f7018c21STomi Valkeinen {
172f7018c21STomi Valkeinen vga_outb(par, GRA_I, idx);
173f7018c21STomi Valkeinen wmb();
174f7018c21STomi Valkeinen vga_outb(par, GRA_D, val);
175f7018c21STomi Valkeinen wmb();
176f7018c21STomi Valkeinen }
177f7018c21STomi Valkeinen
seq_outb(struct tdfx_par * par,u32 idx,u8 val)178f7018c21STomi Valkeinen static inline void seq_outb(struct tdfx_par *par, u32 idx, u8 val)
179f7018c21STomi Valkeinen {
180f7018c21STomi Valkeinen vga_outb(par, SEQ_I, idx);
181f7018c21STomi Valkeinen wmb();
182f7018c21STomi Valkeinen vga_outb(par, SEQ_D, val);
183f7018c21STomi Valkeinen wmb();
184f7018c21STomi Valkeinen }
185f7018c21STomi Valkeinen
seq_inb(struct tdfx_par * par,u32 idx)186f7018c21STomi Valkeinen static inline u8 seq_inb(struct tdfx_par *par, u32 idx)
187f7018c21STomi Valkeinen {
188f7018c21STomi Valkeinen vga_outb(par, SEQ_I, idx);
189f7018c21STomi Valkeinen mb();
190f7018c21STomi Valkeinen return vga_inb(par, SEQ_D);
191f7018c21STomi Valkeinen }
192f7018c21STomi Valkeinen
crt_outb(struct tdfx_par * par,u32 idx,u8 val)193f7018c21STomi Valkeinen static inline void crt_outb(struct tdfx_par *par, u32 idx, u8 val)
194f7018c21STomi Valkeinen {
195f7018c21STomi Valkeinen vga_outb(par, CRT_I, idx);
196f7018c21STomi Valkeinen wmb();
197f7018c21STomi Valkeinen vga_outb(par, CRT_D, val);
198f7018c21STomi Valkeinen wmb();
199f7018c21STomi Valkeinen }
200f7018c21STomi Valkeinen
crt_inb(struct tdfx_par * par,u32 idx)201f7018c21STomi Valkeinen static inline u8 crt_inb(struct tdfx_par *par, u32 idx)
202f7018c21STomi Valkeinen {
203f7018c21STomi Valkeinen vga_outb(par, CRT_I, idx);
204f7018c21STomi Valkeinen mb();
205f7018c21STomi Valkeinen return vga_inb(par, CRT_D);
206f7018c21STomi Valkeinen }
207f7018c21STomi Valkeinen
att_outb(struct tdfx_par * par,u32 idx,u8 val)208f7018c21STomi Valkeinen static inline void att_outb(struct tdfx_par *par, u32 idx, u8 val)
209f7018c21STomi Valkeinen {
210f686b34cSSam Ravnborg vga_inb(par, IS1_R);
211f7018c21STomi Valkeinen vga_outb(par, ATT_IW, idx);
212f7018c21STomi Valkeinen vga_outb(par, ATT_IW, val);
213f7018c21STomi Valkeinen }
214f7018c21STomi Valkeinen
vga_disable_video(struct tdfx_par * par)215f7018c21STomi Valkeinen static inline void vga_disable_video(struct tdfx_par *par)
216f7018c21STomi Valkeinen {
217f7018c21STomi Valkeinen unsigned char s;
218f7018c21STomi Valkeinen
219f7018c21STomi Valkeinen s = seq_inb(par, 0x01) | 0x20;
220f7018c21STomi Valkeinen seq_outb(par, 0x00, 0x01);
221f7018c21STomi Valkeinen seq_outb(par, 0x01, s);
222f7018c21STomi Valkeinen seq_outb(par, 0x00, 0x03);
223f7018c21STomi Valkeinen }
224f7018c21STomi Valkeinen
vga_enable_video(struct tdfx_par * par)225f7018c21STomi Valkeinen static inline void vga_enable_video(struct tdfx_par *par)
226f7018c21STomi Valkeinen {
227f7018c21STomi Valkeinen unsigned char s;
228f7018c21STomi Valkeinen
229f7018c21STomi Valkeinen s = seq_inb(par, 0x01) & 0xdf;
230f7018c21STomi Valkeinen seq_outb(par, 0x00, 0x01);
231f7018c21STomi Valkeinen seq_outb(par, 0x01, s);
232f7018c21STomi Valkeinen seq_outb(par, 0x00, 0x03);
233f7018c21STomi Valkeinen }
234f7018c21STomi Valkeinen
vga_enable_palette(struct tdfx_par * par)235f7018c21STomi Valkeinen static inline void vga_enable_palette(struct tdfx_par *par)
236f7018c21STomi Valkeinen {
237f7018c21STomi Valkeinen vga_inb(par, IS1_R);
238f7018c21STomi Valkeinen mb();
239f7018c21STomi Valkeinen vga_outb(par, ATT_IW, 0x20);
240f7018c21STomi Valkeinen }
241f7018c21STomi Valkeinen
tdfx_inl(struct tdfx_par * par,unsigned int reg)242f7018c21STomi Valkeinen static inline u32 tdfx_inl(struct tdfx_par *par, unsigned int reg)
243f7018c21STomi Valkeinen {
244f7018c21STomi Valkeinen return readl(par->regbase_virt + reg);
245f7018c21STomi Valkeinen }
246f7018c21STomi Valkeinen
tdfx_outl(struct tdfx_par * par,unsigned int reg,u32 val)247f7018c21STomi Valkeinen static inline void tdfx_outl(struct tdfx_par *par, unsigned int reg, u32 val)
248f7018c21STomi Valkeinen {
249f7018c21STomi Valkeinen writel(val, par->regbase_virt + reg);
250f7018c21STomi Valkeinen }
251f7018c21STomi Valkeinen
banshee_make_room(struct tdfx_par * par,int size)252f7018c21STomi Valkeinen static inline void banshee_make_room(struct tdfx_par *par, int size)
253f7018c21STomi Valkeinen {
254f7018c21STomi Valkeinen /* Note: The Voodoo3's onboard FIFO has 32 slots. This loop
255f7018c21STomi Valkeinen * won't quit if you ask for more. */
256f7018c21STomi Valkeinen while ((tdfx_inl(par, STATUS) & 0x1f) < size - 1)
257f7018c21STomi Valkeinen cpu_relax();
258f7018c21STomi Valkeinen }
259f7018c21STomi Valkeinen
banshee_wait_idle(struct fb_info * info)260f7018c21STomi Valkeinen static int banshee_wait_idle(struct fb_info *info)
261f7018c21STomi Valkeinen {
262f7018c21STomi Valkeinen struct tdfx_par *par = info->par;
263f7018c21STomi Valkeinen int i = 0;
264f7018c21STomi Valkeinen
265f7018c21STomi Valkeinen banshee_make_room(par, 1);
266f7018c21STomi Valkeinen tdfx_outl(par, COMMAND_3D, COMMAND_3D_NOP);
267f7018c21STomi Valkeinen
268f7018c21STomi Valkeinen do {
269f7018c21STomi Valkeinen if ((tdfx_inl(par, STATUS) & STATUS_BUSY) == 0)
270f7018c21STomi Valkeinen i++;
271f7018c21STomi Valkeinen } while (i < 3);
272f7018c21STomi Valkeinen
273f7018c21STomi Valkeinen return 0;
274f7018c21STomi Valkeinen }
275f7018c21STomi Valkeinen
276f7018c21STomi Valkeinen /*
277f7018c21STomi Valkeinen * Set the color of a palette entry in 8bpp mode
278f7018c21STomi Valkeinen */
do_setpalentry(struct tdfx_par * par,unsigned regno,u32 c)279f7018c21STomi Valkeinen static inline void do_setpalentry(struct tdfx_par *par, unsigned regno, u32 c)
280f7018c21STomi Valkeinen {
281f7018c21STomi Valkeinen banshee_make_room(par, 2);
282f7018c21STomi Valkeinen tdfx_outl(par, DACADDR, regno);
283f7018c21STomi Valkeinen /* read after write makes it working */
284f7018c21STomi Valkeinen tdfx_inl(par, DACADDR);
285f7018c21STomi Valkeinen tdfx_outl(par, DACDATA, c);
286f7018c21STomi Valkeinen }
287f7018c21STomi Valkeinen
do_calc_pll(int freq,int * freq_out)288f7018c21STomi Valkeinen static u32 do_calc_pll(int freq, int *freq_out)
289f7018c21STomi Valkeinen {
290f7018c21STomi Valkeinen int m, n, k, best_m, best_n, best_k, best_error;
291f7018c21STomi Valkeinen int fref = 14318;
292f7018c21STomi Valkeinen
293f7018c21STomi Valkeinen best_error = freq;
294f7018c21STomi Valkeinen best_n = best_m = best_k = 0;
295f7018c21STomi Valkeinen
296f7018c21STomi Valkeinen for (k = 3; k >= 0; k--) {
297f7018c21STomi Valkeinen for (m = 63; m >= 0; m--) {
298f7018c21STomi Valkeinen /*
299f7018c21STomi Valkeinen * Estimate value of n that produces target frequency
300f7018c21STomi Valkeinen * with current m and k
301f7018c21STomi Valkeinen */
302f7018c21STomi Valkeinen int n_estimated = ((freq * (m + 2) << k) / fref) - 2;
303f7018c21STomi Valkeinen
304f7018c21STomi Valkeinen /* Search neighborhood of estimated n */
305f7018c21STomi Valkeinen for (n = max(0, n_estimated);
306f7018c21STomi Valkeinen n <= min(255, n_estimated + 1);
307f7018c21STomi Valkeinen n++) {
308f7018c21STomi Valkeinen /*
309f7018c21STomi Valkeinen * Calculate PLL freqency with current m, k and
310f7018c21STomi Valkeinen * estimated n
311f7018c21STomi Valkeinen */
312f7018c21STomi Valkeinen int f = (fref * (n + 2) / (m + 2)) >> k;
313f7018c21STomi Valkeinen int error = abs(f - freq);
314f7018c21STomi Valkeinen
315f7018c21STomi Valkeinen /*
316f7018c21STomi Valkeinen * If this is the closest we've come to the
317f7018c21STomi Valkeinen * target frequency then remember n, m and k
318f7018c21STomi Valkeinen */
319f7018c21STomi Valkeinen if (error < best_error) {
320f7018c21STomi Valkeinen best_error = error;
321f7018c21STomi Valkeinen best_n = n;
322f7018c21STomi Valkeinen best_m = m;
323f7018c21STomi Valkeinen best_k = k;
324f7018c21STomi Valkeinen }
325f7018c21STomi Valkeinen }
326f7018c21STomi Valkeinen }
327f7018c21STomi Valkeinen }
328f7018c21STomi Valkeinen
329f7018c21STomi Valkeinen n = best_n;
330f7018c21STomi Valkeinen m = best_m;
331f7018c21STomi Valkeinen k = best_k;
332f7018c21STomi Valkeinen *freq_out = (fref * (n + 2) / (m + 2)) >> k;
333f7018c21STomi Valkeinen
334f7018c21STomi Valkeinen return (n << 8) | (m << 2) | k;
335f7018c21STomi Valkeinen }
336f7018c21STomi Valkeinen
do_write_regs(struct fb_info * info,struct banshee_reg * reg)337f7018c21STomi Valkeinen static void do_write_regs(struct fb_info *info, struct banshee_reg *reg)
338f7018c21STomi Valkeinen {
339f7018c21STomi Valkeinen struct tdfx_par *par = info->par;
340f7018c21STomi Valkeinen int i;
341f7018c21STomi Valkeinen
342f7018c21STomi Valkeinen banshee_wait_idle(info);
343f7018c21STomi Valkeinen
344f7018c21STomi Valkeinen tdfx_outl(par, MISCINIT1, tdfx_inl(par, MISCINIT1) | 0x01);
345f7018c21STomi Valkeinen
346f7018c21STomi Valkeinen crt_outb(par, 0x11, crt_inb(par, 0x11) & 0x7f); /* CRT unprotect */
347f7018c21STomi Valkeinen
348f7018c21STomi Valkeinen banshee_make_room(par, 3);
349f7018c21STomi Valkeinen tdfx_outl(par, VGAINIT1, reg->vgainit1 & 0x001FFFFF);
350f7018c21STomi Valkeinen tdfx_outl(par, VIDPROCCFG, reg->vidcfg & ~0x00000001);
351f7018c21STomi Valkeinen #if 0
352f7018c21STomi Valkeinen tdfx_outl(par, PLLCTRL1, reg->mempll);
353f7018c21STomi Valkeinen tdfx_outl(par, PLLCTRL2, reg->gfxpll);
354f7018c21STomi Valkeinen #endif
355f7018c21STomi Valkeinen tdfx_outl(par, PLLCTRL0, reg->vidpll);
356f7018c21STomi Valkeinen
357f7018c21STomi Valkeinen vga_outb(par, MISC_W, reg->misc[0x00] | 0x01);
358f7018c21STomi Valkeinen
359f7018c21STomi Valkeinen for (i = 0; i < 5; i++)
360f7018c21STomi Valkeinen seq_outb(par, i, reg->seq[i]);
361f7018c21STomi Valkeinen
362f7018c21STomi Valkeinen for (i = 0; i < 25; i++)
363f7018c21STomi Valkeinen crt_outb(par, i, reg->crt[i]);
364f7018c21STomi Valkeinen
365f7018c21STomi Valkeinen for (i = 0; i < 9; i++)
366f7018c21STomi Valkeinen gra_outb(par, i, reg->gra[i]);
367f7018c21STomi Valkeinen
368f7018c21STomi Valkeinen for (i = 0; i < 21; i++)
369f7018c21STomi Valkeinen att_outb(par, i, reg->att[i]);
370f7018c21STomi Valkeinen
371f7018c21STomi Valkeinen crt_outb(par, 0x1a, reg->ext[0]);
372f7018c21STomi Valkeinen crt_outb(par, 0x1b, reg->ext[1]);
373f7018c21STomi Valkeinen
374f7018c21STomi Valkeinen vga_enable_palette(par);
375f7018c21STomi Valkeinen vga_enable_video(par);
376f7018c21STomi Valkeinen
377f7018c21STomi Valkeinen banshee_make_room(par, 9);
378f7018c21STomi Valkeinen tdfx_outl(par, VGAINIT0, reg->vgainit0);
379f7018c21STomi Valkeinen tdfx_outl(par, DACMODE, reg->dacmode);
380f7018c21STomi Valkeinen tdfx_outl(par, VIDDESKSTRIDE, reg->stride);
381f7018c21STomi Valkeinen tdfx_outl(par, HWCURPATADDR, reg->curspataddr);
382f7018c21STomi Valkeinen
383f7018c21STomi Valkeinen tdfx_outl(par, VIDSCREENSIZE, reg->screensize);
384f7018c21STomi Valkeinen tdfx_outl(par, VIDDESKSTART, reg->startaddr);
385f7018c21STomi Valkeinen tdfx_outl(par, VIDPROCCFG, reg->vidcfg);
386f7018c21STomi Valkeinen tdfx_outl(par, VGAINIT1, reg->vgainit1);
387f7018c21STomi Valkeinen tdfx_outl(par, MISCINIT0, reg->miscinit0);
388f7018c21STomi Valkeinen
389f7018c21STomi Valkeinen banshee_make_room(par, 8);
390f7018c21STomi Valkeinen tdfx_outl(par, SRCBASE, reg->startaddr);
391f7018c21STomi Valkeinen tdfx_outl(par, DSTBASE, reg->startaddr);
392f7018c21STomi Valkeinen tdfx_outl(par, COMMANDEXTRA_2D, 0);
393f7018c21STomi Valkeinen tdfx_outl(par, CLIP0MIN, 0);
394f7018c21STomi Valkeinen tdfx_outl(par, CLIP0MAX, 0x0fff0fff);
395f7018c21STomi Valkeinen tdfx_outl(par, CLIP1MIN, 0);
396f7018c21STomi Valkeinen tdfx_outl(par, CLIP1MAX, 0x0fff0fff);
397f7018c21STomi Valkeinen tdfx_outl(par, SRCXY, 0);
398f7018c21STomi Valkeinen
399f7018c21STomi Valkeinen banshee_wait_idle(info);
400f7018c21STomi Valkeinen }
401f7018c21STomi Valkeinen
do_lfb_size(struct tdfx_par * par,unsigned short dev_id)402f7018c21STomi Valkeinen static unsigned long do_lfb_size(struct tdfx_par *par, unsigned short dev_id)
403f7018c21STomi Valkeinen {
404f7018c21STomi Valkeinen u32 draminit0 = tdfx_inl(par, DRAMINIT0);
405f7018c21STomi Valkeinen u32 draminit1 = tdfx_inl(par, DRAMINIT1);
406f7018c21STomi Valkeinen u32 miscinit1;
407f7018c21STomi Valkeinen int num_chips = (draminit0 & DRAMINIT0_SGRAM_NUM) ? 8 : 4;
408f7018c21STomi Valkeinen int chip_size; /* in MB */
409f7018c21STomi Valkeinen int has_sgram = draminit1 & DRAMINIT1_MEM_SDRAM;
410f7018c21STomi Valkeinen
411f7018c21STomi Valkeinen if (dev_id < PCI_DEVICE_ID_3DFX_VOODOO5) {
412f7018c21STomi Valkeinen /* Banshee/Voodoo3 */
413f7018c21STomi Valkeinen chip_size = 2;
414f7018c21STomi Valkeinen if (has_sgram && !(draminit0 & DRAMINIT0_SGRAM_TYPE))
415f7018c21STomi Valkeinen chip_size = 1;
416f7018c21STomi Valkeinen } else {
417f7018c21STomi Valkeinen /* Voodoo4/5 */
418f7018c21STomi Valkeinen has_sgram = 0;
419f7018c21STomi Valkeinen chip_size = draminit0 & DRAMINIT0_SGRAM_TYPE_MASK;
420f7018c21STomi Valkeinen chip_size = 1 << (chip_size >> DRAMINIT0_SGRAM_TYPE_SHIFT);
421f7018c21STomi Valkeinen }
422f7018c21STomi Valkeinen
423f7018c21STomi Valkeinen /* disable block writes for SDRAM */
424f7018c21STomi Valkeinen miscinit1 = tdfx_inl(par, MISCINIT1);
425f7018c21STomi Valkeinen miscinit1 |= has_sgram ? 0 : MISCINIT1_2DBLOCK_DIS;
426f7018c21STomi Valkeinen miscinit1 |= MISCINIT1_CLUT_INV;
427f7018c21STomi Valkeinen
428f7018c21STomi Valkeinen banshee_make_room(par, 1);
429f7018c21STomi Valkeinen tdfx_outl(par, MISCINIT1, miscinit1);
430f7018c21STomi Valkeinen return num_chips * chip_size * 1024l * 1024;
431f7018c21STomi Valkeinen }
432f7018c21STomi Valkeinen
433f7018c21STomi Valkeinen /* ------------------------------------------------------------------------- */
434f7018c21STomi Valkeinen
tdfxfb_check_var(struct fb_var_screeninfo * var,struct fb_info * info)435f7018c21STomi Valkeinen static int tdfxfb_check_var(struct fb_var_screeninfo *var, struct fb_info *info)
436f7018c21STomi Valkeinen {
437f7018c21STomi Valkeinen struct tdfx_par *par = info->par;
438f7018c21STomi Valkeinen u32 lpitch;
439f7018c21STomi Valkeinen
440f7018c21STomi Valkeinen if (var->bits_per_pixel != 8 && var->bits_per_pixel != 16 &&
441f7018c21STomi Valkeinen var->bits_per_pixel != 24 && var->bits_per_pixel != 32) {
442f7018c21STomi Valkeinen DPRINTK("depth not supported: %u\n", var->bits_per_pixel);
443f7018c21STomi Valkeinen return -EINVAL;
444f7018c21STomi Valkeinen }
445f7018c21STomi Valkeinen
446f7018c21STomi Valkeinen if (var->xres != var->xres_virtual)
447f7018c21STomi Valkeinen var->xres_virtual = var->xres;
448f7018c21STomi Valkeinen
449f7018c21STomi Valkeinen if (var->yres > var->yres_virtual)
450f7018c21STomi Valkeinen var->yres_virtual = var->yres;
451f7018c21STomi Valkeinen
452f7018c21STomi Valkeinen if (var->xoffset) {
453f7018c21STomi Valkeinen DPRINTK("xoffset not supported\n");
454f7018c21STomi Valkeinen return -EINVAL;
455f7018c21STomi Valkeinen }
456f7018c21STomi Valkeinen var->yoffset = 0;
457f7018c21STomi Valkeinen
458f7018c21STomi Valkeinen /*
459f7018c21STomi Valkeinen * Banshee doesn't support interlace, but Voodoo4/5 and probably
460f7018c21STomi Valkeinen * Voodoo3 do.
461f7018c21STomi Valkeinen * no direct information about device id now?
462f7018c21STomi Valkeinen * use max_pixclock for this...
463f7018c21STomi Valkeinen */
464f7018c21STomi Valkeinen if (((var->vmode & FB_VMODE_MASK) == FB_VMODE_INTERLACED) &&
465f7018c21STomi Valkeinen (par->max_pixclock < VOODOO3_MAX_PIXCLOCK)) {
466f7018c21STomi Valkeinen DPRINTK("interlace not supported\n");
467f7018c21STomi Valkeinen return -EINVAL;
468f7018c21STomi Valkeinen }
469f7018c21STomi Valkeinen
470f7018c21STomi Valkeinen if (info->monspecs.hfmax && info->monspecs.vfmax &&
471f7018c21STomi Valkeinen info->monspecs.dclkmax && fb_validate_mode(var, info) < 0) {
472f7018c21STomi Valkeinen DPRINTK("mode outside monitor's specs\n");
473f7018c21STomi Valkeinen return -EINVAL;
474f7018c21STomi Valkeinen }
475f7018c21STomi Valkeinen
476f7018c21STomi Valkeinen var->xres = (var->xres + 15) & ~15; /* could sometimes be 8 */
477f7018c21STomi Valkeinen lpitch = var->xres * ((var->bits_per_pixel + 7) >> 3);
478f7018c21STomi Valkeinen
479f7018c21STomi Valkeinen if (var->xres < 320 || var->xres > 2048) {
480f7018c21STomi Valkeinen DPRINTK("width not supported: %u\n", var->xres);
481f7018c21STomi Valkeinen return -EINVAL;
482f7018c21STomi Valkeinen }
483f7018c21STomi Valkeinen
484f7018c21STomi Valkeinen if (var->yres < 200 || var->yres > 2048) {
485f7018c21STomi Valkeinen DPRINTK("height not supported: %u\n", var->yres);
486f7018c21STomi Valkeinen return -EINVAL;
487f7018c21STomi Valkeinen }
488f7018c21STomi Valkeinen
489f7018c21STomi Valkeinen if (lpitch * var->yres_virtual > info->fix.smem_len) {
490f7018c21STomi Valkeinen var->yres_virtual = info->fix.smem_len / lpitch;
491f7018c21STomi Valkeinen if (var->yres_virtual < var->yres) {
492f7018c21STomi Valkeinen DPRINTK("no memory for screen (%ux%ux%u)\n",
493f7018c21STomi Valkeinen var->xres, var->yres_virtual,
494f7018c21STomi Valkeinen var->bits_per_pixel);
495f7018c21STomi Valkeinen return -EINVAL;
496f7018c21STomi Valkeinen }
497f7018c21STomi Valkeinen }
498f7018c21STomi Valkeinen
499f7018c21STomi Valkeinen if (PICOS2KHZ(var->pixclock) > par->max_pixclock) {
500f7018c21STomi Valkeinen DPRINTK("pixclock too high (%ldKHz)\n",
501f7018c21STomi Valkeinen PICOS2KHZ(var->pixclock));
502f7018c21STomi Valkeinen return -EINVAL;
503f7018c21STomi Valkeinen }
504f7018c21STomi Valkeinen
505f7018c21STomi Valkeinen var->transp.offset = 0;
506f7018c21STomi Valkeinen var->transp.length = 0;
507f7018c21STomi Valkeinen switch (var->bits_per_pixel) {
508f7018c21STomi Valkeinen case 8:
509f7018c21STomi Valkeinen var->red.length = 8;
510f7018c21STomi Valkeinen var->red.offset = 0;
511f7018c21STomi Valkeinen var->green = var->red;
512f7018c21STomi Valkeinen var->blue = var->red;
513f7018c21STomi Valkeinen break;
514f7018c21STomi Valkeinen case 16:
515f7018c21STomi Valkeinen var->red.offset = 11;
516f7018c21STomi Valkeinen var->red.length = 5;
517f7018c21STomi Valkeinen var->green.offset = 5;
518f7018c21STomi Valkeinen var->green.length = 6;
519f7018c21STomi Valkeinen var->blue.offset = 0;
520f7018c21STomi Valkeinen var->blue.length = 5;
521f7018c21STomi Valkeinen break;
522f7018c21STomi Valkeinen case 32:
523f7018c21STomi Valkeinen var->transp.offset = 24;
524f7018c21STomi Valkeinen var->transp.length = 8;
525ad04fae0SGustavo A. R. Silva fallthrough;
526f7018c21STomi Valkeinen case 24:
527f7018c21STomi Valkeinen var->red.offset = 16;
528f7018c21STomi Valkeinen var->green.offset = 8;
529f7018c21STomi Valkeinen var->blue.offset = 0;
530f7018c21STomi Valkeinen var->red.length = var->green.length = var->blue.length = 8;
531f7018c21STomi Valkeinen break;
532f7018c21STomi Valkeinen }
533f7018c21STomi Valkeinen var->width = -1;
534f7018c21STomi Valkeinen var->height = -1;
535f7018c21STomi Valkeinen
536f7018c21STomi Valkeinen var->accel_flags = FB_ACCELF_TEXT;
537f7018c21STomi Valkeinen
538f7018c21STomi Valkeinen DPRINTK("Checking graphics mode at %dx%d depth %d\n",
539f7018c21STomi Valkeinen var->xres, var->yres, var->bits_per_pixel);
540f7018c21STomi Valkeinen return 0;
541f7018c21STomi Valkeinen }
542f7018c21STomi Valkeinen
tdfxfb_set_par(struct fb_info * info)543f7018c21STomi Valkeinen static int tdfxfb_set_par(struct fb_info *info)
544f7018c21STomi Valkeinen {
545f7018c21STomi Valkeinen struct tdfx_par *par = info->par;
546f7018c21STomi Valkeinen u32 hdispend = info->var.xres;
547f7018c21STomi Valkeinen u32 hsyncsta = hdispend + info->var.right_margin;
548f7018c21STomi Valkeinen u32 hsyncend = hsyncsta + info->var.hsync_len;
549f7018c21STomi Valkeinen u32 htotal = hsyncend + info->var.left_margin;
550f7018c21STomi Valkeinen u32 hd, hs, he, ht, hbs, hbe;
551f7018c21STomi Valkeinen u32 vd, vs, ve, vt, vbs, vbe;
552f7018c21STomi Valkeinen struct banshee_reg reg;
553f7018c21STomi Valkeinen int fout, freq;
554f7018c21STomi Valkeinen u32 wd;
555f7018c21STomi Valkeinen u32 cpp = (info->var.bits_per_pixel + 7) >> 3;
556f7018c21STomi Valkeinen
557f7018c21STomi Valkeinen memset(®, 0, sizeof(reg));
558f7018c21STomi Valkeinen
559f7018c21STomi Valkeinen reg.vidcfg = VIDCFG_VIDPROC_ENABLE | VIDCFG_DESK_ENABLE |
560f7018c21STomi Valkeinen VIDCFG_CURS_X11 |
561f7018c21STomi Valkeinen ((cpp - 1) << VIDCFG_PIXFMT_SHIFT) |
562f7018c21STomi Valkeinen (cpp != 1 ? VIDCFG_CLUT_BYPASS : 0);
563f7018c21STomi Valkeinen
564f7018c21STomi Valkeinen /* PLL settings */
565f7018c21STomi Valkeinen freq = PICOS2KHZ(info->var.pixclock);
566f7018c21STomi Valkeinen
567f7018c21STomi Valkeinen reg.vidcfg &= ~VIDCFG_2X;
568f7018c21STomi Valkeinen
569f7018c21STomi Valkeinen if (freq > par->max_pixclock / 2) {
570f7018c21STomi Valkeinen freq = freq > par->max_pixclock ? par->max_pixclock : freq;
571f7018c21STomi Valkeinen reg.dacmode |= DACMODE_2X;
572f7018c21STomi Valkeinen reg.vidcfg |= VIDCFG_2X;
573f7018c21STomi Valkeinen hdispend >>= 1;
574f7018c21STomi Valkeinen hsyncsta >>= 1;
575f7018c21STomi Valkeinen hsyncend >>= 1;
576f7018c21STomi Valkeinen htotal >>= 1;
577f7018c21STomi Valkeinen }
578f7018c21STomi Valkeinen
579f7018c21STomi Valkeinen wd = (hdispend >> 3) - 1;
580f7018c21STomi Valkeinen hd = wd;
581f7018c21STomi Valkeinen hs = (hsyncsta >> 3) - 1;
582f7018c21STomi Valkeinen he = (hsyncend >> 3) - 1;
583f7018c21STomi Valkeinen ht = (htotal >> 3) - 1;
584f7018c21STomi Valkeinen hbs = hd;
585f7018c21STomi Valkeinen hbe = ht;
586f7018c21STomi Valkeinen
587f7018c21STomi Valkeinen if ((info->var.vmode & FB_VMODE_MASK) == FB_VMODE_DOUBLE) {
588f7018c21STomi Valkeinen vd = (info->var.yres << 1) - 1;
589f7018c21STomi Valkeinen vs = vd + (info->var.lower_margin << 1);
590f7018c21STomi Valkeinen ve = vs + (info->var.vsync_len << 1);
591f7018c21STomi Valkeinen vt = ve + (info->var.upper_margin << 1) - 1;
592f7018c21STomi Valkeinen reg.screensize = info->var.xres | (info->var.yres << 13);
593f7018c21STomi Valkeinen reg.vidcfg |= VIDCFG_HALF_MODE;
594f7018c21STomi Valkeinen reg.crt[0x09] = 0x80;
595f7018c21STomi Valkeinen } else {
596f7018c21STomi Valkeinen vd = info->var.yres - 1;
597f7018c21STomi Valkeinen vs = vd + info->var.lower_margin;
598f7018c21STomi Valkeinen ve = vs + info->var.vsync_len;
599f7018c21STomi Valkeinen vt = ve + info->var.upper_margin - 1;
600f7018c21STomi Valkeinen reg.screensize = info->var.xres | (info->var.yres << 12);
601f7018c21STomi Valkeinen reg.vidcfg &= ~VIDCFG_HALF_MODE;
602f7018c21STomi Valkeinen }
603f7018c21STomi Valkeinen vbs = vd;
604f7018c21STomi Valkeinen vbe = vt;
605f7018c21STomi Valkeinen
606f7018c21STomi Valkeinen /* this is all pretty standard VGA register stuffing */
607f7018c21STomi Valkeinen reg.misc[0x00] = 0x0f |
608f7018c21STomi Valkeinen (info->var.xres < 400 ? 0xa0 :
609f7018c21STomi Valkeinen info->var.xres < 480 ? 0x60 :
610f7018c21STomi Valkeinen info->var.xres < 768 ? 0xe0 : 0x20);
611f7018c21STomi Valkeinen
612f7018c21STomi Valkeinen reg.gra[0x05] = 0x40;
613f7018c21STomi Valkeinen reg.gra[0x06] = 0x05;
614f7018c21STomi Valkeinen reg.gra[0x07] = 0x0f;
615f7018c21STomi Valkeinen reg.gra[0x08] = 0xff;
616f7018c21STomi Valkeinen
617f7018c21STomi Valkeinen reg.att[0x00] = 0x00;
618f7018c21STomi Valkeinen reg.att[0x01] = 0x01;
619f7018c21STomi Valkeinen reg.att[0x02] = 0x02;
620f7018c21STomi Valkeinen reg.att[0x03] = 0x03;
621f7018c21STomi Valkeinen reg.att[0x04] = 0x04;
622f7018c21STomi Valkeinen reg.att[0x05] = 0x05;
623f7018c21STomi Valkeinen reg.att[0x06] = 0x06;
624f7018c21STomi Valkeinen reg.att[0x07] = 0x07;
625f7018c21STomi Valkeinen reg.att[0x08] = 0x08;
626f7018c21STomi Valkeinen reg.att[0x09] = 0x09;
627f7018c21STomi Valkeinen reg.att[0x0a] = 0x0a;
628f7018c21STomi Valkeinen reg.att[0x0b] = 0x0b;
629f7018c21STomi Valkeinen reg.att[0x0c] = 0x0c;
630f7018c21STomi Valkeinen reg.att[0x0d] = 0x0d;
631f7018c21STomi Valkeinen reg.att[0x0e] = 0x0e;
632f7018c21STomi Valkeinen reg.att[0x0f] = 0x0f;
633f7018c21STomi Valkeinen reg.att[0x10] = 0x41;
634f7018c21STomi Valkeinen reg.att[0x12] = 0x0f;
635f7018c21STomi Valkeinen
636f7018c21STomi Valkeinen reg.seq[0x00] = 0x03;
637f7018c21STomi Valkeinen reg.seq[0x01] = 0x01; /* fixme: clkdiv2? */
638f7018c21STomi Valkeinen reg.seq[0x02] = 0x0f;
639f7018c21STomi Valkeinen reg.seq[0x03] = 0x00;
640f7018c21STomi Valkeinen reg.seq[0x04] = 0x0e;
641f7018c21STomi Valkeinen
642f7018c21STomi Valkeinen reg.crt[0x00] = ht - 4;
643f7018c21STomi Valkeinen reg.crt[0x01] = hd;
644f7018c21STomi Valkeinen reg.crt[0x02] = hbs;
645f7018c21STomi Valkeinen reg.crt[0x03] = 0x80 | (hbe & 0x1f);
646f7018c21STomi Valkeinen reg.crt[0x04] = hs;
647f7018c21STomi Valkeinen reg.crt[0x05] = ((hbe & 0x20) << 2) | (he & 0x1f);
648f7018c21STomi Valkeinen reg.crt[0x06] = vt;
649f7018c21STomi Valkeinen reg.crt[0x07] = ((vs & 0x200) >> 2) |
650f7018c21STomi Valkeinen ((vd & 0x200) >> 3) |
651f7018c21STomi Valkeinen ((vt & 0x200) >> 4) | 0x10 |
652f7018c21STomi Valkeinen ((vbs & 0x100) >> 5) |
653f7018c21STomi Valkeinen ((vs & 0x100) >> 6) |
654f7018c21STomi Valkeinen ((vd & 0x100) >> 7) |
655f7018c21STomi Valkeinen ((vt & 0x100) >> 8);
656f7018c21STomi Valkeinen reg.crt[0x09] |= 0x40 | ((vbs & 0x200) >> 4);
657f7018c21STomi Valkeinen reg.crt[0x10] = vs;
658f7018c21STomi Valkeinen reg.crt[0x11] = (ve & 0x0f) | 0x20;
659f7018c21STomi Valkeinen reg.crt[0x12] = vd;
660f7018c21STomi Valkeinen reg.crt[0x13] = wd;
661f7018c21STomi Valkeinen reg.crt[0x15] = vbs;
662f7018c21STomi Valkeinen reg.crt[0x16] = vbe + 1;
663f7018c21STomi Valkeinen reg.crt[0x17] = 0xc3;
664f7018c21STomi Valkeinen reg.crt[0x18] = 0xff;
665f7018c21STomi Valkeinen
666f7018c21STomi Valkeinen /* Banshee's nonvga stuff */
667f7018c21STomi Valkeinen reg.ext[0x00] = (((ht & 0x100) >> 8) |
668f7018c21STomi Valkeinen ((hd & 0x100) >> 6) |
669f7018c21STomi Valkeinen ((hbs & 0x100) >> 4) |
670f7018c21STomi Valkeinen ((hbe & 0x40) >> 1) |
671f7018c21STomi Valkeinen ((hs & 0x100) >> 2) |
672f7018c21STomi Valkeinen ((he & 0x20) << 2));
673f7018c21STomi Valkeinen reg.ext[0x01] = (((vt & 0x400) >> 10) |
674f7018c21STomi Valkeinen ((vd & 0x400) >> 8) |
675f7018c21STomi Valkeinen ((vbs & 0x400) >> 6) |
676f7018c21STomi Valkeinen ((vbe & 0x400) >> 4));
677f7018c21STomi Valkeinen
678f7018c21STomi Valkeinen reg.vgainit0 = VGAINIT0_8BIT_DAC |
679f7018c21STomi Valkeinen VGAINIT0_EXT_ENABLE |
680f7018c21STomi Valkeinen VGAINIT0_WAKEUP_3C3 |
681f7018c21STomi Valkeinen VGAINIT0_ALT_READBACK |
682f7018c21STomi Valkeinen VGAINIT0_EXTSHIFTOUT;
683f7018c21STomi Valkeinen reg.vgainit1 = tdfx_inl(par, VGAINIT1) & 0x1fffff;
684f7018c21STomi Valkeinen
685f7018c21STomi Valkeinen if (hwcursor)
686f7018c21STomi Valkeinen reg.curspataddr = info->fix.smem_len;
687f7018c21STomi Valkeinen
688f7018c21STomi Valkeinen reg.cursloc = 0;
689f7018c21STomi Valkeinen
690f7018c21STomi Valkeinen reg.cursc0 = 0;
691f7018c21STomi Valkeinen reg.cursc1 = 0xffffff;
692f7018c21STomi Valkeinen
693f7018c21STomi Valkeinen reg.stride = info->var.xres * cpp;
694f7018c21STomi Valkeinen reg.startaddr = info->var.yoffset * reg.stride
695f7018c21STomi Valkeinen + info->var.xoffset * cpp;
696f7018c21STomi Valkeinen
697f7018c21STomi Valkeinen reg.vidpll = do_calc_pll(freq, &fout);
698f7018c21STomi Valkeinen #if 0
699f7018c21STomi Valkeinen reg.mempll = do_calc_pll(..., &fout);
700f7018c21STomi Valkeinen reg.gfxpll = do_calc_pll(..., &fout);
701f7018c21STomi Valkeinen #endif
702f7018c21STomi Valkeinen
703f7018c21STomi Valkeinen if ((info->var.vmode & FB_VMODE_MASK) == FB_VMODE_INTERLACED)
704f7018c21STomi Valkeinen reg.vidcfg |= VIDCFG_INTERLACE;
705f7018c21STomi Valkeinen reg.miscinit0 = tdfx_inl(par, MISCINIT0);
706f7018c21STomi Valkeinen
707f7018c21STomi Valkeinen #if defined(__BIG_ENDIAN)
708f7018c21STomi Valkeinen switch (info->var.bits_per_pixel) {
709f7018c21STomi Valkeinen case 8:
710f7018c21STomi Valkeinen case 24:
711f7018c21STomi Valkeinen reg.miscinit0 &= ~(1 << 30);
712f7018c21STomi Valkeinen reg.miscinit0 &= ~(1 << 31);
713f7018c21STomi Valkeinen break;
714f7018c21STomi Valkeinen case 16:
715f7018c21STomi Valkeinen reg.miscinit0 |= (1 << 30);
716f7018c21STomi Valkeinen reg.miscinit0 |= (1 << 31);
717f7018c21STomi Valkeinen break;
718f7018c21STomi Valkeinen case 32:
719f7018c21STomi Valkeinen reg.miscinit0 |= (1 << 30);
720f7018c21STomi Valkeinen reg.miscinit0 &= ~(1 << 31);
721f7018c21STomi Valkeinen break;
722f7018c21STomi Valkeinen }
723f7018c21STomi Valkeinen #endif
724f7018c21STomi Valkeinen do_write_regs(info, ®);
725f7018c21STomi Valkeinen
726f7018c21STomi Valkeinen /* Now change fb_fix_screeninfo according to changes in par */
727f7018c21STomi Valkeinen info->fix.line_length = reg.stride;
728f7018c21STomi Valkeinen info->fix.visual = (info->var.bits_per_pixel == 8)
729f7018c21STomi Valkeinen ? FB_VISUAL_PSEUDOCOLOR
730f7018c21STomi Valkeinen : FB_VISUAL_TRUECOLOR;
731f7018c21STomi Valkeinen DPRINTK("Graphics mode is now set at %dx%d depth %d\n",
732f7018c21STomi Valkeinen info->var.xres, info->var.yres, info->var.bits_per_pixel);
733f7018c21STomi Valkeinen return 0;
734f7018c21STomi Valkeinen }
735f7018c21STomi Valkeinen
736f7018c21STomi Valkeinen /* A handy macro shamelessly pinched from matroxfb */
737f7018c21STomi Valkeinen #define CNVT_TOHW(val, width) ((((val) << (width)) + 0x7FFF - (val)) >> 16)
738f7018c21STomi Valkeinen
tdfxfb_setcolreg(unsigned regno,unsigned red,unsigned green,unsigned blue,unsigned transp,struct fb_info * info)739f7018c21STomi Valkeinen static int tdfxfb_setcolreg(unsigned regno, unsigned red, unsigned green,
740f7018c21STomi Valkeinen unsigned blue, unsigned transp,
741f7018c21STomi Valkeinen struct fb_info *info)
742f7018c21STomi Valkeinen {
743f7018c21STomi Valkeinen struct tdfx_par *par = info->par;
744f7018c21STomi Valkeinen u32 rgbcol;
745f7018c21STomi Valkeinen
746f7018c21STomi Valkeinen if (regno >= info->cmap.len || regno > 255)
747f7018c21STomi Valkeinen return 1;
748f7018c21STomi Valkeinen
749f7018c21STomi Valkeinen /* grayscale works only partially under directcolor */
750f7018c21STomi Valkeinen if (info->var.grayscale) {
751f7018c21STomi Valkeinen /* grayscale = 0.30*R + 0.59*G + 0.11*B */
752f7018c21STomi Valkeinen blue = (red * 77 + green * 151 + blue * 28) >> 8;
753f7018c21STomi Valkeinen green = blue;
754f7018c21STomi Valkeinen red = blue;
755f7018c21STomi Valkeinen }
756f7018c21STomi Valkeinen
757f7018c21STomi Valkeinen switch (info->fix.visual) {
758f7018c21STomi Valkeinen case FB_VISUAL_PSEUDOCOLOR:
759f7018c21STomi Valkeinen rgbcol = (((u32)red & 0xff00) << 8) |
760f7018c21STomi Valkeinen (((u32)green & 0xff00) << 0) |
761f7018c21STomi Valkeinen (((u32)blue & 0xff00) >> 8);
762f7018c21STomi Valkeinen do_setpalentry(par, regno, rgbcol);
763f7018c21STomi Valkeinen break;
764f7018c21STomi Valkeinen /* Truecolor has no hardware color palettes. */
765f7018c21STomi Valkeinen case FB_VISUAL_TRUECOLOR:
766f7018c21STomi Valkeinen if (regno < 16) {
767f7018c21STomi Valkeinen rgbcol = (CNVT_TOHW(red, info->var.red.length) <<
768f7018c21STomi Valkeinen info->var.red.offset) |
769f7018c21STomi Valkeinen (CNVT_TOHW(green, info->var.green.length) <<
770f7018c21STomi Valkeinen info->var.green.offset) |
771f7018c21STomi Valkeinen (CNVT_TOHW(blue, info->var.blue.length) <<
772f7018c21STomi Valkeinen info->var.blue.offset) |
773f7018c21STomi Valkeinen (CNVT_TOHW(transp, info->var.transp.length) <<
774f7018c21STomi Valkeinen info->var.transp.offset);
775f7018c21STomi Valkeinen par->palette[regno] = rgbcol;
776f7018c21STomi Valkeinen }
777f7018c21STomi Valkeinen
778f7018c21STomi Valkeinen break;
779f7018c21STomi Valkeinen default:
780f7018c21STomi Valkeinen DPRINTK("bad depth %u\n", info->var.bits_per_pixel);
781f7018c21STomi Valkeinen break;
782f7018c21STomi Valkeinen }
783f7018c21STomi Valkeinen
784f7018c21STomi Valkeinen return 0;
785f7018c21STomi Valkeinen }
786f7018c21STomi Valkeinen
787f7018c21STomi Valkeinen /* 0 unblank, 1 blank, 2 no vsync, 3 no hsync, 4 off */
tdfxfb_blank(int blank,struct fb_info * info)788f7018c21STomi Valkeinen static int tdfxfb_blank(int blank, struct fb_info *info)
789f7018c21STomi Valkeinen {
790f7018c21STomi Valkeinen struct tdfx_par *par = info->par;
791f7018c21STomi Valkeinen int vgablank = 1;
792f7018c21STomi Valkeinen u32 dacmode = tdfx_inl(par, DACMODE);
793f7018c21STomi Valkeinen
794f7018c21STomi Valkeinen dacmode &= ~(BIT(1) | BIT(3));
795f7018c21STomi Valkeinen
796f7018c21STomi Valkeinen switch (blank) {
797f7018c21STomi Valkeinen case FB_BLANK_UNBLANK: /* Screen: On; HSync: On, VSync: On */
798f7018c21STomi Valkeinen vgablank = 0;
799f7018c21STomi Valkeinen break;
800f7018c21STomi Valkeinen case FB_BLANK_NORMAL: /* Screen: Off; HSync: On, VSync: On */
801f7018c21STomi Valkeinen break;
802f7018c21STomi Valkeinen case FB_BLANK_VSYNC_SUSPEND: /* Screen: Off; HSync: On, VSync: Off */
803f7018c21STomi Valkeinen dacmode |= BIT(3);
804f7018c21STomi Valkeinen break;
805f7018c21STomi Valkeinen case FB_BLANK_HSYNC_SUSPEND: /* Screen: Off; HSync: Off, VSync: On */
806f7018c21STomi Valkeinen dacmode |= BIT(1);
807f7018c21STomi Valkeinen break;
808f7018c21STomi Valkeinen case FB_BLANK_POWERDOWN: /* Screen: Off; HSync: Off, VSync: Off */
809f7018c21STomi Valkeinen dacmode |= BIT(1) | BIT(3);
810f7018c21STomi Valkeinen break;
811f7018c21STomi Valkeinen }
812f7018c21STomi Valkeinen
813f7018c21STomi Valkeinen banshee_make_room(par, 1);
814f7018c21STomi Valkeinen tdfx_outl(par, DACMODE, dacmode);
815f7018c21STomi Valkeinen if (vgablank)
816f7018c21STomi Valkeinen vga_disable_video(par);
817f7018c21STomi Valkeinen else
818f7018c21STomi Valkeinen vga_enable_video(par);
819f7018c21STomi Valkeinen return 0;
820f7018c21STomi Valkeinen }
821f7018c21STomi Valkeinen
822f7018c21STomi Valkeinen /*
823f7018c21STomi Valkeinen * Set the starting position of the visible screen to var->yoffset
824f7018c21STomi Valkeinen */
tdfxfb_pan_display(struct fb_var_screeninfo * var,struct fb_info * info)825f7018c21STomi Valkeinen static int tdfxfb_pan_display(struct fb_var_screeninfo *var,
826f7018c21STomi Valkeinen struct fb_info *info)
827f7018c21STomi Valkeinen {
828f7018c21STomi Valkeinen struct tdfx_par *par = info->par;
829f7018c21STomi Valkeinen u32 addr = var->yoffset * info->fix.line_length;
830f7018c21STomi Valkeinen
831f7018c21STomi Valkeinen if (nopan || var->xoffset)
832f7018c21STomi Valkeinen return -EINVAL;
833f7018c21STomi Valkeinen
834f7018c21STomi Valkeinen banshee_make_room(par, 1);
835f7018c21STomi Valkeinen tdfx_outl(par, VIDDESKSTART, addr);
836f7018c21STomi Valkeinen
837f7018c21STomi Valkeinen return 0;
838f7018c21STomi Valkeinen }
839f7018c21STomi Valkeinen
840f7018c21STomi Valkeinen #ifdef CONFIG_FB_3DFX_ACCEL
841f7018c21STomi Valkeinen /*
842f7018c21STomi Valkeinen * FillRect 2D command (solidfill or invert (via ROP_XOR))
843f7018c21STomi Valkeinen */
tdfxfb_fillrect(struct fb_info * info,const struct fb_fillrect * rect)844f7018c21STomi Valkeinen static void tdfxfb_fillrect(struct fb_info *info,
845f7018c21STomi Valkeinen const struct fb_fillrect *rect)
846f7018c21STomi Valkeinen {
847f7018c21STomi Valkeinen struct tdfx_par *par = info->par;
848f7018c21STomi Valkeinen u32 bpp = info->var.bits_per_pixel;
849f7018c21STomi Valkeinen u32 stride = info->fix.line_length;
850f7018c21STomi Valkeinen u32 fmt = stride | ((bpp + ((bpp == 8) ? 0 : 8)) << 13);
851f7018c21STomi Valkeinen int tdfx_rop;
852f7018c21STomi Valkeinen u32 dx = rect->dx;
853f7018c21STomi Valkeinen u32 dy = rect->dy;
854f7018c21STomi Valkeinen u32 dstbase = 0;
855f7018c21STomi Valkeinen
856f7018c21STomi Valkeinen if (rect->rop == ROP_COPY)
857f7018c21STomi Valkeinen tdfx_rop = TDFX_ROP_COPY;
858f7018c21STomi Valkeinen else
859f7018c21STomi Valkeinen tdfx_rop = TDFX_ROP_XOR;
860f7018c21STomi Valkeinen
861f7018c21STomi Valkeinen /* assume always rect->height < 4096 */
862f7018c21STomi Valkeinen if (dy + rect->height > 4095) {
863f7018c21STomi Valkeinen dstbase = stride * dy;
864f7018c21STomi Valkeinen dy = 0;
865f7018c21STomi Valkeinen }
866f7018c21STomi Valkeinen /* assume always rect->width < 4096 */
867f7018c21STomi Valkeinen if (dx + rect->width > 4095) {
868f7018c21STomi Valkeinen dstbase += dx * bpp >> 3;
869f7018c21STomi Valkeinen dx = 0;
870f7018c21STomi Valkeinen }
871f7018c21STomi Valkeinen banshee_make_room(par, 6);
872f7018c21STomi Valkeinen tdfx_outl(par, DSTFORMAT, fmt);
873f7018c21STomi Valkeinen if (info->fix.visual == FB_VISUAL_PSEUDOCOLOR) {
874f7018c21STomi Valkeinen tdfx_outl(par, COLORFORE, rect->color);
875f7018c21STomi Valkeinen } else { /* FB_VISUAL_TRUECOLOR */
876f7018c21STomi Valkeinen tdfx_outl(par, COLORFORE, par->palette[rect->color]);
877f7018c21STomi Valkeinen }
878f7018c21STomi Valkeinen tdfx_outl(par, COMMAND_2D, COMMAND_2D_FILLRECT | (tdfx_rop << 24));
879f7018c21STomi Valkeinen tdfx_outl(par, DSTBASE, dstbase);
880f7018c21STomi Valkeinen tdfx_outl(par, DSTSIZE, rect->width | (rect->height << 16));
881f7018c21STomi Valkeinen tdfx_outl(par, LAUNCH_2D, dx | (dy << 16));
882f7018c21STomi Valkeinen }
883f7018c21STomi Valkeinen
884f7018c21STomi Valkeinen /*
885f7018c21STomi Valkeinen * Screen-to-Screen BitBlt 2D command (for the bmove fb op.)
886f7018c21STomi Valkeinen */
tdfxfb_copyarea(struct fb_info * info,const struct fb_copyarea * area)887f7018c21STomi Valkeinen static void tdfxfb_copyarea(struct fb_info *info,
888f7018c21STomi Valkeinen const struct fb_copyarea *area)
889f7018c21STomi Valkeinen {
890f7018c21STomi Valkeinen struct tdfx_par *par = info->par;
891f7018c21STomi Valkeinen u32 sx = area->sx, sy = area->sy, dx = area->dx, dy = area->dy;
892f7018c21STomi Valkeinen u32 bpp = info->var.bits_per_pixel;
893f7018c21STomi Valkeinen u32 stride = info->fix.line_length;
894f7018c21STomi Valkeinen u32 blitcmd = COMMAND_2D_S2S_BITBLT | (TDFX_ROP_COPY << 24);
895f7018c21STomi Valkeinen u32 fmt = stride | ((bpp + ((bpp == 8) ? 0 : 8)) << 13);
896f7018c21STomi Valkeinen u32 dstbase = 0;
897f7018c21STomi Valkeinen u32 srcbase = 0;
898f7018c21STomi Valkeinen
899f7018c21STomi Valkeinen /* assume always area->height < 4096 */
900f7018c21STomi Valkeinen if (sy + area->height > 4095) {
901f7018c21STomi Valkeinen srcbase = stride * sy;
902f7018c21STomi Valkeinen sy = 0;
903f7018c21STomi Valkeinen }
904f7018c21STomi Valkeinen /* assume always area->width < 4096 */
905f7018c21STomi Valkeinen if (sx + area->width > 4095) {
906f7018c21STomi Valkeinen srcbase += sx * bpp >> 3;
907f7018c21STomi Valkeinen sx = 0;
908f7018c21STomi Valkeinen }
909f7018c21STomi Valkeinen /* assume always area->height < 4096 */
910f7018c21STomi Valkeinen if (dy + area->height > 4095) {
911f7018c21STomi Valkeinen dstbase = stride * dy;
912f7018c21STomi Valkeinen dy = 0;
913f7018c21STomi Valkeinen }
914f7018c21STomi Valkeinen /* assume always area->width < 4096 */
915f7018c21STomi Valkeinen if (dx + area->width > 4095) {
916f7018c21STomi Valkeinen dstbase += dx * bpp >> 3;
917f7018c21STomi Valkeinen dx = 0;
918f7018c21STomi Valkeinen }
919f7018c21STomi Valkeinen
920f7018c21STomi Valkeinen if (area->sx <= area->dx) {
921f7018c21STomi Valkeinen /* -X */
922f7018c21STomi Valkeinen blitcmd |= BIT(14);
923f7018c21STomi Valkeinen sx += area->width - 1;
924f7018c21STomi Valkeinen dx += area->width - 1;
925f7018c21STomi Valkeinen }
926f7018c21STomi Valkeinen if (area->sy <= area->dy) {
927f7018c21STomi Valkeinen /* -Y */
928f7018c21STomi Valkeinen blitcmd |= BIT(15);
929f7018c21STomi Valkeinen sy += area->height - 1;
930f7018c21STomi Valkeinen dy += area->height - 1;
931f7018c21STomi Valkeinen }
932f7018c21STomi Valkeinen
933f7018c21STomi Valkeinen banshee_make_room(par, 8);
934f7018c21STomi Valkeinen
935f7018c21STomi Valkeinen tdfx_outl(par, SRCFORMAT, fmt);
936f7018c21STomi Valkeinen tdfx_outl(par, DSTFORMAT, fmt);
937f7018c21STomi Valkeinen tdfx_outl(par, COMMAND_2D, blitcmd);
938f7018c21STomi Valkeinen tdfx_outl(par, DSTSIZE, area->width | (area->height << 16));
939f7018c21STomi Valkeinen tdfx_outl(par, DSTXY, dx | (dy << 16));
940f7018c21STomi Valkeinen tdfx_outl(par, SRCBASE, srcbase);
941f7018c21STomi Valkeinen tdfx_outl(par, DSTBASE, dstbase);
942f7018c21STomi Valkeinen tdfx_outl(par, LAUNCH_2D, sx | (sy << 16));
943f7018c21STomi Valkeinen }
944f7018c21STomi Valkeinen
tdfxfb_imageblit(struct fb_info * info,const struct fb_image * image)945f7018c21STomi Valkeinen static void tdfxfb_imageblit(struct fb_info *info, const struct fb_image *image)
946f7018c21STomi Valkeinen {
947f7018c21STomi Valkeinen struct tdfx_par *par = info->par;
948f7018c21STomi Valkeinen int size = image->height * ((image->width * image->depth + 7) >> 3);
949f7018c21STomi Valkeinen int fifo_free;
950f7018c21STomi Valkeinen int i, stride = info->fix.line_length;
951f7018c21STomi Valkeinen u32 bpp = info->var.bits_per_pixel;
952f7018c21STomi Valkeinen u32 dstfmt = stride | ((bpp + ((bpp == 8) ? 0 : 8)) << 13);
953f7018c21STomi Valkeinen u8 *chardata = (u8 *) image->data;
954f7018c21STomi Valkeinen u32 srcfmt;
955f7018c21STomi Valkeinen u32 dx = image->dx;
956f7018c21STomi Valkeinen u32 dy = image->dy;
957f7018c21STomi Valkeinen u32 dstbase = 0;
958f7018c21STomi Valkeinen
959f7018c21STomi Valkeinen if (image->depth != 1) {
960f7018c21STomi Valkeinen #ifdef BROKEN_CODE
961f7018c21STomi Valkeinen banshee_make_room(par, 6 + ((size + 3) >> 2));
962f7018c21STomi Valkeinen srcfmt = stride | ((bpp + ((bpp == 8) ? 0 : 8)) << 13) |
963f7018c21STomi Valkeinen 0x400000;
964f7018c21STomi Valkeinen #else
965f7018c21STomi Valkeinen cfb_imageblit(info, image);
966f7018c21STomi Valkeinen #endif
967f7018c21STomi Valkeinen return;
968f7018c21STomi Valkeinen }
969f7018c21STomi Valkeinen banshee_make_room(par, 9);
970f7018c21STomi Valkeinen switch (info->fix.visual) {
971f7018c21STomi Valkeinen case FB_VISUAL_PSEUDOCOLOR:
972f7018c21STomi Valkeinen tdfx_outl(par, COLORFORE, image->fg_color);
973f7018c21STomi Valkeinen tdfx_outl(par, COLORBACK, image->bg_color);
974f7018c21STomi Valkeinen break;
975f7018c21STomi Valkeinen case FB_VISUAL_TRUECOLOR:
976f7018c21STomi Valkeinen default:
977f7018c21STomi Valkeinen tdfx_outl(par, COLORFORE,
978f7018c21STomi Valkeinen par->palette[image->fg_color]);
979f7018c21STomi Valkeinen tdfx_outl(par, COLORBACK,
980f7018c21STomi Valkeinen par->palette[image->bg_color]);
981f7018c21STomi Valkeinen }
982f7018c21STomi Valkeinen #ifdef __BIG_ENDIAN
983f7018c21STomi Valkeinen srcfmt = 0x400000 | BIT(20);
984f7018c21STomi Valkeinen #else
985f7018c21STomi Valkeinen srcfmt = 0x400000;
986f7018c21STomi Valkeinen #endif
987f7018c21STomi Valkeinen /* assume always image->height < 4096 */
988f7018c21STomi Valkeinen if (dy + image->height > 4095) {
989f7018c21STomi Valkeinen dstbase = stride * dy;
990f7018c21STomi Valkeinen dy = 0;
991f7018c21STomi Valkeinen }
992f7018c21STomi Valkeinen /* assume always image->width < 4096 */
993f7018c21STomi Valkeinen if (dx + image->width > 4095) {
994f7018c21STomi Valkeinen dstbase += dx * bpp >> 3;
995f7018c21STomi Valkeinen dx = 0;
996f7018c21STomi Valkeinen }
997f7018c21STomi Valkeinen
998f7018c21STomi Valkeinen tdfx_outl(par, DSTBASE, dstbase);
999f7018c21STomi Valkeinen tdfx_outl(par, SRCXY, 0);
1000f7018c21STomi Valkeinen tdfx_outl(par, DSTXY, dx | (dy << 16));
1001f7018c21STomi Valkeinen tdfx_outl(par, COMMAND_2D,
1002f7018c21STomi Valkeinen COMMAND_2D_H2S_BITBLT | (TDFX_ROP_COPY << 24));
1003f7018c21STomi Valkeinen tdfx_outl(par, SRCFORMAT, srcfmt);
1004f7018c21STomi Valkeinen tdfx_outl(par, DSTFORMAT, dstfmt);
1005f7018c21STomi Valkeinen tdfx_outl(par, DSTSIZE, image->width | (image->height << 16));
1006f7018c21STomi Valkeinen
1007f7018c21STomi Valkeinen /* A count of how many free FIFO entries we've requested.
1008f7018c21STomi Valkeinen * When this goes negative, we need to request more. */
1009f7018c21STomi Valkeinen fifo_free = 0;
1010f7018c21STomi Valkeinen
1011f7018c21STomi Valkeinen /* Send four bytes at a time of data */
1012f7018c21STomi Valkeinen for (i = (size >> 2); i > 0; i--) {
1013f7018c21STomi Valkeinen if (--fifo_free < 0) {
1014f7018c21STomi Valkeinen fifo_free = 31;
1015f7018c21STomi Valkeinen banshee_make_room(par, fifo_free);
1016f7018c21STomi Valkeinen }
1017f7018c21STomi Valkeinen tdfx_outl(par, LAUNCH_2D, *(u32 *)chardata);
1018f7018c21STomi Valkeinen chardata += 4;
1019f7018c21STomi Valkeinen }
1020f7018c21STomi Valkeinen
1021f7018c21STomi Valkeinen /* Send the leftovers now */
1022f7018c21STomi Valkeinen banshee_make_room(par, 3);
1023f7018c21STomi Valkeinen switch (size % 4) {
1024f7018c21STomi Valkeinen case 0:
1025f7018c21STomi Valkeinen break;
1026f7018c21STomi Valkeinen case 1:
1027f7018c21STomi Valkeinen tdfx_outl(par, LAUNCH_2D, *chardata);
1028f7018c21STomi Valkeinen break;
1029f7018c21STomi Valkeinen case 2:
1030f7018c21STomi Valkeinen tdfx_outl(par, LAUNCH_2D, *(u16 *)chardata);
1031f7018c21STomi Valkeinen break;
1032f7018c21STomi Valkeinen case 3:
1033f7018c21STomi Valkeinen tdfx_outl(par, LAUNCH_2D,
1034f7018c21STomi Valkeinen *(u16 *)chardata | (chardata[3] << 24));
1035f7018c21STomi Valkeinen break;
1036f7018c21STomi Valkeinen }
1037f7018c21STomi Valkeinen }
1038f7018c21STomi Valkeinen #endif /* CONFIG_FB_3DFX_ACCEL */
1039f7018c21STomi Valkeinen
tdfxfb_cursor(struct fb_info * info,struct fb_cursor * cursor)1040f7018c21STomi Valkeinen static int tdfxfb_cursor(struct fb_info *info, struct fb_cursor *cursor)
1041f7018c21STomi Valkeinen {
1042f7018c21STomi Valkeinen struct tdfx_par *par = info->par;
1043f7018c21STomi Valkeinen u32 vidcfg;
1044f7018c21STomi Valkeinen
1045f7018c21STomi Valkeinen if (!hwcursor)
1046f7018c21STomi Valkeinen return -EINVAL; /* just to force soft_cursor() call */
1047f7018c21STomi Valkeinen
1048f7018c21STomi Valkeinen /* Too large of a cursor or wrong bpp :-( */
1049f7018c21STomi Valkeinen if (cursor->image.width > 64 ||
1050f7018c21STomi Valkeinen cursor->image.height > 64 ||
1051f7018c21STomi Valkeinen cursor->image.depth > 1)
1052f7018c21STomi Valkeinen return -EINVAL;
1053f7018c21STomi Valkeinen
1054f7018c21STomi Valkeinen vidcfg = tdfx_inl(par, VIDPROCCFG);
1055f7018c21STomi Valkeinen if (cursor->enable)
1056f7018c21STomi Valkeinen tdfx_outl(par, VIDPROCCFG, vidcfg | VIDCFG_HWCURSOR_ENABLE);
1057f7018c21STomi Valkeinen else
1058f7018c21STomi Valkeinen tdfx_outl(par, VIDPROCCFG, vidcfg & ~VIDCFG_HWCURSOR_ENABLE);
1059f7018c21STomi Valkeinen
1060f7018c21STomi Valkeinen /*
1061f7018c21STomi Valkeinen * If the cursor is not be changed this means either we want the
1062f7018c21STomi Valkeinen * current cursor state (if enable is set) or we want to query what
1063f7018c21STomi Valkeinen * we can do with the cursor (if enable is not set)
1064f7018c21STomi Valkeinen */
1065f7018c21STomi Valkeinen if (!cursor->set)
1066f7018c21STomi Valkeinen return 0;
1067f7018c21STomi Valkeinen
1068f7018c21STomi Valkeinen /* fix cursor color - XFree86 forgets to restore it properly */
1069f7018c21STomi Valkeinen if (cursor->set & FB_CUR_SETCMAP) {
1070f7018c21STomi Valkeinen struct fb_cmap cmap = info->cmap;
1071f7018c21STomi Valkeinen u32 bg_idx = cursor->image.bg_color;
1072f7018c21STomi Valkeinen u32 fg_idx = cursor->image.fg_color;
1073f7018c21STomi Valkeinen unsigned long bg_color, fg_color;
1074f7018c21STomi Valkeinen
1075f7018c21STomi Valkeinen fg_color = (((u32)cmap.red[fg_idx] & 0xff00) << 8) |
1076f7018c21STomi Valkeinen (((u32)cmap.green[fg_idx] & 0xff00) << 0) |
1077f7018c21STomi Valkeinen (((u32)cmap.blue[fg_idx] & 0xff00) >> 8);
1078f7018c21STomi Valkeinen bg_color = (((u32)cmap.red[bg_idx] & 0xff00) << 8) |
1079f7018c21STomi Valkeinen (((u32)cmap.green[bg_idx] & 0xff00) << 0) |
1080f7018c21STomi Valkeinen (((u32)cmap.blue[bg_idx] & 0xff00) >> 8);
1081f7018c21STomi Valkeinen banshee_make_room(par, 2);
1082f7018c21STomi Valkeinen tdfx_outl(par, HWCURC0, bg_color);
1083f7018c21STomi Valkeinen tdfx_outl(par, HWCURC1, fg_color);
1084f7018c21STomi Valkeinen }
1085f7018c21STomi Valkeinen
1086f7018c21STomi Valkeinen if (cursor->set & FB_CUR_SETPOS) {
1087f7018c21STomi Valkeinen int x = cursor->image.dx;
1088f7018c21STomi Valkeinen int y = cursor->image.dy - info->var.yoffset;
1089f7018c21STomi Valkeinen
1090f7018c21STomi Valkeinen x += 63;
1091f7018c21STomi Valkeinen y += 63;
1092f7018c21STomi Valkeinen banshee_make_room(par, 1);
1093f7018c21STomi Valkeinen tdfx_outl(par, HWCURLOC, (y << 16) + x);
1094f7018c21STomi Valkeinen }
1095f7018c21STomi Valkeinen if (cursor->set & (FB_CUR_SETIMAGE | FB_CUR_SETSHAPE)) {
1096f7018c21STomi Valkeinen /*
1097f7018c21STomi Valkeinen * Voodoo 3 and above cards use 2 monochrome cursor patterns.
1098f7018c21STomi Valkeinen * The reason is so the card can fetch 8 words at a time
1099f7018c21STomi Valkeinen * and are stored on chip for use for the next 8 scanlines.
1100f7018c21STomi Valkeinen * This reduces the number of times for access to draw the
1101f7018c21STomi Valkeinen * cursor for each screen refresh.
1102f7018c21STomi Valkeinen * Each pattern is a bitmap of 64 bit wide and 64 bit high
1103f7018c21STomi Valkeinen * (total of 8192 bits or 1024 bytes). The two patterns are
1104f7018c21STomi Valkeinen * stored in such a way that pattern 0 always resides in the
1105f7018c21STomi Valkeinen * lower half (least significant 64 bits) of a 128 bit word
1106f7018c21STomi Valkeinen * and pattern 1 the upper half. If you examine the data of
1107f7018c21STomi Valkeinen * the cursor image the graphics card uses then from the
1108f7018c21STomi Valkeinen * beginning you see line one of pattern 0, line one of
1109f7018c21STomi Valkeinen * pattern 1, line two of pattern 0, line two of pattern 1,
1110f7018c21STomi Valkeinen * etc etc. The linear stride for the cursor is always 16 bytes
1111f7018c21STomi Valkeinen * (128 bits) which is the maximum cursor width times two for
1112f7018c21STomi Valkeinen * the two monochrome patterns.
1113f7018c21STomi Valkeinen */
1114f7018c21STomi Valkeinen u8 __iomem *cursorbase = info->screen_base + info->fix.smem_len;
1115f7018c21STomi Valkeinen u8 *bitmap = (u8 *)cursor->image.data;
1116f7018c21STomi Valkeinen u8 *mask = (u8 *)cursor->mask;
1117f7018c21STomi Valkeinen int i;
1118f7018c21STomi Valkeinen
111920d54e48SThomas Zimmermann fb_memset_io(cursorbase, 0, 1024);
1120f7018c21STomi Valkeinen
1121f7018c21STomi Valkeinen for (i = 0; i < cursor->image.height; i++) {
1122f7018c21STomi Valkeinen int h = 0;
1123f7018c21STomi Valkeinen int j = (cursor->image.width + 7) >> 3;
1124f7018c21STomi Valkeinen
1125f7018c21STomi Valkeinen for (; j > 0; j--) {
1126f7018c21STomi Valkeinen u8 data = *mask ^ *bitmap;
1127f7018c21STomi Valkeinen if (cursor->rop == ROP_COPY)
1128f7018c21STomi Valkeinen data = *mask & *bitmap;
1129f7018c21STomi Valkeinen /* Pattern 0. Copy the cursor mask to it */
1130f7018c21STomi Valkeinen fb_writeb(*mask, cursorbase + h);
1131f7018c21STomi Valkeinen mask++;
1132f7018c21STomi Valkeinen /* Pattern 1. Copy the cursor bitmap to it */
1133f7018c21STomi Valkeinen fb_writeb(data, cursorbase + h + 8);
1134f7018c21STomi Valkeinen bitmap++;
1135f7018c21STomi Valkeinen h++;
1136f7018c21STomi Valkeinen }
1137f7018c21STomi Valkeinen cursorbase += 16;
1138f7018c21STomi Valkeinen }
1139f7018c21STomi Valkeinen }
1140f7018c21STomi Valkeinen return 0;
1141f7018c21STomi Valkeinen }
1142f7018c21STomi Valkeinen
11438a48ac33SJani Nikula static const struct fb_ops tdfxfb_ops = {
1144f7018c21STomi Valkeinen .owner = THIS_MODULE,
1145f7018c21STomi Valkeinen .fb_check_var = tdfxfb_check_var,
1146f7018c21STomi Valkeinen .fb_set_par = tdfxfb_set_par,
1147f7018c21STomi Valkeinen .fb_setcolreg = tdfxfb_setcolreg,
1148f7018c21STomi Valkeinen .fb_blank = tdfxfb_blank,
1149f7018c21STomi Valkeinen .fb_pan_display = tdfxfb_pan_display,
1150f7018c21STomi Valkeinen .fb_sync = banshee_wait_idle,
1151f7018c21STomi Valkeinen .fb_cursor = tdfxfb_cursor,
1152f7018c21STomi Valkeinen #ifdef CONFIG_FB_3DFX_ACCEL
1153f7018c21STomi Valkeinen .fb_fillrect = tdfxfb_fillrect,
1154f7018c21STomi Valkeinen .fb_copyarea = tdfxfb_copyarea,
1155f7018c21STomi Valkeinen .fb_imageblit = tdfxfb_imageblit,
1156f7018c21STomi Valkeinen #else
1157f7018c21STomi Valkeinen .fb_fillrect = cfb_fillrect,
1158f7018c21STomi Valkeinen .fb_copyarea = cfb_copyarea,
1159f7018c21STomi Valkeinen .fb_imageblit = cfb_imageblit,
1160f7018c21STomi Valkeinen #endif
1161f7018c21STomi Valkeinen };
1162f7018c21STomi Valkeinen
1163f7018c21STomi Valkeinen #ifdef CONFIG_FB_3DFX_I2C
1164f7018c21STomi Valkeinen /* The voo GPIO registers don't have individual masks for each bit
1165f7018c21STomi Valkeinen so we always have to read before writing. */
1166f7018c21STomi Valkeinen
tdfxfb_i2c_setscl(void * data,int val)1167f7018c21STomi Valkeinen static void tdfxfb_i2c_setscl(void *data, int val)
1168f7018c21STomi Valkeinen {
1169f7018c21STomi Valkeinen struct tdfxfb_i2c_chan *chan = data;
1170f7018c21STomi Valkeinen struct tdfx_par *par = chan->par;
1171f7018c21STomi Valkeinen unsigned int r;
1172f7018c21STomi Valkeinen
1173f7018c21STomi Valkeinen r = tdfx_inl(par, VIDSERPARPORT);
1174f7018c21STomi Valkeinen if (val)
1175f7018c21STomi Valkeinen r |= I2C_SCL_OUT;
1176f7018c21STomi Valkeinen else
1177f7018c21STomi Valkeinen r &= ~I2C_SCL_OUT;
1178f7018c21STomi Valkeinen tdfx_outl(par, VIDSERPARPORT, r);
1179f7018c21STomi Valkeinen tdfx_inl(par, VIDSERPARPORT); /* flush posted write */
1180f7018c21STomi Valkeinen }
1181f7018c21STomi Valkeinen
tdfxfb_i2c_setsda(void * data,int val)1182f7018c21STomi Valkeinen static void tdfxfb_i2c_setsda(void *data, int val)
1183f7018c21STomi Valkeinen {
1184f7018c21STomi Valkeinen struct tdfxfb_i2c_chan *chan = data;
1185f7018c21STomi Valkeinen struct tdfx_par *par = chan->par;
1186f7018c21STomi Valkeinen unsigned int r;
1187f7018c21STomi Valkeinen
1188f7018c21STomi Valkeinen r = tdfx_inl(par, VIDSERPARPORT);
1189f7018c21STomi Valkeinen if (val)
1190f7018c21STomi Valkeinen r |= I2C_SDA_OUT;
1191f7018c21STomi Valkeinen else
1192f7018c21STomi Valkeinen r &= ~I2C_SDA_OUT;
1193f7018c21STomi Valkeinen tdfx_outl(par, VIDSERPARPORT, r);
1194f7018c21STomi Valkeinen tdfx_inl(par, VIDSERPARPORT); /* flush posted write */
1195f7018c21STomi Valkeinen }
1196f7018c21STomi Valkeinen
1197f7018c21STomi Valkeinen /* The GPIO pins are open drain, so the pins always remain outputs.
1198f7018c21STomi Valkeinen We rely on the i2c-algo-bit routines to set the pins high before
1199f7018c21STomi Valkeinen reading the input from other chips. */
1200f7018c21STomi Valkeinen
tdfxfb_i2c_getscl(void * data)1201f7018c21STomi Valkeinen static int tdfxfb_i2c_getscl(void *data)
1202f7018c21STomi Valkeinen {
1203f7018c21STomi Valkeinen struct tdfxfb_i2c_chan *chan = data;
1204f7018c21STomi Valkeinen struct tdfx_par *par = chan->par;
1205f7018c21STomi Valkeinen
1206f7018c21STomi Valkeinen return (0 != (tdfx_inl(par, VIDSERPARPORT) & I2C_SCL_IN));
1207f7018c21STomi Valkeinen }
1208f7018c21STomi Valkeinen
tdfxfb_i2c_getsda(void * data)1209f7018c21STomi Valkeinen static int tdfxfb_i2c_getsda(void *data)
1210f7018c21STomi Valkeinen {
1211f7018c21STomi Valkeinen struct tdfxfb_i2c_chan *chan = data;
1212f7018c21STomi Valkeinen struct tdfx_par *par = chan->par;
1213f7018c21STomi Valkeinen
1214f7018c21STomi Valkeinen return (0 != (tdfx_inl(par, VIDSERPARPORT) & I2C_SDA_IN));
1215f7018c21STomi Valkeinen }
1216f7018c21STomi Valkeinen
tdfxfb_ddc_setscl(void * data,int val)1217f7018c21STomi Valkeinen static void tdfxfb_ddc_setscl(void *data, int val)
1218f7018c21STomi Valkeinen {
1219f7018c21STomi Valkeinen struct tdfxfb_i2c_chan *chan = data;
1220f7018c21STomi Valkeinen struct tdfx_par *par = chan->par;
1221f7018c21STomi Valkeinen unsigned int r;
1222f7018c21STomi Valkeinen
1223f7018c21STomi Valkeinen r = tdfx_inl(par, VIDSERPARPORT);
1224f7018c21STomi Valkeinen if (val)
1225f7018c21STomi Valkeinen r |= DDC_SCL_OUT;
1226f7018c21STomi Valkeinen else
1227f7018c21STomi Valkeinen r &= ~DDC_SCL_OUT;
1228f7018c21STomi Valkeinen tdfx_outl(par, VIDSERPARPORT, r);
1229f7018c21STomi Valkeinen tdfx_inl(par, VIDSERPARPORT); /* flush posted write */
1230f7018c21STomi Valkeinen }
1231f7018c21STomi Valkeinen
tdfxfb_ddc_setsda(void * data,int val)1232f7018c21STomi Valkeinen static void tdfxfb_ddc_setsda(void *data, int val)
1233f7018c21STomi Valkeinen {
1234f7018c21STomi Valkeinen struct tdfxfb_i2c_chan *chan = data;
1235f7018c21STomi Valkeinen struct tdfx_par *par = chan->par;
1236f7018c21STomi Valkeinen unsigned int r;
1237f7018c21STomi Valkeinen
1238f7018c21STomi Valkeinen r = tdfx_inl(par, VIDSERPARPORT);
1239f7018c21STomi Valkeinen if (val)
1240f7018c21STomi Valkeinen r |= DDC_SDA_OUT;
1241f7018c21STomi Valkeinen else
1242f7018c21STomi Valkeinen r &= ~DDC_SDA_OUT;
1243f7018c21STomi Valkeinen tdfx_outl(par, VIDSERPARPORT, r);
1244f7018c21STomi Valkeinen tdfx_inl(par, VIDSERPARPORT); /* flush posted write */
1245f7018c21STomi Valkeinen }
1246f7018c21STomi Valkeinen
tdfxfb_ddc_getscl(void * data)1247f7018c21STomi Valkeinen static int tdfxfb_ddc_getscl(void *data)
1248f7018c21STomi Valkeinen {
1249f7018c21STomi Valkeinen struct tdfxfb_i2c_chan *chan = data;
1250f7018c21STomi Valkeinen struct tdfx_par *par = chan->par;
1251f7018c21STomi Valkeinen
1252f7018c21STomi Valkeinen return (0 != (tdfx_inl(par, VIDSERPARPORT) & DDC_SCL_IN));
1253f7018c21STomi Valkeinen }
1254f7018c21STomi Valkeinen
tdfxfb_ddc_getsda(void * data)1255f7018c21STomi Valkeinen static int tdfxfb_ddc_getsda(void *data)
1256f7018c21STomi Valkeinen {
1257f7018c21STomi Valkeinen struct tdfxfb_i2c_chan *chan = data;
1258f7018c21STomi Valkeinen struct tdfx_par *par = chan->par;
1259f7018c21STomi Valkeinen
1260f7018c21STomi Valkeinen return (0 != (tdfx_inl(par, VIDSERPARPORT) & DDC_SDA_IN));
1261f7018c21STomi Valkeinen }
1262f7018c21STomi Valkeinen
tdfxfb_setup_ddc_bus(struct tdfxfb_i2c_chan * chan,const char * name,struct device * dev)1263f7018c21STomi Valkeinen static int tdfxfb_setup_ddc_bus(struct tdfxfb_i2c_chan *chan, const char *name,
1264f7018c21STomi Valkeinen struct device *dev)
1265f7018c21STomi Valkeinen {
1266f7018c21STomi Valkeinen int rc;
1267f7018c21STomi Valkeinen
12688d026858SWolfram Sang strscpy(chan->adapter.name, name, sizeof(chan->adapter.name));
1269f7018c21STomi Valkeinen chan->adapter.owner = THIS_MODULE;
1270f7018c21STomi Valkeinen chan->adapter.class = I2C_CLASS_DDC;
1271f7018c21STomi Valkeinen chan->adapter.algo_data = &chan->algo;
1272f7018c21STomi Valkeinen chan->adapter.dev.parent = dev;
1273f7018c21STomi Valkeinen chan->algo.setsda = tdfxfb_ddc_setsda;
1274f7018c21STomi Valkeinen chan->algo.setscl = tdfxfb_ddc_setscl;
1275f7018c21STomi Valkeinen chan->algo.getsda = tdfxfb_ddc_getsda;
1276f7018c21STomi Valkeinen chan->algo.getscl = tdfxfb_ddc_getscl;
1277f7018c21STomi Valkeinen chan->algo.udelay = 10;
1278f7018c21STomi Valkeinen chan->algo.timeout = msecs_to_jiffies(500);
1279f7018c21STomi Valkeinen chan->algo.data = chan;
1280f7018c21STomi Valkeinen
1281f7018c21STomi Valkeinen i2c_set_adapdata(&chan->adapter, chan);
1282f7018c21STomi Valkeinen
1283f7018c21STomi Valkeinen rc = i2c_bit_add_bus(&chan->adapter);
1284f7018c21STomi Valkeinen if (rc == 0)
1285f7018c21STomi Valkeinen DPRINTK("I2C bus %s registered.\n", name);
1286f7018c21STomi Valkeinen else
1287f7018c21STomi Valkeinen chan->par = NULL;
1288f7018c21STomi Valkeinen
1289f7018c21STomi Valkeinen return rc;
1290f7018c21STomi Valkeinen }
1291f7018c21STomi Valkeinen
tdfxfb_setup_i2c_bus(struct tdfxfb_i2c_chan * chan,const char * name,struct device * dev)1292f7018c21STomi Valkeinen static int tdfxfb_setup_i2c_bus(struct tdfxfb_i2c_chan *chan, const char *name,
1293f7018c21STomi Valkeinen struct device *dev)
1294f7018c21STomi Valkeinen {
1295f7018c21STomi Valkeinen int rc;
1296f7018c21STomi Valkeinen
12978d026858SWolfram Sang strscpy(chan->adapter.name, name, sizeof(chan->adapter.name));
1298f7018c21STomi Valkeinen chan->adapter.owner = THIS_MODULE;
1299f7018c21STomi Valkeinen chan->adapter.algo_data = &chan->algo;
1300f7018c21STomi Valkeinen chan->adapter.dev.parent = dev;
1301f7018c21STomi Valkeinen chan->algo.setsda = tdfxfb_i2c_setsda;
1302f7018c21STomi Valkeinen chan->algo.setscl = tdfxfb_i2c_setscl;
1303f7018c21STomi Valkeinen chan->algo.getsda = tdfxfb_i2c_getsda;
1304f7018c21STomi Valkeinen chan->algo.getscl = tdfxfb_i2c_getscl;
1305f7018c21STomi Valkeinen chan->algo.udelay = 10;
1306f7018c21STomi Valkeinen chan->algo.timeout = msecs_to_jiffies(500);
1307f7018c21STomi Valkeinen chan->algo.data = chan;
1308f7018c21STomi Valkeinen
1309f7018c21STomi Valkeinen i2c_set_adapdata(&chan->adapter, chan);
1310f7018c21STomi Valkeinen
1311f7018c21STomi Valkeinen rc = i2c_bit_add_bus(&chan->adapter);
1312f7018c21STomi Valkeinen if (rc == 0)
1313f7018c21STomi Valkeinen DPRINTK("I2C bus %s registered.\n", name);
1314f7018c21STomi Valkeinen else
1315f7018c21STomi Valkeinen chan->par = NULL;
1316f7018c21STomi Valkeinen
1317f7018c21STomi Valkeinen return rc;
1318f7018c21STomi Valkeinen }
1319f7018c21STomi Valkeinen
tdfxfb_create_i2c_busses(struct fb_info * info)1320f7018c21STomi Valkeinen static void tdfxfb_create_i2c_busses(struct fb_info *info)
1321f7018c21STomi Valkeinen {
1322f7018c21STomi Valkeinen struct tdfx_par *par = info->par;
1323f7018c21STomi Valkeinen
1324f7018c21STomi Valkeinen tdfx_outl(par, VIDINFORMAT, 0x8160);
1325f7018c21STomi Valkeinen tdfx_outl(par, VIDSERPARPORT, 0xcffc0020);
1326f7018c21STomi Valkeinen
1327f7018c21STomi Valkeinen par->chan[0].par = par;
1328f7018c21STomi Valkeinen par->chan[1].par = par;
1329f7018c21STomi Valkeinen
13308adcfd21SThomas Zimmermann tdfxfb_setup_ddc_bus(&par->chan[0], "Voodoo3-DDC", info->device);
13318adcfd21SThomas Zimmermann tdfxfb_setup_i2c_bus(&par->chan[1], "Voodoo3-I2C", info->device);
1332f7018c21STomi Valkeinen }
1333f7018c21STomi Valkeinen
tdfxfb_delete_i2c_busses(struct tdfx_par * par)1334f7018c21STomi Valkeinen static void tdfxfb_delete_i2c_busses(struct tdfx_par *par)
1335f7018c21STomi Valkeinen {
1336f7018c21STomi Valkeinen if (par->chan[0].par)
1337f7018c21STomi Valkeinen i2c_del_adapter(&par->chan[0].adapter);
1338f7018c21STomi Valkeinen par->chan[0].par = NULL;
1339f7018c21STomi Valkeinen
1340f7018c21STomi Valkeinen if (par->chan[1].par)
1341f7018c21STomi Valkeinen i2c_del_adapter(&par->chan[1].adapter);
1342f7018c21STomi Valkeinen par->chan[1].par = NULL;
1343f7018c21STomi Valkeinen }
1344f7018c21STomi Valkeinen
tdfxfb_probe_i2c_connector(struct tdfx_par * par,struct fb_monspecs * specs)1345f7018c21STomi Valkeinen static int tdfxfb_probe_i2c_connector(struct tdfx_par *par,
1346f7018c21STomi Valkeinen struct fb_monspecs *specs)
1347f7018c21STomi Valkeinen {
1348f7018c21STomi Valkeinen u8 *edid = NULL;
1349f7018c21STomi Valkeinen
1350f7018c21STomi Valkeinen DPRINTK("Probe DDC Bus\n");
1351f7018c21STomi Valkeinen if (par->chan[0].par)
1352f7018c21STomi Valkeinen edid = fb_ddc_read(&par->chan[0].adapter);
1353f7018c21STomi Valkeinen
1354f7018c21STomi Valkeinen if (edid) {
1355f7018c21STomi Valkeinen fb_edid_to_monspecs(edid, specs);
1356f7018c21STomi Valkeinen kfree(edid);
1357f7018c21STomi Valkeinen return 0;
1358f7018c21STomi Valkeinen }
1359f7018c21STomi Valkeinen return 1;
1360f7018c21STomi Valkeinen }
1361f7018c21STomi Valkeinen #endif /* CONFIG_FB_3DFX_I2C */
1362f7018c21STomi Valkeinen
1363f7018c21STomi Valkeinen /**
1364f7018c21STomi Valkeinen * tdfxfb_probe - Device Initializiation
1365f7018c21STomi Valkeinen *
1366f7018c21STomi Valkeinen * @pdev: PCI Device to initialize
1367f7018c21STomi Valkeinen * @id: PCI Device ID
1368f7018c21STomi Valkeinen *
1369f7018c21STomi Valkeinen * Initializes and allocates resources for PCI device @pdev.
1370f7018c21STomi Valkeinen *
1371f7018c21STomi Valkeinen */
tdfxfb_probe(struct pci_dev * pdev,const struct pci_device_id * id)1372f7018c21STomi Valkeinen static int tdfxfb_probe(struct pci_dev *pdev, const struct pci_device_id *id)
1373f7018c21STomi Valkeinen {
1374f7018c21STomi Valkeinen struct tdfx_par *default_par;
1375f7018c21STomi Valkeinen struct fb_info *info;
1376f7018c21STomi Valkeinen int err, lpitch;
1377f7018c21STomi Valkeinen struct fb_monspecs *specs;
1378f7018c21STomi Valkeinen bool found;
1379f7018c21STomi Valkeinen
1380145eed48SThomas Zimmermann err = aperture_remove_conflicting_pci_devices(pdev, "tdfxfb");
1381145eed48SThomas Zimmermann if (err)
1382145eed48SThomas Zimmermann return err;
1383145eed48SThomas Zimmermann
1384f7018c21STomi Valkeinen err = pci_enable_device(pdev);
1385f7018c21STomi Valkeinen if (err) {
1386f7018c21STomi Valkeinen printk(KERN_ERR "tdfxfb: Can't enable pdev: %d\n", err);
1387f7018c21STomi Valkeinen return err;
1388f7018c21STomi Valkeinen }
1389f7018c21STomi Valkeinen
1390f7018c21STomi Valkeinen info = framebuffer_alloc(sizeof(struct tdfx_par), &pdev->dev);
1391f7018c21STomi Valkeinen
1392f7018c21STomi Valkeinen if (!info)
1393f7018c21STomi Valkeinen return -ENOMEM;
1394f7018c21STomi Valkeinen
1395f7018c21STomi Valkeinen default_par = info->par;
1396f7018c21STomi Valkeinen info->fix = tdfx_fix;
1397f7018c21STomi Valkeinen
1398f7018c21STomi Valkeinen /* Configure the default fb_fix_screeninfo first */
1399f7018c21STomi Valkeinen switch (pdev->device) {
1400f7018c21STomi Valkeinen case PCI_DEVICE_ID_3DFX_BANSHEE:
1401f7018c21STomi Valkeinen strcpy(info->fix.id, "3Dfx Banshee");
1402f7018c21STomi Valkeinen default_par->max_pixclock = BANSHEE_MAX_PIXCLOCK;
1403f7018c21STomi Valkeinen break;
1404f7018c21STomi Valkeinen case PCI_DEVICE_ID_3DFX_VOODOO3:
1405f7018c21STomi Valkeinen strcpy(info->fix.id, "3Dfx Voodoo3");
1406f7018c21STomi Valkeinen default_par->max_pixclock = VOODOO3_MAX_PIXCLOCK;
1407f7018c21STomi Valkeinen break;
1408f7018c21STomi Valkeinen case PCI_DEVICE_ID_3DFX_VOODOO5:
1409f7018c21STomi Valkeinen strcpy(info->fix.id, "3Dfx Voodoo5");
1410f7018c21STomi Valkeinen default_par->max_pixclock = VOODOO5_MAX_PIXCLOCK;
1411f7018c21STomi Valkeinen break;
1412f7018c21STomi Valkeinen }
1413f7018c21STomi Valkeinen
1414f7018c21STomi Valkeinen info->fix.mmio_start = pci_resource_start(pdev, 0);
1415f7018c21STomi Valkeinen info->fix.mmio_len = pci_resource_len(pdev, 0);
1416f7018c21STomi Valkeinen if (!request_mem_region(info->fix.mmio_start, info->fix.mmio_len,
1417f7018c21STomi Valkeinen "tdfx regbase")) {
1418f7018c21STomi Valkeinen printk(KERN_ERR "tdfxfb: Can't reserve regbase\n");
1419f7018c21STomi Valkeinen goto out_err;
1420f7018c21STomi Valkeinen }
1421f7018c21STomi Valkeinen
1422f7018c21STomi Valkeinen default_par->regbase_virt =
14234bdc0d67SChristoph Hellwig ioremap(info->fix.mmio_start, info->fix.mmio_len);
1424f7018c21STomi Valkeinen if (!default_par->regbase_virt) {
1425f7018c21STomi Valkeinen printk(KERN_ERR "fb: Can't remap %s register area.\n",
1426f7018c21STomi Valkeinen info->fix.id);
1427f7018c21STomi Valkeinen goto out_err_regbase;
1428f7018c21STomi Valkeinen }
1429f7018c21STomi Valkeinen
1430f7018c21STomi Valkeinen info->fix.smem_start = pci_resource_start(pdev, 1);
1431f7018c21STomi Valkeinen info->fix.smem_len = do_lfb_size(default_par, pdev->device);
1432f7018c21STomi Valkeinen if (!info->fix.smem_len) {
1433f7018c21STomi Valkeinen printk(KERN_ERR "fb: Can't count %s memory.\n", info->fix.id);
1434f7018c21STomi Valkeinen goto out_err_regbase;
1435f7018c21STomi Valkeinen }
1436f7018c21STomi Valkeinen
1437f7018c21STomi Valkeinen if (!request_mem_region(info->fix.smem_start,
1438f7018c21STomi Valkeinen pci_resource_len(pdev, 1), "tdfx smem")) {
1439f7018c21STomi Valkeinen printk(KERN_ERR "tdfxfb: Can't reserve smem\n");
1440f7018c21STomi Valkeinen goto out_err_regbase;
1441f7018c21STomi Valkeinen }
1442f7018c21STomi Valkeinen
1443cc9866ebSLuis R. Rodriguez info->screen_base = ioremap_wc(info->fix.smem_start,
1444f7018c21STomi Valkeinen info->fix.smem_len);
1445f7018c21STomi Valkeinen if (!info->screen_base) {
1446f7018c21STomi Valkeinen printk(KERN_ERR "fb: Can't remap %s framebuffer.\n",
1447f7018c21STomi Valkeinen info->fix.id);
1448f7018c21STomi Valkeinen goto out_err_screenbase;
1449f7018c21STomi Valkeinen }
1450f7018c21STomi Valkeinen
1451f7018c21STomi Valkeinen default_par->iobase = pci_resource_start(pdev, 2);
1452f7018c21STomi Valkeinen
1453f7018c21STomi Valkeinen if (!request_region(pci_resource_start(pdev, 2),
1454f7018c21STomi Valkeinen pci_resource_len(pdev, 2), "tdfx iobase")) {
1455f7018c21STomi Valkeinen printk(KERN_ERR "tdfxfb: Can't reserve iobase\n");
1456f7018c21STomi Valkeinen goto out_err_screenbase;
1457f7018c21STomi Valkeinen }
1458f7018c21STomi Valkeinen
1459f7018c21STomi Valkeinen printk(KERN_INFO "fb: %s memory = %dK\n", info->fix.id,
1460f7018c21STomi Valkeinen info->fix.smem_len >> 10);
1461f7018c21STomi Valkeinen
1462f7018c21STomi Valkeinen if (!nomtrr)
1463cc9866ebSLuis R. Rodriguez default_par->wc_cookie= arch_phys_wc_add(info->fix.smem_start,
1464cc9866ebSLuis R. Rodriguez info->fix.smem_len);
1465f7018c21STomi Valkeinen
1466f7018c21STomi Valkeinen info->fix.ypanstep = nopan ? 0 : 1;
1467f7018c21STomi Valkeinen info->fix.ywrapstep = nowrap ? 0 : 1;
1468f7018c21STomi Valkeinen
1469f7018c21STomi Valkeinen info->fbops = &tdfxfb_ops;
1470f7018c21STomi Valkeinen info->pseudo_palette = default_par->palette;
1471*b3e148d7SThomas Zimmermann info->flags = FBINFO_HWACCEL_YPAN;
1472f7018c21STomi Valkeinen #ifdef CONFIG_FB_3DFX_ACCEL
1473f7018c21STomi Valkeinen info->flags |= FBINFO_HWACCEL_FILLRECT |
1474f7018c21STomi Valkeinen FBINFO_HWACCEL_COPYAREA |
1475f7018c21STomi Valkeinen FBINFO_HWACCEL_IMAGEBLIT |
1476f7018c21STomi Valkeinen FBINFO_READS_FAST;
1477f7018c21STomi Valkeinen #endif
1478f7018c21STomi Valkeinen /* reserve 8192 bits for cursor */
1479f7018c21STomi Valkeinen /* the 2.4 driver says PAGE_MASK boundary is not enough for Voodoo4 */
1480f7018c21STomi Valkeinen if (hwcursor)
1481f7018c21STomi Valkeinen info->fix.smem_len = (info->fix.smem_len - 1024) &
1482f7018c21STomi Valkeinen (PAGE_MASK << 1);
1483f7018c21STomi Valkeinen specs = &info->monspecs;
1484f7018c21STomi Valkeinen found = false;
1485f7018c21STomi Valkeinen info->var.bits_per_pixel = 8;
1486f7018c21STomi Valkeinen #ifdef CONFIG_FB_3DFX_I2C
1487f7018c21STomi Valkeinen tdfxfb_create_i2c_busses(info);
1488f7018c21STomi Valkeinen err = tdfxfb_probe_i2c_connector(default_par, specs);
1489f7018c21STomi Valkeinen
1490f7018c21STomi Valkeinen if (!err) {
1491f7018c21STomi Valkeinen if (specs->modedb == NULL)
1492f7018c21STomi Valkeinen DPRINTK("Unable to get Mode Database\n");
1493f7018c21STomi Valkeinen else {
1494f7018c21STomi Valkeinen const struct fb_videomode *m;
1495f7018c21STomi Valkeinen
1496f7018c21STomi Valkeinen fb_videomode_to_modelist(specs->modedb,
1497f7018c21STomi Valkeinen specs->modedb_len,
1498f7018c21STomi Valkeinen &info->modelist);
1499f7018c21STomi Valkeinen m = fb_find_best_display(specs, &info->modelist);
1500f7018c21STomi Valkeinen if (m) {
1501f7018c21STomi Valkeinen fb_videomode_to_var(&info->var, m);
1502f7018c21STomi Valkeinen /* fill all other info->var's fields */
1503f7018c21STomi Valkeinen if (tdfxfb_check_var(&info->var, info) < 0)
1504f7018c21STomi Valkeinen info->var = tdfx_var;
1505f7018c21STomi Valkeinen else
1506f7018c21STomi Valkeinen found = true;
1507f7018c21STomi Valkeinen }
1508f7018c21STomi Valkeinen }
1509f7018c21STomi Valkeinen }
1510f7018c21STomi Valkeinen #endif
1511f7018c21STomi Valkeinen if (!mode_option && !found)
1512f7018c21STomi Valkeinen mode_option = "640x480@60";
1513f7018c21STomi Valkeinen
1514f7018c21STomi Valkeinen if (mode_option) {
1515f7018c21STomi Valkeinen err = fb_find_mode(&info->var, info, mode_option,
1516f7018c21STomi Valkeinen specs->modedb, specs->modedb_len,
1517f7018c21STomi Valkeinen NULL, info->var.bits_per_pixel);
1518f7018c21STomi Valkeinen if (!err || err == 4)
1519f7018c21STomi Valkeinen info->var = tdfx_var;
1520f7018c21STomi Valkeinen }
1521f7018c21STomi Valkeinen
1522f7018c21STomi Valkeinen if (found) {
1523f7018c21STomi Valkeinen fb_destroy_modedb(specs->modedb);
1524f7018c21STomi Valkeinen specs->modedb = NULL;
1525f7018c21STomi Valkeinen }
1526f7018c21STomi Valkeinen
1527f7018c21STomi Valkeinen /* maximize virtual vertical length */
1528f7018c21STomi Valkeinen lpitch = info->var.xres_virtual * ((info->var.bits_per_pixel + 7) >> 3);
1529f7018c21STomi Valkeinen info->var.yres_virtual = info->fix.smem_len / lpitch;
1530f7018c21STomi Valkeinen if (info->var.yres_virtual < info->var.yres)
1531f7018c21STomi Valkeinen goto out_err_iobase;
1532f7018c21STomi Valkeinen
1533f7018c21STomi Valkeinen if (fb_alloc_cmap(&info->cmap, 256, 0) < 0) {
1534f7018c21STomi Valkeinen printk(KERN_ERR "tdfxfb: Can't allocate color map\n");
1535f7018c21STomi Valkeinen goto out_err_iobase;
1536f7018c21STomi Valkeinen }
1537f7018c21STomi Valkeinen
1538f7018c21STomi Valkeinen if (register_framebuffer(info) < 0) {
1539f7018c21STomi Valkeinen printk(KERN_ERR "tdfxfb: can't register framebuffer\n");
1540f7018c21STomi Valkeinen fb_dealloc_cmap(&info->cmap);
1541f7018c21STomi Valkeinen goto out_err_iobase;
1542f7018c21STomi Valkeinen }
1543f7018c21STomi Valkeinen /*
1544f7018c21STomi Valkeinen * Our driver data
1545f7018c21STomi Valkeinen */
1546f7018c21STomi Valkeinen pci_set_drvdata(pdev, info);
1547f7018c21STomi Valkeinen return 0;
1548f7018c21STomi Valkeinen
1549f7018c21STomi Valkeinen out_err_iobase:
1550f7018c21STomi Valkeinen #ifdef CONFIG_FB_3DFX_I2C
1551f7018c21STomi Valkeinen tdfxfb_delete_i2c_busses(default_par);
1552f7018c21STomi Valkeinen #endif
1553cc9866ebSLuis R. Rodriguez arch_phys_wc_del(default_par->wc_cookie);
1554f7018c21STomi Valkeinen release_region(pci_resource_start(pdev, 2),
1555f7018c21STomi Valkeinen pci_resource_len(pdev, 2));
1556f7018c21STomi Valkeinen out_err_screenbase:
1557f7018c21STomi Valkeinen if (info->screen_base)
1558f7018c21STomi Valkeinen iounmap(info->screen_base);
1559f7018c21STomi Valkeinen release_mem_region(info->fix.smem_start, pci_resource_len(pdev, 1));
1560f7018c21STomi Valkeinen out_err_regbase:
1561f7018c21STomi Valkeinen /*
1562f7018c21STomi Valkeinen * Cleanup after anything that was remapped/allocated.
1563f7018c21STomi Valkeinen */
1564f7018c21STomi Valkeinen if (default_par->regbase_virt)
1565f7018c21STomi Valkeinen iounmap(default_par->regbase_virt);
1566f7018c21STomi Valkeinen release_mem_region(info->fix.mmio_start, info->fix.mmio_len);
1567f7018c21STomi Valkeinen out_err:
1568f7018c21STomi Valkeinen framebuffer_release(info);
1569f7018c21STomi Valkeinen return -ENXIO;
1570f7018c21STomi Valkeinen }
1571f7018c21STomi Valkeinen
1572f7018c21STomi Valkeinen #ifndef MODULE
tdfxfb_setup(char * options)1573f7018c21STomi Valkeinen static void __init tdfxfb_setup(char *options)
1574f7018c21STomi Valkeinen {
1575f7018c21STomi Valkeinen char *this_opt;
1576f7018c21STomi Valkeinen
1577f7018c21STomi Valkeinen if (!options || !*options)
1578f7018c21STomi Valkeinen return;
1579f7018c21STomi Valkeinen
1580f7018c21STomi Valkeinen while ((this_opt = strsep(&options, ",")) != NULL) {
1581f7018c21STomi Valkeinen if (!*this_opt)
1582f7018c21STomi Valkeinen continue;
1583f7018c21STomi Valkeinen if (!strcmp(this_opt, "nopan")) {
1584f7018c21STomi Valkeinen nopan = 1;
1585f7018c21STomi Valkeinen } else if (!strcmp(this_opt, "nowrap")) {
1586f7018c21STomi Valkeinen nowrap = 1;
1587f7018c21STomi Valkeinen } else if (!strncmp(this_opt, "hwcursor=", 9)) {
1588f7018c21STomi Valkeinen hwcursor = simple_strtoul(this_opt + 9, NULL, 0);
1589f7018c21STomi Valkeinen } else if (!strncmp(this_opt, "nomtrr", 6)) {
1590f7018c21STomi Valkeinen nomtrr = 1;
1591f7018c21STomi Valkeinen } else {
1592f7018c21STomi Valkeinen mode_option = this_opt;
1593f7018c21STomi Valkeinen }
1594f7018c21STomi Valkeinen }
1595f7018c21STomi Valkeinen }
1596f7018c21STomi Valkeinen #endif
1597f7018c21STomi Valkeinen
1598f7018c21STomi Valkeinen /**
1599f7018c21STomi Valkeinen * tdfxfb_remove - Device removal
1600f7018c21STomi Valkeinen *
1601f7018c21STomi Valkeinen * @pdev: PCI Device to cleanup
1602f7018c21STomi Valkeinen *
1603f7018c21STomi Valkeinen * Releases all resources allocated during the course of the driver's
1604f7018c21STomi Valkeinen * lifetime for the PCI device @pdev.
1605f7018c21STomi Valkeinen *
1606f7018c21STomi Valkeinen */
tdfxfb_remove(struct pci_dev * pdev)1607f7018c21STomi Valkeinen static void tdfxfb_remove(struct pci_dev *pdev)
1608f7018c21STomi Valkeinen {
1609f7018c21STomi Valkeinen struct fb_info *info = pci_get_drvdata(pdev);
1610f7018c21STomi Valkeinen struct tdfx_par *par = info->par;
1611f7018c21STomi Valkeinen
1612f7018c21STomi Valkeinen unregister_framebuffer(info);
1613f7018c21STomi Valkeinen #ifdef CONFIG_FB_3DFX_I2C
1614f7018c21STomi Valkeinen tdfxfb_delete_i2c_busses(par);
1615f7018c21STomi Valkeinen #endif
1616cc9866ebSLuis R. Rodriguez arch_phys_wc_del(par->wc_cookie);
1617f7018c21STomi Valkeinen iounmap(par->regbase_virt);
1618f7018c21STomi Valkeinen iounmap(info->screen_base);
1619f7018c21STomi Valkeinen
1620f7018c21STomi Valkeinen /* Clean up after reserved regions */
1621f7018c21STomi Valkeinen release_region(pci_resource_start(pdev, 2),
1622f7018c21STomi Valkeinen pci_resource_len(pdev, 2));
1623f7018c21STomi Valkeinen release_mem_region(pci_resource_start(pdev, 1),
1624f7018c21STomi Valkeinen pci_resource_len(pdev, 1));
1625f7018c21STomi Valkeinen release_mem_region(pci_resource_start(pdev, 0),
1626f7018c21STomi Valkeinen pci_resource_len(pdev, 0));
1627f7018c21STomi Valkeinen fb_dealloc_cmap(&info->cmap);
1628f7018c21STomi Valkeinen framebuffer_release(info);
1629f7018c21STomi Valkeinen }
1630f7018c21STomi Valkeinen
tdfxfb_init(void)1631f7018c21STomi Valkeinen static int __init tdfxfb_init(void)
1632f7018c21STomi Valkeinen {
1633f7018c21STomi Valkeinen #ifndef MODULE
1634f7018c21STomi Valkeinen char *option = NULL;
16350ba2fa8cSThomas Zimmermann #endif
1636f7018c21STomi Valkeinen
16370ba2fa8cSThomas Zimmermann if (fb_modesetting_disabled("tdfxfb"))
16380ba2fa8cSThomas Zimmermann return -ENODEV;
16390ba2fa8cSThomas Zimmermann
16400ba2fa8cSThomas Zimmermann #ifndef MODULE
1641f7018c21STomi Valkeinen if (fb_get_options("tdfxfb", &option))
1642f7018c21STomi Valkeinen return -ENODEV;
1643f7018c21STomi Valkeinen
1644f7018c21STomi Valkeinen tdfxfb_setup(option);
1645f7018c21STomi Valkeinen #endif
1646f7018c21STomi Valkeinen return pci_register_driver(&tdfxfb_driver);
1647f7018c21STomi Valkeinen }
1648f7018c21STomi Valkeinen
tdfxfb_exit(void)1649f7018c21STomi Valkeinen static void __exit tdfxfb_exit(void)
1650f7018c21STomi Valkeinen {
1651f7018c21STomi Valkeinen pci_unregister_driver(&tdfxfb_driver);
1652f7018c21STomi Valkeinen }
1653f7018c21STomi Valkeinen
1654f7018c21STomi Valkeinen MODULE_AUTHOR("Hannu Mallat <hmallat@cc.hut.fi>");
1655f7018c21STomi Valkeinen MODULE_DESCRIPTION("3Dfx framebuffer device driver");
1656f7018c21STomi Valkeinen MODULE_LICENSE("GPL");
1657f7018c21STomi Valkeinen
1658f7018c21STomi Valkeinen module_param(hwcursor, int, 0644);
1659f7018c21STomi Valkeinen MODULE_PARM_DESC(hwcursor, "Enable hardware cursor "
1660f7018c21STomi Valkeinen "(1=enable, 0=disable, default=1)");
1661f7018c21STomi Valkeinen module_param(mode_option, charp, 0);
1662f7018c21STomi Valkeinen MODULE_PARM_DESC(mode_option, "Initial video mode e.g. '648x480-8@60'");
1663f7018c21STomi Valkeinen module_param(nomtrr, bool, 0);
1664f7018c21STomi Valkeinen MODULE_PARM_DESC(nomtrr, "Disable MTRR support (default: enabled)");
1665f7018c21STomi Valkeinen
1666f7018c21STomi Valkeinen module_init(tdfxfb_init);
1667f7018c21STomi Valkeinen module_exit(tdfxfb_exit);
1668