xref: /openbmc/linux/drivers/video/fbdev/sunxvr500.c (revision c900529f3d9161bfde5cca0754f83b4d3c3e0220)
1d61b0ef7SPaul Gortmaker /* sunxvr500.c: Sun 3DLABS XVR-500 Expert3D fb driver for sparc64 systems
2d61b0ef7SPaul Gortmaker  *
3d61b0ef7SPaul Gortmaker  * License: GPL
4f7018c21STomi Valkeinen  *
5f7018c21STomi Valkeinen  * Copyright (C) 2007 David S. Miller (davem@davemloft.net)
6f7018c21STomi Valkeinen  */
7f7018c21STomi Valkeinen 
8145eed48SThomas Zimmermann #include <linux/aperture.h>
9f7018c21STomi Valkeinen #include <linux/kernel.h>
10f7018c21STomi Valkeinen #include <linux/fb.h>
11f7018c21STomi Valkeinen #include <linux/pci.h>
12f7018c21STomi Valkeinen #include <linux/init.h>
13*e8812acbSRob Herring #include <linux/of.h>
14f7018c21STomi Valkeinen 
15f7018c21STomi Valkeinen #include <asm/io.h>
16f7018c21STomi Valkeinen 
17f7018c21STomi Valkeinen /* XXX This device has a 'dev-comm' property which apparently is
18f7018c21STomi Valkeinen  * XXX a pointer into the openfirmware's address space which is
19f7018c21STomi Valkeinen  * XXX a shared area the kernel driver can use to keep OBP
20f7018c21STomi Valkeinen  * XXX informed about the current resolution setting.  The idea
21f7018c21STomi Valkeinen  * XXX is that the kernel can change resolutions, and as long
22f7018c21STomi Valkeinen  * XXX as the values in the 'dev-comm' area are accurate then
23f7018c21STomi Valkeinen  * XXX OBP can still render text properly to the console.
24f7018c21STomi Valkeinen  * XXX
25f7018c21STomi Valkeinen  * XXX I'm still working out the layout of this and whether there
26f7018c21STomi Valkeinen  * XXX are any signatures we need to look for etc.
27f7018c21STomi Valkeinen  */
28f7018c21STomi Valkeinen struct e3d_info {
29f7018c21STomi Valkeinen 	struct fb_info		*info;
30f7018c21STomi Valkeinen 	struct pci_dev		*pdev;
31f7018c21STomi Valkeinen 
32f7018c21STomi Valkeinen 	spinlock_t		lock;
33f7018c21STomi Valkeinen 
34f7018c21STomi Valkeinen 	char __iomem		*fb_base;
35f7018c21STomi Valkeinen 	unsigned long		fb_base_phys;
36f7018c21STomi Valkeinen 
37f7018c21STomi Valkeinen 	unsigned long		fb8_buf_diff;
38f7018c21STomi Valkeinen 	unsigned long		regs_base_phys;
39f7018c21STomi Valkeinen 
40f7018c21STomi Valkeinen 	void __iomem		*ramdac;
41f7018c21STomi Valkeinen 
42f7018c21STomi Valkeinen 	struct device_node	*of_node;
43f7018c21STomi Valkeinen 
44f7018c21STomi Valkeinen 	unsigned int		width;
45f7018c21STomi Valkeinen 	unsigned int		height;
46f7018c21STomi Valkeinen 	unsigned int		depth;
47f7018c21STomi Valkeinen 	unsigned int		fb_size;
48f7018c21STomi Valkeinen 
49f7018c21STomi Valkeinen 	u32			fb_base_reg;
50f7018c21STomi Valkeinen 	u32			fb8_0_off;
51f7018c21STomi Valkeinen 	u32			fb8_1_off;
52f7018c21STomi Valkeinen 
53f7018c21STomi Valkeinen 	u32			pseudo_palette[16];
54f7018c21STomi Valkeinen };
55f7018c21STomi Valkeinen 
e3d_get_props(struct e3d_info * ep)56f7018c21STomi Valkeinen static int e3d_get_props(struct e3d_info *ep)
57f7018c21STomi Valkeinen {
58f7018c21STomi Valkeinen 	ep->width = of_getintprop_default(ep->of_node, "width", 0);
59f7018c21STomi Valkeinen 	ep->height = of_getintprop_default(ep->of_node, "height", 0);
60f7018c21STomi Valkeinen 	ep->depth = of_getintprop_default(ep->of_node, "depth", 8);
61f7018c21STomi Valkeinen 
62f7018c21STomi Valkeinen 	if (!ep->width || !ep->height) {
63f7018c21STomi Valkeinen 		printk(KERN_ERR "e3d: Critical properties missing for %s\n",
64f7018c21STomi Valkeinen 		       pci_name(ep->pdev));
65f7018c21STomi Valkeinen 		return -EINVAL;
66f7018c21STomi Valkeinen 	}
67f7018c21STomi Valkeinen 
68f7018c21STomi Valkeinen 	return 0;
69f7018c21STomi Valkeinen }
70f7018c21STomi Valkeinen 
71f7018c21STomi Valkeinen /* My XVR-500 comes up, at 1280x768 and a FB base register value of
72f7018c21STomi Valkeinen  * 0x04000000, the following video layout register values:
73f7018c21STomi Valkeinen  *
74f7018c21STomi Valkeinen  * RAMDAC_VID_WH	0x03ff04ff
75f7018c21STomi Valkeinen  * RAMDAC_VID_CFG	0x1a0b0088
76f7018c21STomi Valkeinen  * RAMDAC_VID_32FB_0	0x04000000
77f7018c21STomi Valkeinen  * RAMDAC_VID_32FB_1	0x04800000
78f7018c21STomi Valkeinen  * RAMDAC_VID_8FB_0	0x05000000
79f7018c21STomi Valkeinen  * RAMDAC_VID_8FB_1	0x05200000
80f7018c21STomi Valkeinen  * RAMDAC_VID_XXXFB	0x05400000
81f7018c21STomi Valkeinen  * RAMDAC_VID_YYYFB	0x05c00000
82f7018c21STomi Valkeinen  * RAMDAC_VID_ZZZFB	0x05e00000
83f7018c21STomi Valkeinen  */
84f7018c21STomi Valkeinen /* Video layout registers */
85f7018c21STomi Valkeinen #define RAMDAC_VID_WH		0x00000070UL /* (height-1)<<16 | (width-1) */
86f7018c21STomi Valkeinen #define RAMDAC_VID_CFG		0x00000074UL /* 0x1a000088|(linesz_log2<<16) */
87f7018c21STomi Valkeinen #define RAMDAC_VID_32FB_0	0x00000078UL /* PCI base 32bpp FB buffer 0 */
88f7018c21STomi Valkeinen #define RAMDAC_VID_32FB_1	0x0000007cUL /* PCI base 32bpp FB buffer 1 */
89f7018c21STomi Valkeinen #define RAMDAC_VID_8FB_0	0x00000080UL /* PCI base 8bpp FB buffer 0 */
90f7018c21STomi Valkeinen #define RAMDAC_VID_8FB_1	0x00000084UL /* PCI base 8bpp FB buffer 1 */
91f7018c21STomi Valkeinen #define RAMDAC_VID_XXXFB	0x00000088UL /* PCI base of XXX FB */
92f7018c21STomi Valkeinen #define RAMDAC_VID_YYYFB	0x0000008cUL /* PCI base of YYY FB */
93f7018c21STomi Valkeinen #define RAMDAC_VID_ZZZFB	0x00000090UL /* PCI base of ZZZ FB */
94f7018c21STomi Valkeinen 
95f7018c21STomi Valkeinen /* CLUT registers */
96f7018c21STomi Valkeinen #define RAMDAC_INDEX		0x000000bcUL
97f7018c21STomi Valkeinen #define RAMDAC_DATA		0x000000c0UL
98f7018c21STomi Valkeinen 
e3d_clut_write(struct e3d_info * ep,int index,u32 val)99f7018c21STomi Valkeinen static void e3d_clut_write(struct e3d_info *ep, int index, u32 val)
100f7018c21STomi Valkeinen {
101f7018c21STomi Valkeinen 	void __iomem *ramdac = ep->ramdac;
102f7018c21STomi Valkeinen 	unsigned long flags;
103f7018c21STomi Valkeinen 
104f7018c21STomi Valkeinen 	spin_lock_irqsave(&ep->lock, flags);
105f7018c21STomi Valkeinen 
106f7018c21STomi Valkeinen 	writel(index, ramdac + RAMDAC_INDEX);
107f7018c21STomi Valkeinen 	writel(val, ramdac + RAMDAC_DATA);
108f7018c21STomi Valkeinen 
109f7018c21STomi Valkeinen 	spin_unlock_irqrestore(&ep->lock, flags);
110f7018c21STomi Valkeinen }
111f7018c21STomi Valkeinen 
e3d_setcolreg(unsigned regno,unsigned red,unsigned green,unsigned blue,unsigned transp,struct fb_info * info)112f7018c21STomi Valkeinen static int e3d_setcolreg(unsigned regno,
113f7018c21STomi Valkeinen 			 unsigned red, unsigned green, unsigned blue,
114f7018c21STomi Valkeinen 			 unsigned transp, struct fb_info *info)
115f7018c21STomi Valkeinen {
116f7018c21STomi Valkeinen 	struct e3d_info *ep = info->par;
117f7018c21STomi Valkeinen 	u32 red_8, green_8, blue_8;
118f7018c21STomi Valkeinen 	u32 red_10, green_10, blue_10;
119f7018c21STomi Valkeinen 	u32 value;
120f7018c21STomi Valkeinen 
121f7018c21STomi Valkeinen 	if (regno >= 256)
122f7018c21STomi Valkeinen 		return 1;
123f7018c21STomi Valkeinen 
124f7018c21STomi Valkeinen 	red_8 = red >> 8;
125f7018c21STomi Valkeinen 	green_8 = green >> 8;
126f7018c21STomi Valkeinen 	blue_8 = blue >> 8;
127f7018c21STomi Valkeinen 
128f7018c21STomi Valkeinen 	value = (blue_8 << 24) | (green_8 << 16) | (red_8 << 8);
129f7018c21STomi Valkeinen 
130f7018c21STomi Valkeinen 	if (info->fix.visual == FB_VISUAL_TRUECOLOR && regno < 16)
131f7018c21STomi Valkeinen 		((u32 *)info->pseudo_palette)[regno] = value;
132f7018c21STomi Valkeinen 
133f7018c21STomi Valkeinen 
134f7018c21STomi Valkeinen 	red_10 = red >> 6;
135f7018c21STomi Valkeinen 	green_10 = green >> 6;
136f7018c21STomi Valkeinen 	blue_10 = blue >> 6;
137f7018c21STomi Valkeinen 
138f7018c21STomi Valkeinen 	value = (blue_10 << 20) | (green_10 << 10) | (red_10 << 0);
139f7018c21STomi Valkeinen 	e3d_clut_write(ep, regno, value);
140f7018c21STomi Valkeinen 
141f7018c21STomi Valkeinen 	return 0;
142f7018c21STomi Valkeinen }
143f7018c21STomi Valkeinen 
144f7018c21STomi Valkeinen /* XXX This is a bit of a hack.  I can't figure out exactly how the
145f7018c21STomi Valkeinen  * XXX two 8bpp areas of the framebuffer work.  I imagine there is
146f7018c21STomi Valkeinen  * XXX a WID attribute somewhere else in the framebuffer which tells
147f7018c21STomi Valkeinen  * XXX the ramdac which of the two 8bpp framebuffer regions to take
148f7018c21STomi Valkeinen  * XXX the pixel from.  So, for now, render into both regions to make
149f7018c21STomi Valkeinen  * XXX sure the pixel shows up.
150f7018c21STomi Valkeinen  */
e3d_imageblit(struct fb_info * info,const struct fb_image * image)151f7018c21STomi Valkeinen static void e3d_imageblit(struct fb_info *info, const struct fb_image *image)
152f7018c21STomi Valkeinen {
153f7018c21STomi Valkeinen 	struct e3d_info *ep = info->par;
154f7018c21STomi Valkeinen 	unsigned long flags;
155f7018c21STomi Valkeinen 
156f7018c21STomi Valkeinen 	spin_lock_irqsave(&ep->lock, flags);
157f7018c21STomi Valkeinen 	cfb_imageblit(info, image);
158f7018c21STomi Valkeinen 	info->screen_base += ep->fb8_buf_diff;
159f7018c21STomi Valkeinen 	cfb_imageblit(info, image);
160f7018c21STomi Valkeinen 	info->screen_base -= ep->fb8_buf_diff;
161f7018c21STomi Valkeinen 	spin_unlock_irqrestore(&ep->lock, flags);
162f7018c21STomi Valkeinen }
163f7018c21STomi Valkeinen 
e3d_fillrect(struct fb_info * info,const struct fb_fillrect * rect)164f7018c21STomi Valkeinen static void e3d_fillrect(struct fb_info *info, const struct fb_fillrect *rect)
165f7018c21STomi Valkeinen {
166f7018c21STomi Valkeinen 	struct e3d_info *ep = info->par;
167f7018c21STomi Valkeinen 	unsigned long flags;
168f7018c21STomi Valkeinen 
169f7018c21STomi Valkeinen 	spin_lock_irqsave(&ep->lock, flags);
170f7018c21STomi Valkeinen 	cfb_fillrect(info, rect);
171f7018c21STomi Valkeinen 	info->screen_base += ep->fb8_buf_diff;
172f7018c21STomi Valkeinen 	cfb_fillrect(info, rect);
173f7018c21STomi Valkeinen 	info->screen_base -= ep->fb8_buf_diff;
174f7018c21STomi Valkeinen 	spin_unlock_irqrestore(&ep->lock, flags);
175f7018c21STomi Valkeinen }
176f7018c21STomi Valkeinen 
e3d_copyarea(struct fb_info * info,const struct fb_copyarea * area)177f7018c21STomi Valkeinen static void e3d_copyarea(struct fb_info *info, const struct fb_copyarea *area)
178f7018c21STomi Valkeinen {
179f7018c21STomi Valkeinen 	struct e3d_info *ep = info->par;
180f7018c21STomi Valkeinen 	unsigned long flags;
181f7018c21STomi Valkeinen 
182f7018c21STomi Valkeinen 	spin_lock_irqsave(&ep->lock, flags);
183f7018c21STomi Valkeinen 	cfb_copyarea(info, area);
184f7018c21STomi Valkeinen 	info->screen_base += ep->fb8_buf_diff;
185f7018c21STomi Valkeinen 	cfb_copyarea(info, area);
186f7018c21STomi Valkeinen 	info->screen_base -= ep->fb8_buf_diff;
187f7018c21STomi Valkeinen 	spin_unlock_irqrestore(&ep->lock, flags);
188f7018c21STomi Valkeinen }
189f7018c21STomi Valkeinen 
1908a48ac33SJani Nikula static const struct fb_ops e3d_ops = {
191f7018c21STomi Valkeinen 	.owner			= THIS_MODULE,
192f7018c21STomi Valkeinen 	.fb_setcolreg		= e3d_setcolreg,
193f7018c21STomi Valkeinen 	.fb_fillrect		= e3d_fillrect,
194f7018c21STomi Valkeinen 	.fb_copyarea		= e3d_copyarea,
195f7018c21STomi Valkeinen 	.fb_imageblit		= e3d_imageblit,
196f7018c21STomi Valkeinen };
197f7018c21STomi Valkeinen 
e3d_set_fbinfo(struct e3d_info * ep)198f7018c21STomi Valkeinen static int e3d_set_fbinfo(struct e3d_info *ep)
199f7018c21STomi Valkeinen {
200f7018c21STomi Valkeinen 	struct fb_info *info = ep->info;
201f7018c21STomi Valkeinen 	struct fb_var_screeninfo *var = &info->var;
202f7018c21STomi Valkeinen 
203f7018c21STomi Valkeinen 	info->fbops = &e3d_ops;
204f7018c21STomi Valkeinen 	info->screen_base = ep->fb_base;
205f7018c21STomi Valkeinen 	info->screen_size = ep->fb_size;
206f7018c21STomi Valkeinen 
207f7018c21STomi Valkeinen 	info->pseudo_palette = ep->pseudo_palette;
208f7018c21STomi Valkeinen 
209f7018c21STomi Valkeinen 	/* Fill fix common fields */
2108d026858SWolfram Sang 	strscpy(info->fix.id, "e3d", sizeof(info->fix.id));
211f7018c21STomi Valkeinen         info->fix.smem_start = ep->fb_base_phys;
212f7018c21STomi Valkeinen         info->fix.smem_len = ep->fb_size;
213f7018c21STomi Valkeinen         info->fix.type = FB_TYPE_PACKED_PIXELS;
214f7018c21STomi Valkeinen 	if (ep->depth == 32 || ep->depth == 24)
215f7018c21STomi Valkeinen 		info->fix.visual = FB_VISUAL_TRUECOLOR;
216f7018c21STomi Valkeinen 	else
217f7018c21STomi Valkeinen 		info->fix.visual = FB_VISUAL_PSEUDOCOLOR;
218f7018c21STomi Valkeinen 
219f7018c21STomi Valkeinen 	var->xres = ep->width;
220f7018c21STomi Valkeinen 	var->yres = ep->height;
221f7018c21STomi Valkeinen 	var->xres_virtual = var->xres;
222f7018c21STomi Valkeinen 	var->yres_virtual = var->yres;
223f7018c21STomi Valkeinen 	var->bits_per_pixel = ep->depth;
224f7018c21STomi Valkeinen 
225f7018c21STomi Valkeinen 	var->red.offset = 8;
226f7018c21STomi Valkeinen 	var->red.length = 8;
227f7018c21STomi Valkeinen 	var->green.offset = 16;
228f7018c21STomi Valkeinen 	var->green.length = 8;
229f7018c21STomi Valkeinen 	var->blue.offset = 24;
230f7018c21STomi Valkeinen 	var->blue.length = 8;
231f7018c21STomi Valkeinen 	var->transp.offset = 0;
232f7018c21STomi Valkeinen 	var->transp.length = 0;
233f7018c21STomi Valkeinen 
234f7018c21STomi Valkeinen 	if (fb_alloc_cmap(&info->cmap, 256, 0)) {
235f7018c21STomi Valkeinen 		printk(KERN_ERR "e3d: Cannot allocate color map.\n");
236f7018c21STomi Valkeinen 		return -ENOMEM;
237f7018c21STomi Valkeinen 	}
238f7018c21STomi Valkeinen 
239f7018c21STomi Valkeinen         return 0;
240f7018c21STomi Valkeinen }
241f7018c21STomi Valkeinen 
e3d_pci_register(struct pci_dev * pdev,const struct pci_device_id * ent)242f7018c21STomi Valkeinen static int e3d_pci_register(struct pci_dev *pdev,
243f7018c21STomi Valkeinen 			    const struct pci_device_id *ent)
244f7018c21STomi Valkeinen {
245f7018c21STomi Valkeinen 	struct device_node *of_node;
246f7018c21STomi Valkeinen 	const char *device_type;
247f7018c21STomi Valkeinen 	struct fb_info *info;
248f7018c21STomi Valkeinen 	struct e3d_info *ep;
249f7018c21STomi Valkeinen 	unsigned int line_length;
250f7018c21STomi Valkeinen 	int err;
251f7018c21STomi Valkeinen 
252145eed48SThomas Zimmermann 	err = aperture_remove_conflicting_pci_devices(pdev, "e3dfb");
253145eed48SThomas Zimmermann 	if (err)
254145eed48SThomas Zimmermann 		return err;
255145eed48SThomas Zimmermann 
256f7018c21STomi Valkeinen 	of_node = pci_device_to_OF_node(pdev);
257f7018c21STomi Valkeinen 	if (!of_node) {
258f7018c21STomi Valkeinen 		printk(KERN_ERR "e3d: Cannot find OF node of %s\n",
259f7018c21STomi Valkeinen 		       pci_name(pdev));
260f7018c21STomi Valkeinen 		return -ENODEV;
261f7018c21STomi Valkeinen 	}
262f7018c21STomi Valkeinen 
263f7018c21STomi Valkeinen 	device_type = of_get_property(of_node, "device_type", NULL);
264f7018c21STomi Valkeinen 	if (!device_type) {
265f7018c21STomi Valkeinen 		printk(KERN_INFO "e3d: Ignoring secondary output device "
266f7018c21STomi Valkeinen 		       "at %s\n", pci_name(pdev));
267f7018c21STomi Valkeinen 		return -ENODEV;
268f7018c21STomi Valkeinen 	}
269f7018c21STomi Valkeinen 
270f7018c21STomi Valkeinen 	err = pci_enable_device(pdev);
271f7018c21STomi Valkeinen 	if (err < 0) {
272f7018c21STomi Valkeinen 		printk(KERN_ERR "e3d: Cannot enable PCI device %s\n",
273f7018c21STomi Valkeinen 		       pci_name(pdev));
274f7018c21STomi Valkeinen 		goto err_out;
275f7018c21STomi Valkeinen 	}
276f7018c21STomi Valkeinen 
277f7018c21STomi Valkeinen 	info = framebuffer_alloc(sizeof(struct e3d_info), &pdev->dev);
278f7018c21STomi Valkeinen 	if (!info) {
279f7018c21STomi Valkeinen 		err = -ENOMEM;
280f7018c21STomi Valkeinen 		goto err_disable;
281f7018c21STomi Valkeinen 	}
282f7018c21STomi Valkeinen 
283f7018c21STomi Valkeinen 	ep = info->par;
284f7018c21STomi Valkeinen 	ep->info = info;
285f7018c21STomi Valkeinen 	ep->pdev = pdev;
286f7018c21STomi Valkeinen 	spin_lock_init(&ep->lock);
287f7018c21STomi Valkeinen 	ep->of_node = of_node;
288f7018c21STomi Valkeinen 
289f7018c21STomi Valkeinen 	/* Read the PCI base register of the frame buffer, which we
290f7018c21STomi Valkeinen 	 * need in order to interpret the RAMDAC_VID_*FB* values in
291f7018c21STomi Valkeinen 	 * the ramdac correctly.
292f7018c21STomi Valkeinen 	 */
293f7018c21STomi Valkeinen 	pci_read_config_dword(pdev, PCI_BASE_ADDRESS_0,
294f7018c21STomi Valkeinen 			      &ep->fb_base_reg);
295f7018c21STomi Valkeinen 	ep->fb_base_reg &= PCI_BASE_ADDRESS_MEM_MASK;
296f7018c21STomi Valkeinen 
297f7018c21STomi Valkeinen 	ep->regs_base_phys = pci_resource_start (pdev, 1);
298f7018c21STomi Valkeinen 	err = pci_request_region(pdev, 1, "e3d regs");
299f7018c21STomi Valkeinen 	if (err < 0) {
300f7018c21STomi Valkeinen 		printk("e3d: Cannot request region 1 for %s\n",
301f7018c21STomi Valkeinen 		       pci_name(pdev));
302f7018c21STomi Valkeinen 		goto err_release_fb;
303f7018c21STomi Valkeinen 	}
304f7018c21STomi Valkeinen 	ep->ramdac = ioremap(ep->regs_base_phys + 0x8000, 0x1000);
305f7018c21STomi Valkeinen 	if (!ep->ramdac) {
306f7018c21STomi Valkeinen 		err = -ENOMEM;
307f7018c21STomi Valkeinen 		goto err_release_pci1;
308f7018c21STomi Valkeinen 	}
309f7018c21STomi Valkeinen 
310f7018c21STomi Valkeinen 	ep->fb8_0_off = readl(ep->ramdac + RAMDAC_VID_8FB_0);
311f7018c21STomi Valkeinen 	ep->fb8_0_off -= ep->fb_base_reg;
312f7018c21STomi Valkeinen 
313f7018c21STomi Valkeinen 	ep->fb8_1_off = readl(ep->ramdac + RAMDAC_VID_8FB_1);
314f7018c21STomi Valkeinen 	ep->fb8_1_off -= ep->fb_base_reg;
315f7018c21STomi Valkeinen 
316f7018c21STomi Valkeinen 	ep->fb8_buf_diff = ep->fb8_1_off - ep->fb8_0_off;
317f7018c21STomi Valkeinen 
318f7018c21STomi Valkeinen 	ep->fb_base_phys = pci_resource_start (pdev, 0);
319f7018c21STomi Valkeinen 	ep->fb_base_phys += ep->fb8_0_off;
320f7018c21STomi Valkeinen 
321f7018c21STomi Valkeinen 	err = pci_request_region(pdev, 0, "e3d framebuffer");
322f7018c21STomi Valkeinen 	if (err < 0) {
323f7018c21STomi Valkeinen 		printk("e3d: Cannot request region 0 for %s\n",
324f7018c21STomi Valkeinen 		       pci_name(pdev));
325f7018c21STomi Valkeinen 		goto err_unmap_ramdac;
326f7018c21STomi Valkeinen 	}
327f7018c21STomi Valkeinen 
328f7018c21STomi Valkeinen 	err = e3d_get_props(ep);
329f7018c21STomi Valkeinen 	if (err)
330f7018c21STomi Valkeinen 		goto err_release_pci0;
331f7018c21STomi Valkeinen 
332f7018c21STomi Valkeinen 	line_length = (readl(ep->ramdac + RAMDAC_VID_CFG) >> 16) & 0xff;
333f7018c21STomi Valkeinen 	line_length = 1 << line_length;
334f7018c21STomi Valkeinen 
335f7018c21STomi Valkeinen 	switch (ep->depth) {
336f7018c21STomi Valkeinen 	case 8:
337f7018c21STomi Valkeinen 		info->fix.line_length = line_length;
338f7018c21STomi Valkeinen 		break;
339f7018c21STomi Valkeinen 	case 16:
340f7018c21STomi Valkeinen 		info->fix.line_length = line_length * 2;
341f7018c21STomi Valkeinen 		break;
342f7018c21STomi Valkeinen 	case 24:
343f7018c21STomi Valkeinen 		info->fix.line_length = line_length * 3;
344f7018c21STomi Valkeinen 		break;
345f7018c21STomi Valkeinen 	case 32:
346f7018c21STomi Valkeinen 		info->fix.line_length = line_length * 4;
347f7018c21STomi Valkeinen 		break;
348f7018c21STomi Valkeinen 	}
349f7018c21STomi Valkeinen 	ep->fb_size = info->fix.line_length * ep->height;
350f7018c21STomi Valkeinen 
351f7018c21STomi Valkeinen 	ep->fb_base = ioremap(ep->fb_base_phys, ep->fb_size);
352f7018c21STomi Valkeinen 	if (!ep->fb_base) {
353f7018c21STomi Valkeinen 		err = -ENOMEM;
354f7018c21STomi Valkeinen 		goto err_release_pci0;
355f7018c21STomi Valkeinen 	}
356f7018c21STomi Valkeinen 
357f7018c21STomi Valkeinen 	err = e3d_set_fbinfo(ep);
358f7018c21STomi Valkeinen 	if (err)
359f7018c21STomi Valkeinen 		goto err_unmap_fb;
360f7018c21STomi Valkeinen 
361f7018c21STomi Valkeinen 	pci_set_drvdata(pdev, info);
362f7018c21STomi Valkeinen 
363f7018c21STomi Valkeinen 	printk("e3d: Found device at %s\n", pci_name(pdev));
364f7018c21STomi Valkeinen 
365f7018c21STomi Valkeinen 	err = register_framebuffer(info);
366f7018c21STomi Valkeinen 	if (err < 0) {
367f7018c21STomi Valkeinen 		printk(KERN_ERR "e3d: Could not register framebuffer %s\n",
368f7018c21STomi Valkeinen 		       pci_name(pdev));
369f7018c21STomi Valkeinen 		goto err_free_cmap;
370f7018c21STomi Valkeinen 	}
371f7018c21STomi Valkeinen 
372f7018c21STomi Valkeinen 	return 0;
373f7018c21STomi Valkeinen 
374f7018c21STomi Valkeinen err_free_cmap:
375f7018c21STomi Valkeinen 	fb_dealloc_cmap(&info->cmap);
376f7018c21STomi Valkeinen 
377f7018c21STomi Valkeinen err_unmap_fb:
378f7018c21STomi Valkeinen 	iounmap(ep->fb_base);
379f7018c21STomi Valkeinen 
380f7018c21STomi Valkeinen err_release_pci0:
381f7018c21STomi Valkeinen 	pci_release_region(pdev, 0);
382f7018c21STomi Valkeinen 
383f7018c21STomi Valkeinen err_unmap_ramdac:
384f7018c21STomi Valkeinen 	iounmap(ep->ramdac);
385f7018c21STomi Valkeinen 
386f7018c21STomi Valkeinen err_release_pci1:
387f7018c21STomi Valkeinen 	pci_release_region(pdev, 1);
388f7018c21STomi Valkeinen 
389f7018c21STomi Valkeinen err_release_fb:
390f7018c21STomi Valkeinen         framebuffer_release(info);
391f7018c21STomi Valkeinen 
392f7018c21STomi Valkeinen err_disable:
393f7018c21STomi Valkeinen 	pci_disable_device(pdev);
394f7018c21STomi Valkeinen 
395f7018c21STomi Valkeinen err_out:
396f7018c21STomi Valkeinen 	return err;
397f7018c21STomi Valkeinen }
398f7018c21STomi Valkeinen 
3997c2ab2aeSArvind Yadav static const struct pci_device_id e3d_pci_table[] = {
400f7018c21STomi Valkeinen 	{	PCI_DEVICE(PCI_VENDOR_ID_3DLABS, 0x7a0),	},
401f7018c21STomi Valkeinen 	{	PCI_DEVICE(0x1091, 0x7a0),			},
402f7018c21STomi Valkeinen 	{	PCI_DEVICE(PCI_VENDOR_ID_3DLABS, 0x7a2),	},
403f7018c21STomi Valkeinen 	{	.vendor = PCI_VENDOR_ID_3DLABS,
404f7018c21STomi Valkeinen 		.device = PCI_ANY_ID,
405f7018c21STomi Valkeinen 		.subvendor = PCI_VENDOR_ID_3DLABS,
406f7018c21STomi Valkeinen 		.subdevice = 0x0108,
407f7018c21STomi Valkeinen 	},
408f7018c21STomi Valkeinen 	{	.vendor = PCI_VENDOR_ID_3DLABS,
409f7018c21STomi Valkeinen 		.device = PCI_ANY_ID,
410f7018c21STomi Valkeinen 		.subvendor = PCI_VENDOR_ID_3DLABS,
411f7018c21STomi Valkeinen 		.subdevice = 0x0140,
412f7018c21STomi Valkeinen 	},
413f7018c21STomi Valkeinen 	{	.vendor = PCI_VENDOR_ID_3DLABS,
414f7018c21STomi Valkeinen 		.device = PCI_ANY_ID,
415f7018c21STomi Valkeinen 		.subvendor = PCI_VENDOR_ID_3DLABS,
416f7018c21STomi Valkeinen 		.subdevice = 0x1024,
417f7018c21STomi Valkeinen 	},
418f7018c21STomi Valkeinen 	{ 0, }
419f7018c21STomi Valkeinen };
420f7018c21STomi Valkeinen 
421f7018c21STomi Valkeinen static struct pci_driver e3d_driver = {
422d61b0ef7SPaul Gortmaker 	.driver = {
423d61b0ef7SPaul Gortmaker 		.suppress_bind_attrs = true,
424d61b0ef7SPaul Gortmaker 	},
425f7018c21STomi Valkeinen 	.name		= "e3d",
426f7018c21STomi Valkeinen 	.id_table	= e3d_pci_table,
427f7018c21STomi Valkeinen 	.probe		= e3d_pci_register,
428f7018c21STomi Valkeinen };
429f7018c21STomi Valkeinen 
e3d_init(void)430f7018c21STomi Valkeinen static int __init e3d_init(void)
431f7018c21STomi Valkeinen {
4320ba2fa8cSThomas Zimmermann 	if (fb_modesetting_disabled("e3d"))
4330ba2fa8cSThomas Zimmermann 		return -ENODEV;
4340ba2fa8cSThomas Zimmermann 
435f7018c21STomi Valkeinen 	if (fb_get_options("e3d", NULL))
436f7018c21STomi Valkeinen 		return -ENODEV;
437f7018c21STomi Valkeinen 
438f7018c21STomi Valkeinen 	return pci_register_driver(&e3d_driver);
439f7018c21STomi Valkeinen }
440d61b0ef7SPaul Gortmaker device_initcall(e3d_init);
441