1f7018c21STomi Valkeinen /* 2f7018c21STomi Valkeinen * linux/drivers/video/savagefb.c -- S3 Savage Framebuffer Driver 3f7018c21STomi Valkeinen * 4f7018c21STomi Valkeinen * Copyright (c) 2001-2002 Denis Oliver Kropp <dok@directfb.org> 5f7018c21STomi Valkeinen * Sven Neumann <neo@directfb.org> 6f7018c21STomi Valkeinen * 7f7018c21STomi Valkeinen * 8f7018c21STomi Valkeinen * Card specific code is based on XFree86's savage driver. 9f7018c21STomi Valkeinen * Framebuffer framework code is based on code of cyber2000fb and tdfxfb. 10f7018c21STomi Valkeinen * 11f7018c21STomi Valkeinen * This file is subject to the terms and conditions of the GNU General 12f7018c21STomi Valkeinen * Public License. See the file COPYING in the main directory of this 13f7018c21STomi Valkeinen * archive for more details. 14f7018c21STomi Valkeinen * 15f7018c21STomi Valkeinen * 0.4.0 (neo) 16f7018c21STomi Valkeinen * - hardware accelerated clear and move 17f7018c21STomi Valkeinen * 18f7018c21STomi Valkeinen * 0.3.2 (dok) 19f7018c21STomi Valkeinen * - wait for vertical retrace before writing to cr67 20f7018c21STomi Valkeinen * at the beginning of savagefb_set_par 21f7018c21STomi Valkeinen * - use synchronization registers cr23 and cr26 22f7018c21STomi Valkeinen * 23f7018c21STomi Valkeinen * 0.3.1 (dok) 24f7018c21STomi Valkeinen * - reset 3D engine 25f7018c21STomi Valkeinen * - don't return alpha bits for 32bit format 26f7018c21STomi Valkeinen * 27f7018c21STomi Valkeinen * 0.3.0 (dok) 28f7018c21STomi Valkeinen * - added WaitIdle functions for all Savage types 29f7018c21STomi Valkeinen * - do WaitIdle before mode switching 30f7018c21STomi Valkeinen * - code cleanup 31f7018c21STomi Valkeinen * 32f7018c21STomi Valkeinen * 0.2.0 (dok) 33f7018c21STomi Valkeinen * - first working version 34f7018c21STomi Valkeinen * 35f7018c21STomi Valkeinen * 36f7018c21STomi Valkeinen * TODO 37f7018c21STomi Valkeinen * - clock validations in decode_var 38f7018c21STomi Valkeinen * 39f7018c21STomi Valkeinen * BUGS 40f7018c21STomi Valkeinen * - white margin on bootup 41f7018c21STomi Valkeinen * 42f7018c21STomi Valkeinen */ 43f7018c21STomi Valkeinen 44f7018c21STomi Valkeinen #include <linux/module.h> 45f7018c21STomi Valkeinen #include <linux/kernel.h> 46f7018c21STomi Valkeinen #include <linux/errno.h> 47f7018c21STomi Valkeinen #include <linux/string.h> 48f7018c21STomi Valkeinen #include <linux/mm.h> 49f7018c21STomi Valkeinen #include <linux/slab.h> 50f7018c21STomi Valkeinen #include <linux/delay.h> 51f7018c21STomi Valkeinen #include <linux/fb.h> 52f7018c21STomi Valkeinen #include <linux/pci.h> 53f7018c21STomi Valkeinen #include <linux/init.h> 54f7018c21STomi Valkeinen #include <linux/console.h> 55f7018c21STomi Valkeinen 56f7018c21STomi Valkeinen #include <asm/io.h> 57f7018c21STomi Valkeinen #include <asm/irq.h> 58f7018c21STomi Valkeinen #include <asm/pgtable.h> 59f7018c21STomi Valkeinen 60f7018c21STomi Valkeinen #include "savagefb.h" 61f7018c21STomi Valkeinen 62f7018c21STomi Valkeinen 63f7018c21STomi Valkeinen #define SAVAGEFB_VERSION "0.4.0_2.6" 64f7018c21STomi Valkeinen 65f7018c21STomi Valkeinen /* --------------------------------------------------------------------- */ 66f7018c21STomi Valkeinen 67f7018c21STomi Valkeinen 68f7018c21STomi Valkeinen static char *mode_option = NULL; 69f7018c21STomi Valkeinen 70f7018c21STomi Valkeinen #ifdef MODULE 71f7018c21STomi Valkeinen 72f7018c21STomi Valkeinen MODULE_AUTHOR("(c) 2001-2002 Denis Oliver Kropp <dok@directfb.org>"); 73f7018c21STomi Valkeinen MODULE_LICENSE("GPL"); 74f7018c21STomi Valkeinen MODULE_DESCRIPTION("FBDev driver for S3 Savage PCI/AGP Chips"); 75f7018c21STomi Valkeinen 76f7018c21STomi Valkeinen #endif 77f7018c21STomi Valkeinen 78f7018c21STomi Valkeinen 79f7018c21STomi Valkeinen /* --------------------------------------------------------------------- */ 80f7018c21STomi Valkeinen 81f7018c21STomi Valkeinen static void vgaHWSeqReset(struct savagefb_par *par, int start) 82f7018c21STomi Valkeinen { 83f7018c21STomi Valkeinen if (start) 84f7018c21STomi Valkeinen VGAwSEQ(0x00, 0x01, par); /* Synchronous Reset */ 85f7018c21STomi Valkeinen else 86f7018c21STomi Valkeinen VGAwSEQ(0x00, 0x03, par); /* End Reset */ 87f7018c21STomi Valkeinen } 88f7018c21STomi Valkeinen 89f7018c21STomi Valkeinen static void vgaHWProtect(struct savagefb_par *par, int on) 90f7018c21STomi Valkeinen { 91f7018c21STomi Valkeinen unsigned char tmp; 92f7018c21STomi Valkeinen 93f7018c21STomi Valkeinen if (on) { 94f7018c21STomi Valkeinen /* 95f7018c21STomi Valkeinen * Turn off screen and disable sequencer. 96f7018c21STomi Valkeinen */ 97f7018c21STomi Valkeinen tmp = VGArSEQ(0x01, par); 98f7018c21STomi Valkeinen 99f7018c21STomi Valkeinen vgaHWSeqReset(par, 1); /* start synchronous reset */ 100f7018c21STomi Valkeinen VGAwSEQ(0x01, tmp | 0x20, par);/* disable the display */ 101f7018c21STomi Valkeinen 102f7018c21STomi Valkeinen VGAenablePalette(par); 103f7018c21STomi Valkeinen } else { 104f7018c21STomi Valkeinen /* 105f7018c21STomi Valkeinen * Reenable sequencer, then turn on screen. 106f7018c21STomi Valkeinen */ 107f7018c21STomi Valkeinen 108f7018c21STomi Valkeinen tmp = VGArSEQ(0x01, par); 109f7018c21STomi Valkeinen 110f7018c21STomi Valkeinen VGAwSEQ(0x01, tmp & ~0x20, par);/* reenable display */ 111f7018c21STomi Valkeinen vgaHWSeqReset(par, 0); /* clear synchronous reset */ 112f7018c21STomi Valkeinen 113f7018c21STomi Valkeinen VGAdisablePalette(par); 114f7018c21STomi Valkeinen } 115f7018c21STomi Valkeinen } 116f7018c21STomi Valkeinen 117f7018c21STomi Valkeinen static void vgaHWRestore(struct savagefb_par *par, struct savage_reg *reg) 118f7018c21STomi Valkeinen { 119f7018c21STomi Valkeinen int i; 120f7018c21STomi Valkeinen 121f7018c21STomi Valkeinen VGAwMISC(reg->MiscOutReg, par); 122f7018c21STomi Valkeinen 123f7018c21STomi Valkeinen for (i = 1; i < 5; i++) 124f7018c21STomi Valkeinen VGAwSEQ(i, reg->Sequencer[i], par); 125f7018c21STomi Valkeinen 126f7018c21STomi Valkeinen /* Ensure CRTC registers 0-7 are unlocked by clearing bit 7 or 127f7018c21STomi Valkeinen CRTC[17] */ 128f7018c21STomi Valkeinen VGAwCR(17, reg->CRTC[17] & ~0x80, par); 129f7018c21STomi Valkeinen 130f7018c21STomi Valkeinen for (i = 0; i < 25; i++) 131f7018c21STomi Valkeinen VGAwCR(i, reg->CRTC[i], par); 132f7018c21STomi Valkeinen 133f7018c21STomi Valkeinen for (i = 0; i < 9; i++) 134f7018c21STomi Valkeinen VGAwGR(i, reg->Graphics[i], par); 135f7018c21STomi Valkeinen 136f7018c21STomi Valkeinen VGAenablePalette(par); 137f7018c21STomi Valkeinen 138f7018c21STomi Valkeinen for (i = 0; i < 21; i++) 139f7018c21STomi Valkeinen VGAwATTR(i, reg->Attribute[i], par); 140f7018c21STomi Valkeinen 141f7018c21STomi Valkeinen VGAdisablePalette(par); 142f7018c21STomi Valkeinen } 143f7018c21STomi Valkeinen 144f7018c21STomi Valkeinen static void vgaHWInit(struct fb_var_screeninfo *var, 145f7018c21STomi Valkeinen struct savagefb_par *par, 146f7018c21STomi Valkeinen struct xtimings *timings, 147f7018c21STomi Valkeinen struct savage_reg *reg) 148f7018c21STomi Valkeinen { 149f7018c21STomi Valkeinen reg->MiscOutReg = 0x23; 150f7018c21STomi Valkeinen 151f7018c21STomi Valkeinen if (!(timings->sync & FB_SYNC_HOR_HIGH_ACT)) 152f7018c21STomi Valkeinen reg->MiscOutReg |= 0x40; 153f7018c21STomi Valkeinen 154f7018c21STomi Valkeinen if (!(timings->sync & FB_SYNC_VERT_HIGH_ACT)) 155f7018c21STomi Valkeinen reg->MiscOutReg |= 0x80; 156f7018c21STomi Valkeinen 157f7018c21STomi Valkeinen /* 158f7018c21STomi Valkeinen * Time Sequencer 159f7018c21STomi Valkeinen */ 160f7018c21STomi Valkeinen reg->Sequencer[0x00] = 0x00; 161f7018c21STomi Valkeinen reg->Sequencer[0x01] = 0x01; 162f7018c21STomi Valkeinen reg->Sequencer[0x02] = 0x0F; 163f7018c21STomi Valkeinen reg->Sequencer[0x03] = 0x00; /* Font select */ 164f7018c21STomi Valkeinen reg->Sequencer[0x04] = 0x0E; /* Misc */ 165f7018c21STomi Valkeinen 166f7018c21STomi Valkeinen /* 167f7018c21STomi Valkeinen * CRTC Controller 168f7018c21STomi Valkeinen */ 169f7018c21STomi Valkeinen reg->CRTC[0x00] = (timings->HTotal >> 3) - 5; 170f7018c21STomi Valkeinen reg->CRTC[0x01] = (timings->HDisplay >> 3) - 1; 171f7018c21STomi Valkeinen reg->CRTC[0x02] = (timings->HSyncStart >> 3) - 1; 172f7018c21STomi Valkeinen reg->CRTC[0x03] = (((timings->HSyncEnd >> 3) - 1) & 0x1f) | 0x80; 173f7018c21STomi Valkeinen reg->CRTC[0x04] = (timings->HSyncStart >> 3); 174f7018c21STomi Valkeinen reg->CRTC[0x05] = ((((timings->HSyncEnd >> 3) - 1) & 0x20) << 2) | 175f7018c21STomi Valkeinen (((timings->HSyncEnd >> 3)) & 0x1f); 176f7018c21STomi Valkeinen reg->CRTC[0x06] = (timings->VTotal - 2) & 0xFF; 177f7018c21STomi Valkeinen reg->CRTC[0x07] = (((timings->VTotal - 2) & 0x100) >> 8) | 178f7018c21STomi Valkeinen (((timings->VDisplay - 1) & 0x100) >> 7) | 179f7018c21STomi Valkeinen ((timings->VSyncStart & 0x100) >> 6) | 180f7018c21STomi Valkeinen (((timings->VSyncStart - 1) & 0x100) >> 5) | 181f7018c21STomi Valkeinen 0x10 | 182f7018c21STomi Valkeinen (((timings->VTotal - 2) & 0x200) >> 4) | 183f7018c21STomi Valkeinen (((timings->VDisplay - 1) & 0x200) >> 3) | 184f7018c21STomi Valkeinen ((timings->VSyncStart & 0x200) >> 2); 185f7018c21STomi Valkeinen reg->CRTC[0x08] = 0x00; 186f7018c21STomi Valkeinen reg->CRTC[0x09] = (((timings->VSyncStart - 1) & 0x200) >> 4) | 0x40; 187f7018c21STomi Valkeinen 188f7018c21STomi Valkeinen if (timings->dblscan) 189f7018c21STomi Valkeinen reg->CRTC[0x09] |= 0x80; 190f7018c21STomi Valkeinen 191f7018c21STomi Valkeinen reg->CRTC[0x0a] = 0x00; 192f7018c21STomi Valkeinen reg->CRTC[0x0b] = 0x00; 193f7018c21STomi Valkeinen reg->CRTC[0x0c] = 0x00; 194f7018c21STomi Valkeinen reg->CRTC[0x0d] = 0x00; 195f7018c21STomi Valkeinen reg->CRTC[0x0e] = 0x00; 196f7018c21STomi Valkeinen reg->CRTC[0x0f] = 0x00; 197f7018c21STomi Valkeinen reg->CRTC[0x10] = timings->VSyncStart & 0xff; 198f7018c21STomi Valkeinen reg->CRTC[0x11] = (timings->VSyncEnd & 0x0f) | 0x20; 199f7018c21STomi Valkeinen reg->CRTC[0x12] = (timings->VDisplay - 1) & 0xff; 200f7018c21STomi Valkeinen reg->CRTC[0x13] = var->xres_virtual >> 4; 201f7018c21STomi Valkeinen reg->CRTC[0x14] = 0x00; 202f7018c21STomi Valkeinen reg->CRTC[0x15] = (timings->VSyncStart - 1) & 0xff; 203f7018c21STomi Valkeinen reg->CRTC[0x16] = (timings->VSyncEnd - 1) & 0xff; 204f7018c21STomi Valkeinen reg->CRTC[0x17] = 0xc3; 205f7018c21STomi Valkeinen reg->CRTC[0x18] = 0xff; 206f7018c21STomi Valkeinen 207f7018c21STomi Valkeinen /* 208f7018c21STomi Valkeinen * are these unnecessary? 209f7018c21STomi Valkeinen * vgaHWHBlankKGA(mode, regp, 0, KGA_FIX_OVERSCAN|KGA_ENABLE_ON_ZERO); 210f7018c21STomi Valkeinen * vgaHWVBlankKGA(mode, regp, 0, KGA_FIX_OVERSCAN|KGA_ENABLE_ON_ZERO); 211f7018c21STomi Valkeinen */ 212f7018c21STomi Valkeinen 213f7018c21STomi Valkeinen /* 214f7018c21STomi Valkeinen * Graphics Display Controller 215f7018c21STomi Valkeinen */ 216f7018c21STomi Valkeinen reg->Graphics[0x00] = 0x00; 217f7018c21STomi Valkeinen reg->Graphics[0x01] = 0x00; 218f7018c21STomi Valkeinen reg->Graphics[0x02] = 0x00; 219f7018c21STomi Valkeinen reg->Graphics[0x03] = 0x00; 220f7018c21STomi Valkeinen reg->Graphics[0x04] = 0x00; 221f7018c21STomi Valkeinen reg->Graphics[0x05] = 0x40; 222f7018c21STomi Valkeinen reg->Graphics[0x06] = 0x05; /* only map 64k VGA memory !!!! */ 223f7018c21STomi Valkeinen reg->Graphics[0x07] = 0x0F; 224f7018c21STomi Valkeinen reg->Graphics[0x08] = 0xFF; 225f7018c21STomi Valkeinen 226f7018c21STomi Valkeinen 227f7018c21STomi Valkeinen reg->Attribute[0x00] = 0x00; /* standard colormap translation */ 228f7018c21STomi Valkeinen reg->Attribute[0x01] = 0x01; 229f7018c21STomi Valkeinen reg->Attribute[0x02] = 0x02; 230f7018c21STomi Valkeinen reg->Attribute[0x03] = 0x03; 231f7018c21STomi Valkeinen reg->Attribute[0x04] = 0x04; 232f7018c21STomi Valkeinen reg->Attribute[0x05] = 0x05; 233f7018c21STomi Valkeinen reg->Attribute[0x06] = 0x06; 234f7018c21STomi Valkeinen reg->Attribute[0x07] = 0x07; 235f7018c21STomi Valkeinen reg->Attribute[0x08] = 0x08; 236f7018c21STomi Valkeinen reg->Attribute[0x09] = 0x09; 237f7018c21STomi Valkeinen reg->Attribute[0x0a] = 0x0A; 238f7018c21STomi Valkeinen reg->Attribute[0x0b] = 0x0B; 239f7018c21STomi Valkeinen reg->Attribute[0x0c] = 0x0C; 240f7018c21STomi Valkeinen reg->Attribute[0x0d] = 0x0D; 241f7018c21STomi Valkeinen reg->Attribute[0x0e] = 0x0E; 242f7018c21STomi Valkeinen reg->Attribute[0x0f] = 0x0F; 243f7018c21STomi Valkeinen reg->Attribute[0x10] = 0x41; 244f7018c21STomi Valkeinen reg->Attribute[0x11] = 0xFF; 245f7018c21STomi Valkeinen reg->Attribute[0x12] = 0x0F; 246f7018c21STomi Valkeinen reg->Attribute[0x13] = 0x00; 247f7018c21STomi Valkeinen reg->Attribute[0x14] = 0x00; 248f7018c21STomi Valkeinen } 249f7018c21STomi Valkeinen 250f7018c21STomi Valkeinen /* -------------------- Hardware specific routines ------------------------- */ 251f7018c21STomi Valkeinen 252f7018c21STomi Valkeinen /* 253f7018c21STomi Valkeinen * Hardware Acceleration for SavageFB 254f7018c21STomi Valkeinen */ 255f7018c21STomi Valkeinen 256f7018c21STomi Valkeinen /* Wait for fifo space */ 257f7018c21STomi Valkeinen static void 258f7018c21STomi Valkeinen savage3D_waitfifo(struct savagefb_par *par, int space) 259f7018c21STomi Valkeinen { 260f7018c21STomi Valkeinen int slots = MAXFIFO - space; 261f7018c21STomi Valkeinen 262f7018c21STomi Valkeinen while ((savage_in32(0x48C00, par) & 0x0000ffff) > slots); 263f7018c21STomi Valkeinen } 264f7018c21STomi Valkeinen 265f7018c21STomi Valkeinen static void 266f7018c21STomi Valkeinen savage4_waitfifo(struct savagefb_par *par, int space) 267f7018c21STomi Valkeinen { 268f7018c21STomi Valkeinen int slots = MAXFIFO - space; 269f7018c21STomi Valkeinen 270f7018c21STomi Valkeinen while ((savage_in32(0x48C60, par) & 0x001fffff) > slots); 271f7018c21STomi Valkeinen } 272f7018c21STomi Valkeinen 273f7018c21STomi Valkeinen static void 274f7018c21STomi Valkeinen savage2000_waitfifo(struct savagefb_par *par, int space) 275f7018c21STomi Valkeinen { 276f7018c21STomi Valkeinen int slots = MAXFIFO - space; 277f7018c21STomi Valkeinen 278f7018c21STomi Valkeinen while ((savage_in32(0x48C60, par) & 0x0000ffff) > slots); 279f7018c21STomi Valkeinen } 280f7018c21STomi Valkeinen 281f7018c21STomi Valkeinen /* Wait for idle accelerator */ 282f7018c21STomi Valkeinen static void 283f7018c21STomi Valkeinen savage3D_waitidle(struct savagefb_par *par) 284f7018c21STomi Valkeinen { 285f7018c21STomi Valkeinen while ((savage_in32(0x48C00, par) & 0x0008ffff) != 0x80000); 286f7018c21STomi Valkeinen } 287f7018c21STomi Valkeinen 288f7018c21STomi Valkeinen static void 289f7018c21STomi Valkeinen savage4_waitidle(struct savagefb_par *par) 290f7018c21STomi Valkeinen { 291f7018c21STomi Valkeinen while ((savage_in32(0x48C60, par) & 0x00a00000) != 0x00a00000); 292f7018c21STomi Valkeinen } 293f7018c21STomi Valkeinen 294f7018c21STomi Valkeinen static void 295f7018c21STomi Valkeinen savage2000_waitidle(struct savagefb_par *par) 296f7018c21STomi Valkeinen { 297f7018c21STomi Valkeinen while ((savage_in32(0x48C60, par) & 0x009fffff)); 298f7018c21STomi Valkeinen } 299f7018c21STomi Valkeinen 300f7018c21STomi Valkeinen #ifdef CONFIG_FB_SAVAGE_ACCEL 301f7018c21STomi Valkeinen static void 302f7018c21STomi Valkeinen SavageSetup2DEngine(struct savagefb_par *par) 303f7018c21STomi Valkeinen { 304f7018c21STomi Valkeinen unsigned long GlobalBitmapDescriptor; 305f7018c21STomi Valkeinen 306f7018c21STomi Valkeinen GlobalBitmapDescriptor = 1 | 8 | BCI_BD_BW_DISABLE; 307f7018c21STomi Valkeinen BCI_BD_SET_BPP(GlobalBitmapDescriptor, par->depth); 308f7018c21STomi Valkeinen BCI_BD_SET_STRIDE(GlobalBitmapDescriptor, par->vwidth); 309f7018c21STomi Valkeinen 310f7018c21STomi Valkeinen switch(par->chip) { 311f7018c21STomi Valkeinen case S3_SAVAGE3D: 312f7018c21STomi Valkeinen case S3_SAVAGE_MX: 313f7018c21STomi Valkeinen /* Disable BCI */ 314f7018c21STomi Valkeinen savage_out32(0x48C18, savage_in32(0x48C18, par) & 0x3FF0, par); 315f7018c21STomi Valkeinen /* Setup BCI command overflow buffer */ 316f7018c21STomi Valkeinen savage_out32(0x48C14, 317f7018c21STomi Valkeinen (par->cob_offset >> 11) | (par->cob_index << 29), 318f7018c21STomi Valkeinen par); 319f7018c21STomi Valkeinen /* Program shadow status update. */ 320f7018c21STomi Valkeinen savage_out32(0x48C10, 0x78207220, par); 321f7018c21STomi Valkeinen savage_out32(0x48C0C, 0, par); 322f7018c21STomi Valkeinen /* Enable BCI and command overflow buffer */ 323f7018c21STomi Valkeinen savage_out32(0x48C18, savage_in32(0x48C18, par) | 0x0C, par); 324f7018c21STomi Valkeinen break; 325f7018c21STomi Valkeinen case S3_SAVAGE4: 326f7018c21STomi Valkeinen case S3_TWISTER: 327f7018c21STomi Valkeinen case S3_PROSAVAGE: 328f7018c21STomi Valkeinen case S3_PROSAVAGEDDR: 329f7018c21STomi Valkeinen case S3_SUPERSAVAGE: 330f7018c21STomi Valkeinen /* Disable BCI */ 331f7018c21STomi Valkeinen savage_out32(0x48C18, savage_in32(0x48C18, par) & 0x3FF0, par); 332f7018c21STomi Valkeinen /* Program shadow status update */ 333f7018c21STomi Valkeinen savage_out32(0x48C10, 0x00700040, par); 334f7018c21STomi Valkeinen savage_out32(0x48C0C, 0, par); 335f7018c21STomi Valkeinen /* Enable BCI without the COB */ 336f7018c21STomi Valkeinen savage_out32(0x48C18, savage_in32(0x48C18, par) | 0x08, par); 337f7018c21STomi Valkeinen break; 338f7018c21STomi Valkeinen case S3_SAVAGE2000: 339f7018c21STomi Valkeinen /* Disable BCI */ 340f7018c21STomi Valkeinen savage_out32(0x48C18, 0, par); 341f7018c21STomi Valkeinen /* Setup BCI command overflow buffer */ 342f7018c21STomi Valkeinen savage_out32(0x48C18, 343f7018c21STomi Valkeinen (par->cob_offset >> 7) | (par->cob_index), 344f7018c21STomi Valkeinen par); 345f7018c21STomi Valkeinen /* Disable shadow status update */ 346f7018c21STomi Valkeinen savage_out32(0x48A30, 0, par); 347f7018c21STomi Valkeinen /* Enable BCI and command overflow buffer */ 348f7018c21STomi Valkeinen savage_out32(0x48C18, savage_in32(0x48C18, par) | 0x00280000, 349f7018c21STomi Valkeinen par); 350f7018c21STomi Valkeinen break; 351f7018c21STomi Valkeinen default: 352f7018c21STomi Valkeinen break; 353f7018c21STomi Valkeinen } 354f7018c21STomi Valkeinen /* Turn on 16-bit register access. */ 355f7018c21STomi Valkeinen vga_out8(0x3d4, 0x31, par); 356f7018c21STomi Valkeinen vga_out8(0x3d5, 0x0c, par); 357f7018c21STomi Valkeinen 358f7018c21STomi Valkeinen /* Set stride to use GBD. */ 359f7018c21STomi Valkeinen vga_out8(0x3d4, 0x50, par); 360f7018c21STomi Valkeinen vga_out8(0x3d5, vga_in8(0x3d5, par) | 0xC1, par); 361f7018c21STomi Valkeinen 362f7018c21STomi Valkeinen /* Enable 2D engine. */ 363f7018c21STomi Valkeinen vga_out8(0x3d4, 0x40, par); 364f7018c21STomi Valkeinen vga_out8(0x3d5, 0x01, par); 365f7018c21STomi Valkeinen 366f7018c21STomi Valkeinen savage_out32(MONO_PAT_0, ~0, par); 367f7018c21STomi Valkeinen savage_out32(MONO_PAT_1, ~0, par); 368f7018c21STomi Valkeinen 369f7018c21STomi Valkeinen /* Setup plane masks */ 370f7018c21STomi Valkeinen savage_out32(0x8128, ~0, par); /* enable all write planes */ 371f7018c21STomi Valkeinen savage_out32(0x812C, ~0, par); /* enable all read planes */ 372f7018c21STomi Valkeinen savage_out16(0x8134, 0x27, par); 373f7018c21STomi Valkeinen savage_out16(0x8136, 0x07, par); 374f7018c21STomi Valkeinen 375f7018c21STomi Valkeinen /* Now set the GBD */ 376f7018c21STomi Valkeinen par->bci_ptr = 0; 377f7018c21STomi Valkeinen par->SavageWaitFifo(par, 4); 378f7018c21STomi Valkeinen 379f7018c21STomi Valkeinen BCI_SEND(BCI_CMD_SETREG | (1 << 16) | BCI_GBD1); 380f7018c21STomi Valkeinen BCI_SEND(0); 381f7018c21STomi Valkeinen BCI_SEND(BCI_CMD_SETREG | (1 << 16) | BCI_GBD2); 382f7018c21STomi Valkeinen BCI_SEND(GlobalBitmapDescriptor); 383f7018c21STomi Valkeinen 384f7018c21STomi Valkeinen /* 385f7018c21STomi Valkeinen * I don't know why, sending this twice fixes the initial black screen, 386f7018c21STomi Valkeinen * prevents X from crashing at least in Toshiba laptops with SavageIX. 387f7018c21STomi Valkeinen * --Tony 388f7018c21STomi Valkeinen */ 389f7018c21STomi Valkeinen par->bci_ptr = 0; 390f7018c21STomi Valkeinen par->SavageWaitFifo(par, 4); 391f7018c21STomi Valkeinen 392f7018c21STomi Valkeinen BCI_SEND(BCI_CMD_SETREG | (1 << 16) | BCI_GBD1); 393f7018c21STomi Valkeinen BCI_SEND(0); 394f7018c21STomi Valkeinen BCI_SEND(BCI_CMD_SETREG | (1 << 16) | BCI_GBD2); 395f7018c21STomi Valkeinen BCI_SEND(GlobalBitmapDescriptor); 396f7018c21STomi Valkeinen } 397f7018c21STomi Valkeinen 398f7018c21STomi Valkeinen static void savagefb_set_clip(struct fb_info *info) 399f7018c21STomi Valkeinen { 400f7018c21STomi Valkeinen struct savagefb_par *par = info->par; 401f7018c21STomi Valkeinen int cmd; 402f7018c21STomi Valkeinen 403f7018c21STomi Valkeinen cmd = BCI_CMD_NOP | BCI_CMD_CLIP_NEW; 404f7018c21STomi Valkeinen par->bci_ptr = 0; 405f7018c21STomi Valkeinen par->SavageWaitFifo(par,3); 406f7018c21STomi Valkeinen BCI_SEND(cmd); 407f7018c21STomi Valkeinen BCI_SEND(BCI_CLIP_TL(0, 0)); 408f7018c21STomi Valkeinen BCI_SEND(BCI_CLIP_BR(0xfff, 0xfff)); 409f7018c21STomi Valkeinen } 410f7018c21STomi Valkeinen #else 411f7018c21STomi Valkeinen static void SavageSetup2DEngine(struct savagefb_par *par) {} 412f7018c21STomi Valkeinen 413f7018c21STomi Valkeinen #endif 414f7018c21STomi Valkeinen 415f7018c21STomi Valkeinen static void SavageCalcClock(long freq, int min_m, int min_n1, int max_n1, 416f7018c21STomi Valkeinen int min_n2, int max_n2, long freq_min, 417f7018c21STomi Valkeinen long freq_max, unsigned int *mdiv, 418f7018c21STomi Valkeinen unsigned int *ndiv, unsigned int *r) 419f7018c21STomi Valkeinen { 420f7018c21STomi Valkeinen long diff, best_diff; 421f7018c21STomi Valkeinen unsigned int m; 422f7018c21STomi Valkeinen unsigned char n1, n2, best_n1=16+2, best_n2=2, best_m=125+2; 423f7018c21STomi Valkeinen 424f7018c21STomi Valkeinen if (freq < freq_min / (1 << max_n2)) { 425f7018c21STomi Valkeinen printk(KERN_ERR "invalid frequency %ld Khz\n", freq); 426f7018c21STomi Valkeinen freq = freq_min / (1 << max_n2); 427f7018c21STomi Valkeinen } 428f7018c21STomi Valkeinen if (freq > freq_max / (1 << min_n2)) { 429f7018c21STomi Valkeinen printk(KERN_ERR "invalid frequency %ld Khz\n", freq); 430f7018c21STomi Valkeinen freq = freq_max / (1 << min_n2); 431f7018c21STomi Valkeinen } 432f7018c21STomi Valkeinen 433f7018c21STomi Valkeinen /* work out suitable timings */ 434f7018c21STomi Valkeinen best_diff = freq; 435f7018c21STomi Valkeinen 436f7018c21STomi Valkeinen for (n2=min_n2; n2<=max_n2; n2++) { 437f7018c21STomi Valkeinen for (n1=min_n1+2; n1<=max_n1+2; n1++) { 438f7018c21STomi Valkeinen m = (freq * n1 * (1 << n2) + HALF_BASE_FREQ) / 439f7018c21STomi Valkeinen BASE_FREQ; 440f7018c21STomi Valkeinen if (m < min_m+2 || m > 127+2) 441f7018c21STomi Valkeinen continue; 442f7018c21STomi Valkeinen if ((m * BASE_FREQ >= freq_min * n1) && 443f7018c21STomi Valkeinen (m * BASE_FREQ <= freq_max * n1)) { 444f7018c21STomi Valkeinen diff = freq * (1 << n2) * n1 - BASE_FREQ * m; 445f7018c21STomi Valkeinen if (diff < 0) 446f7018c21STomi Valkeinen diff = -diff; 447f7018c21STomi Valkeinen if (diff < best_diff) { 448f7018c21STomi Valkeinen best_diff = diff; 449f7018c21STomi Valkeinen best_m = m; 450f7018c21STomi Valkeinen best_n1 = n1; 451f7018c21STomi Valkeinen best_n2 = n2; 452f7018c21STomi Valkeinen } 453f7018c21STomi Valkeinen } 454f7018c21STomi Valkeinen } 455f7018c21STomi Valkeinen } 456f7018c21STomi Valkeinen 457f7018c21STomi Valkeinen *ndiv = best_n1 - 2; 458f7018c21STomi Valkeinen *r = best_n2; 459f7018c21STomi Valkeinen *mdiv = best_m - 2; 460f7018c21STomi Valkeinen } 461f7018c21STomi Valkeinen 462f7018c21STomi Valkeinen static int common_calc_clock(long freq, int min_m, int min_n1, int max_n1, 463f7018c21STomi Valkeinen int min_n2, int max_n2, long freq_min, 464f7018c21STomi Valkeinen long freq_max, unsigned char *mdiv, 465f7018c21STomi Valkeinen unsigned char *ndiv) 466f7018c21STomi Valkeinen { 467f7018c21STomi Valkeinen long diff, best_diff; 468f7018c21STomi Valkeinen unsigned int m; 469f7018c21STomi Valkeinen unsigned char n1, n2; 470f7018c21STomi Valkeinen unsigned char best_n1 = 16+2, best_n2 = 2, best_m = 125+2; 471f7018c21STomi Valkeinen 472f7018c21STomi Valkeinen best_diff = freq; 473f7018c21STomi Valkeinen 474f7018c21STomi Valkeinen for (n2 = min_n2; n2 <= max_n2; n2++) { 475f7018c21STomi Valkeinen for (n1 = min_n1+2; n1 <= max_n1+2; n1++) { 476f7018c21STomi Valkeinen m = (freq * n1 * (1 << n2) + HALF_BASE_FREQ) / 477f7018c21STomi Valkeinen BASE_FREQ; 478f7018c21STomi Valkeinen if (m < min_m + 2 || m > 127+2) 479f7018c21STomi Valkeinen continue; 480f7018c21STomi Valkeinen if ((m * BASE_FREQ >= freq_min * n1) && 481f7018c21STomi Valkeinen (m * BASE_FREQ <= freq_max * n1)) { 482f7018c21STomi Valkeinen diff = freq * (1 << n2) * n1 - BASE_FREQ * m; 483f7018c21STomi Valkeinen if (diff < 0) 484f7018c21STomi Valkeinen diff = -diff; 485f7018c21STomi Valkeinen if (diff < best_diff) { 486f7018c21STomi Valkeinen best_diff = diff; 487f7018c21STomi Valkeinen best_m = m; 488f7018c21STomi Valkeinen best_n1 = n1; 489f7018c21STomi Valkeinen best_n2 = n2; 490f7018c21STomi Valkeinen } 491f7018c21STomi Valkeinen } 492f7018c21STomi Valkeinen } 493f7018c21STomi Valkeinen } 494f7018c21STomi Valkeinen 495f7018c21STomi Valkeinen if (max_n1 == 63) 496f7018c21STomi Valkeinen *ndiv = (best_n1 - 2) | (best_n2 << 6); 497f7018c21STomi Valkeinen else 498f7018c21STomi Valkeinen *ndiv = (best_n1 - 2) | (best_n2 << 5); 499f7018c21STomi Valkeinen 500f7018c21STomi Valkeinen *mdiv = best_m - 2; 501f7018c21STomi Valkeinen 502f7018c21STomi Valkeinen return 0; 503f7018c21STomi Valkeinen } 504f7018c21STomi Valkeinen 505f7018c21STomi Valkeinen #ifdef SAVAGEFB_DEBUG 506f7018c21STomi Valkeinen /* This function is used to debug, it prints out the contents of s3 regs */ 507f7018c21STomi Valkeinen 508f7018c21STomi Valkeinen static void SavagePrintRegs(struct savagefb_par *par) 509f7018c21STomi Valkeinen { 510f7018c21STomi Valkeinen unsigned char i; 511f7018c21STomi Valkeinen int vgaCRIndex = 0x3d4; 512f7018c21STomi Valkeinen int vgaCRReg = 0x3d5; 513f7018c21STomi Valkeinen 514f7018c21STomi Valkeinen printk(KERN_DEBUG "SR x0 x1 x2 x3 x4 x5 x6 x7 x8 x9 xA xB xC xD xE " 515f7018c21STomi Valkeinen "xF"); 516f7018c21STomi Valkeinen 517f7018c21STomi Valkeinen for (i = 0; i < 0x70; i++) { 518f7018c21STomi Valkeinen if (!(i % 16)) 519f7018c21STomi Valkeinen printk(KERN_DEBUG "\nSR%xx ", i >> 4); 520f7018c21STomi Valkeinen vga_out8(0x3c4, i, par); 521f7018c21STomi Valkeinen printk(KERN_DEBUG " %02x", vga_in8(0x3c5, par)); 522f7018c21STomi Valkeinen } 523f7018c21STomi Valkeinen 524f7018c21STomi Valkeinen printk(KERN_DEBUG "\n\nCR x0 x1 x2 x3 x4 x5 x6 x7 x8 x9 xA xB xC " 525f7018c21STomi Valkeinen "xD xE xF"); 526f7018c21STomi Valkeinen 527f7018c21STomi Valkeinen for (i = 0; i < 0xB7; i++) { 528f7018c21STomi Valkeinen if (!(i % 16)) 529f7018c21STomi Valkeinen printk(KERN_DEBUG "\nCR%xx ", i >> 4); 530f7018c21STomi Valkeinen vga_out8(vgaCRIndex, i, par); 531f7018c21STomi Valkeinen printk(KERN_DEBUG " %02x", vga_in8(vgaCRReg, par)); 532f7018c21STomi Valkeinen } 533f7018c21STomi Valkeinen 534f7018c21STomi Valkeinen printk(KERN_DEBUG "\n\n"); 535f7018c21STomi Valkeinen } 536f7018c21STomi Valkeinen #endif 537f7018c21STomi Valkeinen 538f7018c21STomi Valkeinen /* --------------------------------------------------------------------- */ 539f7018c21STomi Valkeinen 540f7018c21STomi Valkeinen static void savage_get_default_par(struct savagefb_par *par, struct savage_reg *reg) 541f7018c21STomi Valkeinen { 542f7018c21STomi Valkeinen unsigned char cr3a, cr53, cr66; 543f7018c21STomi Valkeinen 544f7018c21STomi Valkeinen vga_out16(0x3d4, 0x4838, par); 545f7018c21STomi Valkeinen vga_out16(0x3d4, 0xa039, par); 546f7018c21STomi Valkeinen vga_out16(0x3c4, 0x0608, par); 547f7018c21STomi Valkeinen 548f7018c21STomi Valkeinen vga_out8(0x3d4, 0x66, par); 549f7018c21STomi Valkeinen cr66 = vga_in8(0x3d5, par); 550f7018c21STomi Valkeinen vga_out8(0x3d5, cr66 | 0x80, par); 551f7018c21STomi Valkeinen vga_out8(0x3d4, 0x3a, par); 552f7018c21STomi Valkeinen cr3a = vga_in8(0x3d5, par); 553f7018c21STomi Valkeinen vga_out8(0x3d5, cr3a | 0x80, par); 554f7018c21STomi Valkeinen vga_out8(0x3d4, 0x53, par); 555f7018c21STomi Valkeinen cr53 = vga_in8(0x3d5, par); 556f7018c21STomi Valkeinen vga_out8(0x3d5, cr53 & 0x7f, par); 557f7018c21STomi Valkeinen 558f7018c21STomi Valkeinen vga_out8(0x3d4, 0x66, par); 559f7018c21STomi Valkeinen vga_out8(0x3d5, cr66, par); 560f7018c21STomi Valkeinen vga_out8(0x3d4, 0x3a, par); 561f7018c21STomi Valkeinen vga_out8(0x3d5, cr3a, par); 562f7018c21STomi Valkeinen 563f7018c21STomi Valkeinen vga_out8(0x3d4, 0x66, par); 564f7018c21STomi Valkeinen vga_out8(0x3d5, cr66, par); 565f7018c21STomi Valkeinen vga_out8(0x3d4, 0x3a, par); 566f7018c21STomi Valkeinen vga_out8(0x3d5, cr3a, par); 567f7018c21STomi Valkeinen 568f7018c21STomi Valkeinen /* unlock extended seq regs */ 569f7018c21STomi Valkeinen vga_out8(0x3c4, 0x08, par); 570f7018c21STomi Valkeinen reg->SR08 = vga_in8(0x3c5, par); 571f7018c21STomi Valkeinen vga_out8(0x3c5, 0x06, par); 572f7018c21STomi Valkeinen 573f7018c21STomi Valkeinen /* now save all the extended regs we need */ 574f7018c21STomi Valkeinen vga_out8(0x3d4, 0x31, par); 575f7018c21STomi Valkeinen reg->CR31 = vga_in8(0x3d5, par); 576f7018c21STomi Valkeinen vga_out8(0x3d4, 0x32, par); 577f7018c21STomi Valkeinen reg->CR32 = vga_in8(0x3d5, par); 578f7018c21STomi Valkeinen vga_out8(0x3d4, 0x34, par); 579f7018c21STomi Valkeinen reg->CR34 = vga_in8(0x3d5, par); 580f7018c21STomi Valkeinen vga_out8(0x3d4, 0x36, par); 581f7018c21STomi Valkeinen reg->CR36 = vga_in8(0x3d5, par); 582f7018c21STomi Valkeinen vga_out8(0x3d4, 0x3a, par); 583f7018c21STomi Valkeinen reg->CR3A = vga_in8(0x3d5, par); 584f7018c21STomi Valkeinen vga_out8(0x3d4, 0x40, par); 585f7018c21STomi Valkeinen reg->CR40 = vga_in8(0x3d5, par); 586f7018c21STomi Valkeinen vga_out8(0x3d4, 0x42, par); 587f7018c21STomi Valkeinen reg->CR42 = vga_in8(0x3d5, par); 588f7018c21STomi Valkeinen vga_out8(0x3d4, 0x45, par); 589f7018c21STomi Valkeinen reg->CR45 = vga_in8(0x3d5, par); 590f7018c21STomi Valkeinen vga_out8(0x3d4, 0x50, par); 591f7018c21STomi Valkeinen reg->CR50 = vga_in8(0x3d5, par); 592f7018c21STomi Valkeinen vga_out8(0x3d4, 0x51, par); 593f7018c21STomi Valkeinen reg->CR51 = vga_in8(0x3d5, par); 594f7018c21STomi Valkeinen vga_out8(0x3d4, 0x53, par); 595f7018c21STomi Valkeinen reg->CR53 = vga_in8(0x3d5, par); 596f7018c21STomi Valkeinen vga_out8(0x3d4, 0x58, par); 597f7018c21STomi Valkeinen reg->CR58 = vga_in8(0x3d5, par); 598f7018c21STomi Valkeinen vga_out8(0x3d4, 0x60, par); 599f7018c21STomi Valkeinen reg->CR60 = vga_in8(0x3d5, par); 600f7018c21STomi Valkeinen vga_out8(0x3d4, 0x66, par); 601f7018c21STomi Valkeinen reg->CR66 = vga_in8(0x3d5, par); 602f7018c21STomi Valkeinen vga_out8(0x3d4, 0x67, par); 603f7018c21STomi Valkeinen reg->CR67 = vga_in8(0x3d5, par); 604f7018c21STomi Valkeinen vga_out8(0x3d4, 0x68, par); 605f7018c21STomi Valkeinen reg->CR68 = vga_in8(0x3d5, par); 606f7018c21STomi Valkeinen vga_out8(0x3d4, 0x69, par); 607f7018c21STomi Valkeinen reg->CR69 = vga_in8(0x3d5, par); 608f7018c21STomi Valkeinen vga_out8(0x3d4, 0x6f, par); 609f7018c21STomi Valkeinen reg->CR6F = vga_in8(0x3d5, par); 610f7018c21STomi Valkeinen 611f7018c21STomi Valkeinen vga_out8(0x3d4, 0x33, par); 612f7018c21STomi Valkeinen reg->CR33 = vga_in8(0x3d5, par); 613f7018c21STomi Valkeinen vga_out8(0x3d4, 0x86, par); 614f7018c21STomi Valkeinen reg->CR86 = vga_in8(0x3d5, par); 615f7018c21STomi Valkeinen vga_out8(0x3d4, 0x88, par); 616f7018c21STomi Valkeinen reg->CR88 = vga_in8(0x3d5, par); 617f7018c21STomi Valkeinen vga_out8(0x3d4, 0x90, par); 618f7018c21STomi Valkeinen reg->CR90 = vga_in8(0x3d5, par); 619f7018c21STomi Valkeinen vga_out8(0x3d4, 0x91, par); 620f7018c21STomi Valkeinen reg->CR91 = vga_in8(0x3d5, par); 621f7018c21STomi Valkeinen vga_out8(0x3d4, 0xb0, par); 622f7018c21STomi Valkeinen reg->CRB0 = vga_in8(0x3d5, par) | 0x80; 623f7018c21STomi Valkeinen 624f7018c21STomi Valkeinen /* extended mode timing regs */ 625f7018c21STomi Valkeinen vga_out8(0x3d4, 0x3b, par); 626f7018c21STomi Valkeinen reg->CR3B = vga_in8(0x3d5, par); 627f7018c21STomi Valkeinen vga_out8(0x3d4, 0x3c, par); 628f7018c21STomi Valkeinen reg->CR3C = vga_in8(0x3d5, par); 629f7018c21STomi Valkeinen vga_out8(0x3d4, 0x43, par); 630f7018c21STomi Valkeinen reg->CR43 = vga_in8(0x3d5, par); 631f7018c21STomi Valkeinen vga_out8(0x3d4, 0x5d, par); 632f7018c21STomi Valkeinen reg->CR5D = vga_in8(0x3d5, par); 633f7018c21STomi Valkeinen vga_out8(0x3d4, 0x5e, par); 634f7018c21STomi Valkeinen reg->CR5E = vga_in8(0x3d5, par); 635f7018c21STomi Valkeinen vga_out8(0x3d4, 0x65, par); 636f7018c21STomi Valkeinen reg->CR65 = vga_in8(0x3d5, par); 637f7018c21STomi Valkeinen 638f7018c21STomi Valkeinen /* save seq extended regs for DCLK PLL programming */ 639f7018c21STomi Valkeinen vga_out8(0x3c4, 0x0e, par); 640f7018c21STomi Valkeinen reg->SR0E = vga_in8(0x3c5, par); 641f7018c21STomi Valkeinen vga_out8(0x3c4, 0x0f, par); 642f7018c21STomi Valkeinen reg->SR0F = vga_in8(0x3c5, par); 643f7018c21STomi Valkeinen vga_out8(0x3c4, 0x10, par); 644f7018c21STomi Valkeinen reg->SR10 = vga_in8(0x3c5, par); 645f7018c21STomi Valkeinen vga_out8(0x3c4, 0x11, par); 646f7018c21STomi Valkeinen reg->SR11 = vga_in8(0x3c5, par); 647f7018c21STomi Valkeinen vga_out8(0x3c4, 0x12, par); 648f7018c21STomi Valkeinen reg->SR12 = vga_in8(0x3c5, par); 649f7018c21STomi Valkeinen vga_out8(0x3c4, 0x13, par); 650f7018c21STomi Valkeinen reg->SR13 = vga_in8(0x3c5, par); 651f7018c21STomi Valkeinen vga_out8(0x3c4, 0x29, par); 652f7018c21STomi Valkeinen reg->SR29 = vga_in8(0x3c5, par); 653f7018c21STomi Valkeinen 654f7018c21STomi Valkeinen vga_out8(0x3c4, 0x15, par); 655f7018c21STomi Valkeinen reg->SR15 = vga_in8(0x3c5, par); 656f7018c21STomi Valkeinen vga_out8(0x3c4, 0x30, par); 657f7018c21STomi Valkeinen reg->SR30 = vga_in8(0x3c5, par); 658f7018c21STomi Valkeinen vga_out8(0x3c4, 0x18, par); 659f7018c21STomi Valkeinen reg->SR18 = vga_in8(0x3c5, par); 660f7018c21STomi Valkeinen 661f7018c21STomi Valkeinen /* Save flat panel expansion registers. */ 662f7018c21STomi Valkeinen if (par->chip == S3_SAVAGE_MX) { 663f7018c21STomi Valkeinen int i; 664f7018c21STomi Valkeinen 665f7018c21STomi Valkeinen for (i = 0; i < 8; i++) { 666f7018c21STomi Valkeinen vga_out8(0x3c4, 0x54+i, par); 667f7018c21STomi Valkeinen reg->SR54[i] = vga_in8(0x3c5, par); 668f7018c21STomi Valkeinen } 669f7018c21STomi Valkeinen } 670f7018c21STomi Valkeinen 671f7018c21STomi Valkeinen vga_out8(0x3d4, 0x66, par); 672f7018c21STomi Valkeinen cr66 = vga_in8(0x3d5, par); 673f7018c21STomi Valkeinen vga_out8(0x3d5, cr66 | 0x80, par); 674f7018c21STomi Valkeinen vga_out8(0x3d4, 0x3a, par); 675f7018c21STomi Valkeinen cr3a = vga_in8(0x3d5, par); 676f7018c21STomi Valkeinen vga_out8(0x3d5, cr3a | 0x80, par); 677f7018c21STomi Valkeinen 678f7018c21STomi Valkeinen /* now save MIU regs */ 679f7018c21STomi Valkeinen if (par->chip != S3_SAVAGE_MX) { 680f7018c21STomi Valkeinen reg->MMPR0 = savage_in32(FIFO_CONTROL_REG, par); 681f7018c21STomi Valkeinen reg->MMPR1 = savage_in32(MIU_CONTROL_REG, par); 682f7018c21STomi Valkeinen reg->MMPR2 = savage_in32(STREAMS_TIMEOUT_REG, par); 683f7018c21STomi Valkeinen reg->MMPR3 = savage_in32(MISC_TIMEOUT_REG, par); 684f7018c21STomi Valkeinen } 685f7018c21STomi Valkeinen 686f7018c21STomi Valkeinen vga_out8(0x3d4, 0x3a, par); 687f7018c21STomi Valkeinen vga_out8(0x3d5, cr3a, par); 688f7018c21STomi Valkeinen vga_out8(0x3d4, 0x66, par); 689f7018c21STomi Valkeinen vga_out8(0x3d5, cr66, par); 690f7018c21STomi Valkeinen } 691f7018c21STomi Valkeinen 692f7018c21STomi Valkeinen static void savage_set_default_par(struct savagefb_par *par, 693f7018c21STomi Valkeinen struct savage_reg *reg) 694f7018c21STomi Valkeinen { 695f7018c21STomi Valkeinen unsigned char cr3a, cr53, cr66; 696f7018c21STomi Valkeinen 697f7018c21STomi Valkeinen vga_out16(0x3d4, 0x4838, par); 698f7018c21STomi Valkeinen vga_out16(0x3d4, 0xa039, par); 699f7018c21STomi Valkeinen vga_out16(0x3c4, 0x0608, par); 700f7018c21STomi Valkeinen 701f7018c21STomi Valkeinen vga_out8(0x3d4, 0x66, par); 702f7018c21STomi Valkeinen cr66 = vga_in8(0x3d5, par); 703f7018c21STomi Valkeinen vga_out8(0x3d5, cr66 | 0x80, par); 704f7018c21STomi Valkeinen vga_out8(0x3d4, 0x3a, par); 705f7018c21STomi Valkeinen cr3a = vga_in8(0x3d5, par); 706f7018c21STomi Valkeinen vga_out8(0x3d5, cr3a | 0x80, par); 707f7018c21STomi Valkeinen vga_out8(0x3d4, 0x53, par); 708f7018c21STomi Valkeinen cr53 = vga_in8(0x3d5, par); 709f7018c21STomi Valkeinen vga_out8(0x3d5, cr53 & 0x7f, par); 710f7018c21STomi Valkeinen 711f7018c21STomi Valkeinen vga_out8(0x3d4, 0x66, par); 712f7018c21STomi Valkeinen vga_out8(0x3d5, cr66, par); 713f7018c21STomi Valkeinen vga_out8(0x3d4, 0x3a, par); 714f7018c21STomi Valkeinen vga_out8(0x3d5, cr3a, par); 715f7018c21STomi Valkeinen 716f7018c21STomi Valkeinen vga_out8(0x3d4, 0x66, par); 717f7018c21STomi Valkeinen vga_out8(0x3d5, cr66, par); 718f7018c21STomi Valkeinen vga_out8(0x3d4, 0x3a, par); 719f7018c21STomi Valkeinen vga_out8(0x3d5, cr3a, par); 720f7018c21STomi Valkeinen 721f7018c21STomi Valkeinen /* unlock extended seq regs */ 722f7018c21STomi Valkeinen vga_out8(0x3c4, 0x08, par); 723f7018c21STomi Valkeinen vga_out8(0x3c5, reg->SR08, par); 724f7018c21STomi Valkeinen vga_out8(0x3c5, 0x06, par); 725f7018c21STomi Valkeinen 726f7018c21STomi Valkeinen /* now restore all the extended regs we need */ 727f7018c21STomi Valkeinen vga_out8(0x3d4, 0x31, par); 728f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR31, par); 729f7018c21STomi Valkeinen vga_out8(0x3d4, 0x32, par); 730f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR32, par); 731f7018c21STomi Valkeinen vga_out8(0x3d4, 0x34, par); 732f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR34, par); 733f7018c21STomi Valkeinen vga_out8(0x3d4, 0x36, par); 734f7018c21STomi Valkeinen vga_out8(0x3d5,reg->CR36, par); 735f7018c21STomi Valkeinen vga_out8(0x3d4, 0x3a, par); 736f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR3A, par); 737f7018c21STomi Valkeinen vga_out8(0x3d4, 0x40, par); 738f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR40, par); 739f7018c21STomi Valkeinen vga_out8(0x3d4, 0x42, par); 740f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR42, par); 741f7018c21STomi Valkeinen vga_out8(0x3d4, 0x45, par); 742f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR45, par); 743f7018c21STomi Valkeinen vga_out8(0x3d4, 0x50, par); 744f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR50, par); 745f7018c21STomi Valkeinen vga_out8(0x3d4, 0x51, par); 746f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR51, par); 747f7018c21STomi Valkeinen vga_out8(0x3d4, 0x53, par); 748f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR53, par); 749f7018c21STomi Valkeinen vga_out8(0x3d4, 0x58, par); 750f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR58, par); 751f7018c21STomi Valkeinen vga_out8(0x3d4, 0x60, par); 752f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR60, par); 753f7018c21STomi Valkeinen vga_out8(0x3d4, 0x66, par); 754f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR66, par); 755f7018c21STomi Valkeinen vga_out8(0x3d4, 0x67, par); 756f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR67, par); 757f7018c21STomi Valkeinen vga_out8(0x3d4, 0x68, par); 758f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR68, par); 759f7018c21STomi Valkeinen vga_out8(0x3d4, 0x69, par); 760f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR69, par); 761f7018c21STomi Valkeinen vga_out8(0x3d4, 0x6f, par); 762f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR6F, par); 763f7018c21STomi Valkeinen 764f7018c21STomi Valkeinen vga_out8(0x3d4, 0x33, par); 765f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR33, par); 766f7018c21STomi Valkeinen vga_out8(0x3d4, 0x86, par); 767f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR86, par); 768f7018c21STomi Valkeinen vga_out8(0x3d4, 0x88, par); 769f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR88, par); 770f7018c21STomi Valkeinen vga_out8(0x3d4, 0x90, par); 771f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR90, par); 772f7018c21STomi Valkeinen vga_out8(0x3d4, 0x91, par); 773f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR91, par); 774f7018c21STomi Valkeinen vga_out8(0x3d4, 0xb0, par); 775f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CRB0, par); 776f7018c21STomi Valkeinen 777f7018c21STomi Valkeinen /* extended mode timing regs */ 778f7018c21STomi Valkeinen vga_out8(0x3d4, 0x3b, par); 779f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR3B, par); 780f7018c21STomi Valkeinen vga_out8(0x3d4, 0x3c, par); 781f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR3C, par); 782f7018c21STomi Valkeinen vga_out8(0x3d4, 0x43, par); 783f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR43, par); 784f7018c21STomi Valkeinen vga_out8(0x3d4, 0x5d, par); 785f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR5D, par); 786f7018c21STomi Valkeinen vga_out8(0x3d4, 0x5e, par); 787f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR5E, par); 788f7018c21STomi Valkeinen vga_out8(0x3d4, 0x65, par); 789f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR65, par); 790f7018c21STomi Valkeinen 791f7018c21STomi Valkeinen /* save seq extended regs for DCLK PLL programming */ 792f7018c21STomi Valkeinen vga_out8(0x3c4, 0x0e, par); 793f7018c21STomi Valkeinen vga_out8(0x3c5, reg->SR0E, par); 794f7018c21STomi Valkeinen vga_out8(0x3c4, 0x0f, par); 795f7018c21STomi Valkeinen vga_out8(0x3c5, reg->SR0F, par); 796f7018c21STomi Valkeinen vga_out8(0x3c4, 0x10, par); 797f7018c21STomi Valkeinen vga_out8(0x3c5, reg->SR10, par); 798f7018c21STomi Valkeinen vga_out8(0x3c4, 0x11, par); 799f7018c21STomi Valkeinen vga_out8(0x3c5, reg->SR11, par); 800f7018c21STomi Valkeinen vga_out8(0x3c4, 0x12, par); 801f7018c21STomi Valkeinen vga_out8(0x3c5, reg->SR12, par); 802f7018c21STomi Valkeinen vga_out8(0x3c4, 0x13, par); 803f7018c21STomi Valkeinen vga_out8(0x3c5, reg->SR13, par); 804f7018c21STomi Valkeinen vga_out8(0x3c4, 0x29, par); 805f7018c21STomi Valkeinen vga_out8(0x3c5, reg->SR29, par); 806f7018c21STomi Valkeinen 807f7018c21STomi Valkeinen vga_out8(0x3c4, 0x15, par); 808f7018c21STomi Valkeinen vga_out8(0x3c5, reg->SR15, par); 809f7018c21STomi Valkeinen vga_out8(0x3c4, 0x30, par); 810f7018c21STomi Valkeinen vga_out8(0x3c5, reg->SR30, par); 811f7018c21STomi Valkeinen vga_out8(0x3c4, 0x18, par); 812f7018c21STomi Valkeinen vga_out8(0x3c5, reg->SR18, par); 813f7018c21STomi Valkeinen 814f7018c21STomi Valkeinen /* Save flat panel expansion registers. */ 815f7018c21STomi Valkeinen if (par->chip == S3_SAVAGE_MX) { 816f7018c21STomi Valkeinen int i; 817f7018c21STomi Valkeinen 818f7018c21STomi Valkeinen for (i = 0; i < 8; i++) { 819f7018c21STomi Valkeinen vga_out8(0x3c4, 0x54+i, par); 820f7018c21STomi Valkeinen vga_out8(0x3c5, reg->SR54[i], par); 821f7018c21STomi Valkeinen } 822f7018c21STomi Valkeinen } 823f7018c21STomi Valkeinen 824f7018c21STomi Valkeinen vga_out8(0x3d4, 0x66, par); 825f7018c21STomi Valkeinen cr66 = vga_in8(0x3d5, par); 826f7018c21STomi Valkeinen vga_out8(0x3d5, cr66 | 0x80, par); 827f7018c21STomi Valkeinen vga_out8(0x3d4, 0x3a, par); 828f7018c21STomi Valkeinen cr3a = vga_in8(0x3d5, par); 829f7018c21STomi Valkeinen vga_out8(0x3d5, cr3a | 0x80, par); 830f7018c21STomi Valkeinen 831f7018c21STomi Valkeinen /* now save MIU regs */ 832f7018c21STomi Valkeinen if (par->chip != S3_SAVAGE_MX) { 833f7018c21STomi Valkeinen savage_out32(FIFO_CONTROL_REG, reg->MMPR0, par); 834f7018c21STomi Valkeinen savage_out32(MIU_CONTROL_REG, reg->MMPR1, par); 835f7018c21STomi Valkeinen savage_out32(STREAMS_TIMEOUT_REG, reg->MMPR2, par); 836f7018c21STomi Valkeinen savage_out32(MISC_TIMEOUT_REG, reg->MMPR3, par); 837f7018c21STomi Valkeinen } 838f7018c21STomi Valkeinen 839f7018c21STomi Valkeinen vga_out8(0x3d4, 0x3a, par); 840f7018c21STomi Valkeinen vga_out8(0x3d5, cr3a, par); 841f7018c21STomi Valkeinen vga_out8(0x3d4, 0x66, par); 842f7018c21STomi Valkeinen vga_out8(0x3d5, cr66, par); 843f7018c21STomi Valkeinen } 844f7018c21STomi Valkeinen 845f7018c21STomi Valkeinen static void savage_update_var(struct fb_var_screeninfo *var, 846f7018c21STomi Valkeinen const struct fb_videomode *modedb) 847f7018c21STomi Valkeinen { 848f7018c21STomi Valkeinen var->xres = var->xres_virtual = modedb->xres; 849f7018c21STomi Valkeinen var->yres = modedb->yres; 850f7018c21STomi Valkeinen if (var->yres_virtual < var->yres) 851f7018c21STomi Valkeinen var->yres_virtual = var->yres; 852f7018c21STomi Valkeinen var->xoffset = var->yoffset = 0; 853f7018c21STomi Valkeinen var->pixclock = modedb->pixclock; 854f7018c21STomi Valkeinen var->left_margin = modedb->left_margin; 855f7018c21STomi Valkeinen var->right_margin = modedb->right_margin; 856f7018c21STomi Valkeinen var->upper_margin = modedb->upper_margin; 857f7018c21STomi Valkeinen var->lower_margin = modedb->lower_margin; 858f7018c21STomi Valkeinen var->hsync_len = modedb->hsync_len; 859f7018c21STomi Valkeinen var->vsync_len = modedb->vsync_len; 860f7018c21STomi Valkeinen var->sync = modedb->sync; 861f7018c21STomi Valkeinen var->vmode = modedb->vmode; 862f7018c21STomi Valkeinen } 863f7018c21STomi Valkeinen 864f7018c21STomi Valkeinen static int savagefb_check_var(struct fb_var_screeninfo *var, 865f7018c21STomi Valkeinen struct fb_info *info) 866f7018c21STomi Valkeinen { 867f7018c21STomi Valkeinen struct savagefb_par *par = info->par; 868f7018c21STomi Valkeinen int memlen, vramlen, mode_valid = 0; 869f7018c21STomi Valkeinen 870f7018c21STomi Valkeinen DBG("savagefb_check_var"); 871f7018c21STomi Valkeinen 872f7018c21STomi Valkeinen var->transp.offset = 0; 873f7018c21STomi Valkeinen var->transp.length = 0; 874f7018c21STomi Valkeinen switch (var->bits_per_pixel) { 875f7018c21STomi Valkeinen case 8: 876f7018c21STomi Valkeinen var->red.offset = var->green.offset = 877f7018c21STomi Valkeinen var->blue.offset = 0; 878f7018c21STomi Valkeinen var->red.length = var->green.length = 879f7018c21STomi Valkeinen var->blue.length = var->bits_per_pixel; 880f7018c21STomi Valkeinen break; 881f7018c21STomi Valkeinen case 16: 882f7018c21STomi Valkeinen var->red.offset = 11; 883f7018c21STomi Valkeinen var->red.length = 5; 884f7018c21STomi Valkeinen var->green.offset = 5; 885f7018c21STomi Valkeinen var->green.length = 6; 886f7018c21STomi Valkeinen var->blue.offset = 0; 887f7018c21STomi Valkeinen var->blue.length = 5; 888f7018c21STomi Valkeinen break; 889f7018c21STomi Valkeinen case 32: 890f7018c21STomi Valkeinen var->transp.offset = 24; 891f7018c21STomi Valkeinen var->transp.length = 8; 892f7018c21STomi Valkeinen var->red.offset = 16; 893f7018c21STomi Valkeinen var->red.length = 8; 894f7018c21STomi Valkeinen var->green.offset = 8; 895f7018c21STomi Valkeinen var->green.length = 8; 896f7018c21STomi Valkeinen var->blue.offset = 0; 897f7018c21STomi Valkeinen var->blue.length = 8; 898f7018c21STomi Valkeinen break; 899f7018c21STomi Valkeinen 900f7018c21STomi Valkeinen default: 901f7018c21STomi Valkeinen return -EINVAL; 902f7018c21STomi Valkeinen } 903f7018c21STomi Valkeinen 904f7018c21STomi Valkeinen if (!info->monspecs.hfmax || !info->monspecs.vfmax || 905f7018c21STomi Valkeinen !info->monspecs.dclkmax || !fb_validate_mode(var, info)) 906f7018c21STomi Valkeinen mode_valid = 1; 907f7018c21STomi Valkeinen 908f7018c21STomi Valkeinen /* calculate modeline if supported by monitor */ 909f7018c21STomi Valkeinen if (!mode_valid && info->monspecs.gtf) { 910f7018c21STomi Valkeinen if (!fb_get_mode(FB_MAXTIMINGS, 0, var, info)) 911f7018c21STomi Valkeinen mode_valid = 1; 912f7018c21STomi Valkeinen } 913f7018c21STomi Valkeinen 914f7018c21STomi Valkeinen if (!mode_valid) { 915f7018c21STomi Valkeinen const struct fb_videomode *mode; 916f7018c21STomi Valkeinen 917f7018c21STomi Valkeinen mode = fb_find_best_mode(var, &info->modelist); 918f7018c21STomi Valkeinen if (mode) { 919f7018c21STomi Valkeinen savage_update_var(var, mode); 920f7018c21STomi Valkeinen mode_valid = 1; 921f7018c21STomi Valkeinen } 922f7018c21STomi Valkeinen } 923f7018c21STomi Valkeinen 924f7018c21STomi Valkeinen if (!mode_valid && info->monspecs.modedb_len) 925f7018c21STomi Valkeinen return -EINVAL; 926f7018c21STomi Valkeinen 927f7018c21STomi Valkeinen /* Is the mode larger than the LCD panel? */ 928f7018c21STomi Valkeinen if (par->SavagePanelWidth && 929f7018c21STomi Valkeinen (var->xres > par->SavagePanelWidth || 930f7018c21STomi Valkeinen var->yres > par->SavagePanelHeight)) { 931f7018c21STomi Valkeinen printk(KERN_INFO "Mode (%dx%d) larger than the LCD panel " 932f7018c21STomi Valkeinen "(%dx%d)\n", var->xres, var->yres, 933f7018c21STomi Valkeinen par->SavagePanelWidth, 934f7018c21STomi Valkeinen par->SavagePanelHeight); 935f7018c21STomi Valkeinen return -1; 936f7018c21STomi Valkeinen } 937f7018c21STomi Valkeinen 938f7018c21STomi Valkeinen if (var->yres_virtual < var->yres) 939f7018c21STomi Valkeinen var->yres_virtual = var->yres; 940f7018c21STomi Valkeinen if (var->xres_virtual < var->xres) 941f7018c21STomi Valkeinen var->xres_virtual = var->xres; 942f7018c21STomi Valkeinen 943f7018c21STomi Valkeinen vramlen = info->fix.smem_len; 944f7018c21STomi Valkeinen 945f7018c21STomi Valkeinen memlen = var->xres_virtual * var->bits_per_pixel * 946f7018c21STomi Valkeinen var->yres_virtual / 8; 947f7018c21STomi Valkeinen if (memlen > vramlen) { 948f7018c21STomi Valkeinen var->yres_virtual = vramlen * 8 / 949f7018c21STomi Valkeinen (var->xres_virtual * var->bits_per_pixel); 950f7018c21STomi Valkeinen memlen = var->xres_virtual * var->bits_per_pixel * 951f7018c21STomi Valkeinen var->yres_virtual / 8; 952f7018c21STomi Valkeinen } 953f7018c21STomi Valkeinen 954f7018c21STomi Valkeinen /* we must round yres/xres down, we already rounded y/xres_virtual up 955f7018c21STomi Valkeinen if it was possible. We should return -EINVAL, but I disagree */ 956f7018c21STomi Valkeinen if (var->yres_virtual < var->yres) 957f7018c21STomi Valkeinen var->yres = var->yres_virtual; 958f7018c21STomi Valkeinen if (var->xres_virtual < var->xres) 959f7018c21STomi Valkeinen var->xres = var->xres_virtual; 960f7018c21STomi Valkeinen if (var->xoffset + var->xres > var->xres_virtual) 961f7018c21STomi Valkeinen var->xoffset = var->xres_virtual - var->xres; 962f7018c21STomi Valkeinen if (var->yoffset + var->yres > var->yres_virtual) 963f7018c21STomi Valkeinen var->yoffset = var->yres_virtual - var->yres; 964f7018c21STomi Valkeinen 965f7018c21STomi Valkeinen return 0; 966f7018c21STomi Valkeinen } 967f7018c21STomi Valkeinen 968f7018c21STomi Valkeinen 969f7018c21STomi Valkeinen static int savagefb_decode_var(struct fb_var_screeninfo *var, 970f7018c21STomi Valkeinen struct savagefb_par *par, 971f7018c21STomi Valkeinen struct savage_reg *reg) 972f7018c21STomi Valkeinen { 973f7018c21STomi Valkeinen struct xtimings timings; 974f7018c21STomi Valkeinen int width, dclk, i, j; /*, refresh; */ 975f7018c21STomi Valkeinen unsigned int m, n, r; 976f7018c21STomi Valkeinen unsigned char tmp = 0; 977f7018c21STomi Valkeinen unsigned int pixclock = var->pixclock; 978f7018c21STomi Valkeinen 979f7018c21STomi Valkeinen DBG("savagefb_decode_var"); 980f7018c21STomi Valkeinen 981f7018c21STomi Valkeinen memset(&timings, 0, sizeof(timings)); 982f7018c21STomi Valkeinen 983f7018c21STomi Valkeinen if (!pixclock) pixclock = 10000; /* 10ns = 100MHz */ 984f7018c21STomi Valkeinen timings.Clock = 1000000000 / pixclock; 985f7018c21STomi Valkeinen if (timings.Clock < 1) timings.Clock = 1; 986f7018c21STomi Valkeinen timings.dblscan = var->vmode & FB_VMODE_DOUBLE; 987f7018c21STomi Valkeinen timings.interlaced = var->vmode & FB_VMODE_INTERLACED; 988f7018c21STomi Valkeinen timings.HDisplay = var->xres; 989f7018c21STomi Valkeinen timings.HSyncStart = timings.HDisplay + var->right_margin; 990f7018c21STomi Valkeinen timings.HSyncEnd = timings.HSyncStart + var->hsync_len; 991f7018c21STomi Valkeinen timings.HTotal = timings.HSyncEnd + var->left_margin; 992f7018c21STomi Valkeinen timings.VDisplay = var->yres; 993f7018c21STomi Valkeinen timings.VSyncStart = timings.VDisplay + var->lower_margin; 994f7018c21STomi Valkeinen timings.VSyncEnd = timings.VSyncStart + var->vsync_len; 995f7018c21STomi Valkeinen timings.VTotal = timings.VSyncEnd + var->upper_margin; 996f7018c21STomi Valkeinen timings.sync = var->sync; 997f7018c21STomi Valkeinen 998f7018c21STomi Valkeinen 999f7018c21STomi Valkeinen par->depth = var->bits_per_pixel; 1000f7018c21STomi Valkeinen par->vwidth = var->xres_virtual; 1001f7018c21STomi Valkeinen 1002f7018c21STomi Valkeinen if (var->bits_per_pixel == 16 && par->chip == S3_SAVAGE3D) { 1003f7018c21STomi Valkeinen timings.HDisplay *= 2; 1004f7018c21STomi Valkeinen timings.HSyncStart *= 2; 1005f7018c21STomi Valkeinen timings.HSyncEnd *= 2; 1006f7018c21STomi Valkeinen timings.HTotal *= 2; 1007f7018c21STomi Valkeinen } 1008f7018c21STomi Valkeinen 1009f7018c21STomi Valkeinen /* 1010f7018c21STomi Valkeinen * This will allocate the datastructure and initialize all of the 1011f7018c21STomi Valkeinen * generic VGA registers. 1012f7018c21STomi Valkeinen */ 1013f7018c21STomi Valkeinen vgaHWInit(var, par, &timings, reg); 1014f7018c21STomi Valkeinen 1015f7018c21STomi Valkeinen /* We need to set CR67 whether or not we use the BIOS. */ 1016f7018c21STomi Valkeinen 1017f7018c21STomi Valkeinen dclk = timings.Clock; 1018f7018c21STomi Valkeinen reg->CR67 = 0x00; 1019f7018c21STomi Valkeinen 1020f7018c21STomi Valkeinen switch(var->bits_per_pixel) { 1021f7018c21STomi Valkeinen case 8: 1022f7018c21STomi Valkeinen if ((par->chip == S3_SAVAGE2000) && (dclk >= 230000)) 1023f7018c21STomi Valkeinen reg->CR67 = 0x10; /* 8bpp, 2 pixels/clock */ 1024f7018c21STomi Valkeinen else 1025f7018c21STomi Valkeinen reg->CR67 = 0x00; /* 8bpp, 1 pixel/clock */ 1026f7018c21STomi Valkeinen break; 1027f7018c21STomi Valkeinen case 15: 1028f7018c21STomi Valkeinen if (S3_SAVAGE_MOBILE_SERIES(par->chip) || 1029f7018c21STomi Valkeinen ((par->chip == S3_SAVAGE2000) && (dclk >= 230000))) 1030f7018c21STomi Valkeinen reg->CR67 = 0x30; /* 15bpp, 2 pixel/clock */ 1031f7018c21STomi Valkeinen else 1032f7018c21STomi Valkeinen reg->CR67 = 0x20; /* 15bpp, 1 pixels/clock */ 1033f7018c21STomi Valkeinen break; 1034f7018c21STomi Valkeinen case 16: 1035f7018c21STomi Valkeinen if (S3_SAVAGE_MOBILE_SERIES(par->chip) || 1036f7018c21STomi Valkeinen ((par->chip == S3_SAVAGE2000) && (dclk >= 230000))) 1037f7018c21STomi Valkeinen reg->CR67 = 0x50; /* 16bpp, 2 pixel/clock */ 1038f7018c21STomi Valkeinen else 1039f7018c21STomi Valkeinen reg->CR67 = 0x40; /* 16bpp, 1 pixels/clock */ 1040f7018c21STomi Valkeinen break; 1041f7018c21STomi Valkeinen case 24: 1042f7018c21STomi Valkeinen reg->CR67 = 0x70; 1043f7018c21STomi Valkeinen break; 1044f7018c21STomi Valkeinen case 32: 1045f7018c21STomi Valkeinen reg->CR67 = 0xd0; 1046f7018c21STomi Valkeinen break; 1047f7018c21STomi Valkeinen } 1048f7018c21STomi Valkeinen 1049f7018c21STomi Valkeinen /* 1050f7018c21STomi Valkeinen * Either BIOS use is disabled, or we failed to find a suitable 1051f7018c21STomi Valkeinen * match. Fall back to traditional register-crunching. 1052f7018c21STomi Valkeinen */ 1053f7018c21STomi Valkeinen 1054f7018c21STomi Valkeinen vga_out8(0x3d4, 0x3a, par); 1055f7018c21STomi Valkeinen tmp = vga_in8(0x3d5, par); 1056f7018c21STomi Valkeinen if (1 /*FIXME:psav->pci_burst*/) 1057f7018c21STomi Valkeinen reg->CR3A = (tmp & 0x7f) | 0x15; 1058f7018c21STomi Valkeinen else 1059f7018c21STomi Valkeinen reg->CR3A = tmp | 0x95; 1060f7018c21STomi Valkeinen 1061f7018c21STomi Valkeinen reg->CR53 = 0x00; 1062f7018c21STomi Valkeinen reg->CR31 = 0x8c; 1063f7018c21STomi Valkeinen reg->CR66 = 0x89; 1064f7018c21STomi Valkeinen 1065f7018c21STomi Valkeinen vga_out8(0x3d4, 0x58, par); 1066f7018c21STomi Valkeinen reg->CR58 = vga_in8(0x3d5, par) & 0x80; 1067f7018c21STomi Valkeinen reg->CR58 |= 0x13; 1068f7018c21STomi Valkeinen 1069f7018c21STomi Valkeinen reg->SR15 = 0x03 | 0x80; 1070f7018c21STomi Valkeinen reg->SR18 = 0x00; 1071f7018c21STomi Valkeinen reg->CR43 = reg->CR45 = reg->CR65 = 0x00; 1072f7018c21STomi Valkeinen 1073f7018c21STomi Valkeinen vga_out8(0x3d4, 0x40, par); 1074f7018c21STomi Valkeinen reg->CR40 = vga_in8(0x3d5, par) & ~0x01; 1075f7018c21STomi Valkeinen 1076f7018c21STomi Valkeinen reg->MMPR0 = 0x010400; 1077f7018c21STomi Valkeinen reg->MMPR1 = 0x00; 1078f7018c21STomi Valkeinen reg->MMPR2 = 0x0808; 1079f7018c21STomi Valkeinen reg->MMPR3 = 0x08080810; 1080f7018c21STomi Valkeinen 1081f7018c21STomi Valkeinen SavageCalcClock(dclk, 1, 1, 127, 0, 4, 180000, 360000, &m, &n, &r); 1082f7018c21STomi Valkeinen /* m = 107; n = 4; r = 2; */ 1083f7018c21STomi Valkeinen 1084f7018c21STomi Valkeinen if (par->MCLK <= 0) { 1085f7018c21STomi Valkeinen reg->SR10 = 255; 1086f7018c21STomi Valkeinen reg->SR11 = 255; 1087f7018c21STomi Valkeinen } else { 1088f7018c21STomi Valkeinen common_calc_clock(par->MCLK, 1, 1, 31, 0, 3, 135000, 270000, 1089f7018c21STomi Valkeinen ®->SR11, ®->SR10); 1090f7018c21STomi Valkeinen /* reg->SR10 = 80; // MCLK == 286000 */ 1091f7018c21STomi Valkeinen /* reg->SR11 = 125; */ 1092f7018c21STomi Valkeinen } 1093f7018c21STomi Valkeinen 1094f7018c21STomi Valkeinen reg->SR12 = (r << 6) | (n & 0x3f); 1095f7018c21STomi Valkeinen reg->SR13 = m & 0xff; 1096f7018c21STomi Valkeinen reg->SR29 = (r & 4) | (m & 0x100) >> 5 | (n & 0x40) >> 2; 1097f7018c21STomi Valkeinen 1098f7018c21STomi Valkeinen if (var->bits_per_pixel < 24) 1099f7018c21STomi Valkeinen reg->MMPR0 -= 0x8000; 1100f7018c21STomi Valkeinen else 1101f7018c21STomi Valkeinen reg->MMPR0 -= 0x4000; 1102f7018c21STomi Valkeinen 1103f7018c21STomi Valkeinen if (timings.interlaced) 1104f7018c21STomi Valkeinen reg->CR42 = 0x20; 1105f7018c21STomi Valkeinen else 1106f7018c21STomi Valkeinen reg->CR42 = 0x00; 1107f7018c21STomi Valkeinen 1108f7018c21STomi Valkeinen reg->CR34 = 0x10; /* display fifo */ 1109f7018c21STomi Valkeinen 1110f7018c21STomi Valkeinen i = ((((timings.HTotal >> 3) - 5) & 0x100) >> 8) | 1111f7018c21STomi Valkeinen ((((timings.HDisplay >> 3) - 1) & 0x100) >> 7) | 1112f7018c21STomi Valkeinen ((((timings.HSyncStart >> 3) - 1) & 0x100) >> 6) | 1113f7018c21STomi Valkeinen ((timings.HSyncStart & 0x800) >> 7); 1114f7018c21STomi Valkeinen 1115f7018c21STomi Valkeinen if ((timings.HSyncEnd >> 3) - (timings.HSyncStart >> 3) > 64) 1116f7018c21STomi Valkeinen i |= 0x08; 1117f7018c21STomi Valkeinen if ((timings.HSyncEnd >> 3) - (timings.HSyncStart >> 3) > 32) 1118f7018c21STomi Valkeinen i |= 0x20; 1119f7018c21STomi Valkeinen 1120f7018c21STomi Valkeinen j = (reg->CRTC[0] + ((i & 0x01) << 8) + 1121f7018c21STomi Valkeinen reg->CRTC[4] + ((i & 0x10) << 4) + 1) / 2; 1122f7018c21STomi Valkeinen 1123f7018c21STomi Valkeinen if (j - (reg->CRTC[4] + ((i & 0x10) << 4)) < 4) { 1124f7018c21STomi Valkeinen if (reg->CRTC[4] + ((i & 0x10) << 4) + 4 <= 1125f7018c21STomi Valkeinen reg->CRTC[0] + ((i & 0x01) << 8)) 1126f7018c21STomi Valkeinen j = reg->CRTC[4] + ((i & 0x10) << 4) + 4; 1127f7018c21STomi Valkeinen else 1128f7018c21STomi Valkeinen j = reg->CRTC[0] + ((i & 0x01) << 8) + 1; 1129f7018c21STomi Valkeinen } 1130f7018c21STomi Valkeinen 1131f7018c21STomi Valkeinen reg->CR3B = j & 0xff; 1132f7018c21STomi Valkeinen i |= (j & 0x100) >> 2; 1133f7018c21STomi Valkeinen reg->CR3C = (reg->CRTC[0] + ((i & 0x01) << 8)) / 2; 1134f7018c21STomi Valkeinen reg->CR5D = i; 1135f7018c21STomi Valkeinen reg->CR5E = (((timings.VTotal - 2) & 0x400) >> 10) | 1136f7018c21STomi Valkeinen (((timings.VDisplay - 1) & 0x400) >> 9) | 1137f7018c21STomi Valkeinen (((timings.VSyncStart) & 0x400) >> 8) | 1138f7018c21STomi Valkeinen (((timings.VSyncStart) & 0x400) >> 6) | 0x40; 1139f7018c21STomi Valkeinen width = (var->xres_virtual * ((var->bits_per_pixel+7) / 8)) >> 3; 1140f7018c21STomi Valkeinen reg->CR91 = reg->CRTC[19] = 0xff & width; 1141f7018c21STomi Valkeinen reg->CR51 = (0x300 & width) >> 4; 1142f7018c21STomi Valkeinen reg->CR90 = 0x80 | (width >> 8); 1143f7018c21STomi Valkeinen reg->MiscOutReg |= 0x0c; 1144f7018c21STomi Valkeinen 1145f7018c21STomi Valkeinen /* Set frame buffer description. */ 1146f7018c21STomi Valkeinen 1147f7018c21STomi Valkeinen if (var->bits_per_pixel <= 8) 1148f7018c21STomi Valkeinen reg->CR50 = 0; 1149f7018c21STomi Valkeinen else if (var->bits_per_pixel <= 16) 1150f7018c21STomi Valkeinen reg->CR50 = 0x10; 1151f7018c21STomi Valkeinen else 1152f7018c21STomi Valkeinen reg->CR50 = 0x30; 1153f7018c21STomi Valkeinen 1154f7018c21STomi Valkeinen if (var->xres_virtual <= 640) 1155f7018c21STomi Valkeinen reg->CR50 |= 0x40; 1156f7018c21STomi Valkeinen else if (var->xres_virtual == 800) 1157f7018c21STomi Valkeinen reg->CR50 |= 0x80; 1158f7018c21STomi Valkeinen else if (var->xres_virtual == 1024) 1159f7018c21STomi Valkeinen reg->CR50 |= 0x00; 1160f7018c21STomi Valkeinen else if (var->xres_virtual == 1152) 1161f7018c21STomi Valkeinen reg->CR50 |= 0x01; 1162f7018c21STomi Valkeinen else if (var->xres_virtual == 1280) 1163f7018c21STomi Valkeinen reg->CR50 |= 0xc0; 1164f7018c21STomi Valkeinen else if (var->xres_virtual == 1600) 1165f7018c21STomi Valkeinen reg->CR50 |= 0x81; 1166f7018c21STomi Valkeinen else 1167f7018c21STomi Valkeinen reg->CR50 |= 0xc1; /* Use GBD */ 1168f7018c21STomi Valkeinen 1169f7018c21STomi Valkeinen if (par->chip == S3_SAVAGE2000) 1170f7018c21STomi Valkeinen reg->CR33 = 0x08; 1171f7018c21STomi Valkeinen else 1172f7018c21STomi Valkeinen reg->CR33 = 0x20; 1173f7018c21STomi Valkeinen 1174f7018c21STomi Valkeinen reg->CRTC[0x17] = 0xeb; 1175f7018c21STomi Valkeinen 1176f7018c21STomi Valkeinen reg->CR67 |= 1; 1177f7018c21STomi Valkeinen 1178f7018c21STomi Valkeinen vga_out8(0x3d4, 0x36, par); 1179f7018c21STomi Valkeinen reg->CR36 = vga_in8(0x3d5, par); 1180f7018c21STomi Valkeinen vga_out8(0x3d4, 0x68, par); 1181f7018c21STomi Valkeinen reg->CR68 = vga_in8(0x3d5, par); 1182f7018c21STomi Valkeinen reg->CR69 = 0; 1183f7018c21STomi Valkeinen vga_out8(0x3d4, 0x6f, par); 1184f7018c21STomi Valkeinen reg->CR6F = vga_in8(0x3d5, par); 1185f7018c21STomi Valkeinen vga_out8(0x3d4, 0x86, par); 1186f7018c21STomi Valkeinen reg->CR86 = vga_in8(0x3d5, par); 1187f7018c21STomi Valkeinen vga_out8(0x3d4, 0x88, par); 1188f7018c21STomi Valkeinen reg->CR88 = vga_in8(0x3d5, par) | 0x08; 1189f7018c21STomi Valkeinen vga_out8(0x3d4, 0xb0, par); 1190f7018c21STomi Valkeinen reg->CRB0 = vga_in8(0x3d5, par) | 0x80; 1191f7018c21STomi Valkeinen 1192f7018c21STomi Valkeinen return 0; 1193f7018c21STomi Valkeinen } 1194f7018c21STomi Valkeinen 1195f7018c21STomi Valkeinen /* --------------------------------------------------------------------- */ 1196f7018c21STomi Valkeinen 1197f7018c21STomi Valkeinen /* 1198f7018c21STomi Valkeinen * Set a single color register. Return != 0 for invalid regno. 1199f7018c21STomi Valkeinen */ 1200f7018c21STomi Valkeinen static int savagefb_setcolreg(unsigned regno, 1201f7018c21STomi Valkeinen unsigned red, 1202f7018c21STomi Valkeinen unsigned green, 1203f7018c21STomi Valkeinen unsigned blue, 1204f7018c21STomi Valkeinen unsigned transp, 1205f7018c21STomi Valkeinen struct fb_info *info) 1206f7018c21STomi Valkeinen { 1207f7018c21STomi Valkeinen struct savagefb_par *par = info->par; 1208f7018c21STomi Valkeinen 1209f7018c21STomi Valkeinen if (regno >= NR_PALETTE) 1210f7018c21STomi Valkeinen return -EINVAL; 1211f7018c21STomi Valkeinen 1212f7018c21STomi Valkeinen par->palette[regno].red = red; 1213f7018c21STomi Valkeinen par->palette[regno].green = green; 1214f7018c21STomi Valkeinen par->palette[regno].blue = blue; 1215f7018c21STomi Valkeinen par->palette[regno].transp = transp; 1216f7018c21STomi Valkeinen 1217f7018c21STomi Valkeinen switch (info->var.bits_per_pixel) { 1218f7018c21STomi Valkeinen case 8: 1219f7018c21STomi Valkeinen vga_out8(0x3c8, regno, par); 1220f7018c21STomi Valkeinen 1221f7018c21STomi Valkeinen vga_out8(0x3c9, red >> 10, par); 1222f7018c21STomi Valkeinen vga_out8(0x3c9, green >> 10, par); 1223f7018c21STomi Valkeinen vga_out8(0x3c9, blue >> 10, par); 1224f7018c21STomi Valkeinen break; 1225f7018c21STomi Valkeinen 1226f7018c21STomi Valkeinen case 16: 1227f7018c21STomi Valkeinen if (regno < 16) 1228f7018c21STomi Valkeinen ((u32 *)info->pseudo_palette)[regno] = 1229f7018c21STomi Valkeinen ((red & 0xf800) ) | 1230f7018c21STomi Valkeinen ((green & 0xfc00) >> 5) | 1231f7018c21STomi Valkeinen ((blue & 0xf800) >> 11); 1232f7018c21STomi Valkeinen break; 1233f7018c21STomi Valkeinen 1234f7018c21STomi Valkeinen case 24: 1235f7018c21STomi Valkeinen if (regno < 16) 1236f7018c21STomi Valkeinen ((u32 *)info->pseudo_palette)[regno] = 1237f7018c21STomi Valkeinen ((red & 0xff00) << 8) | 1238f7018c21STomi Valkeinen ((green & 0xff00) ) | 1239f7018c21STomi Valkeinen ((blue & 0xff00) >> 8); 1240f7018c21STomi Valkeinen break; 1241f7018c21STomi Valkeinen case 32: 1242f7018c21STomi Valkeinen if (regno < 16) 1243f7018c21STomi Valkeinen ((u32 *)info->pseudo_palette)[regno] = 1244f7018c21STomi Valkeinen ((transp & 0xff00) << 16) | 1245f7018c21STomi Valkeinen ((red & 0xff00) << 8) | 1246f7018c21STomi Valkeinen ((green & 0xff00) ) | 1247f7018c21STomi Valkeinen ((blue & 0xff00) >> 8); 1248f7018c21STomi Valkeinen break; 1249f7018c21STomi Valkeinen 1250f7018c21STomi Valkeinen default: 1251f7018c21STomi Valkeinen return 1; 1252f7018c21STomi Valkeinen } 1253f7018c21STomi Valkeinen 1254f7018c21STomi Valkeinen return 0; 1255f7018c21STomi Valkeinen } 1256f7018c21STomi Valkeinen 1257f7018c21STomi Valkeinen static void savagefb_set_par_int(struct savagefb_par *par, struct savage_reg *reg) 1258f7018c21STomi Valkeinen { 1259f7018c21STomi Valkeinen unsigned char tmp, cr3a, cr66, cr67; 1260f7018c21STomi Valkeinen 1261f7018c21STomi Valkeinen DBG("savagefb_set_par_int"); 1262f7018c21STomi Valkeinen 1263f7018c21STomi Valkeinen par->SavageWaitIdle(par); 1264f7018c21STomi Valkeinen 1265f7018c21STomi Valkeinen vga_out8(0x3c2, 0x23, par); 1266f7018c21STomi Valkeinen 1267f7018c21STomi Valkeinen vga_out16(0x3d4, 0x4838, par); 1268f7018c21STomi Valkeinen vga_out16(0x3d4, 0xa539, par); 1269f7018c21STomi Valkeinen vga_out16(0x3c4, 0x0608, par); 1270f7018c21STomi Valkeinen 1271f7018c21STomi Valkeinen vgaHWProtect(par, 1); 1272f7018c21STomi Valkeinen 1273f7018c21STomi Valkeinen /* 1274f7018c21STomi Valkeinen * Some Savage/MX and /IX systems go nuts when trying to exit the 1275f7018c21STomi Valkeinen * server after WindowMaker has displayed a gradient background. I 1276f7018c21STomi Valkeinen * haven't been able to find what causes it, but a non-destructive 1277f7018c21STomi Valkeinen * switch to mode 3 here seems to eliminate the issue. 1278f7018c21STomi Valkeinen */ 1279f7018c21STomi Valkeinen 1280f7018c21STomi Valkeinen VerticalRetraceWait(par); 1281f7018c21STomi Valkeinen vga_out8(0x3d4, 0x67, par); 1282f7018c21STomi Valkeinen cr67 = vga_in8(0x3d5, par); 1283f7018c21STomi Valkeinen vga_out8(0x3d5, cr67/*par->CR67*/ & ~0x0c, par); /* no STREAMS yet */ 1284f7018c21STomi Valkeinen 1285f7018c21STomi Valkeinen vga_out8(0x3d4, 0x23, par); 1286f7018c21STomi Valkeinen vga_out8(0x3d5, 0x00, par); 1287f7018c21STomi Valkeinen vga_out8(0x3d4, 0x26, par); 1288f7018c21STomi Valkeinen vga_out8(0x3d5, 0x00, par); 1289f7018c21STomi Valkeinen 1290f7018c21STomi Valkeinen /* restore extended regs */ 1291f7018c21STomi Valkeinen vga_out8(0x3d4, 0x66, par); 1292f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR66, par); 1293f7018c21STomi Valkeinen vga_out8(0x3d4, 0x3a, par); 1294f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR3A, par); 1295f7018c21STomi Valkeinen vga_out8(0x3d4, 0x31, par); 1296f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR31, par); 1297f7018c21STomi Valkeinen vga_out8(0x3d4, 0x32, par); 1298f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR32, par); 1299f7018c21STomi Valkeinen vga_out8(0x3d4, 0x58, par); 1300f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR58, par); 1301f7018c21STomi Valkeinen vga_out8(0x3d4, 0x53, par); 1302f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR53 & 0x7f, par); 1303f7018c21STomi Valkeinen 1304f7018c21STomi Valkeinen vga_out16(0x3c4, 0x0608, par); 1305f7018c21STomi Valkeinen 1306f7018c21STomi Valkeinen /* Restore DCLK registers. */ 1307f7018c21STomi Valkeinen 1308f7018c21STomi Valkeinen vga_out8(0x3c4, 0x0e, par); 1309f7018c21STomi Valkeinen vga_out8(0x3c5, reg->SR0E, par); 1310f7018c21STomi Valkeinen vga_out8(0x3c4, 0x0f, par); 1311f7018c21STomi Valkeinen vga_out8(0x3c5, reg->SR0F, par); 1312f7018c21STomi Valkeinen vga_out8(0x3c4, 0x29, par); 1313f7018c21STomi Valkeinen vga_out8(0x3c5, reg->SR29, par); 1314f7018c21STomi Valkeinen vga_out8(0x3c4, 0x15, par); 1315f7018c21STomi Valkeinen vga_out8(0x3c5, reg->SR15, par); 1316f7018c21STomi Valkeinen 1317f7018c21STomi Valkeinen /* Restore flat panel expansion registers. */ 1318f7018c21STomi Valkeinen if (par->chip == S3_SAVAGE_MX) { 1319f7018c21STomi Valkeinen int i; 1320f7018c21STomi Valkeinen 1321f7018c21STomi Valkeinen for (i = 0; i < 8; i++) { 1322f7018c21STomi Valkeinen vga_out8(0x3c4, 0x54+i, par); 1323f7018c21STomi Valkeinen vga_out8(0x3c5, reg->SR54[i], par); 1324f7018c21STomi Valkeinen } 1325f7018c21STomi Valkeinen } 1326f7018c21STomi Valkeinen 1327f7018c21STomi Valkeinen vgaHWRestore (par, reg); 1328f7018c21STomi Valkeinen 1329f7018c21STomi Valkeinen /* extended mode timing registers */ 1330f7018c21STomi Valkeinen vga_out8(0x3d4, 0x53, par); 1331f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR53, par); 1332f7018c21STomi Valkeinen vga_out8(0x3d4, 0x5d, par); 1333f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR5D, par); 1334f7018c21STomi Valkeinen vga_out8(0x3d4, 0x5e, par); 1335f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR5E, par); 1336f7018c21STomi Valkeinen vga_out8(0x3d4, 0x3b, par); 1337f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR3B, par); 1338f7018c21STomi Valkeinen vga_out8(0x3d4, 0x3c, par); 1339f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR3C, par); 1340f7018c21STomi Valkeinen vga_out8(0x3d4, 0x43, par); 1341f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR43, par); 1342f7018c21STomi Valkeinen vga_out8(0x3d4, 0x65, par); 1343f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR65, par); 1344f7018c21STomi Valkeinen 1345f7018c21STomi Valkeinen /* restore the desired video mode with cr67 */ 1346f7018c21STomi Valkeinen vga_out8(0x3d4, 0x67, par); 1347f7018c21STomi Valkeinen /* following part not present in X11 driver */ 1348f7018c21STomi Valkeinen cr67 = vga_in8(0x3d5, par) & 0xf; 1349f7018c21STomi Valkeinen vga_out8(0x3d5, 0x50 | cr67, par); 1350f7018c21STomi Valkeinen mdelay(10); 1351f7018c21STomi Valkeinen vga_out8(0x3d4, 0x67, par); 1352f7018c21STomi Valkeinen /* end of part */ 1353f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR67 & ~0x0c, par); 1354f7018c21STomi Valkeinen 1355f7018c21STomi Valkeinen /* other mode timing and extended regs */ 1356f7018c21STomi Valkeinen vga_out8(0x3d4, 0x34, par); 1357f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR34, par); 1358f7018c21STomi Valkeinen vga_out8(0x3d4, 0x40, par); 1359f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR40, par); 1360f7018c21STomi Valkeinen vga_out8(0x3d4, 0x42, par); 1361f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR42, par); 1362f7018c21STomi Valkeinen vga_out8(0x3d4, 0x45, par); 1363f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR45, par); 1364f7018c21STomi Valkeinen vga_out8(0x3d4, 0x50, par); 1365f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR50, par); 1366f7018c21STomi Valkeinen vga_out8(0x3d4, 0x51, par); 1367f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR51, par); 1368f7018c21STomi Valkeinen 1369f7018c21STomi Valkeinen /* memory timings */ 1370f7018c21STomi Valkeinen vga_out8(0x3d4, 0x36, par); 1371f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR36, par); 1372f7018c21STomi Valkeinen vga_out8(0x3d4, 0x60, par); 1373f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR60, par); 1374f7018c21STomi Valkeinen vga_out8(0x3d4, 0x68, par); 1375f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR68, par); 1376f7018c21STomi Valkeinen vga_out8(0x3d4, 0x69, par); 1377f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR69, par); 1378f7018c21STomi Valkeinen vga_out8(0x3d4, 0x6f, par); 1379f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR6F, par); 1380f7018c21STomi Valkeinen 1381f7018c21STomi Valkeinen vga_out8(0x3d4, 0x33, par); 1382f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR33, par); 1383f7018c21STomi Valkeinen vga_out8(0x3d4, 0x86, par); 1384f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR86, par); 1385f7018c21STomi Valkeinen vga_out8(0x3d4, 0x88, par); 1386f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR88, par); 1387f7018c21STomi Valkeinen vga_out8(0x3d4, 0x90, par); 1388f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR90, par); 1389f7018c21STomi Valkeinen vga_out8(0x3d4, 0x91, par); 1390f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR91, par); 1391f7018c21STomi Valkeinen 1392f7018c21STomi Valkeinen if (par->chip == S3_SAVAGE4) { 1393f7018c21STomi Valkeinen vga_out8(0x3d4, 0xb0, par); 1394f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CRB0, par); 1395f7018c21STomi Valkeinen } 1396f7018c21STomi Valkeinen 1397f7018c21STomi Valkeinen vga_out8(0x3d4, 0x32, par); 1398f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR32, par); 1399f7018c21STomi Valkeinen 1400f7018c21STomi Valkeinen /* unlock extended seq regs */ 1401f7018c21STomi Valkeinen vga_out8(0x3c4, 0x08, par); 1402f7018c21STomi Valkeinen vga_out8(0x3c5, 0x06, par); 1403f7018c21STomi Valkeinen 1404f7018c21STomi Valkeinen /* Restore extended sequencer regs for MCLK. SR10 == 255 indicates 1405f7018c21STomi Valkeinen * that we should leave the default SR10 and SR11 values there. 1406f7018c21STomi Valkeinen */ 1407f7018c21STomi Valkeinen if (reg->SR10 != 255) { 1408f7018c21STomi Valkeinen vga_out8(0x3c4, 0x10, par); 1409f7018c21STomi Valkeinen vga_out8(0x3c5, reg->SR10, par); 1410f7018c21STomi Valkeinen vga_out8(0x3c4, 0x11, par); 1411f7018c21STomi Valkeinen vga_out8(0x3c5, reg->SR11, par); 1412f7018c21STomi Valkeinen } 1413f7018c21STomi Valkeinen 1414f7018c21STomi Valkeinen /* restore extended seq regs for dclk */ 1415f7018c21STomi Valkeinen vga_out8(0x3c4, 0x0e, par); 1416f7018c21STomi Valkeinen vga_out8(0x3c5, reg->SR0E, par); 1417f7018c21STomi Valkeinen vga_out8(0x3c4, 0x0f, par); 1418f7018c21STomi Valkeinen vga_out8(0x3c5, reg->SR0F, par); 1419f7018c21STomi Valkeinen vga_out8(0x3c4, 0x12, par); 1420f7018c21STomi Valkeinen vga_out8(0x3c5, reg->SR12, par); 1421f7018c21STomi Valkeinen vga_out8(0x3c4, 0x13, par); 1422f7018c21STomi Valkeinen vga_out8(0x3c5, reg->SR13, par); 1423f7018c21STomi Valkeinen vga_out8(0x3c4, 0x29, par); 1424f7018c21STomi Valkeinen vga_out8(0x3c5, reg->SR29, par); 1425f7018c21STomi Valkeinen vga_out8(0x3c4, 0x18, par); 1426f7018c21STomi Valkeinen vga_out8(0x3c5, reg->SR18, par); 1427f7018c21STomi Valkeinen 1428f7018c21STomi Valkeinen /* load new m, n pll values for dclk & mclk */ 1429f7018c21STomi Valkeinen vga_out8(0x3c4, 0x15, par); 1430f7018c21STomi Valkeinen tmp = vga_in8(0x3c5, par) & ~0x21; 1431f7018c21STomi Valkeinen 1432f7018c21STomi Valkeinen vga_out8(0x3c5, tmp | 0x03, par); 1433f7018c21STomi Valkeinen vga_out8(0x3c5, tmp | 0x23, par); 1434f7018c21STomi Valkeinen vga_out8(0x3c5, tmp | 0x03, par); 1435f7018c21STomi Valkeinen vga_out8(0x3c5, reg->SR15, par); 1436f7018c21STomi Valkeinen udelay(100); 1437f7018c21STomi Valkeinen 1438f7018c21STomi Valkeinen vga_out8(0x3c4, 0x30, par); 1439f7018c21STomi Valkeinen vga_out8(0x3c5, reg->SR30, par); 1440f7018c21STomi Valkeinen vga_out8(0x3c4, 0x08, par); 1441f7018c21STomi Valkeinen vga_out8(0x3c5, reg->SR08, par); 1442f7018c21STomi Valkeinen 1443f7018c21STomi Valkeinen /* now write out cr67 in full, possibly starting STREAMS */ 1444f7018c21STomi Valkeinen VerticalRetraceWait(par); 1445f7018c21STomi Valkeinen vga_out8(0x3d4, 0x67, par); 1446f7018c21STomi Valkeinen vga_out8(0x3d5, reg->CR67, par); 1447f7018c21STomi Valkeinen 1448f7018c21STomi Valkeinen vga_out8(0x3d4, 0x66, par); 1449f7018c21STomi Valkeinen cr66 = vga_in8(0x3d5, par); 1450f7018c21STomi Valkeinen vga_out8(0x3d5, cr66 | 0x80, par); 1451f7018c21STomi Valkeinen vga_out8(0x3d4, 0x3a, par); 1452f7018c21STomi Valkeinen cr3a = vga_in8(0x3d5, par); 1453f7018c21STomi Valkeinen vga_out8(0x3d5, cr3a | 0x80, par); 1454f7018c21STomi Valkeinen 1455f7018c21STomi Valkeinen if (par->chip != S3_SAVAGE_MX) { 1456f7018c21STomi Valkeinen VerticalRetraceWait(par); 1457f7018c21STomi Valkeinen savage_out32(FIFO_CONTROL_REG, reg->MMPR0, par); 1458f7018c21STomi Valkeinen par->SavageWaitIdle(par); 1459f7018c21STomi Valkeinen savage_out32(MIU_CONTROL_REG, reg->MMPR1, par); 1460f7018c21STomi Valkeinen par->SavageWaitIdle(par); 1461f7018c21STomi Valkeinen savage_out32(STREAMS_TIMEOUT_REG, reg->MMPR2, par); 1462f7018c21STomi Valkeinen par->SavageWaitIdle(par); 1463f7018c21STomi Valkeinen savage_out32(MISC_TIMEOUT_REG, reg->MMPR3, par); 1464f7018c21STomi Valkeinen } 1465f7018c21STomi Valkeinen 1466f7018c21STomi Valkeinen vga_out8(0x3d4, 0x66, par); 1467f7018c21STomi Valkeinen vga_out8(0x3d5, cr66, par); 1468f7018c21STomi Valkeinen vga_out8(0x3d4, 0x3a, par); 1469f7018c21STomi Valkeinen vga_out8(0x3d5, cr3a, par); 1470f7018c21STomi Valkeinen 1471f7018c21STomi Valkeinen SavageSetup2DEngine(par); 1472f7018c21STomi Valkeinen vgaHWProtect(par, 0); 1473f7018c21STomi Valkeinen } 1474f7018c21STomi Valkeinen 1475f7018c21STomi Valkeinen static void savagefb_update_start(struct savagefb_par *par, int base) 1476f7018c21STomi Valkeinen { 1477f7018c21STomi Valkeinen /* program the start address registers */ 1478f7018c21STomi Valkeinen vga_out16(0x3d4, (base & 0x00ff00) | 0x0c, par); 1479f7018c21STomi Valkeinen vga_out16(0x3d4, ((base & 0x00ff) << 8) | 0x0d, par); 1480f7018c21STomi Valkeinen vga_out8(0x3d4, 0x69, par); 1481f7018c21STomi Valkeinen vga_out8(0x3d5, (base & 0x7f0000) >> 16, par); 1482f7018c21STomi Valkeinen } 1483f7018c21STomi Valkeinen 1484f7018c21STomi Valkeinen 1485f7018c21STomi Valkeinen static void savagefb_set_fix(struct fb_info *info) 1486f7018c21STomi Valkeinen { 1487f7018c21STomi Valkeinen info->fix.line_length = info->var.xres_virtual * 1488f7018c21STomi Valkeinen info->var.bits_per_pixel / 8; 1489f7018c21STomi Valkeinen 1490f7018c21STomi Valkeinen if (info->var.bits_per_pixel == 8) { 1491f7018c21STomi Valkeinen info->fix.visual = FB_VISUAL_PSEUDOCOLOR; 1492f7018c21STomi Valkeinen info->fix.xpanstep = 4; 1493f7018c21STomi Valkeinen } else { 1494f7018c21STomi Valkeinen info->fix.visual = FB_VISUAL_TRUECOLOR; 1495f7018c21STomi Valkeinen info->fix.xpanstep = 2; 1496f7018c21STomi Valkeinen } 1497f7018c21STomi Valkeinen 1498f7018c21STomi Valkeinen } 1499f7018c21STomi Valkeinen 1500f7018c21STomi Valkeinen static int savagefb_set_par(struct fb_info *info) 1501f7018c21STomi Valkeinen { 1502f7018c21STomi Valkeinen struct savagefb_par *par = info->par; 1503f7018c21STomi Valkeinen struct fb_var_screeninfo *var = &info->var; 1504f7018c21STomi Valkeinen int err; 1505f7018c21STomi Valkeinen 1506f7018c21STomi Valkeinen DBG("savagefb_set_par"); 1507f7018c21STomi Valkeinen err = savagefb_decode_var(var, par, &par->state); 1508f7018c21STomi Valkeinen if (err) 1509f7018c21STomi Valkeinen return err; 1510f7018c21STomi Valkeinen 1511f7018c21STomi Valkeinen if (par->dacSpeedBpp <= 0) { 1512f7018c21STomi Valkeinen if (var->bits_per_pixel > 24) 1513f7018c21STomi Valkeinen par->dacSpeedBpp = par->clock[3]; 1514f7018c21STomi Valkeinen else if (var->bits_per_pixel >= 24) 1515f7018c21STomi Valkeinen par->dacSpeedBpp = par->clock[2]; 1516f7018c21STomi Valkeinen else if ((var->bits_per_pixel > 8) && (var->bits_per_pixel < 24)) 1517f7018c21STomi Valkeinen par->dacSpeedBpp = par->clock[1]; 1518f7018c21STomi Valkeinen else if (var->bits_per_pixel <= 8) 1519f7018c21STomi Valkeinen par->dacSpeedBpp = par->clock[0]; 1520f7018c21STomi Valkeinen } 1521f7018c21STomi Valkeinen 1522f7018c21STomi Valkeinen /* Set ramdac limits */ 1523f7018c21STomi Valkeinen par->maxClock = par->dacSpeedBpp; 1524f7018c21STomi Valkeinen par->minClock = 10000; 1525f7018c21STomi Valkeinen 1526f7018c21STomi Valkeinen savagefb_set_par_int(par, &par->state); 1527f7018c21STomi Valkeinen fb_set_cmap(&info->cmap, info); 1528f7018c21STomi Valkeinen savagefb_set_fix(info); 1529f7018c21STomi Valkeinen savagefb_set_clip(info); 1530f7018c21STomi Valkeinen 1531f7018c21STomi Valkeinen SavagePrintRegs(par); 1532f7018c21STomi Valkeinen return 0; 1533f7018c21STomi Valkeinen } 1534f7018c21STomi Valkeinen 1535f7018c21STomi Valkeinen /* 1536f7018c21STomi Valkeinen * Pan or Wrap the Display 1537f7018c21STomi Valkeinen */ 1538f7018c21STomi Valkeinen static int savagefb_pan_display(struct fb_var_screeninfo *var, 1539f7018c21STomi Valkeinen struct fb_info *info) 1540f7018c21STomi Valkeinen { 1541f7018c21STomi Valkeinen struct savagefb_par *par = info->par; 1542f7018c21STomi Valkeinen int base; 1543f7018c21STomi Valkeinen 1544f7018c21STomi Valkeinen base = (var->yoffset * info->fix.line_length 1545f7018c21STomi Valkeinen + (var->xoffset & ~1) * ((info->var.bits_per_pixel+7) / 8)) >> 2; 1546f7018c21STomi Valkeinen 1547f7018c21STomi Valkeinen savagefb_update_start(par, base); 1548f7018c21STomi Valkeinen return 0; 1549f7018c21STomi Valkeinen } 1550f7018c21STomi Valkeinen 1551f7018c21STomi Valkeinen static int savagefb_blank(int blank, struct fb_info *info) 1552f7018c21STomi Valkeinen { 1553f7018c21STomi Valkeinen struct savagefb_par *par = info->par; 1554f7018c21STomi Valkeinen u8 sr8 = 0, srd = 0; 1555f7018c21STomi Valkeinen 1556f7018c21STomi Valkeinen if (par->display_type == DISP_CRT) { 1557f7018c21STomi Valkeinen vga_out8(0x3c4, 0x08, par); 1558f7018c21STomi Valkeinen sr8 = vga_in8(0x3c5, par); 1559f7018c21STomi Valkeinen sr8 |= 0x06; 1560f7018c21STomi Valkeinen vga_out8(0x3c5, sr8, par); 1561f7018c21STomi Valkeinen vga_out8(0x3c4, 0x0d, par); 1562f7018c21STomi Valkeinen srd = vga_in8(0x3c5, par); 1563f7018c21STomi Valkeinen srd &= 0x50; 1564f7018c21STomi Valkeinen 1565f7018c21STomi Valkeinen switch (blank) { 1566f7018c21STomi Valkeinen case FB_BLANK_UNBLANK: 1567f7018c21STomi Valkeinen case FB_BLANK_NORMAL: 1568f7018c21STomi Valkeinen break; 1569f7018c21STomi Valkeinen case FB_BLANK_VSYNC_SUSPEND: 1570f7018c21STomi Valkeinen srd |= 0x10; 1571f7018c21STomi Valkeinen break; 1572f7018c21STomi Valkeinen case FB_BLANK_HSYNC_SUSPEND: 1573f7018c21STomi Valkeinen srd |= 0x40; 1574f7018c21STomi Valkeinen break; 1575f7018c21STomi Valkeinen case FB_BLANK_POWERDOWN: 1576f7018c21STomi Valkeinen srd |= 0x50; 1577f7018c21STomi Valkeinen break; 1578f7018c21STomi Valkeinen } 1579f7018c21STomi Valkeinen 1580f7018c21STomi Valkeinen vga_out8(0x3c4, 0x0d, par); 1581f7018c21STomi Valkeinen vga_out8(0x3c5, srd, par); 1582f7018c21STomi Valkeinen } 1583f7018c21STomi Valkeinen 1584f7018c21STomi Valkeinen if (par->display_type == DISP_LCD || 1585f7018c21STomi Valkeinen par->display_type == DISP_DFP) { 1586f7018c21STomi Valkeinen switch(blank) { 1587f7018c21STomi Valkeinen case FB_BLANK_UNBLANK: 1588f7018c21STomi Valkeinen case FB_BLANK_NORMAL: 1589f7018c21STomi Valkeinen vga_out8(0x3c4, 0x31, par); /* SR31 bit 4 - FP enable */ 1590f7018c21STomi Valkeinen vga_out8(0x3c5, vga_in8(0x3c5, par) | 0x10, par); 1591f7018c21STomi Valkeinen break; 1592f7018c21STomi Valkeinen case FB_BLANK_VSYNC_SUSPEND: 1593f7018c21STomi Valkeinen case FB_BLANK_HSYNC_SUSPEND: 1594f7018c21STomi Valkeinen case FB_BLANK_POWERDOWN: 1595f7018c21STomi Valkeinen vga_out8(0x3c4, 0x31, par); /* SR31 bit 4 - FP enable */ 1596f7018c21STomi Valkeinen vga_out8(0x3c5, vga_in8(0x3c5, par) & ~0x10, par); 1597f7018c21STomi Valkeinen break; 1598f7018c21STomi Valkeinen } 1599f7018c21STomi Valkeinen } 1600f7018c21STomi Valkeinen 1601f7018c21STomi Valkeinen return (blank == FB_BLANK_NORMAL) ? 1 : 0; 1602f7018c21STomi Valkeinen } 1603f7018c21STomi Valkeinen 1604f7018c21STomi Valkeinen static int savagefb_open(struct fb_info *info, int user) 1605f7018c21STomi Valkeinen { 1606f7018c21STomi Valkeinen struct savagefb_par *par = info->par; 1607f7018c21STomi Valkeinen 1608f7018c21STomi Valkeinen mutex_lock(&par->open_lock); 1609f7018c21STomi Valkeinen 1610f7018c21STomi Valkeinen if (!par->open_count) { 1611f7018c21STomi Valkeinen memset(&par->vgastate, 0, sizeof(par->vgastate)); 1612f7018c21STomi Valkeinen par->vgastate.flags = VGA_SAVE_CMAP | VGA_SAVE_FONTS | 1613f7018c21STomi Valkeinen VGA_SAVE_MODE; 1614f7018c21STomi Valkeinen par->vgastate.vgabase = par->mmio.vbase + 0x8000; 1615f7018c21STomi Valkeinen save_vga(&par->vgastate); 1616f7018c21STomi Valkeinen savage_get_default_par(par, &par->initial); 1617f7018c21STomi Valkeinen } 1618f7018c21STomi Valkeinen 1619f7018c21STomi Valkeinen par->open_count++; 1620f7018c21STomi Valkeinen mutex_unlock(&par->open_lock); 1621f7018c21STomi Valkeinen return 0; 1622f7018c21STomi Valkeinen } 1623f7018c21STomi Valkeinen 1624f7018c21STomi Valkeinen static int savagefb_release(struct fb_info *info, int user) 1625f7018c21STomi Valkeinen { 1626f7018c21STomi Valkeinen struct savagefb_par *par = info->par; 1627f7018c21STomi Valkeinen 1628f7018c21STomi Valkeinen mutex_lock(&par->open_lock); 1629f7018c21STomi Valkeinen 1630f7018c21STomi Valkeinen if (par->open_count == 1) { 1631f7018c21STomi Valkeinen savage_set_default_par(par, &par->initial); 1632f7018c21STomi Valkeinen restore_vga(&par->vgastate); 1633f7018c21STomi Valkeinen } 1634f7018c21STomi Valkeinen 1635f7018c21STomi Valkeinen par->open_count--; 1636f7018c21STomi Valkeinen mutex_unlock(&par->open_lock); 1637f7018c21STomi Valkeinen return 0; 1638f7018c21STomi Valkeinen } 1639f7018c21STomi Valkeinen 1640*8a48ac33SJani Nikula static const struct fb_ops savagefb_ops = { 1641f7018c21STomi Valkeinen .owner = THIS_MODULE, 1642f7018c21STomi Valkeinen .fb_open = savagefb_open, 1643f7018c21STomi Valkeinen .fb_release = savagefb_release, 1644f7018c21STomi Valkeinen .fb_check_var = savagefb_check_var, 1645f7018c21STomi Valkeinen .fb_set_par = savagefb_set_par, 1646f7018c21STomi Valkeinen .fb_setcolreg = savagefb_setcolreg, 1647f7018c21STomi Valkeinen .fb_pan_display = savagefb_pan_display, 1648f7018c21STomi Valkeinen .fb_blank = savagefb_blank, 1649f7018c21STomi Valkeinen #if defined(CONFIG_FB_SAVAGE_ACCEL) 1650f7018c21STomi Valkeinen .fb_fillrect = savagefb_fillrect, 1651f7018c21STomi Valkeinen .fb_copyarea = savagefb_copyarea, 1652f7018c21STomi Valkeinen .fb_imageblit = savagefb_imageblit, 1653f7018c21STomi Valkeinen .fb_sync = savagefb_sync, 1654f7018c21STomi Valkeinen #else 1655f7018c21STomi Valkeinen .fb_fillrect = cfb_fillrect, 1656f7018c21STomi Valkeinen .fb_copyarea = cfb_copyarea, 1657f7018c21STomi Valkeinen .fb_imageblit = cfb_imageblit, 1658f7018c21STomi Valkeinen #endif 1659f7018c21STomi Valkeinen }; 1660f7018c21STomi Valkeinen 1661f7018c21STomi Valkeinen /* --------------------------------------------------------------------- */ 1662f7018c21STomi Valkeinen 1663ca9384c5SJulia Lawall static const struct fb_var_screeninfo savagefb_var800x600x8 = { 1664f7018c21STomi Valkeinen .accel_flags = FB_ACCELF_TEXT, 1665f7018c21STomi Valkeinen .xres = 800, 1666f7018c21STomi Valkeinen .yres = 600, 1667f7018c21STomi Valkeinen .xres_virtual = 800, 1668f7018c21STomi Valkeinen .yres_virtual = 600, 1669f7018c21STomi Valkeinen .bits_per_pixel = 8, 1670f7018c21STomi Valkeinen .pixclock = 25000, 1671f7018c21STomi Valkeinen .left_margin = 88, 1672f7018c21STomi Valkeinen .right_margin = 40, 1673f7018c21STomi Valkeinen .upper_margin = 23, 1674f7018c21STomi Valkeinen .lower_margin = 1, 1675f7018c21STomi Valkeinen .hsync_len = 128, 1676f7018c21STomi Valkeinen .vsync_len = 4, 1677f7018c21STomi Valkeinen .sync = FB_SYNC_HOR_HIGH_ACT | FB_SYNC_VERT_HIGH_ACT, 1678f7018c21STomi Valkeinen .vmode = FB_VMODE_NONINTERLACED 1679f7018c21STomi Valkeinen }; 1680f7018c21STomi Valkeinen 1681f7018c21STomi Valkeinen static void savage_enable_mmio(struct savagefb_par *par) 1682f7018c21STomi Valkeinen { 1683f7018c21STomi Valkeinen unsigned char val; 1684f7018c21STomi Valkeinen 1685f7018c21STomi Valkeinen DBG("savage_enable_mmio\n"); 1686f7018c21STomi Valkeinen 1687f7018c21STomi Valkeinen val = vga_in8(0x3c3, par); 1688f7018c21STomi Valkeinen vga_out8(0x3c3, val | 0x01, par); 1689f7018c21STomi Valkeinen val = vga_in8(0x3cc, par); 1690f7018c21STomi Valkeinen vga_out8(0x3c2, val | 0x01, par); 1691f7018c21STomi Valkeinen 1692f7018c21STomi Valkeinen if (par->chip >= S3_SAVAGE4) { 1693f7018c21STomi Valkeinen vga_out8(0x3d4, 0x40, par); 1694f7018c21STomi Valkeinen val = vga_in8(0x3d5, par); 1695f7018c21STomi Valkeinen vga_out8(0x3d5, val | 1, par); 1696f7018c21STomi Valkeinen } 1697f7018c21STomi Valkeinen } 1698f7018c21STomi Valkeinen 1699f7018c21STomi Valkeinen 1700f7018c21STomi Valkeinen static void savage_disable_mmio(struct savagefb_par *par) 1701f7018c21STomi Valkeinen { 1702f7018c21STomi Valkeinen unsigned char val; 1703f7018c21STomi Valkeinen 1704f7018c21STomi Valkeinen DBG("savage_disable_mmio\n"); 1705f7018c21STomi Valkeinen 1706f7018c21STomi Valkeinen if (par->chip >= S3_SAVAGE4) { 1707f7018c21STomi Valkeinen vga_out8(0x3d4, 0x40, par); 1708f7018c21STomi Valkeinen val = vga_in8(0x3d5, par); 1709f7018c21STomi Valkeinen vga_out8(0x3d5, val | 1, par); 1710f7018c21STomi Valkeinen } 1711f7018c21STomi Valkeinen } 1712f7018c21STomi Valkeinen 1713f7018c21STomi Valkeinen 1714f7018c21STomi Valkeinen static int savage_map_mmio(struct fb_info *info) 1715f7018c21STomi Valkeinen { 1716f7018c21STomi Valkeinen struct savagefb_par *par = info->par; 1717f7018c21STomi Valkeinen DBG("savage_map_mmio"); 1718f7018c21STomi Valkeinen 1719f7018c21STomi Valkeinen if (S3_SAVAGE3D_SERIES(par->chip)) 1720f7018c21STomi Valkeinen par->mmio.pbase = pci_resource_start(par->pcidev, 0) + 1721f7018c21STomi Valkeinen SAVAGE_NEWMMIO_REGBASE_S3; 1722f7018c21STomi Valkeinen else 1723f7018c21STomi Valkeinen par->mmio.pbase = pci_resource_start(par->pcidev, 0) + 1724f7018c21STomi Valkeinen SAVAGE_NEWMMIO_REGBASE_S4; 1725f7018c21STomi Valkeinen 1726f7018c21STomi Valkeinen par->mmio.len = SAVAGE_NEWMMIO_REGSIZE; 1727f7018c21STomi Valkeinen 1728f7018c21STomi Valkeinen par->mmio.vbase = ioremap(par->mmio.pbase, par->mmio.len); 1729f7018c21STomi Valkeinen if (!par->mmio.vbase) { 1730f7018c21STomi Valkeinen printk("savagefb: unable to map memory mapped IO\n"); 1731f7018c21STomi Valkeinen return -ENOMEM; 1732f7018c21STomi Valkeinen } else 1733f7018c21STomi Valkeinen printk(KERN_INFO "savagefb: mapped io at %p\n", 1734f7018c21STomi Valkeinen par->mmio.vbase); 1735f7018c21STomi Valkeinen 1736f7018c21STomi Valkeinen info->fix.mmio_start = par->mmio.pbase; 1737f7018c21STomi Valkeinen info->fix.mmio_len = par->mmio.len; 1738f7018c21STomi Valkeinen 1739f7018c21STomi Valkeinen par->bci_base = (u32 __iomem *)(par->mmio.vbase + BCI_BUFFER_OFFSET); 1740f7018c21STomi Valkeinen par->bci_ptr = 0; 1741f7018c21STomi Valkeinen 1742f7018c21STomi Valkeinen savage_enable_mmio(par); 1743f7018c21STomi Valkeinen 1744f7018c21STomi Valkeinen return 0; 1745f7018c21STomi Valkeinen } 1746f7018c21STomi Valkeinen 1747f7018c21STomi Valkeinen static void savage_unmap_mmio(struct fb_info *info) 1748f7018c21STomi Valkeinen { 1749f7018c21STomi Valkeinen struct savagefb_par *par = info->par; 1750f7018c21STomi Valkeinen DBG("savage_unmap_mmio"); 1751f7018c21STomi Valkeinen 1752f7018c21STomi Valkeinen savage_disable_mmio(par); 1753f7018c21STomi Valkeinen 1754f7018c21STomi Valkeinen if (par->mmio.vbase) { 1755f7018c21STomi Valkeinen iounmap(par->mmio.vbase); 1756f7018c21STomi Valkeinen par->mmio.vbase = NULL; 1757f7018c21STomi Valkeinen } 1758f7018c21STomi Valkeinen } 1759f7018c21STomi Valkeinen 1760f7018c21STomi Valkeinen static int savage_map_video(struct fb_info *info, int video_len) 1761f7018c21STomi Valkeinen { 1762f7018c21STomi Valkeinen struct savagefb_par *par = info->par; 1763f7018c21STomi Valkeinen int resource; 1764f7018c21STomi Valkeinen 1765f7018c21STomi Valkeinen DBG("savage_map_video"); 1766f7018c21STomi Valkeinen 1767f7018c21STomi Valkeinen if (S3_SAVAGE3D_SERIES(par->chip)) 1768f7018c21STomi Valkeinen resource = 0; 1769f7018c21STomi Valkeinen else 1770f7018c21STomi Valkeinen resource = 1; 1771f7018c21STomi Valkeinen 1772f7018c21STomi Valkeinen par->video.pbase = pci_resource_start(par->pcidev, resource); 1773f7018c21STomi Valkeinen par->video.len = video_len; 17744d811d6cSLuis R. Rodriguez par->video.vbase = ioremap_wc(par->video.pbase, par->video.len); 1775f7018c21STomi Valkeinen 1776f7018c21STomi Valkeinen if (!par->video.vbase) { 1777f7018c21STomi Valkeinen printk("savagefb: unable to map screen memory\n"); 1778f7018c21STomi Valkeinen return -ENOMEM; 1779f7018c21STomi Valkeinen } else 1780f7018c21STomi Valkeinen printk(KERN_INFO "savagefb: mapped framebuffer at %p, " 1781f7018c21STomi Valkeinen "pbase == %x\n", par->video.vbase, par->video.pbase); 1782f7018c21STomi Valkeinen 1783f7018c21STomi Valkeinen info->fix.smem_start = par->video.pbase; 1784f7018c21STomi Valkeinen info->fix.smem_len = par->video.len - par->cob_size; 1785f7018c21STomi Valkeinen info->screen_base = par->video.vbase; 17864d811d6cSLuis R. Rodriguez par->video.wc_cookie = arch_phys_wc_add(par->video.pbase, video_len); 1787f7018c21STomi Valkeinen 1788f7018c21STomi Valkeinen /* Clear framebuffer, it's all white in memory after boot */ 1789f7018c21STomi Valkeinen memset_io(par->video.vbase, 0, par->video.len); 1790f7018c21STomi Valkeinen 1791f7018c21STomi Valkeinen return 0; 1792f7018c21STomi Valkeinen } 1793f7018c21STomi Valkeinen 1794f7018c21STomi Valkeinen static void savage_unmap_video(struct fb_info *info) 1795f7018c21STomi Valkeinen { 1796f7018c21STomi Valkeinen struct savagefb_par *par = info->par; 1797f7018c21STomi Valkeinen 1798f7018c21STomi Valkeinen DBG("savage_unmap_video"); 1799f7018c21STomi Valkeinen 1800f7018c21STomi Valkeinen if (par->video.vbase) { 18014d811d6cSLuis R. Rodriguez arch_phys_wc_del(par->video.wc_cookie); 1802f7018c21STomi Valkeinen iounmap(par->video.vbase); 1803f7018c21STomi Valkeinen par->video.vbase = NULL; 1804f7018c21STomi Valkeinen info->screen_base = NULL; 1805f7018c21STomi Valkeinen } 1806f7018c21STomi Valkeinen } 1807f7018c21STomi Valkeinen 1808f7018c21STomi Valkeinen static int savage_init_hw(struct savagefb_par *par) 1809f7018c21STomi Valkeinen { 1810f7018c21STomi Valkeinen unsigned char config1, m, n, n1, n2, sr8, cr3f, cr66 = 0, tmp; 1811f7018c21STomi Valkeinen 1812f7018c21STomi Valkeinen static unsigned char RamSavage3D[] = { 8, 4, 4, 2 }; 1813f7018c21STomi Valkeinen static unsigned char RamSavage4[] = { 2, 4, 8, 12, 16, 32, 64, 32 }; 1814f7018c21STomi Valkeinen static unsigned char RamSavageMX[] = { 2, 8, 4, 16, 8, 16, 4, 16 }; 1815f7018c21STomi Valkeinen static unsigned char RamSavageNB[] = { 0, 2, 4, 8, 16, 32, 2, 2 }; 1816f7018c21STomi Valkeinen int videoRam, videoRambytes, dvi; 1817f7018c21STomi Valkeinen 1818f7018c21STomi Valkeinen DBG("savage_init_hw"); 1819f7018c21STomi Valkeinen 1820f7018c21STomi Valkeinen /* unprotect CRTC[0-7] */ 1821f7018c21STomi Valkeinen vga_out8(0x3d4, 0x11, par); 1822f7018c21STomi Valkeinen tmp = vga_in8(0x3d5, par); 1823f7018c21STomi Valkeinen vga_out8(0x3d5, tmp & 0x7f, par); 1824f7018c21STomi Valkeinen 1825f7018c21STomi Valkeinen /* unlock extended regs */ 1826f7018c21STomi Valkeinen vga_out16(0x3d4, 0x4838, par); 1827f7018c21STomi Valkeinen vga_out16(0x3d4, 0xa039, par); 1828f7018c21STomi Valkeinen vga_out16(0x3c4, 0x0608, par); 1829f7018c21STomi Valkeinen 1830f7018c21STomi Valkeinen vga_out8(0x3d4, 0x40, par); 1831f7018c21STomi Valkeinen tmp = vga_in8(0x3d5, par); 1832f7018c21STomi Valkeinen vga_out8(0x3d5, tmp & ~0x01, par); 1833f7018c21STomi Valkeinen 1834f7018c21STomi Valkeinen /* unlock sys regs */ 1835f7018c21STomi Valkeinen vga_out8(0x3d4, 0x38, par); 1836f7018c21STomi Valkeinen vga_out8(0x3d5, 0x48, par); 1837f7018c21STomi Valkeinen 1838f7018c21STomi Valkeinen /* Unlock system registers. */ 1839f7018c21STomi Valkeinen vga_out16(0x3d4, 0x4838, par); 1840f7018c21STomi Valkeinen 1841f7018c21STomi Valkeinen /* Next go on to detect amount of installed ram */ 1842f7018c21STomi Valkeinen 1843f7018c21STomi Valkeinen vga_out8(0x3d4, 0x36, par); /* for register CR36 (CONFG_REG1), */ 1844f7018c21STomi Valkeinen config1 = vga_in8(0x3d5, par); /* get amount of vram installed */ 1845f7018c21STomi Valkeinen 1846f7018c21STomi Valkeinen /* Compute the amount of video memory and offscreen memory. */ 1847f7018c21STomi Valkeinen 1848f7018c21STomi Valkeinen switch (par->chip) { 1849f7018c21STomi Valkeinen case S3_SAVAGE3D: 1850f7018c21STomi Valkeinen videoRam = RamSavage3D[(config1 & 0xC0) >> 6 ] * 1024; 1851f7018c21STomi Valkeinen break; 1852f7018c21STomi Valkeinen 1853f7018c21STomi Valkeinen case S3_SAVAGE4: 1854f7018c21STomi Valkeinen /* 1855f7018c21STomi Valkeinen * The Savage4 has one ugly special case to consider. On 1856f7018c21STomi Valkeinen * systems with 4 banks of 2Mx32 SDRAM, the BIOS says 4MB 1857f7018c21STomi Valkeinen * when it really means 8MB. Why do it the same when you 1858f7018c21STomi Valkeinen * can do it different... 1859f7018c21STomi Valkeinen */ 1860f7018c21STomi Valkeinen vga_out8(0x3d4, 0x68, par); /* memory control 1 */ 1861f7018c21STomi Valkeinen if ((vga_in8(0x3d5, par) & 0xC0) == (0x01 << 6)) 1862f7018c21STomi Valkeinen RamSavage4[1] = 8; 1863f7018c21STomi Valkeinen 1864f7018c21STomi Valkeinen /*FALLTHROUGH*/ 1865f7018c21STomi Valkeinen 1866f7018c21STomi Valkeinen case S3_SAVAGE2000: 1867f7018c21STomi Valkeinen videoRam = RamSavage4[(config1 & 0xE0) >> 5] * 1024; 1868f7018c21STomi Valkeinen break; 1869f7018c21STomi Valkeinen 1870f7018c21STomi Valkeinen case S3_SAVAGE_MX: 1871f7018c21STomi Valkeinen case S3_SUPERSAVAGE: 1872f7018c21STomi Valkeinen videoRam = RamSavageMX[(config1 & 0x0E) >> 1] * 1024; 1873f7018c21STomi Valkeinen break; 1874f7018c21STomi Valkeinen 1875f7018c21STomi Valkeinen case S3_PROSAVAGE: 1876f7018c21STomi Valkeinen case S3_PROSAVAGEDDR: 1877f7018c21STomi Valkeinen case S3_TWISTER: 1878f7018c21STomi Valkeinen videoRam = RamSavageNB[(config1 & 0xE0) >> 5] * 1024; 1879f7018c21STomi Valkeinen break; 1880f7018c21STomi Valkeinen 1881f7018c21STomi Valkeinen default: 1882f7018c21STomi Valkeinen /* How did we get here? */ 1883f7018c21STomi Valkeinen videoRam = 0; 1884f7018c21STomi Valkeinen break; 1885f7018c21STomi Valkeinen } 1886f7018c21STomi Valkeinen 1887f7018c21STomi Valkeinen videoRambytes = videoRam * 1024; 1888f7018c21STomi Valkeinen 1889f7018c21STomi Valkeinen printk(KERN_INFO "savagefb: probed videoram: %dk\n", videoRam); 1890f7018c21STomi Valkeinen 1891f7018c21STomi Valkeinen /* reset graphics engine to avoid memory corruption */ 1892f7018c21STomi Valkeinen vga_out8(0x3d4, 0x66, par); 1893f7018c21STomi Valkeinen cr66 = vga_in8(0x3d5, par); 1894f7018c21STomi Valkeinen vga_out8(0x3d5, cr66 | 0x02, par); 189512f3ac2fSJia-Ju Bai usleep_range(10000, 11000); 1896f7018c21STomi Valkeinen 1897f7018c21STomi Valkeinen vga_out8(0x3d4, 0x66, par); 1898f7018c21STomi Valkeinen vga_out8(0x3d5, cr66 & ~0x02, par); /* clear reset flag */ 189912f3ac2fSJia-Ju Bai usleep_range(10000, 11000); 1900f7018c21STomi Valkeinen 1901f7018c21STomi Valkeinen 1902f7018c21STomi Valkeinen /* 1903f7018c21STomi Valkeinen * reset memory interface, 3D engine, AGP master, PCI master, 1904f7018c21STomi Valkeinen * master engine unit, motion compensation/LPB 1905f7018c21STomi Valkeinen */ 1906f7018c21STomi Valkeinen vga_out8(0x3d4, 0x3f, par); 1907f7018c21STomi Valkeinen cr3f = vga_in8(0x3d5, par); 1908f7018c21STomi Valkeinen vga_out8(0x3d5, cr3f | 0x08, par); 190912f3ac2fSJia-Ju Bai usleep_range(10000, 11000); 1910f7018c21STomi Valkeinen 1911f7018c21STomi Valkeinen vga_out8(0x3d4, 0x3f, par); 1912f7018c21STomi Valkeinen vga_out8(0x3d5, cr3f & ~0x08, par); /* clear reset flags */ 191312f3ac2fSJia-Ju Bai usleep_range(10000, 11000); 1914f7018c21STomi Valkeinen 1915f7018c21STomi Valkeinen /* Savage ramdac speeds */ 1916f7018c21STomi Valkeinen par->numClocks = 4; 1917f7018c21STomi Valkeinen par->clock[0] = 250000; 1918f7018c21STomi Valkeinen par->clock[1] = 250000; 1919f7018c21STomi Valkeinen par->clock[2] = 220000; 1920f7018c21STomi Valkeinen par->clock[3] = 220000; 1921f7018c21STomi Valkeinen 1922f7018c21STomi Valkeinen /* detect current mclk */ 1923f7018c21STomi Valkeinen vga_out8(0x3c4, 0x08, par); 1924f7018c21STomi Valkeinen sr8 = vga_in8(0x3c5, par); 1925f7018c21STomi Valkeinen vga_out8(0x3c5, 0x06, par); 1926f7018c21STomi Valkeinen vga_out8(0x3c4, 0x10, par); 1927f7018c21STomi Valkeinen n = vga_in8(0x3c5, par); 1928f7018c21STomi Valkeinen vga_out8(0x3c4, 0x11, par); 1929f7018c21STomi Valkeinen m = vga_in8(0x3c5, par); 1930f7018c21STomi Valkeinen vga_out8(0x3c4, 0x08, par); 1931f7018c21STomi Valkeinen vga_out8(0x3c5, sr8, par); 1932f7018c21STomi Valkeinen m &= 0x7f; 1933f7018c21STomi Valkeinen n1 = n & 0x1f; 1934f7018c21STomi Valkeinen n2 = (n >> 5) & 0x03; 1935f7018c21STomi Valkeinen par->MCLK = ((1431818 * (m+2)) / (n1+2) / (1 << n2) + 50) / 100; 1936f7018c21STomi Valkeinen printk(KERN_INFO "savagefb: Detected current MCLK value of %d kHz\n", 1937f7018c21STomi Valkeinen par->MCLK); 1938f7018c21STomi Valkeinen 1939f7018c21STomi Valkeinen /* check for DVI/flat panel */ 1940f7018c21STomi Valkeinen dvi = 0; 1941f7018c21STomi Valkeinen 1942f7018c21STomi Valkeinen if (par->chip == S3_SAVAGE4) { 1943f7018c21STomi Valkeinen unsigned char sr30 = 0x00; 1944f7018c21STomi Valkeinen 1945f7018c21STomi Valkeinen vga_out8(0x3c4, 0x30, par); 1946f7018c21STomi Valkeinen /* clear bit 1 */ 1947f7018c21STomi Valkeinen vga_out8(0x3c5, vga_in8(0x3c5, par) & ~0x02, par); 1948f7018c21STomi Valkeinen sr30 = vga_in8(0x3c5, par); 1949f7018c21STomi Valkeinen if (sr30 & 0x02 /*0x04 */) { 1950f7018c21STomi Valkeinen dvi = 1; 1951f7018c21STomi Valkeinen printk("savagefb: Digital Flat Panel Detected\n"); 1952f7018c21STomi Valkeinen } 1953f7018c21STomi Valkeinen } 1954f7018c21STomi Valkeinen 1955f7018c21STomi Valkeinen if ((S3_SAVAGE_MOBILE_SERIES(par->chip) || 1956f7018c21STomi Valkeinen S3_MOBILE_TWISTER_SERIES(par->chip)) && !par->crtonly) 1957f7018c21STomi Valkeinen par->display_type = DISP_LCD; 1958f7018c21STomi Valkeinen else if (dvi || (par->chip == S3_SAVAGE4 && par->dvi)) 1959f7018c21STomi Valkeinen par->display_type = DISP_DFP; 1960f7018c21STomi Valkeinen else 1961f7018c21STomi Valkeinen par->display_type = DISP_CRT; 1962f7018c21STomi Valkeinen 1963f7018c21STomi Valkeinen /* Check LCD panel parrmation */ 1964f7018c21STomi Valkeinen 1965f7018c21STomi Valkeinen if (par->display_type == DISP_LCD) { 1966f7018c21STomi Valkeinen unsigned char cr6b = VGArCR(0x6b, par); 1967f7018c21STomi Valkeinen 1968f7018c21STomi Valkeinen int panelX = (VGArSEQ(0x61, par) + 1969f7018c21STomi Valkeinen ((VGArSEQ(0x66, par) & 0x02) << 7) + 1) * 8; 1970f7018c21STomi Valkeinen int panelY = (VGArSEQ(0x69, par) + 1971f7018c21STomi Valkeinen ((VGArSEQ(0x6e, par) & 0x70) << 4) + 1); 1972f7018c21STomi Valkeinen 1973f7018c21STomi Valkeinen char * sTechnology = "Unknown"; 1974f7018c21STomi Valkeinen 1975f7018c21STomi Valkeinen /* OK, I admit it. I don't know how to limit the max dot clock 1976f7018c21STomi Valkeinen * for LCD panels of various sizes. I thought I copied the 1977f7018c21STomi Valkeinen * formula from the BIOS, but many users have parrmed me of 1978f7018c21STomi Valkeinen * my folly. 1979f7018c21STomi Valkeinen * 1980f7018c21STomi Valkeinen * Instead, I'll abandon any attempt to automatically limit the 1981f7018c21STomi Valkeinen * clock, and add an LCDClock option to XF86Config. Some day, 1982f7018c21STomi Valkeinen * I should come back to this. 1983f7018c21STomi Valkeinen */ 1984f7018c21STomi Valkeinen 1985f7018c21STomi Valkeinen enum ACTIVE_DISPLAYS { /* These are the bits in CR6B */ 1986f7018c21STomi Valkeinen ActiveCRT = 0x01, 1987f7018c21STomi Valkeinen ActiveLCD = 0x02, 1988f7018c21STomi Valkeinen ActiveTV = 0x04, 1989f7018c21STomi Valkeinen ActiveCRT2 = 0x20, 1990f7018c21STomi Valkeinen ActiveDUO = 0x80 1991f7018c21STomi Valkeinen }; 1992f7018c21STomi Valkeinen 1993f7018c21STomi Valkeinen if ((VGArSEQ(0x39, par) & 0x03) == 0) { 1994f7018c21STomi Valkeinen sTechnology = "TFT"; 1995f7018c21STomi Valkeinen } else if ((VGArSEQ(0x30, par) & 0x01) == 0) { 1996f7018c21STomi Valkeinen sTechnology = "DSTN"; 1997f7018c21STomi Valkeinen } else { 1998f7018c21STomi Valkeinen sTechnology = "STN"; 1999f7018c21STomi Valkeinen } 2000f7018c21STomi Valkeinen 2001f7018c21STomi Valkeinen printk(KERN_INFO "savagefb: %dx%d %s LCD panel detected %s\n", 2002f7018c21STomi Valkeinen panelX, panelY, sTechnology, 2003f7018c21STomi Valkeinen cr6b & ActiveLCD ? "and active" : "but not active"); 2004f7018c21STomi Valkeinen 2005f7018c21STomi Valkeinen if (cr6b & ActiveLCD) { 2006f7018c21STomi Valkeinen /* 2007f7018c21STomi Valkeinen * If the LCD is active and panel expansion is enabled, 2008f7018c21STomi Valkeinen * we probably want to kill the HW cursor. 2009f7018c21STomi Valkeinen */ 2010f7018c21STomi Valkeinen 2011f7018c21STomi Valkeinen printk(KERN_INFO "savagefb: Limiting video mode to " 2012f7018c21STomi Valkeinen "%dx%d\n", panelX, panelY); 2013f7018c21STomi Valkeinen 2014f7018c21STomi Valkeinen par->SavagePanelWidth = panelX; 2015f7018c21STomi Valkeinen par->SavagePanelHeight = panelY; 2016f7018c21STomi Valkeinen 2017f7018c21STomi Valkeinen } else 2018f7018c21STomi Valkeinen par->display_type = DISP_CRT; 2019f7018c21STomi Valkeinen } 2020f7018c21STomi Valkeinen 2021f7018c21STomi Valkeinen savage_get_default_par(par, &par->state); 2022f7018c21STomi Valkeinen par->save = par->state; 2023f7018c21STomi Valkeinen 2024f7018c21STomi Valkeinen if (S3_SAVAGE4_SERIES(par->chip)) { 2025f7018c21STomi Valkeinen /* 2026f7018c21STomi Valkeinen * The Savage4 and ProSavage have COB coherency bugs which 2027f7018c21STomi Valkeinen * render the buffer useless. We disable it. 2028f7018c21STomi Valkeinen */ 2029f7018c21STomi Valkeinen par->cob_index = 2; 2030f7018c21STomi Valkeinen par->cob_size = 0x8000 << par->cob_index; 2031f7018c21STomi Valkeinen par->cob_offset = videoRambytes; 2032f7018c21STomi Valkeinen } else { 2033f7018c21STomi Valkeinen /* We use 128kB for the COB on all chips. */ 2034f7018c21STomi Valkeinen 2035f7018c21STomi Valkeinen par->cob_index = 7; 2036f7018c21STomi Valkeinen par->cob_size = 0x400 << par->cob_index; 2037f7018c21STomi Valkeinen par->cob_offset = videoRambytes - par->cob_size; 2038f7018c21STomi Valkeinen } 2039f7018c21STomi Valkeinen 2040f7018c21STomi Valkeinen return videoRambytes; 2041f7018c21STomi Valkeinen } 2042f7018c21STomi Valkeinen 2043f7018c21STomi Valkeinen static int savage_init_fb_info(struct fb_info *info, struct pci_dev *dev, 2044f7018c21STomi Valkeinen const struct pci_device_id *id) 2045f7018c21STomi Valkeinen { 2046f7018c21STomi Valkeinen struct savagefb_par *par = info->par; 2047f7018c21STomi Valkeinen int err = 0; 2048f7018c21STomi Valkeinen 2049f7018c21STomi Valkeinen par->pcidev = dev; 2050f7018c21STomi Valkeinen 2051f7018c21STomi Valkeinen info->fix.type = FB_TYPE_PACKED_PIXELS; 2052f7018c21STomi Valkeinen info->fix.type_aux = 0; 2053f7018c21STomi Valkeinen info->fix.ypanstep = 1; 2054f7018c21STomi Valkeinen info->fix.ywrapstep = 0; 2055f7018c21STomi Valkeinen info->fix.accel = id->driver_data; 2056f7018c21STomi Valkeinen 2057f7018c21STomi Valkeinen switch (info->fix.accel) { 2058f7018c21STomi Valkeinen case FB_ACCEL_SUPERSAVAGE: 2059f7018c21STomi Valkeinen par->chip = S3_SUPERSAVAGE; 2060f7018c21STomi Valkeinen snprintf(info->fix.id, 16, "SuperSavage"); 2061f7018c21STomi Valkeinen break; 2062f7018c21STomi Valkeinen case FB_ACCEL_SAVAGE4: 2063f7018c21STomi Valkeinen par->chip = S3_SAVAGE4; 2064f7018c21STomi Valkeinen snprintf(info->fix.id, 16, "Savage4"); 2065f7018c21STomi Valkeinen break; 2066f7018c21STomi Valkeinen case FB_ACCEL_SAVAGE3D: 2067f7018c21STomi Valkeinen par->chip = S3_SAVAGE3D; 2068f7018c21STomi Valkeinen snprintf(info->fix.id, 16, "Savage3D"); 2069f7018c21STomi Valkeinen break; 2070f7018c21STomi Valkeinen case FB_ACCEL_SAVAGE3D_MV: 2071f7018c21STomi Valkeinen par->chip = S3_SAVAGE3D; 2072f7018c21STomi Valkeinen snprintf(info->fix.id, 16, "Savage3D-MV"); 2073f7018c21STomi Valkeinen break; 2074f7018c21STomi Valkeinen case FB_ACCEL_SAVAGE2000: 2075f7018c21STomi Valkeinen par->chip = S3_SAVAGE2000; 2076f7018c21STomi Valkeinen snprintf(info->fix.id, 16, "Savage2000"); 2077f7018c21STomi Valkeinen break; 2078f7018c21STomi Valkeinen case FB_ACCEL_SAVAGE_MX_MV: 2079f7018c21STomi Valkeinen par->chip = S3_SAVAGE_MX; 2080f7018c21STomi Valkeinen snprintf(info->fix.id, 16, "Savage/MX-MV"); 2081f7018c21STomi Valkeinen break; 2082f7018c21STomi Valkeinen case FB_ACCEL_SAVAGE_MX: 2083f7018c21STomi Valkeinen par->chip = S3_SAVAGE_MX; 2084f7018c21STomi Valkeinen snprintf(info->fix.id, 16, "Savage/MX"); 2085f7018c21STomi Valkeinen break; 2086f7018c21STomi Valkeinen case FB_ACCEL_SAVAGE_IX_MV: 2087f7018c21STomi Valkeinen par->chip = S3_SAVAGE_MX; 2088f7018c21STomi Valkeinen snprintf(info->fix.id, 16, "Savage/IX-MV"); 2089f7018c21STomi Valkeinen break; 2090f7018c21STomi Valkeinen case FB_ACCEL_SAVAGE_IX: 2091f7018c21STomi Valkeinen par->chip = S3_SAVAGE_MX; 2092f7018c21STomi Valkeinen snprintf(info->fix.id, 16, "Savage/IX"); 2093f7018c21STomi Valkeinen break; 2094f7018c21STomi Valkeinen case FB_ACCEL_PROSAVAGE_PM: 2095f7018c21STomi Valkeinen par->chip = S3_PROSAVAGE; 2096f7018c21STomi Valkeinen snprintf(info->fix.id, 16, "ProSavagePM"); 2097f7018c21STomi Valkeinen break; 2098f7018c21STomi Valkeinen case FB_ACCEL_PROSAVAGE_KM: 2099f7018c21STomi Valkeinen par->chip = S3_PROSAVAGE; 2100f7018c21STomi Valkeinen snprintf(info->fix.id, 16, "ProSavageKM"); 2101f7018c21STomi Valkeinen break; 2102f7018c21STomi Valkeinen case FB_ACCEL_S3TWISTER_P: 2103f7018c21STomi Valkeinen par->chip = S3_TWISTER; 2104f7018c21STomi Valkeinen snprintf(info->fix.id, 16, "TwisterP"); 2105f7018c21STomi Valkeinen break; 2106f7018c21STomi Valkeinen case FB_ACCEL_S3TWISTER_K: 2107f7018c21STomi Valkeinen par->chip = S3_TWISTER; 2108f7018c21STomi Valkeinen snprintf(info->fix.id, 16, "TwisterK"); 2109f7018c21STomi Valkeinen break; 2110f7018c21STomi Valkeinen case FB_ACCEL_PROSAVAGE_DDR: 2111f7018c21STomi Valkeinen par->chip = S3_PROSAVAGEDDR; 2112f7018c21STomi Valkeinen snprintf(info->fix.id, 16, "ProSavageDDR"); 2113f7018c21STomi Valkeinen break; 2114f7018c21STomi Valkeinen case FB_ACCEL_PROSAVAGE_DDRK: 2115f7018c21STomi Valkeinen par->chip = S3_PROSAVAGEDDR; 2116f7018c21STomi Valkeinen snprintf(info->fix.id, 16, "ProSavage8"); 2117f7018c21STomi Valkeinen break; 2118f7018c21STomi Valkeinen } 2119f7018c21STomi Valkeinen 2120f7018c21STomi Valkeinen if (S3_SAVAGE3D_SERIES(par->chip)) { 2121f7018c21STomi Valkeinen par->SavageWaitIdle = savage3D_waitidle; 2122f7018c21STomi Valkeinen par->SavageWaitFifo = savage3D_waitfifo; 2123f7018c21STomi Valkeinen } else if (S3_SAVAGE4_SERIES(par->chip) || 2124f7018c21STomi Valkeinen S3_SUPERSAVAGE == par->chip) { 2125f7018c21STomi Valkeinen par->SavageWaitIdle = savage4_waitidle; 2126f7018c21STomi Valkeinen par->SavageWaitFifo = savage4_waitfifo; 2127f7018c21STomi Valkeinen } else { 2128f7018c21STomi Valkeinen par->SavageWaitIdle = savage2000_waitidle; 2129f7018c21STomi Valkeinen par->SavageWaitFifo = savage2000_waitfifo; 2130f7018c21STomi Valkeinen } 2131f7018c21STomi Valkeinen 2132f7018c21STomi Valkeinen info->var.nonstd = 0; 2133f7018c21STomi Valkeinen info->var.activate = FB_ACTIVATE_NOW; 2134f7018c21STomi Valkeinen info->var.width = -1; 2135f7018c21STomi Valkeinen info->var.height = -1; 2136f7018c21STomi Valkeinen info->var.accel_flags = 0; 2137f7018c21STomi Valkeinen 2138f7018c21STomi Valkeinen info->fbops = &savagefb_ops; 2139f7018c21STomi Valkeinen info->flags = FBINFO_DEFAULT | 2140f7018c21STomi Valkeinen FBINFO_HWACCEL_YPAN | 2141f7018c21STomi Valkeinen FBINFO_HWACCEL_XPAN; 2142f7018c21STomi Valkeinen 2143f7018c21STomi Valkeinen info->pseudo_palette = par->pseudo_palette; 2144f7018c21STomi Valkeinen 2145f7018c21STomi Valkeinen #if defined(CONFIG_FB_SAVAGE_ACCEL) 2146f7018c21STomi Valkeinen /* FIFO size + padding for commands */ 2147f7018c21STomi Valkeinen info->pixmap.addr = kcalloc(8, 1024, GFP_KERNEL); 2148f7018c21STomi Valkeinen 2149f7018c21STomi Valkeinen err = -ENOMEM; 2150f7018c21STomi Valkeinen if (info->pixmap.addr) { 2151f7018c21STomi Valkeinen info->pixmap.size = 8*1024; 2152f7018c21STomi Valkeinen info->pixmap.scan_align = 4; 2153f7018c21STomi Valkeinen info->pixmap.buf_align = 4; 2154f7018c21STomi Valkeinen info->pixmap.access_align = 32; 2155f7018c21STomi Valkeinen 2156f7018c21STomi Valkeinen err = fb_alloc_cmap(&info->cmap, NR_PALETTE, 0); 2157f7018c21STomi Valkeinen if (!err) 2158f7018c21STomi Valkeinen info->flags |= FBINFO_HWACCEL_COPYAREA | 2159f7018c21STomi Valkeinen FBINFO_HWACCEL_FILLRECT | 2160f7018c21STomi Valkeinen FBINFO_HWACCEL_IMAGEBLIT; 2161f7018c21STomi Valkeinen } 2162f7018c21STomi Valkeinen #endif 2163f7018c21STomi Valkeinen return err; 2164f7018c21STomi Valkeinen } 2165f7018c21STomi Valkeinen 2166f7018c21STomi Valkeinen /* --------------------------------------------------------------------- */ 2167f7018c21STomi Valkeinen 2168f7018c21STomi Valkeinen static int savagefb_probe(struct pci_dev *dev, const struct pci_device_id *id) 2169f7018c21STomi Valkeinen { 2170f7018c21STomi Valkeinen struct fb_info *info; 2171f7018c21STomi Valkeinen struct savagefb_par *par; 2172f7018c21STomi Valkeinen u_int h_sync, v_sync; 2173f7018c21STomi Valkeinen int err, lpitch; 2174f7018c21STomi Valkeinen int video_len; 2175f7018c21STomi Valkeinen 2176f7018c21STomi Valkeinen DBG("savagefb_probe"); 2177f7018c21STomi Valkeinen 2178f7018c21STomi Valkeinen info = framebuffer_alloc(sizeof(struct savagefb_par), &dev->dev); 2179f7018c21STomi Valkeinen if (!info) 2180f7018c21STomi Valkeinen return -ENOMEM; 2181f7018c21STomi Valkeinen par = info->par; 2182f7018c21STomi Valkeinen mutex_init(&par->open_lock); 2183f7018c21STomi Valkeinen err = pci_enable_device(dev); 2184f7018c21STomi Valkeinen if (err) 2185f7018c21STomi Valkeinen goto failed_enable; 2186f7018c21STomi Valkeinen 2187f7018c21STomi Valkeinen if ((err = pci_request_regions(dev, "savagefb"))) { 2188f7018c21STomi Valkeinen printk(KERN_ERR "cannot request PCI regions\n"); 2189f7018c21STomi Valkeinen goto failed_enable; 2190f7018c21STomi Valkeinen } 2191f7018c21STomi Valkeinen 2192f7018c21STomi Valkeinen err = -ENOMEM; 2193f7018c21STomi Valkeinen 2194f7018c21STomi Valkeinen if ((err = savage_init_fb_info(info, dev, id))) 2195f7018c21STomi Valkeinen goto failed_init; 2196f7018c21STomi Valkeinen 2197f7018c21STomi Valkeinen err = savage_map_mmio(info); 2198f7018c21STomi Valkeinen if (err) 2199f7018c21STomi Valkeinen goto failed_mmio; 2200f7018c21STomi Valkeinen 2201f7018c21STomi Valkeinen video_len = savage_init_hw(par); 2202f7018c21STomi Valkeinen /* FIXME: can't be negative */ 2203f7018c21STomi Valkeinen if (video_len < 0) { 2204f7018c21STomi Valkeinen err = video_len; 2205f7018c21STomi Valkeinen goto failed_mmio; 2206f7018c21STomi Valkeinen } 2207f7018c21STomi Valkeinen 2208f7018c21STomi Valkeinen err = savage_map_video(info, video_len); 2209f7018c21STomi Valkeinen if (err) 2210f7018c21STomi Valkeinen goto failed_video; 2211f7018c21STomi Valkeinen 2212f7018c21STomi Valkeinen INIT_LIST_HEAD(&info->modelist); 2213f7018c21STomi Valkeinen #if defined(CONFIG_FB_SAVAGE_I2C) 2214f7018c21STomi Valkeinen savagefb_create_i2c_busses(info); 2215f7018c21STomi Valkeinen savagefb_probe_i2c_connector(info, &par->edid); 2216f7018c21STomi Valkeinen fb_edid_to_monspecs(par->edid, &info->monspecs); 2217f7018c21STomi Valkeinen kfree(par->edid); 2218f7018c21STomi Valkeinen fb_videomode_to_modelist(info->monspecs.modedb, 2219f7018c21STomi Valkeinen info->monspecs.modedb_len, 2220f7018c21STomi Valkeinen &info->modelist); 2221f7018c21STomi Valkeinen #endif 2222f7018c21STomi Valkeinen info->var = savagefb_var800x600x8; 2223f7018c21STomi Valkeinen /* if a panel was detected, default to a CVT mode instead */ 2224f7018c21STomi Valkeinen if (par->SavagePanelWidth) { 2225f7018c21STomi Valkeinen struct fb_videomode cvt_mode; 2226f7018c21STomi Valkeinen 2227f7018c21STomi Valkeinen memset(&cvt_mode, 0, sizeof(cvt_mode)); 2228f7018c21STomi Valkeinen cvt_mode.xres = par->SavagePanelWidth; 2229f7018c21STomi Valkeinen cvt_mode.yres = par->SavagePanelHeight; 2230f7018c21STomi Valkeinen cvt_mode.refresh = 60; 2231f7018c21STomi Valkeinen /* FIXME: if we know there is only the panel 2232f7018c21STomi Valkeinen * we can enable reduced blanking as well */ 2233f7018c21STomi Valkeinen if (fb_find_mode_cvt(&cvt_mode, 0, 0)) 2234f7018c21STomi Valkeinen printk(KERN_WARNING "No CVT mode found for panel\n"); 2235f7018c21STomi Valkeinen else if (fb_find_mode(&info->var, info, NULL, NULL, 0, 2236f7018c21STomi Valkeinen &cvt_mode, 0) != 3) 2237f7018c21STomi Valkeinen info->var = savagefb_var800x600x8; 2238f7018c21STomi Valkeinen } 2239f7018c21STomi Valkeinen 2240f7018c21STomi Valkeinen if (mode_option) { 2241f7018c21STomi Valkeinen fb_find_mode(&info->var, info, mode_option, 2242f7018c21STomi Valkeinen info->monspecs.modedb, info->monspecs.modedb_len, 2243f7018c21STomi Valkeinen NULL, 8); 2244f7018c21STomi Valkeinen } else if (info->monspecs.modedb != NULL) { 2245f7018c21STomi Valkeinen const struct fb_videomode *mode; 2246f7018c21STomi Valkeinen 2247f7018c21STomi Valkeinen mode = fb_find_best_display(&info->monspecs, &info->modelist); 2248f7018c21STomi Valkeinen savage_update_var(&info->var, mode); 2249f7018c21STomi Valkeinen } 2250f7018c21STomi Valkeinen 2251f7018c21STomi Valkeinen /* maximize virtual vertical length */ 2252f7018c21STomi Valkeinen lpitch = info->var.xres_virtual*((info->var.bits_per_pixel + 7) >> 3); 2253f7018c21STomi Valkeinen info->var.yres_virtual = info->fix.smem_len/lpitch; 2254f7018c21STomi Valkeinen 2255f7018c21STomi Valkeinen if (info->var.yres_virtual < info->var.yres) { 2256f7018c21STomi Valkeinen err = -ENOMEM; 2257f7018c21STomi Valkeinen goto failed; 2258f7018c21STomi Valkeinen } 2259f7018c21STomi Valkeinen 2260f7018c21STomi Valkeinen #if defined(CONFIG_FB_SAVAGE_ACCEL) 2261f7018c21STomi Valkeinen /* 2262f7018c21STomi Valkeinen * The clipping coordinates are masked with 0xFFF, so limit our 2263f7018c21STomi Valkeinen * virtual resolutions to these sizes. 2264f7018c21STomi Valkeinen */ 2265f7018c21STomi Valkeinen if (info->var.yres_virtual > 0x1000) 2266f7018c21STomi Valkeinen info->var.yres_virtual = 0x1000; 2267f7018c21STomi Valkeinen 2268f7018c21STomi Valkeinen if (info->var.xres_virtual > 0x1000) 2269f7018c21STomi Valkeinen info->var.xres_virtual = 0x1000; 2270f7018c21STomi Valkeinen #endif 2271f7018c21STomi Valkeinen savagefb_check_var(&info->var, info); 2272f7018c21STomi Valkeinen savagefb_set_fix(info); 2273f7018c21STomi Valkeinen 2274f7018c21STomi Valkeinen /* 2275f7018c21STomi Valkeinen * Calculate the hsync and vsync frequencies. Note that 2276f7018c21STomi Valkeinen * we split the 1e12 constant up so that we can preserve 2277f7018c21STomi Valkeinen * the precision and fit the results into 32-bit registers. 2278f7018c21STomi Valkeinen * (1953125000 * 512 = 1e12) 2279f7018c21STomi Valkeinen */ 2280f7018c21STomi Valkeinen h_sync = 1953125000 / info->var.pixclock; 2281f7018c21STomi Valkeinen h_sync = h_sync * 512 / (info->var.xres + info->var.left_margin + 2282f7018c21STomi Valkeinen info->var.right_margin + 2283f7018c21STomi Valkeinen info->var.hsync_len); 2284f7018c21STomi Valkeinen v_sync = h_sync / (info->var.yres + info->var.upper_margin + 2285f7018c21STomi Valkeinen info->var.lower_margin + info->var.vsync_len); 2286f7018c21STomi Valkeinen 2287f7018c21STomi Valkeinen printk(KERN_INFO "savagefb v" SAVAGEFB_VERSION ": " 2288f7018c21STomi Valkeinen "%dkB VRAM, using %dx%d, %d.%03dkHz, %dHz\n", 2289f7018c21STomi Valkeinen info->fix.smem_len >> 10, 2290f7018c21STomi Valkeinen info->var.xres, info->var.yres, 2291f7018c21STomi Valkeinen h_sync / 1000, h_sync % 1000, v_sync); 2292f7018c21STomi Valkeinen 2293f7018c21STomi Valkeinen 2294f7018c21STomi Valkeinen fb_destroy_modedb(info->monspecs.modedb); 2295f7018c21STomi Valkeinen info->monspecs.modedb = NULL; 2296f7018c21STomi Valkeinen 2297f7018c21STomi Valkeinen err = register_framebuffer(info); 2298f7018c21STomi Valkeinen if (err < 0) 2299f7018c21STomi Valkeinen goto failed; 2300f7018c21STomi Valkeinen 2301f7018c21STomi Valkeinen printk(KERN_INFO "fb: S3 %s frame buffer device\n", 2302f7018c21STomi Valkeinen info->fix.id); 2303f7018c21STomi Valkeinen 2304f7018c21STomi Valkeinen /* 2305f7018c21STomi Valkeinen * Our driver data 2306f7018c21STomi Valkeinen */ 2307f7018c21STomi Valkeinen pci_set_drvdata(dev, info); 2308f7018c21STomi Valkeinen 2309f7018c21STomi Valkeinen return 0; 2310f7018c21STomi Valkeinen 2311f7018c21STomi Valkeinen failed: 2312f7018c21STomi Valkeinen #ifdef CONFIG_FB_SAVAGE_I2C 2313f7018c21STomi Valkeinen savagefb_delete_i2c_busses(info); 2314f7018c21STomi Valkeinen #endif 2315f7018c21STomi Valkeinen fb_alloc_cmap(&info->cmap, 0, 0); 2316f7018c21STomi Valkeinen savage_unmap_video(info); 2317f7018c21STomi Valkeinen failed_video: 2318f7018c21STomi Valkeinen savage_unmap_mmio(info); 2319f7018c21STomi Valkeinen failed_mmio: 2320f7018c21STomi Valkeinen kfree(info->pixmap.addr); 2321f7018c21STomi Valkeinen failed_init: 2322f7018c21STomi Valkeinen pci_release_regions(dev); 2323f7018c21STomi Valkeinen failed_enable: 2324f7018c21STomi Valkeinen framebuffer_release(info); 2325f7018c21STomi Valkeinen 2326f7018c21STomi Valkeinen return err; 2327f7018c21STomi Valkeinen } 2328f7018c21STomi Valkeinen 2329f7018c21STomi Valkeinen static void savagefb_remove(struct pci_dev *dev) 2330f7018c21STomi Valkeinen { 2331f7018c21STomi Valkeinen struct fb_info *info = pci_get_drvdata(dev); 2332f7018c21STomi Valkeinen 2333f7018c21STomi Valkeinen DBG("savagefb_remove"); 2334f7018c21STomi Valkeinen 2335f7018c21STomi Valkeinen if (info) { 2336deb00d27SDaniel Vetter unregister_framebuffer(info); 2337f7018c21STomi Valkeinen 2338f7018c21STomi Valkeinen #ifdef CONFIG_FB_SAVAGE_I2C 2339f7018c21STomi Valkeinen savagefb_delete_i2c_busses(info); 2340f7018c21STomi Valkeinen #endif 2341f7018c21STomi Valkeinen fb_alloc_cmap(&info->cmap, 0, 0); 2342f7018c21STomi Valkeinen savage_unmap_video(info); 2343f7018c21STomi Valkeinen savage_unmap_mmio(info); 2344f7018c21STomi Valkeinen kfree(info->pixmap.addr); 2345f7018c21STomi Valkeinen pci_release_regions(dev); 2346f7018c21STomi Valkeinen framebuffer_release(info); 2347f7018c21STomi Valkeinen } 2348f7018c21STomi Valkeinen } 2349f7018c21STomi Valkeinen 2350f7018c21STomi Valkeinen static int savagefb_suspend(struct pci_dev *dev, pm_message_t mesg) 2351f7018c21STomi Valkeinen { 2352f7018c21STomi Valkeinen struct fb_info *info = pci_get_drvdata(dev); 2353f7018c21STomi Valkeinen struct savagefb_par *par = info->par; 2354f7018c21STomi Valkeinen 2355f7018c21STomi Valkeinen DBG("savagefb_suspend"); 2356f7018c21STomi Valkeinen 2357f7018c21STomi Valkeinen if (mesg.event == PM_EVENT_PRETHAW) 2358f7018c21STomi Valkeinen mesg.event = PM_EVENT_FREEZE; 2359f7018c21STomi Valkeinen par->pm_state = mesg.event; 2360f7018c21STomi Valkeinen dev->dev.power.power_state = mesg; 2361f7018c21STomi Valkeinen 2362f7018c21STomi Valkeinen /* 2363f7018c21STomi Valkeinen * For PM_EVENT_FREEZE, do not power down so the console 2364f7018c21STomi Valkeinen * can remain active. 2365f7018c21STomi Valkeinen */ 2366f7018c21STomi Valkeinen if (mesg.event == PM_EVENT_FREEZE) 2367f7018c21STomi Valkeinen return 0; 2368f7018c21STomi Valkeinen 2369f7018c21STomi Valkeinen console_lock(); 2370f7018c21STomi Valkeinen fb_set_suspend(info, 1); 2371f7018c21STomi Valkeinen 2372f7018c21STomi Valkeinen if (info->fbops->fb_sync) 2373f7018c21STomi Valkeinen info->fbops->fb_sync(info); 2374f7018c21STomi Valkeinen 2375f7018c21STomi Valkeinen savagefb_blank(FB_BLANK_POWERDOWN, info); 2376f7018c21STomi Valkeinen savage_set_default_par(par, &par->save); 2377f7018c21STomi Valkeinen savage_disable_mmio(par); 2378f7018c21STomi Valkeinen pci_save_state(dev); 2379f7018c21STomi Valkeinen pci_disable_device(dev); 2380f7018c21STomi Valkeinen pci_set_power_state(dev, pci_choose_state(dev, mesg)); 2381f7018c21STomi Valkeinen console_unlock(); 2382f7018c21STomi Valkeinen 2383f7018c21STomi Valkeinen return 0; 2384f7018c21STomi Valkeinen } 2385f7018c21STomi Valkeinen 2386f7018c21STomi Valkeinen static int savagefb_resume(struct pci_dev* dev) 2387f7018c21STomi Valkeinen { 2388f7018c21STomi Valkeinen struct fb_info *info = pci_get_drvdata(dev); 2389f7018c21STomi Valkeinen struct savagefb_par *par = info->par; 2390f7018c21STomi Valkeinen int cur_state = par->pm_state; 2391f7018c21STomi Valkeinen 2392f7018c21STomi Valkeinen DBG("savage_resume"); 2393f7018c21STomi Valkeinen 2394f7018c21STomi Valkeinen par->pm_state = PM_EVENT_ON; 2395f7018c21STomi Valkeinen 2396f7018c21STomi Valkeinen /* 2397f7018c21STomi Valkeinen * The adapter was not powered down coming back from a 2398f7018c21STomi Valkeinen * PM_EVENT_FREEZE. 2399f7018c21STomi Valkeinen */ 2400f7018c21STomi Valkeinen if (cur_state == PM_EVENT_FREEZE) { 2401f7018c21STomi Valkeinen pci_set_power_state(dev, PCI_D0); 2402f7018c21STomi Valkeinen return 0; 2403f7018c21STomi Valkeinen } 2404f7018c21STomi Valkeinen 2405f7018c21STomi Valkeinen console_lock(); 2406f7018c21STomi Valkeinen 2407f7018c21STomi Valkeinen pci_set_power_state(dev, PCI_D0); 2408f7018c21STomi Valkeinen pci_restore_state(dev); 2409f7018c21STomi Valkeinen 2410f7018c21STomi Valkeinen if (pci_enable_device(dev)) 2411f7018c21STomi Valkeinen DBG("err"); 2412f7018c21STomi Valkeinen 2413f7018c21STomi Valkeinen pci_set_master(dev); 2414f7018c21STomi Valkeinen savage_enable_mmio(par); 2415f7018c21STomi Valkeinen savage_init_hw(par); 2416f7018c21STomi Valkeinen savagefb_set_par(info); 2417f7018c21STomi Valkeinen fb_set_suspend(info, 0); 2418f7018c21STomi Valkeinen savagefb_blank(FB_BLANK_UNBLANK, info); 2419f7018c21STomi Valkeinen console_unlock(); 2420f7018c21STomi Valkeinen 2421f7018c21STomi Valkeinen return 0; 2422f7018c21STomi Valkeinen } 2423f7018c21STomi Valkeinen 2424f7018c21STomi Valkeinen 24254d7247d1SArvind Yadav static const struct pci_device_id savagefb_devices[] = { 2426f7018c21STomi Valkeinen {PCI_VENDOR_ID_S3, PCI_CHIP_SUPSAV_MX128, 2427f7018c21STomi Valkeinen PCI_ANY_ID, PCI_ANY_ID, 0, 0, FB_ACCEL_SUPERSAVAGE}, 2428f7018c21STomi Valkeinen 2429f7018c21STomi Valkeinen {PCI_VENDOR_ID_S3, PCI_CHIP_SUPSAV_MX64, 2430f7018c21STomi Valkeinen PCI_ANY_ID, PCI_ANY_ID, 0, 0, FB_ACCEL_SUPERSAVAGE}, 2431f7018c21STomi Valkeinen 2432f7018c21STomi Valkeinen {PCI_VENDOR_ID_S3, PCI_CHIP_SUPSAV_MX64C, 2433f7018c21STomi Valkeinen PCI_ANY_ID, PCI_ANY_ID, 0, 0, FB_ACCEL_SUPERSAVAGE}, 2434f7018c21STomi Valkeinen 2435f7018c21STomi Valkeinen {PCI_VENDOR_ID_S3, PCI_CHIP_SUPSAV_IX128SDR, 2436f7018c21STomi Valkeinen PCI_ANY_ID, PCI_ANY_ID, 0, 0, FB_ACCEL_SUPERSAVAGE}, 2437f7018c21STomi Valkeinen 2438f7018c21STomi Valkeinen {PCI_VENDOR_ID_S3, PCI_CHIP_SUPSAV_IX128DDR, 2439f7018c21STomi Valkeinen PCI_ANY_ID, PCI_ANY_ID, 0, 0, FB_ACCEL_SUPERSAVAGE}, 2440f7018c21STomi Valkeinen 2441f7018c21STomi Valkeinen {PCI_VENDOR_ID_S3, PCI_CHIP_SUPSAV_IX64SDR, 2442f7018c21STomi Valkeinen PCI_ANY_ID, PCI_ANY_ID, 0, 0, FB_ACCEL_SUPERSAVAGE}, 2443f7018c21STomi Valkeinen 2444f7018c21STomi Valkeinen {PCI_VENDOR_ID_S3, PCI_CHIP_SUPSAV_IX64DDR, 2445f7018c21STomi Valkeinen PCI_ANY_ID, PCI_ANY_ID, 0, 0, FB_ACCEL_SUPERSAVAGE}, 2446f7018c21STomi Valkeinen 2447f7018c21STomi Valkeinen {PCI_VENDOR_ID_S3, PCI_CHIP_SUPSAV_IXCSDR, 2448f7018c21STomi Valkeinen PCI_ANY_ID, PCI_ANY_ID, 0, 0, FB_ACCEL_SUPERSAVAGE}, 2449f7018c21STomi Valkeinen 2450f7018c21STomi Valkeinen {PCI_VENDOR_ID_S3, PCI_CHIP_SUPSAV_IXCDDR, 2451f7018c21STomi Valkeinen PCI_ANY_ID, PCI_ANY_ID, 0, 0, FB_ACCEL_SUPERSAVAGE}, 2452f7018c21STomi Valkeinen 2453f7018c21STomi Valkeinen {PCI_VENDOR_ID_S3, PCI_CHIP_SAVAGE4, 2454f7018c21STomi Valkeinen PCI_ANY_ID, PCI_ANY_ID, 0, 0, FB_ACCEL_SAVAGE4}, 2455f7018c21STomi Valkeinen 2456f7018c21STomi Valkeinen {PCI_VENDOR_ID_S3, PCI_CHIP_SAVAGE3D, 2457f7018c21STomi Valkeinen PCI_ANY_ID, PCI_ANY_ID, 0, 0, FB_ACCEL_SAVAGE3D}, 2458f7018c21STomi Valkeinen 2459f7018c21STomi Valkeinen {PCI_VENDOR_ID_S3, PCI_CHIP_SAVAGE3D_MV, 2460f7018c21STomi Valkeinen PCI_ANY_ID, PCI_ANY_ID, 0, 0, FB_ACCEL_SAVAGE3D_MV}, 2461f7018c21STomi Valkeinen 2462f7018c21STomi Valkeinen {PCI_VENDOR_ID_S3, PCI_CHIP_SAVAGE2000, 2463f7018c21STomi Valkeinen PCI_ANY_ID, PCI_ANY_ID, 0, 0, FB_ACCEL_SAVAGE2000}, 2464f7018c21STomi Valkeinen 2465f7018c21STomi Valkeinen {PCI_VENDOR_ID_S3, PCI_CHIP_SAVAGE_MX_MV, 2466f7018c21STomi Valkeinen PCI_ANY_ID, PCI_ANY_ID, 0, 0, FB_ACCEL_SAVAGE_MX_MV}, 2467f7018c21STomi Valkeinen 2468f7018c21STomi Valkeinen {PCI_VENDOR_ID_S3, PCI_CHIP_SAVAGE_MX, 2469f7018c21STomi Valkeinen PCI_ANY_ID, PCI_ANY_ID, 0, 0, FB_ACCEL_SAVAGE_MX}, 2470f7018c21STomi Valkeinen 2471f7018c21STomi Valkeinen {PCI_VENDOR_ID_S3, PCI_CHIP_SAVAGE_IX_MV, 2472f7018c21STomi Valkeinen PCI_ANY_ID, PCI_ANY_ID, 0, 0, FB_ACCEL_SAVAGE_IX_MV}, 2473f7018c21STomi Valkeinen 2474f7018c21STomi Valkeinen {PCI_VENDOR_ID_S3, PCI_CHIP_SAVAGE_IX, 2475f7018c21STomi Valkeinen PCI_ANY_ID, PCI_ANY_ID, 0, 0, FB_ACCEL_SAVAGE_IX}, 2476f7018c21STomi Valkeinen 2477f7018c21STomi Valkeinen {PCI_VENDOR_ID_S3, PCI_CHIP_PROSAVAGE_PM, 2478f7018c21STomi Valkeinen PCI_ANY_ID, PCI_ANY_ID, 0, 0, FB_ACCEL_PROSAVAGE_PM}, 2479f7018c21STomi Valkeinen 2480f7018c21STomi Valkeinen {PCI_VENDOR_ID_S3, PCI_CHIP_PROSAVAGE_KM, 2481f7018c21STomi Valkeinen PCI_ANY_ID, PCI_ANY_ID, 0, 0, FB_ACCEL_PROSAVAGE_KM}, 2482f7018c21STomi Valkeinen 2483f7018c21STomi Valkeinen {PCI_VENDOR_ID_S3, PCI_CHIP_S3TWISTER_P, 2484f7018c21STomi Valkeinen PCI_ANY_ID, PCI_ANY_ID, 0, 0, FB_ACCEL_S3TWISTER_P}, 2485f7018c21STomi Valkeinen 2486f7018c21STomi Valkeinen {PCI_VENDOR_ID_S3, PCI_CHIP_S3TWISTER_K, 2487f7018c21STomi Valkeinen PCI_ANY_ID, PCI_ANY_ID, 0, 0, FB_ACCEL_S3TWISTER_K}, 2488f7018c21STomi Valkeinen 2489f7018c21STomi Valkeinen {PCI_VENDOR_ID_S3, PCI_CHIP_PROSAVAGE_DDR, 2490f7018c21STomi Valkeinen PCI_ANY_ID, PCI_ANY_ID, 0, 0, FB_ACCEL_PROSAVAGE_DDR}, 2491f7018c21STomi Valkeinen 2492f7018c21STomi Valkeinen {PCI_VENDOR_ID_S3, PCI_CHIP_PROSAVAGE_DDRK, 2493f7018c21STomi Valkeinen PCI_ANY_ID, PCI_ANY_ID, 0, 0, FB_ACCEL_PROSAVAGE_DDRK}, 2494f7018c21STomi Valkeinen 2495f7018c21STomi Valkeinen {0, 0, 0, 0, 0, 0, 0} 2496f7018c21STomi Valkeinen }; 2497f7018c21STomi Valkeinen 2498f7018c21STomi Valkeinen MODULE_DEVICE_TABLE(pci, savagefb_devices); 2499f7018c21STomi Valkeinen 2500f7018c21STomi Valkeinen static struct pci_driver savagefb_driver = { 2501f7018c21STomi Valkeinen .name = "savagefb", 2502f7018c21STomi Valkeinen .id_table = savagefb_devices, 2503f7018c21STomi Valkeinen .probe = savagefb_probe, 2504f7018c21STomi Valkeinen .suspend = savagefb_suspend, 2505f7018c21STomi Valkeinen .resume = savagefb_resume, 2506f7018c21STomi Valkeinen .remove = savagefb_remove, 2507f7018c21STomi Valkeinen }; 2508f7018c21STomi Valkeinen 2509f7018c21STomi Valkeinen /* **************************** exit-time only **************************** */ 2510f7018c21STomi Valkeinen 2511f7018c21STomi Valkeinen static void __exit savage_done(void) 2512f7018c21STomi Valkeinen { 2513f7018c21STomi Valkeinen DBG("savage_done"); 2514f7018c21STomi Valkeinen pci_unregister_driver(&savagefb_driver); 2515f7018c21STomi Valkeinen } 2516f7018c21STomi Valkeinen 2517f7018c21STomi Valkeinen 2518f7018c21STomi Valkeinen /* ************************* init in-kernel code ************************** */ 2519f7018c21STomi Valkeinen 2520f7018c21STomi Valkeinen static int __init savagefb_setup(char *options) 2521f7018c21STomi Valkeinen { 2522f7018c21STomi Valkeinen #ifndef MODULE 2523f7018c21STomi Valkeinen char *this_opt; 2524f7018c21STomi Valkeinen 2525f7018c21STomi Valkeinen if (!options || !*options) 2526f7018c21STomi Valkeinen return 0; 2527f7018c21STomi Valkeinen 2528f7018c21STomi Valkeinen while ((this_opt = strsep(&options, ",")) != NULL) { 2529f7018c21STomi Valkeinen mode_option = this_opt; 2530f7018c21STomi Valkeinen } 2531f7018c21STomi Valkeinen #endif /* !MODULE */ 2532f7018c21STomi Valkeinen return 0; 2533f7018c21STomi Valkeinen } 2534f7018c21STomi Valkeinen 2535f7018c21STomi Valkeinen static int __init savagefb_init(void) 2536f7018c21STomi Valkeinen { 2537f7018c21STomi Valkeinen char *option; 2538f7018c21STomi Valkeinen 2539f7018c21STomi Valkeinen DBG("savagefb_init"); 2540f7018c21STomi Valkeinen 2541f7018c21STomi Valkeinen if (fb_get_options("savagefb", &option)) 2542f7018c21STomi Valkeinen return -ENODEV; 2543f7018c21STomi Valkeinen 2544f7018c21STomi Valkeinen savagefb_setup(option); 2545f7018c21STomi Valkeinen return pci_register_driver(&savagefb_driver); 2546f7018c21STomi Valkeinen 2547f7018c21STomi Valkeinen } 2548f7018c21STomi Valkeinen 2549f7018c21STomi Valkeinen module_init(savagefb_init); 2550f7018c21STomi Valkeinen module_exit(savage_done); 2551f7018c21STomi Valkeinen 2552f7018c21STomi Valkeinen module_param(mode_option, charp, 0); 2553f7018c21STomi Valkeinen MODULE_PARM_DESC(mode_option, "Specify initial video mode"); 2554