1f7018c21STomi Valkeinen /*
2f7018c21STomi Valkeinen * linux/drivers/video/s3fb.c -- Frame buffer device driver for S3 Trio/Virge
3f7018c21STomi Valkeinen *
4f7018c21STomi Valkeinen * Copyright (c) 2006-2007 Ondrej Zajicek <santiago@crfreenet.org>
5f7018c21STomi Valkeinen *
6f7018c21STomi Valkeinen * This file is subject to the terms and conditions of the GNU General Public
7f7018c21STomi Valkeinen * License. See the file COPYING in the main directory of this archive for
8f7018c21STomi Valkeinen * more details.
9f7018c21STomi Valkeinen *
10f7018c21STomi Valkeinen * Code is based on David Boucher's viafb (http://davesdomain.org.uk/viafb/)
11f7018c21STomi Valkeinen * which is based on the code of neofb.
12f7018c21STomi Valkeinen */
13f7018c21STomi Valkeinen
14145eed48SThomas Zimmermann #include <linux/aperture.h>
15f7018c21STomi Valkeinen #include <linux/module.h>
16f7018c21STomi Valkeinen #include <linux/kernel.h>
17f7018c21STomi Valkeinen #include <linux/errno.h>
18f7018c21STomi Valkeinen #include <linux/string.h>
19f7018c21STomi Valkeinen #include <linux/mm.h>
20f7018c21STomi Valkeinen #include <linux/tty.h>
21f7018c21STomi Valkeinen #include <linux/delay.h>
22f7018c21STomi Valkeinen #include <linux/fb.h>
23f7018c21STomi Valkeinen #include <linux/svga.h>
24f7018c21STomi Valkeinen #include <linux/init.h>
25f7018c21STomi Valkeinen #include <linux/pci.h>
26f7018c21STomi Valkeinen #include <linux/console.h> /* Why should fb driver call console functions? because console_lock() */
27f7018c21STomi Valkeinen #include <video/vga.h>
28f7018c21STomi Valkeinen
29f7018c21STomi Valkeinen #include <linux/i2c.h>
30f7018c21STomi Valkeinen #include <linux/i2c-algo-bit.h>
31f7018c21STomi Valkeinen
32f7018c21STomi Valkeinen struct s3fb_info {
33f7018c21STomi Valkeinen int chip, rev, mclk_freq;
344edcd2abSLuis R. Rodriguez int wc_cookie;
35f7018c21STomi Valkeinen struct vgastate state;
36f7018c21STomi Valkeinen struct mutex open_lock;
37f7018c21STomi Valkeinen unsigned int ref_count;
38f7018c21STomi Valkeinen u32 pseudo_palette[16];
39f7018c21STomi Valkeinen #ifdef CONFIG_FB_S3_DDC
40f7018c21STomi Valkeinen u8 __iomem *mmio;
41f7018c21STomi Valkeinen bool ddc_registered;
42f7018c21STomi Valkeinen struct i2c_adapter ddc_adapter;
43f7018c21STomi Valkeinen struct i2c_algo_bit_data ddc_algo;
44f7018c21STomi Valkeinen #endif
45f7018c21STomi Valkeinen };
46f7018c21STomi Valkeinen
47f7018c21STomi Valkeinen
48f7018c21STomi Valkeinen /* ------------------------------------------------------------------------- */
49f7018c21STomi Valkeinen
50f7018c21STomi Valkeinen static const struct svga_fb_format s3fb_formats[] = {
51f7018c21STomi Valkeinen { 0, {0, 6, 0}, {0, 6, 0}, {0, 6, 0}, {0, 0, 0}, 0,
52f7018c21STomi Valkeinen FB_TYPE_TEXT, FB_AUX_TEXT_SVGA_STEP4, FB_VISUAL_PSEUDOCOLOR, 8, 16},
53f7018c21STomi Valkeinen { 4, {0, 4, 0}, {0, 4, 0}, {0, 4, 0}, {0, 0, 0}, 0,
54f7018c21STomi Valkeinen FB_TYPE_PACKED_PIXELS, 0, FB_VISUAL_PSEUDOCOLOR, 8, 16},
55f7018c21STomi Valkeinen { 4, {0, 4, 0}, {0, 4, 0}, {0, 4, 0}, {0, 0, 0}, 1,
56f7018c21STomi Valkeinen FB_TYPE_INTERLEAVED_PLANES, 1, FB_VISUAL_PSEUDOCOLOR, 8, 16},
57f7018c21STomi Valkeinen { 8, {0, 8, 0}, {0, 8, 0}, {0, 8, 0}, {0, 0, 0}, 0,
58f7018c21STomi Valkeinen FB_TYPE_PACKED_PIXELS, 0, FB_VISUAL_PSEUDOCOLOR, 4, 8},
59f7018c21STomi Valkeinen {16, {10, 5, 0}, {5, 5, 0}, {0, 5, 0}, {0, 0, 0}, 0,
60f7018c21STomi Valkeinen FB_TYPE_PACKED_PIXELS, 0, FB_VISUAL_TRUECOLOR, 2, 4},
61f7018c21STomi Valkeinen {16, {11, 5, 0}, {5, 6, 0}, {0, 5, 0}, {0, 0, 0}, 0,
62f7018c21STomi Valkeinen FB_TYPE_PACKED_PIXELS, 0, FB_VISUAL_TRUECOLOR, 2, 4},
63f7018c21STomi Valkeinen {24, {16, 8, 0}, {8, 8, 0}, {0, 8, 0}, {0, 0, 0}, 0,
64f7018c21STomi Valkeinen FB_TYPE_PACKED_PIXELS, 0, FB_VISUAL_TRUECOLOR, 1, 2},
65f7018c21STomi Valkeinen {32, {16, 8, 0}, {8, 8, 0}, {0, 8, 0}, {0, 0, 0}, 0,
66f7018c21STomi Valkeinen FB_TYPE_PACKED_PIXELS, 0, FB_VISUAL_TRUECOLOR, 1, 2},
67f7018c21STomi Valkeinen SVGA_FORMAT_END
68f7018c21STomi Valkeinen };
69f7018c21STomi Valkeinen
70f7018c21STomi Valkeinen
71f7018c21STomi Valkeinen static const struct svga_pll s3_pll = {3, 129, 3, 33, 0, 3,
72f7018c21STomi Valkeinen 35000, 240000, 14318};
73f7018c21STomi Valkeinen static const struct svga_pll s3_trio3d_pll = {3, 129, 3, 31, 0, 4,
74f7018c21STomi Valkeinen 230000, 460000, 14318};
75f7018c21STomi Valkeinen
76f7018c21STomi Valkeinen static const int s3_memsizes[] = {4096, 0, 3072, 8192, 2048, 6144, 1024, 512};
77f7018c21STomi Valkeinen
78f7018c21STomi Valkeinen static const char * const s3_names[] = {"S3 Unknown", "S3 Trio32", "S3 Trio64", "S3 Trio64V+",
79f7018c21STomi Valkeinen "S3 Trio64UV+", "S3 Trio64V2/DX", "S3 Trio64V2/GX",
80f7018c21STomi Valkeinen "S3 Plato/PX", "S3 Aurora64V+", "S3 Virge",
81f7018c21STomi Valkeinen "S3 Virge/VX", "S3 Virge/DX", "S3 Virge/GX",
82f7018c21STomi Valkeinen "S3 Virge/GX2", "S3 Virge/GX2+", "",
83f7018c21STomi Valkeinen "S3 Trio3D/1X", "S3 Trio3D/2X", "S3 Trio3D/2X",
84f7018c21STomi Valkeinen "S3 Trio3D", "S3 Virge/MX"};
85f7018c21STomi Valkeinen
86f7018c21STomi Valkeinen #define CHIP_UNKNOWN 0x00
87f7018c21STomi Valkeinen #define CHIP_732_TRIO32 0x01
88f7018c21STomi Valkeinen #define CHIP_764_TRIO64 0x02
89f7018c21STomi Valkeinen #define CHIP_765_TRIO64VP 0x03
90f7018c21STomi Valkeinen #define CHIP_767_TRIO64UVP 0x04
91f7018c21STomi Valkeinen #define CHIP_775_TRIO64V2_DX 0x05
92f7018c21STomi Valkeinen #define CHIP_785_TRIO64V2_GX 0x06
93f7018c21STomi Valkeinen #define CHIP_551_PLATO_PX 0x07
94f7018c21STomi Valkeinen #define CHIP_M65_AURORA64VP 0x08
95f7018c21STomi Valkeinen #define CHIP_325_VIRGE 0x09
96f7018c21STomi Valkeinen #define CHIP_988_VIRGE_VX 0x0A
97f7018c21STomi Valkeinen #define CHIP_375_VIRGE_DX 0x0B
98f7018c21STomi Valkeinen #define CHIP_385_VIRGE_GX 0x0C
99f7018c21STomi Valkeinen #define CHIP_357_VIRGE_GX2 0x0D
100f7018c21STomi Valkeinen #define CHIP_359_VIRGE_GX2P 0x0E
101f7018c21STomi Valkeinen #define CHIP_360_TRIO3D_1X 0x10
102f7018c21STomi Valkeinen #define CHIP_362_TRIO3D_2X 0x11
103f7018c21STomi Valkeinen #define CHIP_368_TRIO3D_2X 0x12
104f7018c21STomi Valkeinen #define CHIP_365_TRIO3D 0x13
105f7018c21STomi Valkeinen #define CHIP_260_VIRGE_MX 0x14
106f7018c21STomi Valkeinen
107f7018c21STomi Valkeinen #define CHIP_XXX_TRIO 0x80
108f7018c21STomi Valkeinen #define CHIP_XXX_TRIO64V2_DXGX 0x81
109f7018c21STomi Valkeinen #define CHIP_XXX_VIRGE_DXGX 0x82
110f7018c21STomi Valkeinen #define CHIP_36X_TRIO3D_1X_2X 0x83
111f7018c21STomi Valkeinen
112f7018c21STomi Valkeinen #define CHIP_UNDECIDED_FLAG 0x80
113f7018c21STomi Valkeinen #define CHIP_MASK 0xFF
114f7018c21STomi Valkeinen
115f7018c21STomi Valkeinen #define MMIO_OFFSET 0x1000000
116f7018c21STomi Valkeinen #define MMIO_SIZE 0x10000
117f7018c21STomi Valkeinen
118f7018c21STomi Valkeinen /* CRT timing register sets */
119f7018c21STomi Valkeinen
120f7018c21STomi Valkeinen static const struct vga_regset s3_h_total_regs[] = {{0x00, 0, 7}, {0x5D, 0, 0}, VGA_REGSET_END};
121f7018c21STomi Valkeinen static const struct vga_regset s3_h_display_regs[] = {{0x01, 0, 7}, {0x5D, 1, 1}, VGA_REGSET_END};
122f7018c21STomi Valkeinen static const struct vga_regset s3_h_blank_start_regs[] = {{0x02, 0, 7}, {0x5D, 2, 2}, VGA_REGSET_END};
123f7018c21STomi Valkeinen static const struct vga_regset s3_h_blank_end_regs[] = {{0x03, 0, 4}, {0x05, 7, 7}, VGA_REGSET_END};
124f7018c21STomi Valkeinen static const struct vga_regset s3_h_sync_start_regs[] = {{0x04, 0, 7}, {0x5D, 4, 4}, VGA_REGSET_END};
125f7018c21STomi Valkeinen static const struct vga_regset s3_h_sync_end_regs[] = {{0x05, 0, 4}, VGA_REGSET_END};
126f7018c21STomi Valkeinen
127f7018c21STomi Valkeinen static const struct vga_regset s3_v_total_regs[] = {{0x06, 0, 7}, {0x07, 0, 0}, {0x07, 5, 5}, {0x5E, 0, 0}, VGA_REGSET_END};
128f7018c21STomi Valkeinen static const struct vga_regset s3_v_display_regs[] = {{0x12, 0, 7}, {0x07, 1, 1}, {0x07, 6, 6}, {0x5E, 1, 1}, VGA_REGSET_END};
129f7018c21STomi Valkeinen static const struct vga_regset s3_v_blank_start_regs[] = {{0x15, 0, 7}, {0x07, 3, 3}, {0x09, 5, 5}, {0x5E, 2, 2}, VGA_REGSET_END};
130f7018c21STomi Valkeinen static const struct vga_regset s3_v_blank_end_regs[] = {{0x16, 0, 7}, VGA_REGSET_END};
131f7018c21STomi Valkeinen static const struct vga_regset s3_v_sync_start_regs[] = {{0x10, 0, 7}, {0x07, 2, 2}, {0x07, 7, 7}, {0x5E, 4, 4}, VGA_REGSET_END};
132f7018c21STomi Valkeinen static const struct vga_regset s3_v_sync_end_regs[] = {{0x11, 0, 3}, VGA_REGSET_END};
133f7018c21STomi Valkeinen
134f7018c21STomi Valkeinen static const struct vga_regset s3_line_compare_regs[] = {{0x18, 0, 7}, {0x07, 4, 4}, {0x09, 6, 6}, {0x5E, 6, 6}, VGA_REGSET_END};
135f7018c21STomi Valkeinen static const struct vga_regset s3_start_address_regs[] = {{0x0d, 0, 7}, {0x0c, 0, 7}, {0x69, 0, 4}, VGA_REGSET_END};
136f7018c21STomi Valkeinen static const struct vga_regset s3_offset_regs[] = {{0x13, 0, 7}, {0x51, 4, 5}, VGA_REGSET_END}; /* set 0x43 bit 2 to 0 */
137f7018c21STomi Valkeinen
138f7018c21STomi Valkeinen static const struct vga_regset s3_dtpc_regs[] = {{0x3B, 0, 7}, {0x5D, 6, 6}, VGA_REGSET_END};
139f7018c21STomi Valkeinen
140f7018c21STomi Valkeinen static const struct svga_timing_regs s3_timing_regs = {
141f7018c21STomi Valkeinen s3_h_total_regs, s3_h_display_regs, s3_h_blank_start_regs,
142f7018c21STomi Valkeinen s3_h_blank_end_regs, s3_h_sync_start_regs, s3_h_sync_end_regs,
143f7018c21STomi Valkeinen s3_v_total_regs, s3_v_display_regs, s3_v_blank_start_regs,
144f7018c21STomi Valkeinen s3_v_blank_end_regs, s3_v_sync_start_regs, s3_v_sync_end_regs,
145f7018c21STomi Valkeinen };
146f7018c21STomi Valkeinen
147f7018c21STomi Valkeinen
148f7018c21STomi Valkeinen /* ------------------------------------------------------------------------- */
149f7018c21STomi Valkeinen
150f7018c21STomi Valkeinen /* Module parameters */
151f7018c21STomi Valkeinen
152f7018c21STomi Valkeinen
153f7018c21STomi Valkeinen static char *mode_option;
154f7018c21STomi Valkeinen static int mtrr = 1;
155f7018c21STomi Valkeinen static int fasttext = 1;
156f7018c21STomi Valkeinen
157f7018c21STomi Valkeinen
158f7018c21STomi Valkeinen MODULE_AUTHOR("(c) 2006-2007 Ondrej Zajicek <santiago@crfreenet.org>");
159f7018c21STomi Valkeinen MODULE_LICENSE("GPL");
160f7018c21STomi Valkeinen MODULE_DESCRIPTION("fbdev driver for S3 Trio/Virge");
161f7018c21STomi Valkeinen
162f7018c21STomi Valkeinen module_param(mode_option, charp, 0444);
163f7018c21STomi Valkeinen MODULE_PARM_DESC(mode_option, "Default video mode ('640x480-8@60', etc)");
164f7018c21STomi Valkeinen module_param_named(mode, mode_option, charp, 0444);
165f7018c21STomi Valkeinen MODULE_PARM_DESC(mode, "Default video mode ('640x480-8@60', etc) (deprecated)");
166f7018c21STomi Valkeinen module_param(mtrr, int, 0444);
167f7018c21STomi Valkeinen MODULE_PARM_DESC(mtrr, "Enable write-combining with MTRR (1=enable, 0=disable, default=1)");
168f7018c21STomi Valkeinen
169f7018c21STomi Valkeinen module_param(fasttext, int, 0644);
170f7018c21STomi Valkeinen MODULE_PARM_DESC(fasttext, "Enable S3 fast text mode (1=enable, 0=disable, default=1)");
171f7018c21STomi Valkeinen
172f7018c21STomi Valkeinen
173f7018c21STomi Valkeinen /* ------------------------------------------------------------------------- */
174f7018c21STomi Valkeinen
175f7018c21STomi Valkeinen #ifdef CONFIG_FB_S3_DDC
176f7018c21STomi Valkeinen
177f7018c21STomi Valkeinen #define DDC_REG 0xaa /* Trio 3D/1X/2X */
178f7018c21STomi Valkeinen #define DDC_MMIO_REG 0xff20 /* all other chips */
179f7018c21STomi Valkeinen #define DDC_SCL_OUT (1 << 0)
180f7018c21STomi Valkeinen #define DDC_SDA_OUT (1 << 1)
181f7018c21STomi Valkeinen #define DDC_SCL_IN (1 << 2)
182f7018c21STomi Valkeinen #define DDC_SDA_IN (1 << 3)
183f7018c21STomi Valkeinen #define DDC_DRIVE_EN (1 << 4)
184f7018c21STomi Valkeinen
s3fb_ddc_needs_mmio(int chip)185f7018c21STomi Valkeinen static bool s3fb_ddc_needs_mmio(int chip)
186f7018c21STomi Valkeinen {
187f7018c21STomi Valkeinen return !(chip == CHIP_360_TRIO3D_1X ||
188f7018c21STomi Valkeinen chip == CHIP_362_TRIO3D_2X ||
189f7018c21STomi Valkeinen chip == CHIP_368_TRIO3D_2X);
190f7018c21STomi Valkeinen }
191f7018c21STomi Valkeinen
s3fb_ddc_read(struct s3fb_info * par)192f7018c21STomi Valkeinen static u8 s3fb_ddc_read(struct s3fb_info *par)
193f7018c21STomi Valkeinen {
194f7018c21STomi Valkeinen if (s3fb_ddc_needs_mmio(par->chip))
195f7018c21STomi Valkeinen return readb(par->mmio + DDC_MMIO_REG);
196f7018c21STomi Valkeinen else
197f7018c21STomi Valkeinen return vga_rcrt(par->state.vgabase, DDC_REG);
198f7018c21STomi Valkeinen }
199f7018c21STomi Valkeinen
s3fb_ddc_write(struct s3fb_info * par,u8 val)200f7018c21STomi Valkeinen static void s3fb_ddc_write(struct s3fb_info *par, u8 val)
201f7018c21STomi Valkeinen {
202f7018c21STomi Valkeinen if (s3fb_ddc_needs_mmio(par->chip))
203f7018c21STomi Valkeinen writeb(val, par->mmio + DDC_MMIO_REG);
204f7018c21STomi Valkeinen else
205f7018c21STomi Valkeinen vga_wcrt(par->state.vgabase, DDC_REG, val);
206f7018c21STomi Valkeinen }
207f7018c21STomi Valkeinen
s3fb_ddc_setscl(void * data,int val)208f7018c21STomi Valkeinen static void s3fb_ddc_setscl(void *data, int val)
209f7018c21STomi Valkeinen {
210f7018c21STomi Valkeinen struct s3fb_info *par = data;
211f7018c21STomi Valkeinen unsigned char reg;
212f7018c21STomi Valkeinen
213f7018c21STomi Valkeinen reg = s3fb_ddc_read(par) | DDC_DRIVE_EN;
214f7018c21STomi Valkeinen if (val)
215f7018c21STomi Valkeinen reg |= DDC_SCL_OUT;
216f7018c21STomi Valkeinen else
217f7018c21STomi Valkeinen reg &= ~DDC_SCL_OUT;
218f7018c21STomi Valkeinen s3fb_ddc_write(par, reg);
219f7018c21STomi Valkeinen }
220f7018c21STomi Valkeinen
s3fb_ddc_setsda(void * data,int val)221f7018c21STomi Valkeinen static void s3fb_ddc_setsda(void *data, int val)
222f7018c21STomi Valkeinen {
223f7018c21STomi Valkeinen struct s3fb_info *par = data;
224f7018c21STomi Valkeinen unsigned char reg;
225f7018c21STomi Valkeinen
226f7018c21STomi Valkeinen reg = s3fb_ddc_read(par) | DDC_DRIVE_EN;
227f7018c21STomi Valkeinen if (val)
228f7018c21STomi Valkeinen reg |= DDC_SDA_OUT;
229f7018c21STomi Valkeinen else
230f7018c21STomi Valkeinen reg &= ~DDC_SDA_OUT;
231f7018c21STomi Valkeinen s3fb_ddc_write(par, reg);
232f7018c21STomi Valkeinen }
233f7018c21STomi Valkeinen
s3fb_ddc_getscl(void * data)234f7018c21STomi Valkeinen static int s3fb_ddc_getscl(void *data)
235f7018c21STomi Valkeinen {
236f7018c21STomi Valkeinen struct s3fb_info *par = data;
237f7018c21STomi Valkeinen
238f7018c21STomi Valkeinen return !!(s3fb_ddc_read(par) & DDC_SCL_IN);
239f7018c21STomi Valkeinen }
240f7018c21STomi Valkeinen
s3fb_ddc_getsda(void * data)241f7018c21STomi Valkeinen static int s3fb_ddc_getsda(void *data)
242f7018c21STomi Valkeinen {
243f7018c21STomi Valkeinen struct s3fb_info *par = data;
244f7018c21STomi Valkeinen
245f7018c21STomi Valkeinen return !!(s3fb_ddc_read(par) & DDC_SDA_IN);
246f7018c21STomi Valkeinen }
247f7018c21STomi Valkeinen
s3fb_setup_ddc_bus(struct fb_info * info)248f7018c21STomi Valkeinen static int s3fb_setup_ddc_bus(struct fb_info *info)
249f7018c21STomi Valkeinen {
250f7018c21STomi Valkeinen struct s3fb_info *par = info->par;
251f7018c21STomi Valkeinen
2528d026858SWolfram Sang strscpy(par->ddc_adapter.name, info->fix.id,
253f7018c21STomi Valkeinen sizeof(par->ddc_adapter.name));
254f7018c21STomi Valkeinen par->ddc_adapter.owner = THIS_MODULE;
255f7018c21STomi Valkeinen par->ddc_adapter.class = I2C_CLASS_DDC;
256f7018c21STomi Valkeinen par->ddc_adapter.algo_data = &par->ddc_algo;
257f7018c21STomi Valkeinen par->ddc_adapter.dev.parent = info->device;
258f7018c21STomi Valkeinen par->ddc_algo.setsda = s3fb_ddc_setsda;
259f7018c21STomi Valkeinen par->ddc_algo.setscl = s3fb_ddc_setscl;
260f7018c21STomi Valkeinen par->ddc_algo.getsda = s3fb_ddc_getsda;
261f7018c21STomi Valkeinen par->ddc_algo.getscl = s3fb_ddc_getscl;
262f7018c21STomi Valkeinen par->ddc_algo.udelay = 10;
263f7018c21STomi Valkeinen par->ddc_algo.timeout = 20;
264f7018c21STomi Valkeinen par->ddc_algo.data = par;
265f7018c21STomi Valkeinen
266f7018c21STomi Valkeinen i2c_set_adapdata(&par->ddc_adapter, par);
267f7018c21STomi Valkeinen
268f7018c21STomi Valkeinen /*
269f7018c21STomi Valkeinen * some Virge cards have external MUX to switch chip I2C bus between
270f7018c21STomi Valkeinen * DDC and extension pins - switch it do DDC
271f7018c21STomi Valkeinen */
272f7018c21STomi Valkeinen /* vga_wseq(par->state.vgabase, 0x08, 0x06); - not needed, already unlocked */
273f7018c21STomi Valkeinen if (par->chip == CHIP_357_VIRGE_GX2 ||
274f7018c21STomi Valkeinen par->chip == CHIP_359_VIRGE_GX2P ||
275f7018c21STomi Valkeinen par->chip == CHIP_260_VIRGE_MX)
276f7018c21STomi Valkeinen svga_wseq_mask(par->state.vgabase, 0x0d, 0x01, 0x03);
277f7018c21STomi Valkeinen else
278f7018c21STomi Valkeinen svga_wseq_mask(par->state.vgabase, 0x0d, 0x00, 0x03);
279f7018c21STomi Valkeinen /* some Virge need this or the DDC is ignored */
280f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x5c, 0x03, 0x03);
281f7018c21STomi Valkeinen
282f7018c21STomi Valkeinen return i2c_bit_add_bus(&par->ddc_adapter);
283f7018c21STomi Valkeinen }
284f7018c21STomi Valkeinen #endif /* CONFIG_FB_S3_DDC */
285f7018c21STomi Valkeinen
286f7018c21STomi Valkeinen
287f7018c21STomi Valkeinen /* ------------------------------------------------------------------------- */
288f7018c21STomi Valkeinen
289f7018c21STomi Valkeinen /* Set font in S3 fast text mode */
290f7018c21STomi Valkeinen
s3fb_settile_fast(struct fb_info * info,struct fb_tilemap * map)291f7018c21STomi Valkeinen static void s3fb_settile_fast(struct fb_info *info, struct fb_tilemap *map)
292f7018c21STomi Valkeinen {
293f7018c21STomi Valkeinen const u8 *font = map->data;
294f7018c21STomi Valkeinen u8 __iomem *fb = (u8 __iomem *) info->screen_base;
295f7018c21STomi Valkeinen int i, c;
296f7018c21STomi Valkeinen
297f7018c21STomi Valkeinen if ((map->width != 8) || (map->height != 16) ||
298f7018c21STomi Valkeinen (map->depth != 1) || (map->length != 256)) {
299f7018c21STomi Valkeinen fb_err(info, "unsupported font parameters: width %d, height %d, depth %d, length %d\n",
300f7018c21STomi Valkeinen map->width, map->height, map->depth, map->length);
301f7018c21STomi Valkeinen return;
302f7018c21STomi Valkeinen }
303f7018c21STomi Valkeinen
304f7018c21STomi Valkeinen fb += 2;
305f7018c21STomi Valkeinen for (i = 0; i < map->height; i++) {
306f7018c21STomi Valkeinen for (c = 0; c < map->length; c++) {
307f7018c21STomi Valkeinen fb_writeb(font[c * map->height + i], fb + c * 4);
308f7018c21STomi Valkeinen }
309f7018c21STomi Valkeinen fb += 1024;
310f7018c21STomi Valkeinen }
311f7018c21STomi Valkeinen }
312f7018c21STomi Valkeinen
s3fb_tilecursor(struct fb_info * info,struct fb_tilecursor * cursor)313f7018c21STomi Valkeinen static void s3fb_tilecursor(struct fb_info *info, struct fb_tilecursor *cursor)
314f7018c21STomi Valkeinen {
315f7018c21STomi Valkeinen struct s3fb_info *par = info->par;
316f7018c21STomi Valkeinen
317f7018c21STomi Valkeinen svga_tilecursor(par->state.vgabase, info, cursor);
318f7018c21STomi Valkeinen }
319f7018c21STomi Valkeinen
320f7018c21STomi Valkeinen static struct fb_tile_ops s3fb_tile_ops = {
321f7018c21STomi Valkeinen .fb_settile = svga_settile,
322f7018c21STomi Valkeinen .fb_tilecopy = svga_tilecopy,
323f7018c21STomi Valkeinen .fb_tilefill = svga_tilefill,
324f7018c21STomi Valkeinen .fb_tileblit = svga_tileblit,
325f7018c21STomi Valkeinen .fb_tilecursor = s3fb_tilecursor,
326f7018c21STomi Valkeinen .fb_get_tilemax = svga_get_tilemax,
327f7018c21STomi Valkeinen };
328f7018c21STomi Valkeinen
329f7018c21STomi Valkeinen static struct fb_tile_ops s3fb_fast_tile_ops = {
330f7018c21STomi Valkeinen .fb_settile = s3fb_settile_fast,
331f7018c21STomi Valkeinen .fb_tilecopy = svga_tilecopy,
332f7018c21STomi Valkeinen .fb_tilefill = svga_tilefill,
333f7018c21STomi Valkeinen .fb_tileblit = svga_tileblit,
334f7018c21STomi Valkeinen .fb_tilecursor = s3fb_tilecursor,
335f7018c21STomi Valkeinen .fb_get_tilemax = svga_get_tilemax,
336f7018c21STomi Valkeinen };
337f7018c21STomi Valkeinen
338f7018c21STomi Valkeinen
339f7018c21STomi Valkeinen /* ------------------------------------------------------------------------- */
340f7018c21STomi Valkeinen
341f7018c21STomi Valkeinen /* image data is MSB-first, fb structure is MSB-first too */
expand_color(u32 c)342f7018c21STomi Valkeinen static inline u32 expand_color(u32 c)
343f7018c21STomi Valkeinen {
344f7018c21STomi Valkeinen return ((c & 1) | ((c & 2) << 7) | ((c & 4) << 14) | ((c & 8) << 21)) * 0xFF;
345f7018c21STomi Valkeinen }
346f7018c21STomi Valkeinen
347f7018c21STomi Valkeinen /* s3fb_iplan_imageblit silently assumes that almost everything is 8-pixel aligned */
s3fb_iplan_imageblit(struct fb_info * info,const struct fb_image * image)348f7018c21STomi Valkeinen static void s3fb_iplan_imageblit(struct fb_info *info, const struct fb_image *image)
349f7018c21STomi Valkeinen {
350f7018c21STomi Valkeinen u32 fg = expand_color(image->fg_color);
351f7018c21STomi Valkeinen u32 bg = expand_color(image->bg_color);
352f7018c21STomi Valkeinen const u8 *src1, *src;
353f7018c21STomi Valkeinen u8 __iomem *dst1;
354f7018c21STomi Valkeinen u32 __iomem *dst;
355f7018c21STomi Valkeinen u32 val;
356f7018c21STomi Valkeinen int x, y;
357f7018c21STomi Valkeinen
358f7018c21STomi Valkeinen src1 = image->data;
359f7018c21STomi Valkeinen dst1 = info->screen_base + (image->dy * info->fix.line_length)
360f7018c21STomi Valkeinen + ((image->dx / 8) * 4);
361f7018c21STomi Valkeinen
362f7018c21STomi Valkeinen for (y = 0; y < image->height; y++) {
363f7018c21STomi Valkeinen src = src1;
364f7018c21STomi Valkeinen dst = (u32 __iomem *) dst1;
365f7018c21STomi Valkeinen for (x = 0; x < image->width; x += 8) {
366f7018c21STomi Valkeinen val = *(src++) * 0x01010101;
367f7018c21STomi Valkeinen val = (val & fg) | (~val & bg);
368f7018c21STomi Valkeinen fb_writel(val, dst++);
369f7018c21STomi Valkeinen }
370f7018c21STomi Valkeinen src1 += image->width / 8;
371f7018c21STomi Valkeinen dst1 += info->fix.line_length;
372f7018c21STomi Valkeinen }
373f7018c21STomi Valkeinen
374f7018c21STomi Valkeinen }
375f7018c21STomi Valkeinen
376f7018c21STomi Valkeinen /* s3fb_iplan_fillrect silently assumes that almost everything is 8-pixel aligned */
s3fb_iplan_fillrect(struct fb_info * info,const struct fb_fillrect * rect)377f7018c21STomi Valkeinen static void s3fb_iplan_fillrect(struct fb_info *info, const struct fb_fillrect *rect)
378f7018c21STomi Valkeinen {
379f7018c21STomi Valkeinen u32 fg = expand_color(rect->color);
380f7018c21STomi Valkeinen u8 __iomem *dst1;
381f7018c21STomi Valkeinen u32 __iomem *dst;
382f7018c21STomi Valkeinen int x, y;
383f7018c21STomi Valkeinen
384f7018c21STomi Valkeinen dst1 = info->screen_base + (rect->dy * info->fix.line_length)
385f7018c21STomi Valkeinen + ((rect->dx / 8) * 4);
386f7018c21STomi Valkeinen
387f7018c21STomi Valkeinen for (y = 0; y < rect->height; y++) {
388f7018c21STomi Valkeinen dst = (u32 __iomem *) dst1;
389f7018c21STomi Valkeinen for (x = 0; x < rect->width; x += 8) {
390f7018c21STomi Valkeinen fb_writel(fg, dst++);
391f7018c21STomi Valkeinen }
392f7018c21STomi Valkeinen dst1 += info->fix.line_length;
393f7018c21STomi Valkeinen }
394f7018c21STomi Valkeinen }
395f7018c21STomi Valkeinen
396f7018c21STomi Valkeinen
397f7018c21STomi Valkeinen /* image data is MSB-first, fb structure is high-nibble-in-low-byte-first */
expand_pixel(u32 c)398f7018c21STomi Valkeinen static inline u32 expand_pixel(u32 c)
399f7018c21STomi Valkeinen {
400f7018c21STomi Valkeinen return (((c & 1) << 24) | ((c & 2) << 27) | ((c & 4) << 14) | ((c & 8) << 17) |
401f7018c21STomi Valkeinen ((c & 16) << 4) | ((c & 32) << 7) | ((c & 64) >> 6) | ((c & 128) >> 3)) * 0xF;
402f7018c21STomi Valkeinen }
403f7018c21STomi Valkeinen
404f7018c21STomi Valkeinen /* s3fb_cfb4_imageblit silently assumes that almost everything is 8-pixel aligned */
s3fb_cfb4_imageblit(struct fb_info * info,const struct fb_image * image)405f7018c21STomi Valkeinen static void s3fb_cfb4_imageblit(struct fb_info *info, const struct fb_image *image)
406f7018c21STomi Valkeinen {
407f7018c21STomi Valkeinen u32 fg = image->fg_color * 0x11111111;
408f7018c21STomi Valkeinen u32 bg = image->bg_color * 0x11111111;
409f7018c21STomi Valkeinen const u8 *src1, *src;
410f7018c21STomi Valkeinen u8 __iomem *dst1;
411f7018c21STomi Valkeinen u32 __iomem *dst;
412f7018c21STomi Valkeinen u32 val;
413f7018c21STomi Valkeinen int x, y;
414f7018c21STomi Valkeinen
415f7018c21STomi Valkeinen src1 = image->data;
416f7018c21STomi Valkeinen dst1 = info->screen_base + (image->dy * info->fix.line_length)
417f7018c21STomi Valkeinen + ((image->dx / 8) * 4);
418f7018c21STomi Valkeinen
419f7018c21STomi Valkeinen for (y = 0; y < image->height; y++) {
420f7018c21STomi Valkeinen src = src1;
421f7018c21STomi Valkeinen dst = (u32 __iomem *) dst1;
422f7018c21STomi Valkeinen for (x = 0; x < image->width; x += 8) {
423f7018c21STomi Valkeinen val = expand_pixel(*(src++));
424f7018c21STomi Valkeinen val = (val & fg) | (~val & bg);
425f7018c21STomi Valkeinen fb_writel(val, dst++);
426f7018c21STomi Valkeinen }
427f7018c21STomi Valkeinen src1 += image->width / 8;
428f7018c21STomi Valkeinen dst1 += info->fix.line_length;
429f7018c21STomi Valkeinen }
430f7018c21STomi Valkeinen }
431f7018c21STomi Valkeinen
s3fb_imageblit(struct fb_info * info,const struct fb_image * image)432f7018c21STomi Valkeinen static void s3fb_imageblit(struct fb_info *info, const struct fb_image *image)
433f7018c21STomi Valkeinen {
434f7018c21STomi Valkeinen if ((info->var.bits_per_pixel == 4) && (image->depth == 1)
435f7018c21STomi Valkeinen && ((image->width % 8) == 0) && ((image->dx % 8) == 0)) {
436f7018c21STomi Valkeinen if (info->fix.type == FB_TYPE_INTERLEAVED_PLANES)
437f7018c21STomi Valkeinen s3fb_iplan_imageblit(info, image);
438f7018c21STomi Valkeinen else
439f7018c21STomi Valkeinen s3fb_cfb4_imageblit(info, image);
440f7018c21STomi Valkeinen } else
441f7018c21STomi Valkeinen cfb_imageblit(info, image);
442f7018c21STomi Valkeinen }
443f7018c21STomi Valkeinen
s3fb_fillrect(struct fb_info * info,const struct fb_fillrect * rect)444f7018c21STomi Valkeinen static void s3fb_fillrect(struct fb_info *info, const struct fb_fillrect *rect)
445f7018c21STomi Valkeinen {
446f7018c21STomi Valkeinen if ((info->var.bits_per_pixel == 4)
447f7018c21STomi Valkeinen && ((rect->width % 8) == 0) && ((rect->dx % 8) == 0)
448f7018c21STomi Valkeinen && (info->fix.type == FB_TYPE_INTERLEAVED_PLANES))
449f7018c21STomi Valkeinen s3fb_iplan_fillrect(info, rect);
450f7018c21STomi Valkeinen else
451f7018c21STomi Valkeinen cfb_fillrect(info, rect);
452f7018c21STomi Valkeinen }
453f7018c21STomi Valkeinen
454f7018c21STomi Valkeinen
455f7018c21STomi Valkeinen
456f7018c21STomi Valkeinen /* ------------------------------------------------------------------------- */
457f7018c21STomi Valkeinen
458f7018c21STomi Valkeinen
s3_set_pixclock(struct fb_info * info,u32 pixclock)459f7018c21STomi Valkeinen static void s3_set_pixclock(struct fb_info *info, u32 pixclock)
460f7018c21STomi Valkeinen {
461f7018c21STomi Valkeinen struct s3fb_info *par = info->par;
462f7018c21STomi Valkeinen u16 m, n, r;
463f7018c21STomi Valkeinen u8 regval;
464f7018c21STomi Valkeinen int rv;
465f7018c21STomi Valkeinen
466f7018c21STomi Valkeinen rv = svga_compute_pll((par->chip == CHIP_365_TRIO3D) ? &s3_trio3d_pll : &s3_pll,
467f7018c21STomi Valkeinen 1000000000 / pixclock, &m, &n, &r, info->node);
468f7018c21STomi Valkeinen if (rv < 0) {
469f7018c21STomi Valkeinen fb_err(info, "cannot set requested pixclock, keeping old value\n");
470f7018c21STomi Valkeinen return;
471f7018c21STomi Valkeinen }
472f7018c21STomi Valkeinen
473f7018c21STomi Valkeinen /* Set VGA misc register */
474f7018c21STomi Valkeinen regval = vga_r(par->state.vgabase, VGA_MIS_R);
475f7018c21STomi Valkeinen vga_w(par->state.vgabase, VGA_MIS_W, regval | VGA_MIS_ENB_PLL_LOAD);
476f7018c21STomi Valkeinen
477f7018c21STomi Valkeinen /* Set S3 clock registers */
478f7018c21STomi Valkeinen if (par->chip == CHIP_357_VIRGE_GX2 ||
479f7018c21STomi Valkeinen par->chip == CHIP_359_VIRGE_GX2P ||
480f7018c21STomi Valkeinen par->chip == CHIP_360_TRIO3D_1X ||
481f7018c21STomi Valkeinen par->chip == CHIP_362_TRIO3D_2X ||
482f7018c21STomi Valkeinen par->chip == CHIP_368_TRIO3D_2X ||
483f7018c21STomi Valkeinen par->chip == CHIP_260_VIRGE_MX) {
484f7018c21STomi Valkeinen vga_wseq(par->state.vgabase, 0x12, (n - 2) | ((r & 3) << 6)); /* n and two bits of r */
485f7018c21STomi Valkeinen vga_wseq(par->state.vgabase, 0x29, r >> 2); /* remaining highest bit of r */
486f7018c21STomi Valkeinen } else
487f7018c21STomi Valkeinen vga_wseq(par->state.vgabase, 0x12, (n - 2) | (r << 5));
488f7018c21STomi Valkeinen vga_wseq(par->state.vgabase, 0x13, m - 2);
489f7018c21STomi Valkeinen
490f7018c21STomi Valkeinen udelay(1000);
491f7018c21STomi Valkeinen
492f7018c21STomi Valkeinen /* Activate clock - write 0, 1, 0 to seq/15 bit 5 */
493f7018c21STomi Valkeinen regval = vga_rseq (par->state.vgabase, 0x15); /* | 0x80; */
494f7018c21STomi Valkeinen vga_wseq(par->state.vgabase, 0x15, regval & ~(1<<5));
495f7018c21STomi Valkeinen vga_wseq(par->state.vgabase, 0x15, regval | (1<<5));
496f7018c21STomi Valkeinen vga_wseq(par->state.vgabase, 0x15, regval & ~(1<<5));
497f7018c21STomi Valkeinen }
498f7018c21STomi Valkeinen
499f7018c21STomi Valkeinen
500f7018c21STomi Valkeinen /* Open framebuffer */
501f7018c21STomi Valkeinen
s3fb_open(struct fb_info * info,int user)502f7018c21STomi Valkeinen static int s3fb_open(struct fb_info *info, int user)
503f7018c21STomi Valkeinen {
504f7018c21STomi Valkeinen struct s3fb_info *par = info->par;
505f7018c21STomi Valkeinen
506f7018c21STomi Valkeinen mutex_lock(&(par->open_lock));
507f7018c21STomi Valkeinen if (par->ref_count == 0) {
508f7018c21STomi Valkeinen void __iomem *vgabase = par->state.vgabase;
509f7018c21STomi Valkeinen
510f7018c21STomi Valkeinen memset(&(par->state), 0, sizeof(struct vgastate));
511f7018c21STomi Valkeinen par->state.vgabase = vgabase;
512f7018c21STomi Valkeinen par->state.flags = VGA_SAVE_MODE | VGA_SAVE_FONTS | VGA_SAVE_CMAP;
513f7018c21STomi Valkeinen par->state.num_crtc = 0x70;
514f7018c21STomi Valkeinen par->state.num_seq = 0x20;
515f7018c21STomi Valkeinen save_vga(&(par->state));
516f7018c21STomi Valkeinen }
517f7018c21STomi Valkeinen
518f7018c21STomi Valkeinen par->ref_count++;
519f7018c21STomi Valkeinen mutex_unlock(&(par->open_lock));
520f7018c21STomi Valkeinen
521f7018c21STomi Valkeinen return 0;
522f7018c21STomi Valkeinen }
523f7018c21STomi Valkeinen
524f7018c21STomi Valkeinen /* Close framebuffer */
525f7018c21STomi Valkeinen
s3fb_release(struct fb_info * info,int user)526f7018c21STomi Valkeinen static int s3fb_release(struct fb_info *info, int user)
527f7018c21STomi Valkeinen {
528f7018c21STomi Valkeinen struct s3fb_info *par = info->par;
529f7018c21STomi Valkeinen
530f7018c21STomi Valkeinen mutex_lock(&(par->open_lock));
531f7018c21STomi Valkeinen if (par->ref_count == 0) {
532f7018c21STomi Valkeinen mutex_unlock(&(par->open_lock));
533f7018c21STomi Valkeinen return -EINVAL;
534f7018c21STomi Valkeinen }
535f7018c21STomi Valkeinen
536f7018c21STomi Valkeinen if (par->ref_count == 1)
537f7018c21STomi Valkeinen restore_vga(&(par->state));
538f7018c21STomi Valkeinen
539f7018c21STomi Valkeinen par->ref_count--;
540f7018c21STomi Valkeinen mutex_unlock(&(par->open_lock));
541f7018c21STomi Valkeinen
542f7018c21STomi Valkeinen return 0;
543f7018c21STomi Valkeinen }
544f7018c21STomi Valkeinen
545f7018c21STomi Valkeinen /* Validate passed in var */
546f7018c21STomi Valkeinen
s3fb_check_var(struct fb_var_screeninfo * var,struct fb_info * info)547f7018c21STomi Valkeinen static int s3fb_check_var(struct fb_var_screeninfo *var, struct fb_info *info)
548f7018c21STomi Valkeinen {
549f7018c21STomi Valkeinen struct s3fb_info *par = info->par;
550f7018c21STomi Valkeinen int rv, mem, step;
551f7018c21STomi Valkeinen u16 m, n, r;
552f7018c21STomi Valkeinen
5537015bb57SZheyu Ma if (!var->pixclock)
5547015bb57SZheyu Ma return -EINVAL;
5557015bb57SZheyu Ma
556f7018c21STomi Valkeinen /* Find appropriate format */
557f7018c21STomi Valkeinen rv = svga_match_format (s3fb_formats, var, NULL);
558f7018c21STomi Valkeinen
559f7018c21STomi Valkeinen /* 32bpp mode is not supported on VIRGE VX,
560f7018c21STomi Valkeinen 24bpp is not supported on others */
561f7018c21STomi Valkeinen if ((par->chip == CHIP_988_VIRGE_VX) ? (rv == 7) : (rv == 6))
562f7018c21STomi Valkeinen rv = -EINVAL;
563f7018c21STomi Valkeinen
564f7018c21STomi Valkeinen if (rv < 0) {
565f7018c21STomi Valkeinen fb_err(info, "unsupported mode requested\n");
566f7018c21STomi Valkeinen return rv;
567f7018c21STomi Valkeinen }
568f7018c21STomi Valkeinen
569f7018c21STomi Valkeinen /* Do not allow to have real resoulution larger than virtual */
570f7018c21STomi Valkeinen if (var->xres > var->xres_virtual)
571f7018c21STomi Valkeinen var->xres_virtual = var->xres;
572f7018c21STomi Valkeinen
573f7018c21STomi Valkeinen if (var->yres > var->yres_virtual)
574f7018c21STomi Valkeinen var->yres_virtual = var->yres;
575f7018c21STomi Valkeinen
576f7018c21STomi Valkeinen /* Round up xres_virtual to have proper alignment of lines */
577f7018c21STomi Valkeinen step = s3fb_formats[rv].xresstep - 1;
578f7018c21STomi Valkeinen var->xres_virtual = (var->xres_virtual+step) & ~step;
579f7018c21STomi Valkeinen
580f7018c21STomi Valkeinen /* Check whether have enough memory */
581f7018c21STomi Valkeinen mem = ((var->bits_per_pixel * var->xres_virtual) >> 3) * var->yres_virtual;
582f7018c21STomi Valkeinen if (mem > info->screen_size) {
583f7018c21STomi Valkeinen fb_err(info, "not enough framebuffer memory (%d kB requested , %u kB available)\n",
584f7018c21STomi Valkeinen mem >> 10, (unsigned int) (info->screen_size >> 10));
585f7018c21STomi Valkeinen return -EINVAL;
586f7018c21STomi Valkeinen }
587f7018c21STomi Valkeinen
588f7018c21STomi Valkeinen rv = svga_check_timings (&s3_timing_regs, var, info->node);
589f7018c21STomi Valkeinen if (rv < 0) {
590f7018c21STomi Valkeinen fb_err(info, "invalid timings requested\n");
591f7018c21STomi Valkeinen return rv;
592f7018c21STomi Valkeinen }
593f7018c21STomi Valkeinen
594f7018c21STomi Valkeinen rv = svga_compute_pll(&s3_pll, PICOS2KHZ(var->pixclock), &m, &n, &r,
595f7018c21STomi Valkeinen info->node);
596f7018c21STomi Valkeinen if (rv < 0) {
597f7018c21STomi Valkeinen fb_err(info, "invalid pixclock value requested\n");
598f7018c21STomi Valkeinen return rv;
599f7018c21STomi Valkeinen }
600f7018c21STomi Valkeinen
601f7018c21STomi Valkeinen return 0;
602f7018c21STomi Valkeinen }
603f7018c21STomi Valkeinen
604f7018c21STomi Valkeinen /* Set video mode from par */
605f7018c21STomi Valkeinen
s3fb_set_par(struct fb_info * info)606f7018c21STomi Valkeinen static int s3fb_set_par(struct fb_info *info)
607f7018c21STomi Valkeinen {
608f7018c21STomi Valkeinen struct s3fb_info *par = info->par;
609f7018c21STomi Valkeinen u32 value, mode, hmul, offset_value, screen_size, multiplex, dbytes;
610f7018c21STomi Valkeinen u32 bpp = info->var.bits_per_pixel;
611f7018c21STomi Valkeinen u32 htotal, hsstart;
612f7018c21STomi Valkeinen
613f7018c21STomi Valkeinen if (bpp != 0) {
614f7018c21STomi Valkeinen info->fix.ypanstep = 1;
615f7018c21STomi Valkeinen info->fix.line_length = (info->var.xres_virtual * bpp) / 8;
616f7018c21STomi Valkeinen
617f7018c21STomi Valkeinen info->flags &= ~FBINFO_MISC_TILEBLITTING;
618f7018c21STomi Valkeinen info->tileops = NULL;
619f7018c21STomi Valkeinen
620f7018c21STomi Valkeinen /* in 4bpp supports 8p wide tiles only, any tiles otherwise */
621f7018c21STomi Valkeinen info->pixmap.blit_x = (bpp == 4) ? (1 << (8 - 1)) : (~(u32)0);
622f7018c21STomi Valkeinen info->pixmap.blit_y = ~(u32)0;
623f7018c21STomi Valkeinen
624f7018c21STomi Valkeinen offset_value = (info->var.xres_virtual * bpp) / 64;
625f7018c21STomi Valkeinen screen_size = info->var.yres_virtual * info->fix.line_length;
626f7018c21STomi Valkeinen } else {
627f7018c21STomi Valkeinen info->fix.ypanstep = 16;
628f7018c21STomi Valkeinen info->fix.line_length = 0;
629f7018c21STomi Valkeinen
630f7018c21STomi Valkeinen info->flags |= FBINFO_MISC_TILEBLITTING;
631f7018c21STomi Valkeinen info->tileops = fasttext ? &s3fb_fast_tile_ops : &s3fb_tile_ops;
632f7018c21STomi Valkeinen
633f7018c21STomi Valkeinen /* supports 8x16 tiles only */
634f7018c21STomi Valkeinen info->pixmap.blit_x = 1 << (8 - 1);
635f7018c21STomi Valkeinen info->pixmap.blit_y = 1 << (16 - 1);
636f7018c21STomi Valkeinen
637f7018c21STomi Valkeinen offset_value = info->var.xres_virtual / 16;
638f7018c21STomi Valkeinen screen_size = (info->var.xres_virtual * info->var.yres_virtual) / 64;
639f7018c21STomi Valkeinen }
640f7018c21STomi Valkeinen
641f7018c21STomi Valkeinen info->var.xoffset = 0;
642f7018c21STomi Valkeinen info->var.yoffset = 0;
643f7018c21STomi Valkeinen info->var.activate = FB_ACTIVATE_NOW;
644f7018c21STomi Valkeinen
645f7018c21STomi Valkeinen /* Unlock registers */
646f7018c21STomi Valkeinen vga_wcrt(par->state.vgabase, 0x38, 0x48);
647f7018c21STomi Valkeinen vga_wcrt(par->state.vgabase, 0x39, 0xA5);
648f7018c21STomi Valkeinen vga_wseq(par->state.vgabase, 0x08, 0x06);
649f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x11, 0x00, 0x80);
650f7018c21STomi Valkeinen
651f7018c21STomi Valkeinen /* Blank screen and turn off sync */
652f7018c21STomi Valkeinen svga_wseq_mask(par->state.vgabase, 0x01, 0x20, 0x20);
653f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x17, 0x00, 0x80);
654f7018c21STomi Valkeinen
655f7018c21STomi Valkeinen /* Set default values */
656f7018c21STomi Valkeinen svga_set_default_gfx_regs(par->state.vgabase);
657f7018c21STomi Valkeinen svga_set_default_atc_regs(par->state.vgabase);
658f7018c21STomi Valkeinen svga_set_default_seq_regs(par->state.vgabase);
659f7018c21STomi Valkeinen svga_set_default_crt_regs(par->state.vgabase);
660f7018c21STomi Valkeinen svga_wcrt_multi(par->state.vgabase, s3_line_compare_regs, 0xFFFFFFFF);
661f7018c21STomi Valkeinen svga_wcrt_multi(par->state.vgabase, s3_start_address_regs, 0);
662f7018c21STomi Valkeinen
663f7018c21STomi Valkeinen /* S3 specific initialization */
664f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x58, 0x10, 0x10); /* enable linear framebuffer */
665f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x31, 0x08, 0x08); /* enable sequencer access to framebuffer above 256 kB */
666f7018c21STomi Valkeinen
667f7018c21STomi Valkeinen /* svga_wcrt_mask(par->state.vgabase, 0x33, 0x08, 0x08); */ /* DDR ? */
668f7018c21STomi Valkeinen /* svga_wcrt_mask(par->state.vgabase, 0x43, 0x01, 0x01); */ /* DDR ? */
669f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x33, 0x00, 0x08); /* no DDR ? */
670f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x43, 0x00, 0x01); /* no DDR ? */
671f7018c21STomi Valkeinen
672f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x5D, 0x00, 0x28); /* Clear strange HSlen bits */
673f7018c21STomi Valkeinen
674f7018c21STomi Valkeinen /* svga_wcrt_mask(par->state.vgabase, 0x58, 0x03, 0x03); */
675f7018c21STomi Valkeinen
676f7018c21STomi Valkeinen /* svga_wcrt_mask(par->state.vgabase, 0x53, 0x12, 0x13); */ /* enable MMIO */
677f7018c21STomi Valkeinen /* svga_wcrt_mask(par->state.vgabase, 0x40, 0x08, 0x08); */ /* enable write buffer */
678f7018c21STomi Valkeinen
679f7018c21STomi Valkeinen
680f7018c21STomi Valkeinen /* Set the offset register */
681f7018c21STomi Valkeinen fb_dbg(info, "offset register : %d\n", offset_value);
682f7018c21STomi Valkeinen svga_wcrt_multi(par->state.vgabase, s3_offset_regs, offset_value);
683f7018c21STomi Valkeinen
684f7018c21STomi Valkeinen if (par->chip != CHIP_357_VIRGE_GX2 &&
685f7018c21STomi Valkeinen par->chip != CHIP_359_VIRGE_GX2P &&
686f7018c21STomi Valkeinen par->chip != CHIP_360_TRIO3D_1X &&
687f7018c21STomi Valkeinen par->chip != CHIP_362_TRIO3D_2X &&
688f7018c21STomi Valkeinen par->chip != CHIP_368_TRIO3D_2X &&
689f7018c21STomi Valkeinen par->chip != CHIP_260_VIRGE_MX) {
690f7018c21STomi Valkeinen vga_wcrt(par->state.vgabase, 0x54, 0x18); /* M parameter */
691f7018c21STomi Valkeinen vga_wcrt(par->state.vgabase, 0x60, 0xff); /* N parameter */
692f7018c21STomi Valkeinen vga_wcrt(par->state.vgabase, 0x61, 0xff); /* L parameter */
693f7018c21STomi Valkeinen vga_wcrt(par->state.vgabase, 0x62, 0xff); /* L parameter */
694f7018c21STomi Valkeinen }
695f7018c21STomi Valkeinen
696f7018c21STomi Valkeinen vga_wcrt(par->state.vgabase, 0x3A, 0x35);
697f7018c21STomi Valkeinen svga_wattr(par->state.vgabase, 0x33, 0x00);
698f7018c21STomi Valkeinen
699f7018c21STomi Valkeinen if (info->var.vmode & FB_VMODE_DOUBLE)
700f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x09, 0x80, 0x80);
701f7018c21STomi Valkeinen else
702f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x09, 0x00, 0x80);
703f7018c21STomi Valkeinen
704f7018c21STomi Valkeinen if (info->var.vmode & FB_VMODE_INTERLACED)
705f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x42, 0x20, 0x20);
706f7018c21STomi Valkeinen else
707f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x42, 0x00, 0x20);
708f7018c21STomi Valkeinen
709f7018c21STomi Valkeinen /* Disable hardware graphics cursor */
710f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x45, 0x00, 0x01);
711f7018c21STomi Valkeinen /* Disable Streams engine */
712f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x67, 0x00, 0x0C);
713f7018c21STomi Valkeinen
714f7018c21STomi Valkeinen mode = svga_match_format(s3fb_formats, &(info->var), &(info->fix));
715f7018c21STomi Valkeinen
716f7018c21STomi Valkeinen /* S3 virge DX hack */
717f7018c21STomi Valkeinen if (par->chip == CHIP_375_VIRGE_DX) {
718f7018c21STomi Valkeinen vga_wcrt(par->state.vgabase, 0x86, 0x80);
719f7018c21STomi Valkeinen vga_wcrt(par->state.vgabase, 0x90, 0x00);
720f7018c21STomi Valkeinen }
721f7018c21STomi Valkeinen
722f7018c21STomi Valkeinen /* S3 virge VX hack */
723f7018c21STomi Valkeinen if (par->chip == CHIP_988_VIRGE_VX) {
724f7018c21STomi Valkeinen vga_wcrt(par->state.vgabase, 0x50, 0x00);
725f7018c21STomi Valkeinen vga_wcrt(par->state.vgabase, 0x67, 0x50);
726f7018c21STomi Valkeinen msleep(10); /* screen remains blank sometimes without this */
727f7018c21STomi Valkeinen vga_wcrt(par->state.vgabase, 0x63, (mode <= 2) ? 0x90 : 0x09);
728f7018c21STomi Valkeinen vga_wcrt(par->state.vgabase, 0x66, 0x90);
729f7018c21STomi Valkeinen }
730f7018c21STomi Valkeinen
731f7018c21STomi Valkeinen if (par->chip == CHIP_357_VIRGE_GX2 ||
732f7018c21STomi Valkeinen par->chip == CHIP_359_VIRGE_GX2P ||
733f7018c21STomi Valkeinen par->chip == CHIP_360_TRIO3D_1X ||
734f7018c21STomi Valkeinen par->chip == CHIP_362_TRIO3D_2X ||
735f7018c21STomi Valkeinen par->chip == CHIP_368_TRIO3D_2X ||
736f7018c21STomi Valkeinen par->chip == CHIP_365_TRIO3D ||
737f7018c21STomi Valkeinen par->chip == CHIP_375_VIRGE_DX ||
738f7018c21STomi Valkeinen par->chip == CHIP_385_VIRGE_GX ||
739f7018c21STomi Valkeinen par->chip == CHIP_260_VIRGE_MX) {
740f7018c21STomi Valkeinen dbytes = info->var.xres * ((bpp+7)/8);
741f7018c21STomi Valkeinen vga_wcrt(par->state.vgabase, 0x91, (dbytes + 7) / 8);
742f7018c21STomi Valkeinen vga_wcrt(par->state.vgabase, 0x90, (((dbytes + 7) / 8) >> 8) | 0x80);
743f7018c21STomi Valkeinen
744f7018c21STomi Valkeinen vga_wcrt(par->state.vgabase, 0x66, 0x81);
745f7018c21STomi Valkeinen }
746f7018c21STomi Valkeinen
747f7018c21STomi Valkeinen if (par->chip == CHIP_357_VIRGE_GX2 ||
748f7018c21STomi Valkeinen par->chip == CHIP_359_VIRGE_GX2P ||
749f7018c21STomi Valkeinen par->chip == CHIP_360_TRIO3D_1X ||
750f7018c21STomi Valkeinen par->chip == CHIP_362_TRIO3D_2X ||
751f7018c21STomi Valkeinen par->chip == CHIP_368_TRIO3D_2X ||
752f7018c21STomi Valkeinen par->chip == CHIP_260_VIRGE_MX)
753f7018c21STomi Valkeinen vga_wcrt(par->state.vgabase, 0x34, 0x00);
754f7018c21STomi Valkeinen else /* enable Data Transfer Position Control (DTPC) */
755f7018c21STomi Valkeinen vga_wcrt(par->state.vgabase, 0x34, 0x10);
756f7018c21STomi Valkeinen
757f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x31, 0x00, 0x40);
758f7018c21STomi Valkeinen multiplex = 0;
759f7018c21STomi Valkeinen hmul = 1;
760f7018c21STomi Valkeinen
761f7018c21STomi Valkeinen /* Set mode-specific register values */
762f7018c21STomi Valkeinen switch (mode) {
763f7018c21STomi Valkeinen case 0:
764f7018c21STomi Valkeinen fb_dbg(info, "text mode\n");
765f7018c21STomi Valkeinen svga_set_textmode_vga_regs(par->state.vgabase);
766f7018c21STomi Valkeinen
767f7018c21STomi Valkeinen /* Set additional registers like in 8-bit mode */
768f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x50, 0x00, 0x30);
769f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x67, 0x00, 0xF0);
770f7018c21STomi Valkeinen
771f7018c21STomi Valkeinen /* Disable enhanced mode */
772f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x3A, 0x00, 0x30);
773f7018c21STomi Valkeinen
774f7018c21STomi Valkeinen if (fasttext) {
775f7018c21STomi Valkeinen fb_dbg(info, "high speed text mode set\n");
776f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x31, 0x40, 0x40);
777f7018c21STomi Valkeinen }
778f7018c21STomi Valkeinen break;
779f7018c21STomi Valkeinen case 1:
780f7018c21STomi Valkeinen fb_dbg(info, "4 bit pseudocolor\n");
781f7018c21STomi Valkeinen vga_wgfx(par->state.vgabase, VGA_GFX_MODE, 0x40);
782f7018c21STomi Valkeinen
783f7018c21STomi Valkeinen /* Set additional registers like in 8-bit mode */
784f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x50, 0x00, 0x30);
785f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x67, 0x00, 0xF0);
786f7018c21STomi Valkeinen
787f7018c21STomi Valkeinen /* disable enhanced mode */
788f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x3A, 0x00, 0x30);
789f7018c21STomi Valkeinen break;
790f7018c21STomi Valkeinen case 2:
791f7018c21STomi Valkeinen fb_dbg(info, "4 bit pseudocolor, planar\n");
792f7018c21STomi Valkeinen
793f7018c21STomi Valkeinen /* Set additional registers like in 8-bit mode */
794f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x50, 0x00, 0x30);
795f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x67, 0x00, 0xF0);
796f7018c21STomi Valkeinen
797f7018c21STomi Valkeinen /* disable enhanced mode */
798f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x3A, 0x00, 0x30);
799f7018c21STomi Valkeinen break;
800f7018c21STomi Valkeinen case 3:
801f7018c21STomi Valkeinen fb_dbg(info, "8 bit pseudocolor\n");
802f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x50, 0x00, 0x30);
803f7018c21STomi Valkeinen if (info->var.pixclock > 20000 ||
804f7018c21STomi Valkeinen par->chip == CHIP_357_VIRGE_GX2 ||
805f7018c21STomi Valkeinen par->chip == CHIP_359_VIRGE_GX2P ||
806f7018c21STomi Valkeinen par->chip == CHIP_360_TRIO3D_1X ||
807f7018c21STomi Valkeinen par->chip == CHIP_362_TRIO3D_2X ||
808f7018c21STomi Valkeinen par->chip == CHIP_368_TRIO3D_2X ||
809f7018c21STomi Valkeinen par->chip == CHIP_260_VIRGE_MX)
810f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x67, 0x00, 0xF0);
811f7018c21STomi Valkeinen else {
812f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x67, 0x10, 0xF0);
813f7018c21STomi Valkeinen multiplex = 1;
814f7018c21STomi Valkeinen }
815f7018c21STomi Valkeinen break;
816f7018c21STomi Valkeinen case 4:
817f7018c21STomi Valkeinen fb_dbg(info, "5/5/5 truecolor\n");
818f7018c21STomi Valkeinen if (par->chip == CHIP_988_VIRGE_VX) {
819f7018c21STomi Valkeinen if (info->var.pixclock > 20000)
820f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x67, 0x20, 0xF0);
821f7018c21STomi Valkeinen else
822f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x67, 0x30, 0xF0);
823f7018c21STomi Valkeinen } else if (par->chip == CHIP_365_TRIO3D) {
824f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x50, 0x10, 0x30);
825f7018c21STomi Valkeinen if (info->var.pixclock > 8695) {
826f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x67, 0x30, 0xF0);
827f7018c21STomi Valkeinen hmul = 2;
828f7018c21STomi Valkeinen } else {
829f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x67, 0x20, 0xF0);
830f7018c21STomi Valkeinen multiplex = 1;
831f7018c21STomi Valkeinen }
832f7018c21STomi Valkeinen } else {
833f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x50, 0x10, 0x30);
834f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x67, 0x30, 0xF0);
835f7018c21STomi Valkeinen if (par->chip != CHIP_357_VIRGE_GX2 &&
836f7018c21STomi Valkeinen par->chip != CHIP_359_VIRGE_GX2P &&
837f7018c21STomi Valkeinen par->chip != CHIP_360_TRIO3D_1X &&
838f7018c21STomi Valkeinen par->chip != CHIP_362_TRIO3D_2X &&
839f7018c21STomi Valkeinen par->chip != CHIP_368_TRIO3D_2X &&
840f7018c21STomi Valkeinen par->chip != CHIP_260_VIRGE_MX)
841f7018c21STomi Valkeinen hmul = 2;
842f7018c21STomi Valkeinen }
843f7018c21STomi Valkeinen break;
844f7018c21STomi Valkeinen case 5:
845f7018c21STomi Valkeinen fb_dbg(info, "5/6/5 truecolor\n");
846f7018c21STomi Valkeinen if (par->chip == CHIP_988_VIRGE_VX) {
847f7018c21STomi Valkeinen if (info->var.pixclock > 20000)
848f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x67, 0x40, 0xF0);
849f7018c21STomi Valkeinen else
850f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x67, 0x50, 0xF0);
851f7018c21STomi Valkeinen } else if (par->chip == CHIP_365_TRIO3D) {
852f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x50, 0x10, 0x30);
853f7018c21STomi Valkeinen if (info->var.pixclock > 8695) {
854f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x67, 0x50, 0xF0);
855f7018c21STomi Valkeinen hmul = 2;
856f7018c21STomi Valkeinen } else {
857f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x67, 0x40, 0xF0);
858f7018c21STomi Valkeinen multiplex = 1;
859f7018c21STomi Valkeinen }
860f7018c21STomi Valkeinen } else {
861f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x50, 0x10, 0x30);
862f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x67, 0x50, 0xF0);
863f7018c21STomi Valkeinen if (par->chip != CHIP_357_VIRGE_GX2 &&
864f7018c21STomi Valkeinen par->chip != CHIP_359_VIRGE_GX2P &&
865f7018c21STomi Valkeinen par->chip != CHIP_360_TRIO3D_1X &&
866f7018c21STomi Valkeinen par->chip != CHIP_362_TRIO3D_2X &&
867f7018c21STomi Valkeinen par->chip != CHIP_368_TRIO3D_2X &&
868f7018c21STomi Valkeinen par->chip != CHIP_260_VIRGE_MX)
869f7018c21STomi Valkeinen hmul = 2;
870f7018c21STomi Valkeinen }
871f7018c21STomi Valkeinen break;
872f7018c21STomi Valkeinen case 6:
873f7018c21STomi Valkeinen /* VIRGE VX case */
874f7018c21STomi Valkeinen fb_dbg(info, "8/8/8 truecolor\n");
875f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x67, 0xD0, 0xF0);
876f7018c21STomi Valkeinen break;
877f7018c21STomi Valkeinen case 7:
878f7018c21STomi Valkeinen fb_dbg(info, "8/8/8/8 truecolor\n");
879f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x50, 0x30, 0x30);
880f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x67, 0xD0, 0xF0);
881f7018c21STomi Valkeinen break;
882f7018c21STomi Valkeinen default:
883f7018c21STomi Valkeinen fb_err(info, "unsupported mode - bug\n");
884f7018c21STomi Valkeinen return -EINVAL;
885f7018c21STomi Valkeinen }
886f7018c21STomi Valkeinen
887f7018c21STomi Valkeinen if (par->chip != CHIP_988_VIRGE_VX) {
888f7018c21STomi Valkeinen svga_wseq_mask(par->state.vgabase, 0x15, multiplex ? 0x10 : 0x00, 0x10);
889f7018c21STomi Valkeinen svga_wseq_mask(par->state.vgabase, 0x18, multiplex ? 0x80 : 0x00, 0x80);
890f7018c21STomi Valkeinen }
891f7018c21STomi Valkeinen
892f7018c21STomi Valkeinen s3_set_pixclock(info, info->var.pixclock);
893f7018c21STomi Valkeinen svga_set_timings(par->state.vgabase, &s3_timing_regs, &(info->var), hmul, 1,
894f7018c21STomi Valkeinen (info->var.vmode & FB_VMODE_DOUBLE) ? 2 : 1,
895f7018c21STomi Valkeinen (info->var.vmode & FB_VMODE_INTERLACED) ? 2 : 1,
896f7018c21STomi Valkeinen hmul, info->node);
897f7018c21STomi Valkeinen
898f7018c21STomi Valkeinen /* Set interlaced mode start/end register */
899f7018c21STomi Valkeinen htotal = info->var.xres + info->var.left_margin + info->var.right_margin + info->var.hsync_len;
900f7018c21STomi Valkeinen htotal = ((htotal * hmul) / 8) - 5;
901f7018c21STomi Valkeinen vga_wcrt(par->state.vgabase, 0x3C, (htotal + 1) / 2);
902f7018c21STomi Valkeinen
903f7018c21STomi Valkeinen /* Set Data Transfer Position */
904f7018c21STomi Valkeinen hsstart = ((info->var.xres + info->var.right_margin) * hmul) / 8;
905f7018c21STomi Valkeinen /* + 2 is needed for Virge/VX, does no harm on other cards */
906f7018c21STomi Valkeinen value = clamp((htotal + hsstart + 1) / 2 + 2, hsstart + 4, htotal + 1);
907f7018c21STomi Valkeinen svga_wcrt_multi(par->state.vgabase, s3_dtpc_regs, value);
908f7018c21STomi Valkeinen
9096ba592faSZheyu Ma if (screen_size > info->screen_size)
9106ba592faSZheyu Ma screen_size = info->screen_size;
911f7018c21STomi Valkeinen memset_io(info->screen_base, 0x00, screen_size);
912f7018c21STomi Valkeinen /* Device and screen back on */
913f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x17, 0x80, 0x80);
914f7018c21STomi Valkeinen svga_wseq_mask(par->state.vgabase, 0x01, 0x00, 0x20);
915f7018c21STomi Valkeinen
916f7018c21STomi Valkeinen return 0;
917f7018c21STomi Valkeinen }
918f7018c21STomi Valkeinen
919f7018c21STomi Valkeinen /* Set a colour register */
920f7018c21STomi Valkeinen
s3fb_setcolreg(u_int regno,u_int red,u_int green,u_int blue,u_int transp,struct fb_info * fb)921f7018c21STomi Valkeinen static int s3fb_setcolreg(u_int regno, u_int red, u_int green, u_int blue,
922f7018c21STomi Valkeinen u_int transp, struct fb_info *fb)
923f7018c21STomi Valkeinen {
924f7018c21STomi Valkeinen switch (fb->var.bits_per_pixel) {
925f7018c21STomi Valkeinen case 0:
926f7018c21STomi Valkeinen case 4:
927f7018c21STomi Valkeinen if (regno >= 16)
928f7018c21STomi Valkeinen return -EINVAL;
929f7018c21STomi Valkeinen
930f7018c21STomi Valkeinen if ((fb->var.bits_per_pixel == 4) &&
931f7018c21STomi Valkeinen (fb->var.nonstd == 0)) {
932f7018c21STomi Valkeinen outb(0xF0, VGA_PEL_MSK);
933f7018c21STomi Valkeinen outb(regno*16, VGA_PEL_IW);
934f7018c21STomi Valkeinen } else {
935f7018c21STomi Valkeinen outb(0x0F, VGA_PEL_MSK);
936f7018c21STomi Valkeinen outb(regno, VGA_PEL_IW);
937f7018c21STomi Valkeinen }
938f7018c21STomi Valkeinen outb(red >> 10, VGA_PEL_D);
939f7018c21STomi Valkeinen outb(green >> 10, VGA_PEL_D);
940f7018c21STomi Valkeinen outb(blue >> 10, VGA_PEL_D);
941f7018c21STomi Valkeinen break;
942f7018c21STomi Valkeinen case 8:
943f7018c21STomi Valkeinen if (regno >= 256)
944f7018c21STomi Valkeinen return -EINVAL;
945f7018c21STomi Valkeinen
946f7018c21STomi Valkeinen outb(0xFF, VGA_PEL_MSK);
947f7018c21STomi Valkeinen outb(regno, VGA_PEL_IW);
948f7018c21STomi Valkeinen outb(red >> 10, VGA_PEL_D);
949f7018c21STomi Valkeinen outb(green >> 10, VGA_PEL_D);
950f7018c21STomi Valkeinen outb(blue >> 10, VGA_PEL_D);
951f7018c21STomi Valkeinen break;
952f7018c21STomi Valkeinen case 16:
953f7018c21STomi Valkeinen if (regno >= 16)
954f7018c21STomi Valkeinen return 0;
955f7018c21STomi Valkeinen
956f7018c21STomi Valkeinen if (fb->var.green.length == 5)
957f7018c21STomi Valkeinen ((u32*)fb->pseudo_palette)[regno] = ((red & 0xF800) >> 1) |
958f7018c21STomi Valkeinen ((green & 0xF800) >> 6) | ((blue & 0xF800) >> 11);
959f7018c21STomi Valkeinen else if (fb->var.green.length == 6)
960f7018c21STomi Valkeinen ((u32*)fb->pseudo_palette)[regno] = (red & 0xF800) |
961f7018c21STomi Valkeinen ((green & 0xFC00) >> 5) | ((blue & 0xF800) >> 11);
962f7018c21STomi Valkeinen else return -EINVAL;
963f7018c21STomi Valkeinen break;
964f7018c21STomi Valkeinen case 24:
965f7018c21STomi Valkeinen case 32:
966f7018c21STomi Valkeinen if (regno >= 16)
967f7018c21STomi Valkeinen return 0;
968f7018c21STomi Valkeinen
969f7018c21STomi Valkeinen ((u32*)fb->pseudo_palette)[regno] = ((red & 0xFF00) << 8) |
970f7018c21STomi Valkeinen (green & 0xFF00) | ((blue & 0xFF00) >> 8);
971f7018c21STomi Valkeinen break;
972f7018c21STomi Valkeinen default:
973f7018c21STomi Valkeinen return -EINVAL;
974f7018c21STomi Valkeinen }
975f7018c21STomi Valkeinen
976f7018c21STomi Valkeinen return 0;
977f7018c21STomi Valkeinen }
978f7018c21STomi Valkeinen
979f7018c21STomi Valkeinen
980f7018c21STomi Valkeinen /* Set the display blanking state */
981f7018c21STomi Valkeinen
s3fb_blank(int blank_mode,struct fb_info * info)982f7018c21STomi Valkeinen static int s3fb_blank(int blank_mode, struct fb_info *info)
983f7018c21STomi Valkeinen {
984f7018c21STomi Valkeinen struct s3fb_info *par = info->par;
985f7018c21STomi Valkeinen
986f7018c21STomi Valkeinen switch (blank_mode) {
987f7018c21STomi Valkeinen case FB_BLANK_UNBLANK:
988f7018c21STomi Valkeinen fb_dbg(info, "unblank\n");
989f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x56, 0x00, 0x06);
990f7018c21STomi Valkeinen svga_wseq_mask(par->state.vgabase, 0x01, 0x00, 0x20);
991f7018c21STomi Valkeinen break;
992f7018c21STomi Valkeinen case FB_BLANK_NORMAL:
993f7018c21STomi Valkeinen fb_dbg(info, "blank\n");
994f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x56, 0x00, 0x06);
995f7018c21STomi Valkeinen svga_wseq_mask(par->state.vgabase, 0x01, 0x20, 0x20);
996f7018c21STomi Valkeinen break;
997f7018c21STomi Valkeinen case FB_BLANK_HSYNC_SUSPEND:
998f7018c21STomi Valkeinen fb_dbg(info, "hsync\n");
999f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x56, 0x02, 0x06);
1000f7018c21STomi Valkeinen svga_wseq_mask(par->state.vgabase, 0x01, 0x20, 0x20);
1001f7018c21STomi Valkeinen break;
1002f7018c21STomi Valkeinen case FB_BLANK_VSYNC_SUSPEND:
1003f7018c21STomi Valkeinen fb_dbg(info, "vsync\n");
1004f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x56, 0x04, 0x06);
1005f7018c21STomi Valkeinen svga_wseq_mask(par->state.vgabase, 0x01, 0x20, 0x20);
1006f7018c21STomi Valkeinen break;
1007f7018c21STomi Valkeinen case FB_BLANK_POWERDOWN:
1008f7018c21STomi Valkeinen fb_dbg(info, "sync down\n");
1009f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x56, 0x06, 0x06);
1010f7018c21STomi Valkeinen svga_wseq_mask(par->state.vgabase, 0x01, 0x20, 0x20);
1011f7018c21STomi Valkeinen break;
1012f7018c21STomi Valkeinen }
1013f7018c21STomi Valkeinen
1014f7018c21STomi Valkeinen return 0;
1015f7018c21STomi Valkeinen }
1016f7018c21STomi Valkeinen
1017f7018c21STomi Valkeinen
1018f7018c21STomi Valkeinen /* Pan the display */
1019f7018c21STomi Valkeinen
s3fb_pan_display(struct fb_var_screeninfo * var,struct fb_info * info)1020f7018c21STomi Valkeinen static int s3fb_pan_display(struct fb_var_screeninfo *var, struct fb_info *info)
1021f7018c21STomi Valkeinen {
1022f7018c21STomi Valkeinen struct s3fb_info *par = info->par;
1023f7018c21STomi Valkeinen unsigned int offset;
1024f7018c21STomi Valkeinen
1025f7018c21STomi Valkeinen /* Calculate the offset */
1026f7018c21STomi Valkeinen if (info->var.bits_per_pixel == 0) {
1027f7018c21STomi Valkeinen offset = (var->yoffset / 16) * (info->var.xres_virtual / 2)
1028f7018c21STomi Valkeinen + (var->xoffset / 2);
1029f7018c21STomi Valkeinen offset = offset >> 2;
1030f7018c21STomi Valkeinen } else {
1031f7018c21STomi Valkeinen offset = (var->yoffset * info->fix.line_length) +
1032f7018c21STomi Valkeinen (var->xoffset * info->var.bits_per_pixel / 8);
1033f7018c21STomi Valkeinen offset = offset >> 2;
1034f7018c21STomi Valkeinen }
1035f7018c21STomi Valkeinen
1036f7018c21STomi Valkeinen /* Set the offset */
1037f7018c21STomi Valkeinen svga_wcrt_multi(par->state.vgabase, s3_start_address_regs, offset);
1038f7018c21STomi Valkeinen
1039f7018c21STomi Valkeinen return 0;
1040f7018c21STomi Valkeinen }
1041f7018c21STomi Valkeinen
1042f7018c21STomi Valkeinen /* ------------------------------------------------------------------------- */
1043f7018c21STomi Valkeinen
1044f7018c21STomi Valkeinen /* Frame buffer operations */
1045f7018c21STomi Valkeinen
10468a48ac33SJani Nikula static const struct fb_ops s3fb_ops = {
1047f7018c21STomi Valkeinen .owner = THIS_MODULE,
1048f7018c21STomi Valkeinen .fb_open = s3fb_open,
1049f7018c21STomi Valkeinen .fb_release = s3fb_release,
1050f7018c21STomi Valkeinen .fb_check_var = s3fb_check_var,
1051f7018c21STomi Valkeinen .fb_set_par = s3fb_set_par,
1052f7018c21STomi Valkeinen .fb_setcolreg = s3fb_setcolreg,
1053f7018c21STomi Valkeinen .fb_blank = s3fb_blank,
1054f7018c21STomi Valkeinen .fb_pan_display = s3fb_pan_display,
1055f7018c21STomi Valkeinen .fb_fillrect = s3fb_fillrect,
1056f7018c21STomi Valkeinen .fb_copyarea = cfb_copyarea,
1057f7018c21STomi Valkeinen .fb_imageblit = s3fb_imageblit,
1058f7018c21STomi Valkeinen .fb_get_caps = svga_get_caps,
1059f7018c21STomi Valkeinen };
1060f7018c21STomi Valkeinen
1061f7018c21STomi Valkeinen /* ------------------------------------------------------------------------- */
1062f7018c21STomi Valkeinen
s3_identification(struct s3fb_info * par)1063f7018c21STomi Valkeinen static int s3_identification(struct s3fb_info *par)
1064f7018c21STomi Valkeinen {
1065f7018c21STomi Valkeinen int chip = par->chip;
1066f7018c21STomi Valkeinen
1067f7018c21STomi Valkeinen if (chip == CHIP_XXX_TRIO) {
1068f7018c21STomi Valkeinen u8 cr30 = vga_rcrt(par->state.vgabase, 0x30);
1069f7018c21STomi Valkeinen u8 cr2e = vga_rcrt(par->state.vgabase, 0x2e);
1070f7018c21STomi Valkeinen u8 cr2f = vga_rcrt(par->state.vgabase, 0x2f);
1071f7018c21STomi Valkeinen
1072f7018c21STomi Valkeinen if ((cr30 == 0xE0) || (cr30 == 0xE1)) {
1073f7018c21STomi Valkeinen if (cr2e == 0x10)
1074f7018c21STomi Valkeinen return CHIP_732_TRIO32;
1075f7018c21STomi Valkeinen if (cr2e == 0x11) {
1076f7018c21STomi Valkeinen if (! (cr2f & 0x40))
1077f7018c21STomi Valkeinen return CHIP_764_TRIO64;
1078f7018c21STomi Valkeinen else
1079f7018c21STomi Valkeinen return CHIP_765_TRIO64VP;
1080f7018c21STomi Valkeinen }
1081f7018c21STomi Valkeinen }
1082f7018c21STomi Valkeinen }
1083f7018c21STomi Valkeinen
1084f7018c21STomi Valkeinen if (chip == CHIP_XXX_TRIO64V2_DXGX) {
1085f7018c21STomi Valkeinen u8 cr6f = vga_rcrt(par->state.vgabase, 0x6f);
1086f7018c21STomi Valkeinen
1087f7018c21STomi Valkeinen if (! (cr6f & 0x01))
1088f7018c21STomi Valkeinen return CHIP_775_TRIO64V2_DX;
1089f7018c21STomi Valkeinen else
1090f7018c21STomi Valkeinen return CHIP_785_TRIO64V2_GX;
1091f7018c21STomi Valkeinen }
1092f7018c21STomi Valkeinen
1093f7018c21STomi Valkeinen if (chip == CHIP_XXX_VIRGE_DXGX) {
1094f7018c21STomi Valkeinen u8 cr6f = vga_rcrt(par->state.vgabase, 0x6f);
1095f7018c21STomi Valkeinen
1096f7018c21STomi Valkeinen if (! (cr6f & 0x01))
1097f7018c21STomi Valkeinen return CHIP_375_VIRGE_DX;
1098f7018c21STomi Valkeinen else
1099f7018c21STomi Valkeinen return CHIP_385_VIRGE_GX;
1100f7018c21STomi Valkeinen }
1101f7018c21STomi Valkeinen
1102f7018c21STomi Valkeinen if (chip == CHIP_36X_TRIO3D_1X_2X) {
1103f7018c21STomi Valkeinen switch (vga_rcrt(par->state.vgabase, 0x2f)) {
1104f7018c21STomi Valkeinen case 0x00:
1105f7018c21STomi Valkeinen return CHIP_360_TRIO3D_1X;
1106f7018c21STomi Valkeinen case 0x01:
1107f7018c21STomi Valkeinen return CHIP_362_TRIO3D_2X;
1108f7018c21STomi Valkeinen case 0x02:
1109f7018c21STomi Valkeinen return CHIP_368_TRIO3D_2X;
1110f7018c21STomi Valkeinen }
1111f7018c21STomi Valkeinen }
1112f7018c21STomi Valkeinen
1113f7018c21STomi Valkeinen return CHIP_UNKNOWN;
1114f7018c21STomi Valkeinen }
1115f7018c21STomi Valkeinen
1116f7018c21STomi Valkeinen
1117f7018c21STomi Valkeinen /* PCI probe */
1118f7018c21STomi Valkeinen
s3_pci_probe(struct pci_dev * dev,const struct pci_device_id * id)1119f7018c21STomi Valkeinen static int s3_pci_probe(struct pci_dev *dev, const struct pci_device_id *id)
1120f7018c21STomi Valkeinen {
1121f7018c21STomi Valkeinen struct pci_bus_region bus_reg;
1122f7018c21STomi Valkeinen struct resource vga_res;
1123f7018c21STomi Valkeinen struct fb_info *info;
1124f7018c21STomi Valkeinen struct s3fb_info *par;
1125f7018c21STomi Valkeinen int rc;
1126f7018c21STomi Valkeinen u8 regval, cr38, cr39;
1127f7018c21STomi Valkeinen bool found = false;
1128f7018c21STomi Valkeinen
1129f7018c21STomi Valkeinen /* Ignore secondary VGA device because there is no VGA arbitration */
1130f7018c21STomi Valkeinen if (! svga_primary_device(dev)) {
1131f7018c21STomi Valkeinen dev_info(&(dev->dev), "ignoring secondary device\n");
1132f7018c21STomi Valkeinen return -ENODEV;
1133f7018c21STomi Valkeinen }
1134f7018c21STomi Valkeinen
1135145eed48SThomas Zimmermann rc = aperture_remove_conflicting_pci_devices(dev, "s3fb");
1136145eed48SThomas Zimmermann if (rc)
1137145eed48SThomas Zimmermann return rc;
1138145eed48SThomas Zimmermann
1139f7018c21STomi Valkeinen /* Allocate and fill driver data structure */
1140f7018c21STomi Valkeinen info = framebuffer_alloc(sizeof(struct s3fb_info), &(dev->dev));
11410adcdbcbSBartlomiej Zolnierkiewicz if (!info)
1142f7018c21STomi Valkeinen return -ENOMEM;
1143f7018c21STomi Valkeinen
1144f7018c21STomi Valkeinen par = info->par;
1145f7018c21STomi Valkeinen mutex_init(&par->open_lock);
1146f7018c21STomi Valkeinen
1147f7018c21STomi Valkeinen info->flags = FBINFO_PARTIAL_PAN_OK | FBINFO_HWACCEL_YPAN;
1148f7018c21STomi Valkeinen info->fbops = &s3fb_ops;
1149f7018c21STomi Valkeinen
1150f7018c21STomi Valkeinen /* Prepare PCI device */
1151f7018c21STomi Valkeinen rc = pci_enable_device(dev);
1152f7018c21STomi Valkeinen if (rc < 0) {
1153f7018c21STomi Valkeinen dev_err(info->device, "cannot enable PCI device\n");
1154f7018c21STomi Valkeinen goto err_enable_device;
1155f7018c21STomi Valkeinen }
1156f7018c21STomi Valkeinen
1157f7018c21STomi Valkeinen rc = pci_request_regions(dev, "s3fb");
1158f7018c21STomi Valkeinen if (rc < 0) {
1159f7018c21STomi Valkeinen dev_err(info->device, "cannot reserve framebuffer region\n");
1160f7018c21STomi Valkeinen goto err_request_regions;
1161f7018c21STomi Valkeinen }
1162f7018c21STomi Valkeinen
1163f7018c21STomi Valkeinen
1164f7018c21STomi Valkeinen info->fix.smem_start = pci_resource_start(dev, 0);
1165f7018c21STomi Valkeinen info->fix.smem_len = pci_resource_len(dev, 0);
1166f7018c21STomi Valkeinen
1167f7018c21STomi Valkeinen /* Map physical IO memory address into kernel space */
11684edcd2abSLuis R. Rodriguez info->screen_base = pci_iomap_wc(dev, 0, 0);
1169f7018c21STomi Valkeinen if (! info->screen_base) {
1170f7018c21STomi Valkeinen rc = -ENOMEM;
1171f7018c21STomi Valkeinen dev_err(info->device, "iomap for framebuffer failed\n");
1172f7018c21STomi Valkeinen goto err_iomap;
1173f7018c21STomi Valkeinen }
1174f7018c21STomi Valkeinen
1175f7018c21STomi Valkeinen bus_reg.start = 0;
1176f7018c21STomi Valkeinen bus_reg.end = 64 * 1024;
1177f7018c21STomi Valkeinen
1178f7018c21STomi Valkeinen vga_res.flags = IORESOURCE_IO;
1179f7018c21STomi Valkeinen
1180f7018c21STomi Valkeinen pcibios_bus_to_resource(dev->bus, &vga_res, &bus_reg);
1181f7018c21STomi Valkeinen
1182c051af31SLad, Prabhakar par->state.vgabase = (void __iomem *) (unsigned long) vga_res.start;
1183f7018c21STomi Valkeinen
1184f7018c21STomi Valkeinen /* Unlock regs */
1185f7018c21STomi Valkeinen cr38 = vga_rcrt(par->state.vgabase, 0x38);
1186f7018c21STomi Valkeinen cr39 = vga_rcrt(par->state.vgabase, 0x39);
1187f7018c21STomi Valkeinen vga_wseq(par->state.vgabase, 0x08, 0x06);
1188f7018c21STomi Valkeinen vga_wcrt(par->state.vgabase, 0x38, 0x48);
1189f7018c21STomi Valkeinen vga_wcrt(par->state.vgabase, 0x39, 0xA5);
1190f7018c21STomi Valkeinen
1191f7018c21STomi Valkeinen /* Identify chip type */
1192f7018c21STomi Valkeinen par->chip = id->driver_data & CHIP_MASK;
1193f7018c21STomi Valkeinen par->rev = vga_rcrt(par->state.vgabase, 0x2f);
1194f7018c21STomi Valkeinen if (par->chip & CHIP_UNDECIDED_FLAG)
1195f7018c21STomi Valkeinen par->chip = s3_identification(par);
1196f7018c21STomi Valkeinen
1197f7018c21STomi Valkeinen /* Find how many physical memory there is on card */
1198f7018c21STomi Valkeinen /* 0x36 register is accessible even if other registers are locked */
1199f7018c21STomi Valkeinen regval = vga_rcrt(par->state.vgabase, 0x36);
1200f7018c21STomi Valkeinen if (par->chip == CHIP_360_TRIO3D_1X ||
1201f7018c21STomi Valkeinen par->chip == CHIP_362_TRIO3D_2X ||
1202f7018c21STomi Valkeinen par->chip == CHIP_368_TRIO3D_2X ||
1203f7018c21STomi Valkeinen par->chip == CHIP_365_TRIO3D) {
1204f7018c21STomi Valkeinen switch ((regval & 0xE0) >> 5) {
1205f7018c21STomi Valkeinen case 0: /* 8MB -- only 4MB usable for display */
1206f7018c21STomi Valkeinen case 1: /* 4MB with 32-bit bus */
1207f7018c21STomi Valkeinen case 2: /* 4MB */
1208f7018c21STomi Valkeinen info->screen_size = 4 << 20;
1209f7018c21STomi Valkeinen break;
1210f7018c21STomi Valkeinen case 4: /* 2MB on 365 Trio3D */
1211f7018c21STomi Valkeinen case 6: /* 2MB */
1212f7018c21STomi Valkeinen info->screen_size = 2 << 20;
1213f7018c21STomi Valkeinen break;
1214f7018c21STomi Valkeinen }
1215f7018c21STomi Valkeinen } else if (par->chip == CHIP_357_VIRGE_GX2 ||
1216f7018c21STomi Valkeinen par->chip == CHIP_359_VIRGE_GX2P ||
1217f7018c21STomi Valkeinen par->chip == CHIP_260_VIRGE_MX) {
1218f7018c21STomi Valkeinen switch ((regval & 0xC0) >> 6) {
1219f7018c21STomi Valkeinen case 1: /* 4MB */
1220f7018c21STomi Valkeinen info->screen_size = 4 << 20;
1221f7018c21STomi Valkeinen break;
1222f7018c21STomi Valkeinen case 3: /* 2MB */
1223f7018c21STomi Valkeinen info->screen_size = 2 << 20;
1224f7018c21STomi Valkeinen break;
1225f7018c21STomi Valkeinen }
1226f7018c21STomi Valkeinen } else if (par->chip == CHIP_988_VIRGE_VX) {
1227f7018c21STomi Valkeinen switch ((regval & 0x60) >> 5) {
1228f7018c21STomi Valkeinen case 0: /* 2MB */
1229f7018c21STomi Valkeinen info->screen_size = 2 << 20;
1230f7018c21STomi Valkeinen break;
1231f7018c21STomi Valkeinen case 1: /* 4MB */
1232f7018c21STomi Valkeinen info->screen_size = 4 << 20;
1233f7018c21STomi Valkeinen break;
1234f7018c21STomi Valkeinen case 2: /* 6MB */
1235f7018c21STomi Valkeinen info->screen_size = 6 << 20;
1236f7018c21STomi Valkeinen break;
1237f7018c21STomi Valkeinen case 3: /* 8MB */
1238f7018c21STomi Valkeinen info->screen_size = 8 << 20;
1239f7018c21STomi Valkeinen break;
1240f7018c21STomi Valkeinen }
1241f7018c21STomi Valkeinen /* off-screen memory */
1242f7018c21STomi Valkeinen regval = vga_rcrt(par->state.vgabase, 0x37);
1243f7018c21STomi Valkeinen switch ((regval & 0x60) >> 5) {
1244f7018c21STomi Valkeinen case 1: /* 4MB */
1245f7018c21STomi Valkeinen info->screen_size -= 4 << 20;
1246f7018c21STomi Valkeinen break;
1247f7018c21STomi Valkeinen case 2: /* 2MB */
1248f7018c21STomi Valkeinen info->screen_size -= 2 << 20;
1249f7018c21STomi Valkeinen break;
1250f7018c21STomi Valkeinen }
1251f7018c21STomi Valkeinen } else
1252f7018c21STomi Valkeinen info->screen_size = s3_memsizes[regval >> 5] << 10;
1253f7018c21STomi Valkeinen info->fix.smem_len = info->screen_size;
1254f7018c21STomi Valkeinen
1255f7018c21STomi Valkeinen /* Find MCLK frequency */
1256f7018c21STomi Valkeinen regval = vga_rseq(par->state.vgabase, 0x10);
1257f7018c21STomi Valkeinen par->mclk_freq = ((vga_rseq(par->state.vgabase, 0x11) + 2) * 14318) / ((regval & 0x1F) + 2);
1258f7018c21STomi Valkeinen par->mclk_freq = par->mclk_freq >> (regval >> 5);
1259f7018c21STomi Valkeinen
1260f7018c21STomi Valkeinen /* Restore locks */
1261f7018c21STomi Valkeinen vga_wcrt(par->state.vgabase, 0x38, cr38);
1262f7018c21STomi Valkeinen vga_wcrt(par->state.vgabase, 0x39, cr39);
1263f7018c21STomi Valkeinen
1264f7018c21STomi Valkeinen strcpy(info->fix.id, s3_names [par->chip]);
1265f7018c21STomi Valkeinen info->fix.mmio_start = 0;
1266f7018c21STomi Valkeinen info->fix.mmio_len = 0;
1267f7018c21STomi Valkeinen info->fix.type = FB_TYPE_PACKED_PIXELS;
1268f7018c21STomi Valkeinen info->fix.visual = FB_VISUAL_PSEUDOCOLOR;
1269f7018c21STomi Valkeinen info->fix.ypanstep = 0;
1270f7018c21STomi Valkeinen info->fix.accel = FB_ACCEL_NONE;
1271f7018c21STomi Valkeinen info->pseudo_palette = (void*) (par->pseudo_palette);
1272f7018c21STomi Valkeinen info->var.bits_per_pixel = 8;
1273f7018c21STomi Valkeinen
1274f7018c21STomi Valkeinen #ifdef CONFIG_FB_S3_DDC
1275f7018c21STomi Valkeinen /* Enable MMIO if needed */
1276f7018c21STomi Valkeinen if (s3fb_ddc_needs_mmio(par->chip)) {
1277f7018c21STomi Valkeinen par->mmio = ioremap(info->fix.smem_start + MMIO_OFFSET, MMIO_SIZE);
1278f7018c21STomi Valkeinen if (par->mmio)
1279f7018c21STomi Valkeinen svga_wcrt_mask(par->state.vgabase, 0x53, 0x08, 0x08); /* enable MMIO */
1280f7018c21STomi Valkeinen else
1281f7018c21STomi Valkeinen dev_err(info->device, "unable to map MMIO at 0x%lx, disabling DDC",
1282f7018c21STomi Valkeinen info->fix.smem_start + MMIO_OFFSET);
1283f7018c21STomi Valkeinen }
1284f7018c21STomi Valkeinen if (!s3fb_ddc_needs_mmio(par->chip) || par->mmio)
1285f7018c21STomi Valkeinen if (s3fb_setup_ddc_bus(info) == 0) {
1286f7018c21STomi Valkeinen u8 *edid = fb_ddc_read(&par->ddc_adapter);
1287f7018c21STomi Valkeinen par->ddc_registered = true;
1288f7018c21STomi Valkeinen if (edid) {
1289f7018c21STomi Valkeinen fb_edid_to_monspecs(edid, &info->monspecs);
1290f7018c21STomi Valkeinen kfree(edid);
1291f7018c21STomi Valkeinen if (!info->monspecs.modedb)
1292f7018c21STomi Valkeinen dev_err(info->device, "error getting mode database\n");
1293f7018c21STomi Valkeinen else {
1294f7018c21STomi Valkeinen const struct fb_videomode *m;
1295f7018c21STomi Valkeinen
1296f7018c21STomi Valkeinen fb_videomode_to_modelist(info->monspecs.modedb,
1297f7018c21STomi Valkeinen info->monspecs.modedb_len,
1298f7018c21STomi Valkeinen &info->modelist);
1299f7018c21STomi Valkeinen m = fb_find_best_display(&info->monspecs, &info->modelist);
1300f7018c21STomi Valkeinen if (m) {
1301f7018c21STomi Valkeinen fb_videomode_to_var(&info->var, m);
1302f7018c21STomi Valkeinen /* fill all other info->var's fields */
1303f7018c21STomi Valkeinen if (s3fb_check_var(&info->var, info) == 0)
1304f7018c21STomi Valkeinen found = true;
1305f7018c21STomi Valkeinen }
1306f7018c21STomi Valkeinen }
1307f7018c21STomi Valkeinen }
1308f7018c21STomi Valkeinen }
1309f7018c21STomi Valkeinen #endif
1310f7018c21STomi Valkeinen if (!mode_option && !found)
1311f7018c21STomi Valkeinen mode_option = "640x480-8@60";
1312f7018c21STomi Valkeinen
1313f7018c21STomi Valkeinen /* Prepare startup mode */
1314f7018c21STomi Valkeinen if (mode_option) {
1315f7018c21STomi Valkeinen rc = fb_find_mode(&info->var, info, mode_option,
1316f7018c21STomi Valkeinen info->monspecs.modedb, info->monspecs.modedb_len,
1317f7018c21STomi Valkeinen NULL, info->var.bits_per_pixel);
1318f7018c21STomi Valkeinen if (!rc || rc == 4) {
1319f7018c21STomi Valkeinen rc = -EINVAL;
1320f7018c21STomi Valkeinen dev_err(info->device, "mode %s not found\n", mode_option);
1321f7018c21STomi Valkeinen fb_destroy_modedb(info->monspecs.modedb);
1322f7018c21STomi Valkeinen info->monspecs.modedb = NULL;
1323f7018c21STomi Valkeinen goto err_find_mode;
1324f7018c21STomi Valkeinen }
1325f7018c21STomi Valkeinen }
1326f7018c21STomi Valkeinen
1327f7018c21STomi Valkeinen fb_destroy_modedb(info->monspecs.modedb);
1328f7018c21STomi Valkeinen info->monspecs.modedb = NULL;
1329f7018c21STomi Valkeinen
1330f7018c21STomi Valkeinen /* maximize virtual vertical size for fast scrolling */
1331f7018c21STomi Valkeinen info->var.yres_virtual = info->fix.smem_len * 8 /
1332f7018c21STomi Valkeinen (info->var.bits_per_pixel * info->var.xres_virtual);
1333f7018c21STomi Valkeinen if (info->var.yres_virtual < info->var.yres) {
1334f7018c21STomi Valkeinen dev_err(info->device, "virtual vertical size smaller than real\n");
1335f7018c21STomi Valkeinen rc = -EINVAL;
1336f7018c21STomi Valkeinen goto err_find_mode;
1337f7018c21STomi Valkeinen }
1338f7018c21STomi Valkeinen
1339f7018c21STomi Valkeinen rc = fb_alloc_cmap(&info->cmap, 256, 0);
1340f7018c21STomi Valkeinen if (rc < 0) {
1341f7018c21STomi Valkeinen dev_err(info->device, "cannot allocate colormap\n");
1342f7018c21STomi Valkeinen goto err_alloc_cmap;
1343f7018c21STomi Valkeinen }
1344f7018c21STomi Valkeinen
1345f7018c21STomi Valkeinen rc = register_framebuffer(info);
1346f7018c21STomi Valkeinen if (rc < 0) {
1347f7018c21STomi Valkeinen dev_err(info->device, "cannot register framebuffer\n");
1348f7018c21STomi Valkeinen goto err_reg_fb;
1349f7018c21STomi Valkeinen }
1350f7018c21STomi Valkeinen
1351f7018c21STomi Valkeinen fb_info(info, "%s on %s, %d MB RAM, %d MHz MCLK\n",
1352f7018c21STomi Valkeinen info->fix.id, pci_name(dev),
1353f7018c21STomi Valkeinen info->fix.smem_len >> 20, (par->mclk_freq + 500) / 1000);
1354f7018c21STomi Valkeinen
1355f7018c21STomi Valkeinen if (par->chip == CHIP_UNKNOWN)
1356f7018c21STomi Valkeinen fb_info(info, "unknown chip, CR2D=%x, CR2E=%x, CRT2F=%x, CRT30=%x\n",
1357f7018c21STomi Valkeinen vga_rcrt(par->state.vgabase, 0x2d),
1358f7018c21STomi Valkeinen vga_rcrt(par->state.vgabase, 0x2e),
1359f7018c21STomi Valkeinen vga_rcrt(par->state.vgabase, 0x2f),
1360f7018c21STomi Valkeinen vga_rcrt(par->state.vgabase, 0x30));
1361f7018c21STomi Valkeinen
1362f7018c21STomi Valkeinen /* Record a reference to the driver data */
1363f7018c21STomi Valkeinen pci_set_drvdata(dev, info);
1364f7018c21STomi Valkeinen
13654edcd2abSLuis R. Rodriguez if (mtrr)
13664edcd2abSLuis R. Rodriguez par->wc_cookie = arch_phys_wc_add(info->fix.smem_start,
13674edcd2abSLuis R. Rodriguez info->fix.smem_len);
1368f7018c21STomi Valkeinen
1369f7018c21STomi Valkeinen return 0;
1370f7018c21STomi Valkeinen
1371f7018c21STomi Valkeinen /* Error handling */
1372f7018c21STomi Valkeinen err_reg_fb:
1373f7018c21STomi Valkeinen fb_dealloc_cmap(&info->cmap);
1374f7018c21STomi Valkeinen err_alloc_cmap:
1375f7018c21STomi Valkeinen err_find_mode:
1376f7018c21STomi Valkeinen #ifdef CONFIG_FB_S3_DDC
1377f7018c21STomi Valkeinen if (par->ddc_registered)
1378f7018c21STomi Valkeinen i2c_del_adapter(&par->ddc_adapter);
1379f7018c21STomi Valkeinen if (par->mmio)
1380f7018c21STomi Valkeinen iounmap(par->mmio);
1381f7018c21STomi Valkeinen #endif
1382f7018c21STomi Valkeinen pci_iounmap(dev, info->screen_base);
1383f7018c21STomi Valkeinen err_iomap:
1384f7018c21STomi Valkeinen pci_release_regions(dev);
1385f7018c21STomi Valkeinen err_request_regions:
1386f7018c21STomi Valkeinen /* pci_disable_device(dev); */
1387f7018c21STomi Valkeinen err_enable_device:
1388f7018c21STomi Valkeinen framebuffer_release(info);
1389f7018c21STomi Valkeinen return rc;
1390f7018c21STomi Valkeinen }
1391f7018c21STomi Valkeinen
1392f7018c21STomi Valkeinen
1393f7018c21STomi Valkeinen /* PCI remove */
1394f7018c21STomi Valkeinen
s3_pci_remove(struct pci_dev * dev)1395f7018c21STomi Valkeinen static void s3_pci_remove(struct pci_dev *dev)
1396f7018c21STomi Valkeinen {
1397f7018c21STomi Valkeinen struct fb_info *info = pci_get_drvdata(dev);
13980c641bffSRickard Strandqvist struct s3fb_info __maybe_unused *par;
1399f7018c21STomi Valkeinen
1400f7018c21STomi Valkeinen if (info) {
14010c641bffSRickard Strandqvist par = info->par;
14024edcd2abSLuis R. Rodriguez arch_phys_wc_del(par->wc_cookie);
1403f7018c21STomi Valkeinen unregister_framebuffer(info);
1404f7018c21STomi Valkeinen fb_dealloc_cmap(&info->cmap);
1405f7018c21STomi Valkeinen
1406f7018c21STomi Valkeinen #ifdef CONFIG_FB_S3_DDC
1407f7018c21STomi Valkeinen if (par->ddc_registered)
1408f7018c21STomi Valkeinen i2c_del_adapter(&par->ddc_adapter);
1409f7018c21STomi Valkeinen if (par->mmio)
1410f7018c21STomi Valkeinen iounmap(par->mmio);
1411f7018c21STomi Valkeinen #endif
1412f7018c21STomi Valkeinen
1413f7018c21STomi Valkeinen pci_iounmap(dev, info->screen_base);
1414f7018c21STomi Valkeinen pci_release_regions(dev);
1415f7018c21STomi Valkeinen /* pci_disable_device(dev); */
1416f7018c21STomi Valkeinen
1417f7018c21STomi Valkeinen framebuffer_release(info);
1418f7018c21STomi Valkeinen }
1419f7018c21STomi Valkeinen }
1420f7018c21STomi Valkeinen
1421f7018c21STomi Valkeinen /* PCI suspend */
1422f7018c21STomi Valkeinen
s3_pci_suspend(struct device * dev)1423fb6e2db8SVaibhav Gupta static int __maybe_unused s3_pci_suspend(struct device *dev)
1424f7018c21STomi Valkeinen {
1425fb6e2db8SVaibhav Gupta struct fb_info *info = dev_get_drvdata(dev);
1426f7018c21STomi Valkeinen struct s3fb_info *par = info->par;
1427f7018c21STomi Valkeinen
1428f7018c21STomi Valkeinen dev_info(info->device, "suspend\n");
1429f7018c21STomi Valkeinen
1430f7018c21STomi Valkeinen console_lock();
1431f7018c21STomi Valkeinen mutex_lock(&(par->open_lock));
1432f7018c21STomi Valkeinen
1433fb6e2db8SVaibhav Gupta if (par->ref_count == 0) {
1434f7018c21STomi Valkeinen mutex_unlock(&(par->open_lock));
1435f7018c21STomi Valkeinen console_unlock();
1436f7018c21STomi Valkeinen return 0;
1437f7018c21STomi Valkeinen }
1438f7018c21STomi Valkeinen
1439f7018c21STomi Valkeinen fb_set_suspend(info, 1);
1440f7018c21STomi Valkeinen
1441f7018c21STomi Valkeinen mutex_unlock(&(par->open_lock));
1442f7018c21STomi Valkeinen console_unlock();
1443f7018c21STomi Valkeinen
1444f7018c21STomi Valkeinen return 0;
1445f7018c21STomi Valkeinen }
1446f7018c21STomi Valkeinen
1447f7018c21STomi Valkeinen
1448f7018c21STomi Valkeinen /* PCI resume */
1449f7018c21STomi Valkeinen
s3_pci_resume(struct device * dev)1450fb6e2db8SVaibhav Gupta static int __maybe_unused s3_pci_resume(struct device *dev)
1451f7018c21STomi Valkeinen {
1452fb6e2db8SVaibhav Gupta struct fb_info *info = dev_get_drvdata(dev);
1453f7018c21STomi Valkeinen struct s3fb_info *par = info->par;
1454f7018c21STomi Valkeinen
1455f7018c21STomi Valkeinen dev_info(info->device, "resume\n");
1456f7018c21STomi Valkeinen
1457f7018c21STomi Valkeinen console_lock();
1458f7018c21STomi Valkeinen mutex_lock(&(par->open_lock));
1459f7018c21STomi Valkeinen
1460f7018c21STomi Valkeinen if (par->ref_count == 0) {
1461f7018c21STomi Valkeinen mutex_unlock(&(par->open_lock));
1462f7018c21STomi Valkeinen console_unlock();
1463f7018c21STomi Valkeinen return 0;
1464f7018c21STomi Valkeinen }
1465f7018c21STomi Valkeinen
1466f7018c21STomi Valkeinen s3fb_set_par(info);
1467f7018c21STomi Valkeinen fb_set_suspend(info, 0);
1468f7018c21STomi Valkeinen
1469f7018c21STomi Valkeinen mutex_unlock(&(par->open_lock));
1470f7018c21STomi Valkeinen console_unlock();
1471f7018c21STomi Valkeinen
1472f7018c21STomi Valkeinen return 0;
1473f7018c21STomi Valkeinen }
1474f7018c21STomi Valkeinen
1475fb6e2db8SVaibhav Gupta static const struct dev_pm_ops s3_pci_pm_ops = {
1476fb6e2db8SVaibhav Gupta #ifdef CONFIG_PM_SLEEP
1477fb6e2db8SVaibhav Gupta .suspend = s3_pci_suspend,
1478fb6e2db8SVaibhav Gupta .resume = s3_pci_resume,
1479fb6e2db8SVaibhav Gupta .freeze = NULL,
1480fb6e2db8SVaibhav Gupta .thaw = s3_pci_resume,
1481fb6e2db8SVaibhav Gupta .poweroff = s3_pci_suspend,
1482fb6e2db8SVaibhav Gupta .restore = s3_pci_resume,
1483fb6e2db8SVaibhav Gupta #endif
1484fb6e2db8SVaibhav Gupta };
1485f7018c21STomi Valkeinen
1486f7018c21STomi Valkeinen /* List of boards that we are trying to support */
1487f7018c21STomi Valkeinen
1488916f0ecfSArvind Yadav static const struct pci_device_id s3_devices[] = {
1489f7018c21STomi Valkeinen {PCI_DEVICE(PCI_VENDOR_ID_S3, 0x8810), .driver_data = CHIP_XXX_TRIO},
1490f7018c21STomi Valkeinen {PCI_DEVICE(PCI_VENDOR_ID_S3, 0x8811), .driver_data = CHIP_XXX_TRIO},
1491f7018c21STomi Valkeinen {PCI_DEVICE(PCI_VENDOR_ID_S3, 0x8812), .driver_data = CHIP_M65_AURORA64VP},
1492f7018c21STomi Valkeinen {PCI_DEVICE(PCI_VENDOR_ID_S3, 0x8814), .driver_data = CHIP_767_TRIO64UVP},
1493f7018c21STomi Valkeinen {PCI_DEVICE(PCI_VENDOR_ID_S3, 0x8901), .driver_data = CHIP_XXX_TRIO64V2_DXGX},
1494f7018c21STomi Valkeinen {PCI_DEVICE(PCI_VENDOR_ID_S3, 0x8902), .driver_data = CHIP_551_PLATO_PX},
1495f7018c21STomi Valkeinen
1496f7018c21STomi Valkeinen {PCI_DEVICE(PCI_VENDOR_ID_S3, 0x5631), .driver_data = CHIP_325_VIRGE},
1497f7018c21STomi Valkeinen {PCI_DEVICE(PCI_VENDOR_ID_S3, 0x883D), .driver_data = CHIP_988_VIRGE_VX},
1498f7018c21STomi Valkeinen {PCI_DEVICE(PCI_VENDOR_ID_S3, 0x8A01), .driver_data = CHIP_XXX_VIRGE_DXGX},
1499f7018c21STomi Valkeinen {PCI_DEVICE(PCI_VENDOR_ID_S3, 0x8A10), .driver_data = CHIP_357_VIRGE_GX2},
1500f7018c21STomi Valkeinen {PCI_DEVICE(PCI_VENDOR_ID_S3, 0x8A11), .driver_data = CHIP_359_VIRGE_GX2P},
1501f7018c21STomi Valkeinen {PCI_DEVICE(PCI_VENDOR_ID_S3, 0x8A12), .driver_data = CHIP_359_VIRGE_GX2P},
1502f7018c21STomi Valkeinen {PCI_DEVICE(PCI_VENDOR_ID_S3, 0x8A13), .driver_data = CHIP_36X_TRIO3D_1X_2X},
1503f7018c21STomi Valkeinen {PCI_DEVICE(PCI_VENDOR_ID_S3, 0x8904), .driver_data = CHIP_365_TRIO3D},
1504f7018c21STomi Valkeinen {PCI_DEVICE(PCI_VENDOR_ID_S3, 0x8C01), .driver_data = CHIP_260_VIRGE_MX},
1505f7018c21STomi Valkeinen
1506f7018c21STomi Valkeinen {0, 0, 0, 0, 0, 0, 0}
1507f7018c21STomi Valkeinen };
1508f7018c21STomi Valkeinen
1509f7018c21STomi Valkeinen
1510f7018c21STomi Valkeinen MODULE_DEVICE_TABLE(pci, s3_devices);
1511f7018c21STomi Valkeinen
1512f7018c21STomi Valkeinen static struct pci_driver s3fb_pci_driver = {
1513f7018c21STomi Valkeinen .name = "s3fb",
1514f7018c21STomi Valkeinen .id_table = s3_devices,
1515f7018c21STomi Valkeinen .probe = s3_pci_probe,
1516f7018c21STomi Valkeinen .remove = s3_pci_remove,
1517fb6e2db8SVaibhav Gupta .driver.pm = &s3_pci_pm_ops,
1518f7018c21STomi Valkeinen };
1519f7018c21STomi Valkeinen
1520f7018c21STomi Valkeinen /* Parse user specified options */
1521f7018c21STomi Valkeinen
1522f7018c21STomi Valkeinen #ifndef MODULE
s3fb_setup(char * options)1523f7018c21STomi Valkeinen static int __init s3fb_setup(char *options)
1524f7018c21STomi Valkeinen {
1525f7018c21STomi Valkeinen char *opt;
1526f7018c21STomi Valkeinen
1527f7018c21STomi Valkeinen if (!options || !*options)
1528f7018c21STomi Valkeinen return 0;
1529f7018c21STomi Valkeinen
1530f7018c21STomi Valkeinen while ((opt = strsep(&options, ",")) != NULL) {
1531f7018c21STomi Valkeinen
1532f7018c21STomi Valkeinen if (!*opt)
1533f7018c21STomi Valkeinen continue;
1534f7018c21STomi Valkeinen else if (!strncmp(opt, "mtrr:", 5))
1535f7018c21STomi Valkeinen mtrr = simple_strtoul(opt + 5, NULL, 0);
1536f7018c21STomi Valkeinen else if (!strncmp(opt, "fasttext:", 9))
1537f7018c21STomi Valkeinen fasttext = simple_strtoul(opt + 9, NULL, 0);
1538f7018c21STomi Valkeinen else
1539f7018c21STomi Valkeinen mode_option = opt;
1540f7018c21STomi Valkeinen }
1541f7018c21STomi Valkeinen
1542f7018c21STomi Valkeinen return 0;
1543f7018c21STomi Valkeinen }
1544f7018c21STomi Valkeinen #endif
1545f7018c21STomi Valkeinen
1546f7018c21STomi Valkeinen /* Cleanup */
1547f7018c21STomi Valkeinen
s3fb_cleanup(void)1548f7018c21STomi Valkeinen static void __exit s3fb_cleanup(void)
1549f7018c21STomi Valkeinen {
1550f7018c21STomi Valkeinen pr_debug("s3fb: cleaning up\n");
1551f7018c21STomi Valkeinen pci_unregister_driver(&s3fb_pci_driver);
1552f7018c21STomi Valkeinen }
1553f7018c21STomi Valkeinen
1554f7018c21STomi Valkeinen /* Driver Initialisation */
1555f7018c21STomi Valkeinen
s3fb_init(void)1556f7018c21STomi Valkeinen static int __init s3fb_init(void)
1557f7018c21STomi Valkeinen {
1558f7018c21STomi Valkeinen
1559f7018c21STomi Valkeinen #ifndef MODULE
1560f7018c21STomi Valkeinen char *option = NULL;
1561*0ba2fa8cSThomas Zimmermann #endif
1562f7018c21STomi Valkeinen
1563*0ba2fa8cSThomas Zimmermann if (fb_modesetting_disabled("s3fb"))
1564*0ba2fa8cSThomas Zimmermann return -ENODEV;
1565*0ba2fa8cSThomas Zimmermann
1566*0ba2fa8cSThomas Zimmermann #ifndef MODULE
1567f7018c21STomi Valkeinen if (fb_get_options("s3fb", &option))
1568f7018c21STomi Valkeinen return -ENODEV;
1569f7018c21STomi Valkeinen s3fb_setup(option);
1570f7018c21STomi Valkeinen #endif
1571f7018c21STomi Valkeinen
1572f7018c21STomi Valkeinen pr_debug("s3fb: initializing\n");
1573f7018c21STomi Valkeinen return pci_register_driver(&s3fb_pci_driver);
1574f7018c21STomi Valkeinen }
1575f7018c21STomi Valkeinen
1576f7018c21STomi Valkeinen /* ------------------------------------------------------------------------- */
1577f7018c21STomi Valkeinen
1578f7018c21STomi Valkeinen /* Modularization */
1579f7018c21STomi Valkeinen
1580f7018c21STomi Valkeinen module_init(s3fb_init);
1581f7018c21STomi Valkeinen module_exit(s3fb_cleanup);
1582