xref: /openbmc/linux/drivers/video/fbdev/nvidia/nv_hw.c (revision 4b4193256c8d3bc3a5397b5cd9494c2ad386317d)
1f7018c21STomi Valkeinen  /***************************************************************************\
2f7018c21STomi Valkeinen |*                                                                           *|
3f7018c21STomi Valkeinen |*       Copyright 1993-2003 NVIDIA, Corporation.  All rights reserved.      *|
4f7018c21STomi Valkeinen |*                                                                           *|
5f7018c21STomi Valkeinen |*     NOTICE TO USER:   The source code  is copyrighted under  U.S. and     *|
6f7018c21STomi Valkeinen |*     international laws.  Users and possessors of this source code are     *|
7f7018c21STomi Valkeinen |*     hereby granted a nonexclusive,  royalty-free copyright license to     *|
8f7018c21STomi Valkeinen |*     use this code in individual and commercial software.                  *|
9f7018c21STomi Valkeinen |*                                                                           *|
10f7018c21STomi Valkeinen |*     Any use of this source code must include,  in the user documenta-     *|
11f7018c21STomi Valkeinen |*     tion and  internal comments to the code,  notices to the end user     *|
12f7018c21STomi Valkeinen |*     as follows:                                                           *|
13f7018c21STomi Valkeinen |*                                                                           *|
14f7018c21STomi Valkeinen |*       Copyright 1993-2003 NVIDIA, Corporation.  All rights reserved.      *|
15f7018c21STomi Valkeinen |*                                                                           *|
16f7018c21STomi Valkeinen |*     NVIDIA, CORPORATION MAKES NO REPRESENTATION ABOUT THE SUITABILITY     *|
17f7018c21STomi Valkeinen |*     OF  THIS SOURCE  CODE  FOR ANY PURPOSE.  IT IS  PROVIDED  "AS IS"     *|
18f7018c21STomi Valkeinen |*     WITHOUT EXPRESS OR IMPLIED WARRANTY OF ANY KIND.  NVIDIA, CORPOR-     *|
19f7018c21STomi Valkeinen |*     ATION DISCLAIMS ALL WARRANTIES  WITH REGARD  TO THIS SOURCE CODE,     *|
20f7018c21STomi Valkeinen |*     INCLUDING ALL IMPLIED WARRANTIES OF MERCHANTABILITY, NONINFRINGE-     *|
21f7018c21STomi Valkeinen |*     MENT,  AND FITNESS  FOR A PARTICULAR PURPOSE.   IN NO EVENT SHALL     *|
22f7018c21STomi Valkeinen |*     NVIDIA, CORPORATION  BE LIABLE FOR ANY SPECIAL,  INDIRECT,  INCI-     *|
23f7018c21STomi Valkeinen |*     DENTAL, OR CONSEQUENTIAL DAMAGES,  OR ANY DAMAGES  WHATSOEVER RE-     *|
24f7018c21STomi Valkeinen |*     SULTING FROM LOSS OF USE,  DATA OR PROFITS,  WHETHER IN AN ACTION     *|
25f7018c21STomi Valkeinen |*     OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION,  ARISING OUT OF     *|
26f7018c21STomi Valkeinen |*     OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOURCE CODE.     *|
27f7018c21STomi Valkeinen |*                                                                           *|
28f7018c21STomi Valkeinen |*     U.S. Government  End  Users.   This source code  is a "commercial     *|
29f7018c21STomi Valkeinen |*     item,"  as that  term is  defined at  48 C.F.R. 2.101 (OCT 1995),     *|
30f7018c21STomi Valkeinen |*     consisting  of "commercial  computer  software"  and  "commercial     *|
31f7018c21STomi Valkeinen |*     computer  software  documentation,"  as such  terms  are  used in     *|
32f7018c21STomi Valkeinen |*     48 C.F.R. 12.212 (SEPT 1995)  and is provided to the U.S. Govern-     *|
33f7018c21STomi Valkeinen |*     ment only as  a commercial end item.   Consistent with  48 C.F.R.     *|
34f7018c21STomi Valkeinen |*     12.212 and  48 C.F.R. 227.7202-1 through  227.7202-4 (JUNE 1995),     *|
35f7018c21STomi Valkeinen |*     all U.S. Government End Users  acquire the source code  with only     *|
36f7018c21STomi Valkeinen |*     those rights set forth herein.                                        *|
37f7018c21STomi Valkeinen |*                                                                           *|
38f7018c21STomi Valkeinen  \***************************************************************************/
39f7018c21STomi Valkeinen 
40f7018c21STomi Valkeinen /*
41f7018c21STomi Valkeinen  * GPL Licensing Note - According to Mark Vojkovich, author of the Xorg/
42f7018c21STomi Valkeinen  * XFree86 'nv' driver, this source code is provided under MIT-style licensing
43f7018c21STomi Valkeinen  * where the source code is provided "as is" without warranty of any kind.
44f7018c21STomi Valkeinen  * The only usage restriction is for the copyright notices to be retained
45f7018c21STomi Valkeinen  * whenever code is used.
46f7018c21STomi Valkeinen  *
47f7018c21STomi Valkeinen  * Antonino Daplas <adaplas@pol.net> 2005-03-11
48f7018c21STomi Valkeinen  */
49f7018c21STomi Valkeinen 
50f7018c21STomi Valkeinen /* $XFree86: xc/programs/Xserver/hw/xfree86/drivers/nv/nv_hw.c,v 1.4 2003/11/03 05:11:25 tsi Exp $ */
51f7018c21STomi Valkeinen 
52f7018c21STomi Valkeinen #include <linux/pci.h>
53f7018c21STomi Valkeinen #include "nv_type.h"
54f7018c21STomi Valkeinen #include "nv_local.h"
55f7018c21STomi Valkeinen #include "nv_proto.h"
56f7018c21STomi Valkeinen 
NVLockUnlock(struct nvidia_par * par,int Lock)57f7018c21STomi Valkeinen void NVLockUnlock(struct nvidia_par *par, int Lock)
58f7018c21STomi Valkeinen {
59f7018c21STomi Valkeinen 	u8 cr11;
60f7018c21STomi Valkeinen 
61f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x3D4, 0x1F);
62f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x3D5, Lock ? 0x99 : 0x57);
63f7018c21STomi Valkeinen 
64f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x3D4, 0x11);
65f7018c21STomi Valkeinen 	cr11 = VGA_RD08(par->PCIO, 0x3D5);
66f7018c21STomi Valkeinen 	if (Lock)
67f7018c21STomi Valkeinen 		cr11 |= 0x80;
68f7018c21STomi Valkeinen 	else
69f7018c21STomi Valkeinen 		cr11 &= ~0x80;
70f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x3D5, cr11);
71f7018c21STomi Valkeinen }
72f7018c21STomi Valkeinen 
NVShowHideCursor(struct nvidia_par * par,int ShowHide)73f7018c21STomi Valkeinen int NVShowHideCursor(struct nvidia_par *par, int ShowHide)
74f7018c21STomi Valkeinen {
75f7018c21STomi Valkeinen 	int cur = par->CurrentState->cursor1;
76f7018c21STomi Valkeinen 
77f7018c21STomi Valkeinen 	par->CurrentState->cursor1 = (par->CurrentState->cursor1 & 0xFE) |
78f7018c21STomi Valkeinen 	    (ShowHide & 0x01);
79f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x3D4, 0x31);
80f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x3D5, par->CurrentState->cursor1);
81f7018c21STomi Valkeinen 
82f7018c21STomi Valkeinen 	if (par->Architecture == NV_ARCH_40)
83f7018c21STomi Valkeinen 		NV_WR32(par->PRAMDAC, 0x0300, NV_RD32(par->PRAMDAC, 0x0300));
84f7018c21STomi Valkeinen 
85f7018c21STomi Valkeinen 	return (cur & 0x01);
86f7018c21STomi Valkeinen }
87f7018c21STomi Valkeinen 
88f7018c21STomi Valkeinen /****************************************************************************\
89f7018c21STomi Valkeinen *                                                                            *
90f7018c21STomi Valkeinen * The video arbitration routines calculate some "magic" numbers.  Fixes      *
91f7018c21STomi Valkeinen * the snow seen when accessing the framebuffer without it.                   *
92f7018c21STomi Valkeinen * It just works (I hope).                                                    *
93f7018c21STomi Valkeinen *                                                                            *
94f7018c21STomi Valkeinen \****************************************************************************/
95f7018c21STomi Valkeinen 
96f7018c21STomi Valkeinen typedef struct {
97f7018c21STomi Valkeinen 	int graphics_lwm;
98f7018c21STomi Valkeinen 	int video_lwm;
99f7018c21STomi Valkeinen 	int graphics_burst_size;
100f7018c21STomi Valkeinen 	int video_burst_size;
101f7018c21STomi Valkeinen 	int valid;
102f7018c21STomi Valkeinen } nv4_fifo_info;
103f7018c21STomi Valkeinen 
104f7018c21STomi Valkeinen typedef struct {
105f7018c21STomi Valkeinen 	int pclk_khz;
106f7018c21STomi Valkeinen 	int mclk_khz;
107f7018c21STomi Valkeinen 	int nvclk_khz;
108f7018c21STomi Valkeinen 	char mem_page_miss;
109f7018c21STomi Valkeinen 	char mem_latency;
110f7018c21STomi Valkeinen 	int memory_width;
111f7018c21STomi Valkeinen 	char enable_video;
112f7018c21STomi Valkeinen 	char gr_during_vid;
113f7018c21STomi Valkeinen 	char pix_bpp;
114f7018c21STomi Valkeinen 	char mem_aligned;
115f7018c21STomi Valkeinen 	char enable_mp;
116f7018c21STomi Valkeinen } nv4_sim_state;
117f7018c21STomi Valkeinen 
118f7018c21STomi Valkeinen typedef struct {
119f7018c21STomi Valkeinen 	int graphics_lwm;
120f7018c21STomi Valkeinen 	int video_lwm;
121f7018c21STomi Valkeinen 	int graphics_burst_size;
122f7018c21STomi Valkeinen 	int video_burst_size;
123f7018c21STomi Valkeinen 	int valid;
124f7018c21STomi Valkeinen } nv10_fifo_info;
125f7018c21STomi Valkeinen 
126f7018c21STomi Valkeinen typedef struct {
127f7018c21STomi Valkeinen 	int pclk_khz;
128f7018c21STomi Valkeinen 	int mclk_khz;
129f7018c21STomi Valkeinen 	int nvclk_khz;
130f7018c21STomi Valkeinen 	char mem_page_miss;
131f7018c21STomi Valkeinen 	char mem_latency;
132f7018c21STomi Valkeinen 	u32 memory_type;
133f7018c21STomi Valkeinen 	int memory_width;
134f7018c21STomi Valkeinen 	char enable_video;
135f7018c21STomi Valkeinen 	char gr_during_vid;
136f7018c21STomi Valkeinen 	char pix_bpp;
137f7018c21STomi Valkeinen 	char mem_aligned;
138f7018c21STomi Valkeinen 	char enable_mp;
139f7018c21STomi Valkeinen } nv10_sim_state;
140f7018c21STomi Valkeinen 
nvGetClocks(struct nvidia_par * par,unsigned int * MClk,unsigned int * NVClk)141f7018c21STomi Valkeinen static void nvGetClocks(struct nvidia_par *par, unsigned int *MClk,
142f7018c21STomi Valkeinen 			unsigned int *NVClk)
143f7018c21STomi Valkeinen {
144f7018c21STomi Valkeinen 	unsigned int pll, N, M, MB, NB, P;
145f7018c21STomi Valkeinen 
146f7018c21STomi Valkeinen 	if (par->Architecture >= NV_ARCH_40) {
147f7018c21STomi Valkeinen 		pll = NV_RD32(par->PMC, 0x4020);
148f7018c21STomi Valkeinen 		P = (pll >> 16) & 0x07;
149f7018c21STomi Valkeinen 		pll = NV_RD32(par->PMC, 0x4024);
150f7018c21STomi Valkeinen 		M = pll & 0xFF;
151f7018c21STomi Valkeinen 		N = (pll >> 8) & 0xFF;
152f7018c21STomi Valkeinen 		if (((par->Chipset & 0xfff0) == 0x0290) ||
153f7018c21STomi Valkeinen 		    ((par->Chipset & 0xfff0) == 0x0390)) {
154f7018c21STomi Valkeinen 			MB = 1;
155f7018c21STomi Valkeinen 			NB = 1;
156f7018c21STomi Valkeinen 		} else {
157f7018c21STomi Valkeinen 			MB = (pll >> 16) & 0xFF;
158f7018c21STomi Valkeinen 			NB = (pll >> 24) & 0xFF;
159f7018c21STomi Valkeinen 		}
160f7018c21STomi Valkeinen 		*MClk = ((N * NB * par->CrystalFreqKHz) / (M * MB)) >> P;
161f7018c21STomi Valkeinen 
162f7018c21STomi Valkeinen 		pll = NV_RD32(par->PMC, 0x4000);
163f7018c21STomi Valkeinen 		P = (pll >> 16) & 0x07;
164f7018c21STomi Valkeinen 		pll = NV_RD32(par->PMC, 0x4004);
165f7018c21STomi Valkeinen 		M = pll & 0xFF;
166f7018c21STomi Valkeinen 		N = (pll >> 8) & 0xFF;
167f7018c21STomi Valkeinen 		MB = (pll >> 16) & 0xFF;
168f7018c21STomi Valkeinen 		NB = (pll >> 24) & 0xFF;
169f7018c21STomi Valkeinen 
170f7018c21STomi Valkeinen 		*NVClk = ((N * NB * par->CrystalFreqKHz) / (M * MB)) >> P;
171f7018c21STomi Valkeinen 	} else if (par->twoStagePLL) {
172f7018c21STomi Valkeinen 		pll = NV_RD32(par->PRAMDAC0, 0x0504);
173f7018c21STomi Valkeinen 		M = pll & 0xFF;
174f7018c21STomi Valkeinen 		N = (pll >> 8) & 0xFF;
175f7018c21STomi Valkeinen 		P = (pll >> 16) & 0x0F;
176f7018c21STomi Valkeinen 		pll = NV_RD32(par->PRAMDAC0, 0x0574);
177f7018c21STomi Valkeinen 		if (pll & 0x80000000) {
178f7018c21STomi Valkeinen 			MB = pll & 0xFF;
179f7018c21STomi Valkeinen 			NB = (pll >> 8) & 0xFF;
180f7018c21STomi Valkeinen 		} else {
181f7018c21STomi Valkeinen 			MB = 1;
182f7018c21STomi Valkeinen 			NB = 1;
183f7018c21STomi Valkeinen 		}
184f7018c21STomi Valkeinen 		*MClk = ((N * NB * par->CrystalFreqKHz) / (M * MB)) >> P;
185f7018c21STomi Valkeinen 
186f7018c21STomi Valkeinen 		pll = NV_RD32(par->PRAMDAC0, 0x0500);
187f7018c21STomi Valkeinen 		M = pll & 0xFF;
188f7018c21STomi Valkeinen 		N = (pll >> 8) & 0xFF;
189f7018c21STomi Valkeinen 		P = (pll >> 16) & 0x0F;
190f7018c21STomi Valkeinen 		pll = NV_RD32(par->PRAMDAC0, 0x0570);
191f7018c21STomi Valkeinen 		if (pll & 0x80000000) {
192f7018c21STomi Valkeinen 			MB = pll & 0xFF;
193f7018c21STomi Valkeinen 			NB = (pll >> 8) & 0xFF;
194f7018c21STomi Valkeinen 		} else {
195f7018c21STomi Valkeinen 			MB = 1;
196f7018c21STomi Valkeinen 			NB = 1;
197f7018c21STomi Valkeinen 		}
198f7018c21STomi Valkeinen 		*NVClk = ((N * NB * par->CrystalFreqKHz) / (M * MB)) >> P;
199f7018c21STomi Valkeinen 	} else
200f7018c21STomi Valkeinen 	    if (((par->Chipset & 0x0ff0) == 0x0300) ||
201f7018c21STomi Valkeinen 		((par->Chipset & 0x0ff0) == 0x0330)) {
202f7018c21STomi Valkeinen 		pll = NV_RD32(par->PRAMDAC0, 0x0504);
203f7018c21STomi Valkeinen 		M = pll & 0x0F;
204f7018c21STomi Valkeinen 		N = (pll >> 8) & 0xFF;
205f7018c21STomi Valkeinen 		P = (pll >> 16) & 0x07;
206f7018c21STomi Valkeinen 		if (pll & 0x00000080) {
207f7018c21STomi Valkeinen 			MB = (pll >> 4) & 0x07;
208f7018c21STomi Valkeinen 			NB = (pll >> 19) & 0x1f;
209f7018c21STomi Valkeinen 		} else {
210f7018c21STomi Valkeinen 			MB = 1;
211f7018c21STomi Valkeinen 			NB = 1;
212f7018c21STomi Valkeinen 		}
213f7018c21STomi Valkeinen 		*MClk = ((N * NB * par->CrystalFreqKHz) / (M * MB)) >> P;
214f7018c21STomi Valkeinen 
215f7018c21STomi Valkeinen 		pll = NV_RD32(par->PRAMDAC0, 0x0500);
216f7018c21STomi Valkeinen 		M = pll & 0x0F;
217f7018c21STomi Valkeinen 		N = (pll >> 8) & 0xFF;
218f7018c21STomi Valkeinen 		P = (pll >> 16) & 0x07;
219f7018c21STomi Valkeinen 		if (pll & 0x00000080) {
220f7018c21STomi Valkeinen 			MB = (pll >> 4) & 0x07;
221f7018c21STomi Valkeinen 			NB = (pll >> 19) & 0x1f;
222f7018c21STomi Valkeinen 		} else {
223f7018c21STomi Valkeinen 			MB = 1;
224f7018c21STomi Valkeinen 			NB = 1;
225f7018c21STomi Valkeinen 		}
226f7018c21STomi Valkeinen 		*NVClk = ((N * NB * par->CrystalFreqKHz) / (M * MB)) >> P;
227f7018c21STomi Valkeinen 	} else {
228f7018c21STomi Valkeinen 		pll = NV_RD32(par->PRAMDAC0, 0x0504);
229f7018c21STomi Valkeinen 		M = pll & 0xFF;
230f7018c21STomi Valkeinen 		N = (pll >> 8) & 0xFF;
231f7018c21STomi Valkeinen 		P = (pll >> 16) & 0x0F;
232f7018c21STomi Valkeinen 		*MClk = (N * par->CrystalFreqKHz / M) >> P;
233f7018c21STomi Valkeinen 
234f7018c21STomi Valkeinen 		pll = NV_RD32(par->PRAMDAC0, 0x0500);
235f7018c21STomi Valkeinen 		M = pll & 0xFF;
236f7018c21STomi Valkeinen 		N = (pll >> 8) & 0xFF;
237f7018c21STomi Valkeinen 		P = (pll >> 16) & 0x0F;
238f7018c21STomi Valkeinen 		*NVClk = (N * par->CrystalFreqKHz / M) >> P;
239f7018c21STomi Valkeinen 	}
240f7018c21STomi Valkeinen }
241f7018c21STomi Valkeinen 
nv4CalcArbitration(nv4_fifo_info * fifo,nv4_sim_state * arb)242f7018c21STomi Valkeinen static void nv4CalcArbitration(nv4_fifo_info * fifo, nv4_sim_state * arb)
243f7018c21STomi Valkeinen {
244f7018c21STomi Valkeinen 	int data, pagemiss, cas, width, video_enable, bpp;
245f7018c21STomi Valkeinen 	int nvclks, mclks, pclks, vpagemiss, crtpagemiss, vbs;
246f7018c21STomi Valkeinen 	int found, mclk_extra, mclk_loop, cbs, m1, p1;
247f7018c21STomi Valkeinen 	int mclk_freq, pclk_freq, nvclk_freq, mp_enable;
248f7018c21STomi Valkeinen 	int us_m, us_n, us_p, video_drain_rate, crtc_drain_rate;
249f7018c21STomi Valkeinen 	int vpm_us, us_video, vlwm, video_fill_us, cpm_us, us_crt, clwm;
250f7018c21STomi Valkeinen 
251f7018c21STomi Valkeinen 	fifo->valid = 1;
252f7018c21STomi Valkeinen 	pclk_freq = arb->pclk_khz;
253f7018c21STomi Valkeinen 	mclk_freq = arb->mclk_khz;
254f7018c21STomi Valkeinen 	nvclk_freq = arb->nvclk_khz;
255f7018c21STomi Valkeinen 	pagemiss = arb->mem_page_miss;
256f7018c21STomi Valkeinen 	cas = arb->mem_latency;
257f7018c21STomi Valkeinen 	width = arb->memory_width >> 6;
258f7018c21STomi Valkeinen 	video_enable = arb->enable_video;
259f7018c21STomi Valkeinen 	bpp = arb->pix_bpp;
260f7018c21STomi Valkeinen 	mp_enable = arb->enable_mp;
261f7018c21STomi Valkeinen 	clwm = 0;
262f7018c21STomi Valkeinen 	vlwm = 0;
263f7018c21STomi Valkeinen 	cbs = 128;
264f7018c21STomi Valkeinen 	pclks = 2;
265f7018c21STomi Valkeinen 	nvclks = 2;
266f7018c21STomi Valkeinen 	nvclks += 2;
267f7018c21STomi Valkeinen 	nvclks += 1;
268f7018c21STomi Valkeinen 	mclks = 5;
269f7018c21STomi Valkeinen 	mclks += 3;
270f7018c21STomi Valkeinen 	mclks += 1;
271f7018c21STomi Valkeinen 	mclks += cas;
272f7018c21STomi Valkeinen 	mclks += 1;
273f7018c21STomi Valkeinen 	mclks += 1;
274f7018c21STomi Valkeinen 	mclks += 1;
275f7018c21STomi Valkeinen 	mclks += 1;
276f7018c21STomi Valkeinen 	mclk_extra = 3;
277f7018c21STomi Valkeinen 	nvclks += 2;
278f7018c21STomi Valkeinen 	nvclks += 1;
279f7018c21STomi Valkeinen 	nvclks += 1;
280f7018c21STomi Valkeinen 	nvclks += 1;
281f7018c21STomi Valkeinen 	if (mp_enable)
282f7018c21STomi Valkeinen 		mclks += 4;
283f7018c21STomi Valkeinen 	nvclks += 0;
284f7018c21STomi Valkeinen 	pclks += 0;
285f7018c21STomi Valkeinen 	found = 0;
286f7018c21STomi Valkeinen 	vbs = 0;
287f7018c21STomi Valkeinen 	while (found != 1) {
288f7018c21STomi Valkeinen 		fifo->valid = 1;
289f7018c21STomi Valkeinen 		found = 1;
290f7018c21STomi Valkeinen 		mclk_loop = mclks + mclk_extra;
291f7018c21STomi Valkeinen 		us_m = mclk_loop * 1000 * 1000 / mclk_freq;
292f7018c21STomi Valkeinen 		us_n = nvclks * 1000 * 1000 / nvclk_freq;
293f7018c21STomi Valkeinen 		us_p = nvclks * 1000 * 1000 / pclk_freq;
294f7018c21STomi Valkeinen 		if (video_enable) {
295f7018c21STomi Valkeinen 			video_drain_rate = pclk_freq * 2;
296f7018c21STomi Valkeinen 			crtc_drain_rate = pclk_freq * bpp / 8;
297f7018c21STomi Valkeinen 			vpagemiss = 2;
298f7018c21STomi Valkeinen 			vpagemiss += 1;
299f7018c21STomi Valkeinen 			crtpagemiss = 2;
300f7018c21STomi Valkeinen 			vpm_us =
301f7018c21STomi Valkeinen 			    (vpagemiss * pagemiss) * 1000 * 1000 / mclk_freq;
302f7018c21STomi Valkeinen 			if (nvclk_freq * 2 > mclk_freq * width)
303f7018c21STomi Valkeinen 				video_fill_us =
304f7018c21STomi Valkeinen 				    cbs * 1000 * 1000 / 16 / nvclk_freq;
305f7018c21STomi Valkeinen 			else
306f7018c21STomi Valkeinen 				video_fill_us =
307f7018c21STomi Valkeinen 				    cbs * 1000 * 1000 / (8 * width) /
308f7018c21STomi Valkeinen 				    mclk_freq;
309f7018c21STomi Valkeinen 			us_video = vpm_us + us_m + us_n + us_p + video_fill_us;
310f7018c21STomi Valkeinen 			vlwm = us_video * video_drain_rate / (1000 * 1000);
311f7018c21STomi Valkeinen 			vlwm++;
312f7018c21STomi Valkeinen 			vbs = 128;
313f7018c21STomi Valkeinen 			if (vlwm > 128)
314f7018c21STomi Valkeinen 				vbs = 64;
315f7018c21STomi Valkeinen 			if (vlwm > (256 - 64))
316f7018c21STomi Valkeinen 				vbs = 32;
317f7018c21STomi Valkeinen 			if (nvclk_freq * 2 > mclk_freq * width)
318f7018c21STomi Valkeinen 				video_fill_us =
319f7018c21STomi Valkeinen 				    vbs * 1000 * 1000 / 16 / nvclk_freq;
320f7018c21STomi Valkeinen 			else
321f7018c21STomi Valkeinen 				video_fill_us =
322f7018c21STomi Valkeinen 				    vbs * 1000 * 1000 / (8 * width) /
323f7018c21STomi Valkeinen 				    mclk_freq;
324f7018c21STomi Valkeinen 			cpm_us =
325f7018c21STomi Valkeinen 			    crtpagemiss * pagemiss * 1000 * 1000 / mclk_freq;
326f7018c21STomi Valkeinen 			us_crt =
327f7018c21STomi Valkeinen 			    us_video + video_fill_us + cpm_us + us_m + us_n +
328f7018c21STomi Valkeinen 			    us_p;
329f7018c21STomi Valkeinen 			clwm = us_crt * crtc_drain_rate / (1000 * 1000);
330f7018c21STomi Valkeinen 			clwm++;
331f7018c21STomi Valkeinen 		} else {
332f7018c21STomi Valkeinen 			crtc_drain_rate = pclk_freq * bpp / 8;
333f7018c21STomi Valkeinen 			crtpagemiss = 2;
334f7018c21STomi Valkeinen 			crtpagemiss += 1;
335f7018c21STomi Valkeinen 			cpm_us =
336f7018c21STomi Valkeinen 			    crtpagemiss * pagemiss * 1000 * 1000 / mclk_freq;
337f7018c21STomi Valkeinen 			us_crt = cpm_us + us_m + us_n + us_p;
338f7018c21STomi Valkeinen 			clwm = us_crt * crtc_drain_rate / (1000 * 1000);
339f7018c21STomi Valkeinen 			clwm++;
340f7018c21STomi Valkeinen 		}
341f7018c21STomi Valkeinen 		m1 = clwm + cbs - 512;
342f7018c21STomi Valkeinen 		p1 = m1 * pclk_freq / mclk_freq;
343f7018c21STomi Valkeinen 		p1 = p1 * bpp / 8;
344f7018c21STomi Valkeinen 		if ((p1 < m1) && (m1 > 0)) {
345f7018c21STomi Valkeinen 			fifo->valid = 0;
346f7018c21STomi Valkeinen 			found = 0;
347f7018c21STomi Valkeinen 			if (mclk_extra == 0)
348f7018c21STomi Valkeinen 				found = 1;
349f7018c21STomi Valkeinen 			mclk_extra--;
350f7018c21STomi Valkeinen 		} else if (video_enable) {
351f7018c21STomi Valkeinen 			if ((clwm > 511) || (vlwm > 255)) {
352f7018c21STomi Valkeinen 				fifo->valid = 0;
353f7018c21STomi Valkeinen 				found = 0;
354f7018c21STomi Valkeinen 				if (mclk_extra == 0)
355f7018c21STomi Valkeinen 					found = 1;
356f7018c21STomi Valkeinen 				mclk_extra--;
357f7018c21STomi Valkeinen 			}
358f7018c21STomi Valkeinen 		} else {
359f7018c21STomi Valkeinen 			if (clwm > 519) {
360f7018c21STomi Valkeinen 				fifo->valid = 0;
361f7018c21STomi Valkeinen 				found = 0;
362f7018c21STomi Valkeinen 				if (mclk_extra == 0)
363f7018c21STomi Valkeinen 					found = 1;
364f7018c21STomi Valkeinen 				mclk_extra--;
365f7018c21STomi Valkeinen 			}
366f7018c21STomi Valkeinen 		}
367f7018c21STomi Valkeinen 		if (clwm < 384)
368f7018c21STomi Valkeinen 			clwm = 384;
369f7018c21STomi Valkeinen 		if (vlwm < 128)
370f7018c21STomi Valkeinen 			vlwm = 128;
371f7018c21STomi Valkeinen 		data = (int)(clwm);
372f7018c21STomi Valkeinen 		fifo->graphics_lwm = data;
373f7018c21STomi Valkeinen 		fifo->graphics_burst_size = 128;
374f7018c21STomi Valkeinen 		data = (int)((vlwm + 15));
375f7018c21STomi Valkeinen 		fifo->video_lwm = data;
376f7018c21STomi Valkeinen 		fifo->video_burst_size = vbs;
377f7018c21STomi Valkeinen 	}
378f7018c21STomi Valkeinen }
379f7018c21STomi Valkeinen 
nv4UpdateArbitrationSettings(unsigned VClk,unsigned pixelDepth,unsigned * burst,unsigned * lwm,struct nvidia_par * par)380f7018c21STomi Valkeinen static void nv4UpdateArbitrationSettings(unsigned VClk,
381f7018c21STomi Valkeinen 					 unsigned pixelDepth,
382f7018c21STomi Valkeinen 					 unsigned *burst,
383f7018c21STomi Valkeinen 					 unsigned *lwm, struct nvidia_par *par)
384f7018c21STomi Valkeinen {
385f7018c21STomi Valkeinen 	nv4_fifo_info fifo_data;
386f7018c21STomi Valkeinen 	nv4_sim_state sim_data;
387f7018c21STomi Valkeinen 	unsigned int MClk, NVClk, cfg1;
388f7018c21STomi Valkeinen 
389f7018c21STomi Valkeinen 	nvGetClocks(par, &MClk, &NVClk);
390f7018c21STomi Valkeinen 
391f7018c21STomi Valkeinen 	cfg1 = NV_RD32(par->PFB, 0x00000204);
392f7018c21STomi Valkeinen 	sim_data.pix_bpp = (char)pixelDepth;
393f7018c21STomi Valkeinen 	sim_data.enable_video = 0;
394f7018c21STomi Valkeinen 	sim_data.enable_mp = 0;
395f7018c21STomi Valkeinen 	sim_data.memory_width = (NV_RD32(par->PEXTDEV, 0x0000) & 0x10) ?
396f7018c21STomi Valkeinen 	    128 : 64;
397f7018c21STomi Valkeinen 	sim_data.mem_latency = (char)cfg1 & 0x0F;
398f7018c21STomi Valkeinen 	sim_data.mem_aligned = 1;
399f7018c21STomi Valkeinen 	sim_data.mem_page_miss =
400f7018c21STomi Valkeinen 	    (char)(((cfg1 >> 4) & 0x0F) + ((cfg1 >> 31) & 0x01));
401f7018c21STomi Valkeinen 	sim_data.gr_during_vid = 0;
402f7018c21STomi Valkeinen 	sim_data.pclk_khz = VClk;
403f7018c21STomi Valkeinen 	sim_data.mclk_khz = MClk;
404f7018c21STomi Valkeinen 	sim_data.nvclk_khz = NVClk;
405f7018c21STomi Valkeinen 	nv4CalcArbitration(&fifo_data, &sim_data);
406f7018c21STomi Valkeinen 	if (fifo_data.valid) {
407f7018c21STomi Valkeinen 		int b = fifo_data.graphics_burst_size >> 4;
408f7018c21STomi Valkeinen 		*burst = 0;
409f7018c21STomi Valkeinen 		while (b >>= 1)
410f7018c21STomi Valkeinen 			(*burst)++;
411f7018c21STomi Valkeinen 		*lwm = fifo_data.graphics_lwm >> 3;
412f7018c21STomi Valkeinen 	}
413f7018c21STomi Valkeinen }
414f7018c21STomi Valkeinen 
nv10CalcArbitration(nv10_fifo_info * fifo,nv10_sim_state * arb)415f7018c21STomi Valkeinen static void nv10CalcArbitration(nv10_fifo_info * fifo, nv10_sim_state * arb)
416f7018c21STomi Valkeinen {
417f7018c21STomi Valkeinen 	int data, pagemiss, width, video_enable, bpp;
418f7018c21STomi Valkeinen 	int nvclks, mclks, pclks, vpagemiss, crtpagemiss;
419f7018c21STomi Valkeinen 	int nvclk_fill;
420f7018c21STomi Valkeinen 	int found, mclk_extra, mclk_loop, cbs, m1;
421f7018c21STomi Valkeinen 	int mclk_freq, pclk_freq, nvclk_freq, mp_enable;
422f7018c21STomi Valkeinen 	int us_m, us_m_min, us_n, us_p, crtc_drain_rate;
423f7018c21STomi Valkeinen 	int vus_m;
424f7018c21STomi Valkeinen 	int vpm_us, us_video, cpm_us, us_crt, clwm;
425f7018c21STomi Valkeinen 	int clwm_rnd_down;
426f7018c21STomi Valkeinen 	int m2us, us_pipe_min, p1clk, p2;
427f7018c21STomi Valkeinen 	int min_mclk_extra;
428f7018c21STomi Valkeinen 	int us_min_mclk_extra;
429f7018c21STomi Valkeinen 
430f7018c21STomi Valkeinen 	fifo->valid = 1;
431f7018c21STomi Valkeinen 	pclk_freq = arb->pclk_khz;	/* freq in KHz */
432f7018c21STomi Valkeinen 	mclk_freq = arb->mclk_khz;
433f7018c21STomi Valkeinen 	nvclk_freq = arb->nvclk_khz;
434f7018c21STomi Valkeinen 	pagemiss = arb->mem_page_miss;
435f7018c21STomi Valkeinen 	width = arb->memory_width / 64;
436f7018c21STomi Valkeinen 	video_enable = arb->enable_video;
437f7018c21STomi Valkeinen 	bpp = arb->pix_bpp;
438f7018c21STomi Valkeinen 	mp_enable = arb->enable_mp;
439f7018c21STomi Valkeinen 	clwm = 0;
440f7018c21STomi Valkeinen 
441f7018c21STomi Valkeinen 	cbs = 512;
442f7018c21STomi Valkeinen 
443f7018c21STomi Valkeinen 	pclks = 4;	/* lwm detect. */
444f7018c21STomi Valkeinen 
445f7018c21STomi Valkeinen 	nvclks = 3;	/* lwm -> sync. */
446f7018c21STomi Valkeinen 	nvclks += 2;	/* fbi bus cycles (1 req + 1 busy) */
447f7018c21STomi Valkeinen 	/* 2 edge sync.  may be very close to edge so just put one. */
448f7018c21STomi Valkeinen 	mclks = 1;
449f7018c21STomi Valkeinen 	mclks += 1;	/* arb_hp_req */
450f7018c21STomi Valkeinen 	mclks += 5;	/* ap_hp_req   tiling pipeline */
451f7018c21STomi Valkeinen 
452f7018c21STomi Valkeinen 	mclks += 2;	/* tc_req     latency fifo */
453f7018c21STomi Valkeinen 	mclks += 2;	/* fb_cas_n_  memory request to fbio block */
454f7018c21STomi Valkeinen 	mclks += 7;	/* sm_d_rdv   data returned from fbio block */
455f7018c21STomi Valkeinen 
456f7018c21STomi Valkeinen 	/* fb.rd.d.Put_gc   need to accumulate 256 bits for read */
457f7018c21STomi Valkeinen 	if (arb->memory_type == 0)
458f7018c21STomi Valkeinen 		if (arb->memory_width == 64)	/* 64 bit bus */
459f7018c21STomi Valkeinen 			mclks += 4;
460f7018c21STomi Valkeinen 		else
461f7018c21STomi Valkeinen 			mclks += 2;
462f7018c21STomi Valkeinen 	else if (arb->memory_width == 64)	/* 64 bit bus */
463f7018c21STomi Valkeinen 		mclks += 2;
464f7018c21STomi Valkeinen 	else
465f7018c21STomi Valkeinen 		mclks += 1;
466f7018c21STomi Valkeinen 
467f7018c21STomi Valkeinen 	if ((!video_enable) && (arb->memory_width == 128)) {
468f7018c21STomi Valkeinen 		mclk_extra = (bpp == 32) ? 31 : 42;	/* Margin of error */
469f7018c21STomi Valkeinen 		min_mclk_extra = 17;
470f7018c21STomi Valkeinen 	} else {
471f7018c21STomi Valkeinen 		mclk_extra = (bpp == 32) ? 8 : 4;	/* Margin of error */
472f7018c21STomi Valkeinen 		/* mclk_extra = 4; *//* Margin of error */
473f7018c21STomi Valkeinen 		min_mclk_extra = 18;
474f7018c21STomi Valkeinen 	}
475f7018c21STomi Valkeinen 
476f7018c21STomi Valkeinen 	/* 2 edge sync.  may be very close to edge so just put one. */
477f7018c21STomi Valkeinen 	nvclks += 1;
478f7018c21STomi Valkeinen 	nvclks += 1;		/* fbi_d_rdv_n */
479f7018c21STomi Valkeinen 	nvclks += 1;		/* Fbi_d_rdata */
480f7018c21STomi Valkeinen 	nvclks += 1;		/* crtfifo load */
481f7018c21STomi Valkeinen 
482f7018c21STomi Valkeinen 	if (mp_enable)
483f7018c21STomi Valkeinen 		mclks += 4;	/* Mp can get in with a burst of 8. */
484f7018c21STomi Valkeinen 	/* Extra clocks determined by heuristics */
485f7018c21STomi Valkeinen 
486f7018c21STomi Valkeinen 	nvclks += 0;
487f7018c21STomi Valkeinen 	pclks += 0;
488f7018c21STomi Valkeinen 	found = 0;
489f7018c21STomi Valkeinen 	while (found != 1) {
490f7018c21STomi Valkeinen 		fifo->valid = 1;
491f7018c21STomi Valkeinen 		found = 1;
492f7018c21STomi Valkeinen 		mclk_loop = mclks + mclk_extra;
493f7018c21STomi Valkeinen 		/* Mclk latency in us */
494f7018c21STomi Valkeinen 		us_m = mclk_loop * 1000 * 1000 / mclk_freq;
495f7018c21STomi Valkeinen 		/* Minimum Mclk latency in us */
496f7018c21STomi Valkeinen 		us_m_min = mclks * 1000 * 1000 / mclk_freq;
497f7018c21STomi Valkeinen 		us_min_mclk_extra = min_mclk_extra * 1000 * 1000 / mclk_freq;
498f7018c21STomi Valkeinen 		/* nvclk latency in us */
499f7018c21STomi Valkeinen 		us_n = nvclks * 1000 * 1000 / nvclk_freq;
500f7018c21STomi Valkeinen 		/* nvclk latency in us */
501f7018c21STomi Valkeinen 		us_p = pclks * 1000 * 1000 / pclk_freq;
502f7018c21STomi Valkeinen 		us_pipe_min = us_m_min + us_n + us_p;
503f7018c21STomi Valkeinen 
504f7018c21STomi Valkeinen 		/* Mclk latency in us */
505f7018c21STomi Valkeinen 		vus_m = mclk_loop * 1000 * 1000 / mclk_freq;
506f7018c21STomi Valkeinen 
507f7018c21STomi Valkeinen 		if (video_enable) {
508f7018c21STomi Valkeinen 			crtc_drain_rate = pclk_freq * bpp / 8;	/* MB/s */
509f7018c21STomi Valkeinen 
510f7018c21STomi Valkeinen 			vpagemiss = 1;	/* self generating page miss */
511f7018c21STomi Valkeinen 			vpagemiss += 1;	/* One higher priority before */
512f7018c21STomi Valkeinen 
513f7018c21STomi Valkeinen 			crtpagemiss = 2;	/* self generating page miss */
514f7018c21STomi Valkeinen 			if (mp_enable)
515f7018c21STomi Valkeinen 				crtpagemiss += 1;	/* if MA0 conflict */
516f7018c21STomi Valkeinen 
517f7018c21STomi Valkeinen 			vpm_us =
518f7018c21STomi Valkeinen 			    (vpagemiss * pagemiss) * 1000 * 1000 / mclk_freq;
519f7018c21STomi Valkeinen 
520f7018c21STomi Valkeinen 			/* Video has separate read return path */
521f7018c21STomi Valkeinen 			us_video = vpm_us + vus_m;
522f7018c21STomi Valkeinen 
523f7018c21STomi Valkeinen 			cpm_us =
524f7018c21STomi Valkeinen 			    crtpagemiss * pagemiss * 1000 * 1000 / mclk_freq;
525f7018c21STomi Valkeinen 			/* Wait for video */
526f7018c21STomi Valkeinen 			us_crt = us_video
527f7018c21STomi Valkeinen 			    + cpm_us	/* CRT Page miss */
528f7018c21STomi Valkeinen 			    + us_m + us_n + us_p	/* other latency */
529f7018c21STomi Valkeinen 			    ;
530f7018c21STomi Valkeinen 
531f7018c21STomi Valkeinen 			clwm = us_crt * crtc_drain_rate / (1000 * 1000);
532f7018c21STomi Valkeinen 			/* fixed point <= float_point - 1.  Fixes that */
533f7018c21STomi Valkeinen 			clwm++;
534f7018c21STomi Valkeinen 		} else {
535f7018c21STomi Valkeinen 		    /* bpp * pclk/8 */
536f7018c21STomi Valkeinen 			crtc_drain_rate = pclk_freq * bpp / 8;
537f7018c21STomi Valkeinen 
538f7018c21STomi Valkeinen 			crtpagemiss = 1;	/* self generating page miss */
539f7018c21STomi Valkeinen 			crtpagemiss += 1;	/* MA0 page miss */
540f7018c21STomi Valkeinen 			if (mp_enable)
541f7018c21STomi Valkeinen 				crtpagemiss += 1;	/* if MA0 conflict */
542f7018c21STomi Valkeinen 			cpm_us =
543f7018c21STomi Valkeinen 			    crtpagemiss * pagemiss * 1000 * 1000 / mclk_freq;
544f7018c21STomi Valkeinen 			us_crt = cpm_us + us_m + us_n + us_p;
545f7018c21STomi Valkeinen 			clwm = us_crt * crtc_drain_rate / (1000 * 1000);
546f7018c21STomi Valkeinen 			/* fixed point <= float_point - 1.  Fixes that */
547f7018c21STomi Valkeinen 			clwm++;
548f7018c21STomi Valkeinen 
549f7018c21STomi Valkeinen 			/* Finally, a heuristic check when width == 64 bits */
550f7018c21STomi Valkeinen 			if (width == 1) {
551f7018c21STomi Valkeinen 				nvclk_fill = nvclk_freq * 8;
552f7018c21STomi Valkeinen 				if (crtc_drain_rate * 100 >= nvclk_fill * 102)
553f7018c21STomi Valkeinen 					/*Large number to fail */
554f7018c21STomi Valkeinen 					clwm = 0xfff;
555f7018c21STomi Valkeinen 
556f7018c21STomi Valkeinen 				else if (crtc_drain_rate * 100 >=
557f7018c21STomi Valkeinen 					 nvclk_fill * 98) {
558f7018c21STomi Valkeinen 					clwm = 1024;
559f7018c21STomi Valkeinen 					cbs = 512;
560f7018c21STomi Valkeinen 				}
561f7018c21STomi Valkeinen 			}
562f7018c21STomi Valkeinen 		}
563f7018c21STomi Valkeinen 
564f7018c21STomi Valkeinen 		/*
565f7018c21STomi Valkeinen 		   Overfill check:
566f7018c21STomi Valkeinen 		 */
567f7018c21STomi Valkeinen 
568f7018c21STomi Valkeinen 		clwm_rnd_down = ((int)clwm / 8) * 8;
569f7018c21STomi Valkeinen 		if (clwm_rnd_down < clwm)
570f7018c21STomi Valkeinen 			clwm += 8;
571f7018c21STomi Valkeinen 
572f7018c21STomi Valkeinen 		m1 = clwm + cbs - 1024;	/* Amount of overfill */
573f7018c21STomi Valkeinen 		m2us = us_pipe_min + us_min_mclk_extra;
574f7018c21STomi Valkeinen 
575f7018c21STomi Valkeinen 		/* pclk cycles to drain */
576f7018c21STomi Valkeinen 		p1clk = m2us * pclk_freq / (1000 * 1000);
577f7018c21STomi Valkeinen 		p2 = p1clk * bpp / 8;	/* bytes drained. */
578f7018c21STomi Valkeinen 
579f7018c21STomi Valkeinen 		if ((p2 < m1) && (m1 > 0)) {
580f7018c21STomi Valkeinen 			fifo->valid = 0;
581f7018c21STomi Valkeinen 			found = 0;
582f7018c21STomi Valkeinen 			if (min_mclk_extra == 0) {
583f7018c21STomi Valkeinen 				if (cbs <= 32) {
584f7018c21STomi Valkeinen 					/* Can't adjust anymore! */
585f7018c21STomi Valkeinen 					found = 1;
586f7018c21STomi Valkeinen 				} else {
587f7018c21STomi Valkeinen 					/* reduce the burst size */
588f7018c21STomi Valkeinen 					cbs = cbs / 2;
589f7018c21STomi Valkeinen 				}
590f7018c21STomi Valkeinen 			} else {
591f7018c21STomi Valkeinen 				min_mclk_extra--;
592f7018c21STomi Valkeinen 			}
593f7018c21STomi Valkeinen 		} else {
594f7018c21STomi Valkeinen 			if (clwm > 1023) {	/* Have some margin */
595f7018c21STomi Valkeinen 				fifo->valid = 0;
596f7018c21STomi Valkeinen 				found = 0;
597f7018c21STomi Valkeinen 				if (min_mclk_extra == 0)
598f7018c21STomi Valkeinen 					/* Can't adjust anymore! */
599f7018c21STomi Valkeinen 					found = 1;
600f7018c21STomi Valkeinen 				else
601f7018c21STomi Valkeinen 					min_mclk_extra--;
602f7018c21STomi Valkeinen 			}
603f7018c21STomi Valkeinen 		}
604f7018c21STomi Valkeinen 
605f7018c21STomi Valkeinen 		if (clwm < (1024 - cbs + 8))
606f7018c21STomi Valkeinen 			clwm = 1024 - cbs + 8;
607f7018c21STomi Valkeinen 		data = (int)(clwm);
608f7018c21STomi Valkeinen 		/*  printf("CRT LWM: %f bytes, prog: 0x%x, bs: 256\n",
609f7018c21STomi Valkeinen 		    clwm, data ); */
610f7018c21STomi Valkeinen 		fifo->graphics_lwm = data;
611f7018c21STomi Valkeinen 		fifo->graphics_burst_size = cbs;
612f7018c21STomi Valkeinen 
613f7018c21STomi Valkeinen 		fifo->video_lwm = 1024;
614f7018c21STomi Valkeinen 		fifo->video_burst_size = 512;
615f7018c21STomi Valkeinen 	}
616f7018c21STomi Valkeinen }
617f7018c21STomi Valkeinen 
nv10UpdateArbitrationSettings(unsigned VClk,unsigned pixelDepth,unsigned * burst,unsigned * lwm,struct nvidia_par * par)618f7018c21STomi Valkeinen static void nv10UpdateArbitrationSettings(unsigned VClk,
619f7018c21STomi Valkeinen 					  unsigned pixelDepth,
620f7018c21STomi Valkeinen 					  unsigned *burst,
621f7018c21STomi Valkeinen 					  unsigned *lwm,
622f7018c21STomi Valkeinen 					  struct nvidia_par *par)
623f7018c21STomi Valkeinen {
624f7018c21STomi Valkeinen 	nv10_fifo_info fifo_data;
625f7018c21STomi Valkeinen 	nv10_sim_state sim_data;
626f7018c21STomi Valkeinen 	unsigned int MClk, NVClk, cfg1;
627f7018c21STomi Valkeinen 
628f7018c21STomi Valkeinen 	nvGetClocks(par, &MClk, &NVClk);
629f7018c21STomi Valkeinen 
630f7018c21STomi Valkeinen 	cfg1 = NV_RD32(par->PFB, 0x0204);
631f7018c21STomi Valkeinen 	sim_data.pix_bpp = (char)pixelDepth;
632f7018c21STomi Valkeinen 	sim_data.enable_video = 1;
633f7018c21STomi Valkeinen 	sim_data.enable_mp = 0;
634f7018c21STomi Valkeinen 	sim_data.memory_type = (NV_RD32(par->PFB, 0x0200) & 0x01) ? 1 : 0;
635f7018c21STomi Valkeinen 	sim_data.memory_width = (NV_RD32(par->PEXTDEV, 0x0000) & 0x10) ?
636f7018c21STomi Valkeinen 	    128 : 64;
637f7018c21STomi Valkeinen 	sim_data.mem_latency = (char)cfg1 & 0x0F;
638f7018c21STomi Valkeinen 	sim_data.mem_aligned = 1;
639f7018c21STomi Valkeinen 	sim_data.mem_page_miss =
640f7018c21STomi Valkeinen 	    (char)(((cfg1 >> 4) & 0x0F) + ((cfg1 >> 31) & 0x01));
641f7018c21STomi Valkeinen 	sim_data.gr_during_vid = 0;
642f7018c21STomi Valkeinen 	sim_data.pclk_khz = VClk;
643f7018c21STomi Valkeinen 	sim_data.mclk_khz = MClk;
644f7018c21STomi Valkeinen 	sim_data.nvclk_khz = NVClk;
645f7018c21STomi Valkeinen 	nv10CalcArbitration(&fifo_data, &sim_data);
646f7018c21STomi Valkeinen 	if (fifo_data.valid) {
647f7018c21STomi Valkeinen 		int b = fifo_data.graphics_burst_size >> 4;
648f7018c21STomi Valkeinen 		*burst = 0;
649f7018c21STomi Valkeinen 		while (b >>= 1)
650f7018c21STomi Valkeinen 			(*burst)++;
651f7018c21STomi Valkeinen 		*lwm = fifo_data.graphics_lwm >> 3;
652f7018c21STomi Valkeinen 	}
653f7018c21STomi Valkeinen }
654f7018c21STomi Valkeinen 
nv30UpdateArbitrationSettings(struct nvidia_par * par,unsigned int * burst,unsigned int * lwm)655f7018c21STomi Valkeinen static void nv30UpdateArbitrationSettings (
656f7018c21STomi Valkeinen     struct nvidia_par *par,
657f7018c21STomi Valkeinen     unsigned int      *burst,
658f7018c21STomi Valkeinen     unsigned int      *lwm
659f7018c21STomi Valkeinen )
660f7018c21STomi Valkeinen {
661f7018c21STomi Valkeinen     unsigned int MClk, NVClk;
662f7018c21STomi Valkeinen     unsigned int fifo_size, burst_size, graphics_lwm;
663f7018c21STomi Valkeinen 
664f7018c21STomi Valkeinen     fifo_size = 2048;
665f7018c21STomi Valkeinen     burst_size = 512;
666f7018c21STomi Valkeinen     graphics_lwm = fifo_size - burst_size;
667f7018c21STomi Valkeinen 
668f7018c21STomi Valkeinen     nvGetClocks(par, &MClk, &NVClk);
669f7018c21STomi Valkeinen 
670f7018c21STomi Valkeinen     *burst = 0;
671f7018c21STomi Valkeinen     burst_size >>= 5;
672f7018c21STomi Valkeinen     while(burst_size >>= 1) (*burst)++;
673f7018c21STomi Valkeinen     *lwm = graphics_lwm >> 3;
674f7018c21STomi Valkeinen }
675f7018c21STomi Valkeinen 
nForceUpdateArbitrationSettings(unsigned VClk,unsigned pixelDepth,unsigned * burst,unsigned * lwm,struct nvidia_par * par)676f7018c21STomi Valkeinen static void nForceUpdateArbitrationSettings(unsigned VClk,
677f7018c21STomi Valkeinen 					    unsigned pixelDepth,
678f7018c21STomi Valkeinen 					    unsigned *burst,
679f7018c21STomi Valkeinen 					    unsigned *lwm,
680f7018c21STomi Valkeinen 					    struct nvidia_par *par)
681f7018c21STomi Valkeinen {
682f7018c21STomi Valkeinen 	nv10_fifo_info fifo_data;
683f7018c21STomi Valkeinen 	nv10_sim_state sim_data;
684f7018c21STomi Valkeinen 	unsigned int M, N, P, pll, MClk, NVClk, memctrl;
685f7018c21STomi Valkeinen 	struct pci_dev *dev;
6865ceae169SSinan Kaya 	int domain = pci_domain_nr(par->pci_dev->bus);
687f7018c21STomi Valkeinen 
688f7018c21STomi Valkeinen 	if ((par->Chipset & 0x0FF0) == 0x01A0) {
689f7018c21STomi Valkeinen 		unsigned int uMClkPostDiv;
6905ceae169SSinan Kaya 		dev = pci_get_domain_bus_and_slot(domain, 0, 3);
691f7018c21STomi Valkeinen 		pci_read_config_dword(dev, 0x6C, &uMClkPostDiv);
692f7018c21STomi Valkeinen 		uMClkPostDiv = (uMClkPostDiv >> 8) & 0xf;
693f7018c21STomi Valkeinen 
694f7018c21STomi Valkeinen 		if (!uMClkPostDiv)
695f7018c21STomi Valkeinen 			uMClkPostDiv = 4;
696f7018c21STomi Valkeinen 		MClk = 400000 / uMClkPostDiv;
697f7018c21STomi Valkeinen 	} else {
6985ceae169SSinan Kaya 		dev = pci_get_domain_bus_and_slot(domain, 0, 5);
699f7018c21STomi Valkeinen 		pci_read_config_dword(dev, 0x4c, &MClk);
700f7018c21STomi Valkeinen 		MClk /= 1000;
701f7018c21STomi Valkeinen 	}
702f7018c21STomi Valkeinen 	pci_dev_put(dev);
703f7018c21STomi Valkeinen 	pll = NV_RD32(par->PRAMDAC0, 0x0500);
704f7018c21STomi Valkeinen 	M = (pll >> 0) & 0xFF;
705f7018c21STomi Valkeinen 	N = (pll >> 8) & 0xFF;
706f7018c21STomi Valkeinen 	P = (pll >> 16) & 0x0F;
707f7018c21STomi Valkeinen 	NVClk = (N * par->CrystalFreqKHz / M) >> P;
708f7018c21STomi Valkeinen 	sim_data.pix_bpp = (char)pixelDepth;
709f7018c21STomi Valkeinen 	sim_data.enable_video = 0;
710f7018c21STomi Valkeinen 	sim_data.enable_mp = 0;
7115ceae169SSinan Kaya 	dev = pci_get_domain_bus_and_slot(domain, 0, 1);
712f7018c21STomi Valkeinen 	pci_read_config_dword(dev, 0x7C, &sim_data.memory_type);
713f7018c21STomi Valkeinen 	pci_dev_put(dev);
714f7018c21STomi Valkeinen 	sim_data.memory_type = (sim_data.memory_type >> 12) & 1;
715f7018c21STomi Valkeinen 	sim_data.memory_width = 64;
716f7018c21STomi Valkeinen 
7175ceae169SSinan Kaya 	dev = pci_get_domain_bus_and_slot(domain, 0, 3);
718f7018c21STomi Valkeinen 	pci_read_config_dword(dev, 0, &memctrl);
719f7018c21STomi Valkeinen 	pci_dev_put(dev);
720f7018c21STomi Valkeinen 	memctrl >>= 16;
721f7018c21STomi Valkeinen 
722f7018c21STomi Valkeinen 	if ((memctrl == 0x1A9) || (memctrl == 0x1AB) || (memctrl == 0x1ED)) {
723f7018c21STomi Valkeinen 		u32 dimm[3];
724f7018c21STomi Valkeinen 
7255ceae169SSinan Kaya 		dev = pci_get_domain_bus_and_slot(domain, 0, 2);
726f7018c21STomi Valkeinen 		pci_read_config_dword(dev, 0x40, &dimm[0]);
727f7018c21STomi Valkeinen 		dimm[0] = (dimm[0] >> 8) & 0x4f;
728f7018c21STomi Valkeinen 		pci_read_config_dword(dev, 0x44, &dimm[1]);
729f7018c21STomi Valkeinen 		dimm[1] = (dimm[1] >> 8) & 0x4f;
730f7018c21STomi Valkeinen 		pci_read_config_dword(dev, 0x48, &dimm[2]);
731f7018c21STomi Valkeinen 		dimm[2] = (dimm[2] >> 8) & 0x4f;
732f7018c21STomi Valkeinen 
733f7018c21STomi Valkeinen 		if ((dimm[0] + dimm[1]) != dimm[2]) {
734f7018c21STomi Valkeinen 			printk("nvidiafb: your nForce DIMMs are not arranged "
735f7018c21STomi Valkeinen 			       "in optimal banks!\n");
736f7018c21STomi Valkeinen 		}
737f7018c21STomi Valkeinen 		pci_dev_put(dev);
738f7018c21STomi Valkeinen 	}
739f7018c21STomi Valkeinen 
740f7018c21STomi Valkeinen 	sim_data.mem_latency = 3;
741f7018c21STomi Valkeinen 	sim_data.mem_aligned = 1;
742f7018c21STomi Valkeinen 	sim_data.mem_page_miss = 10;
743f7018c21STomi Valkeinen 	sim_data.gr_during_vid = 0;
744f7018c21STomi Valkeinen 	sim_data.pclk_khz = VClk;
745f7018c21STomi Valkeinen 	sim_data.mclk_khz = MClk;
746f7018c21STomi Valkeinen 	sim_data.nvclk_khz = NVClk;
747f7018c21STomi Valkeinen 	nv10CalcArbitration(&fifo_data, &sim_data);
748f7018c21STomi Valkeinen 	if (fifo_data.valid) {
749f7018c21STomi Valkeinen 		int b = fifo_data.graphics_burst_size >> 4;
750f7018c21STomi Valkeinen 		*burst = 0;
751f7018c21STomi Valkeinen 		while (b >>= 1)
752f7018c21STomi Valkeinen 			(*burst)++;
753f7018c21STomi Valkeinen 		*lwm = fifo_data.graphics_lwm >> 3;
754f7018c21STomi Valkeinen 	}
755f7018c21STomi Valkeinen }
756f7018c21STomi Valkeinen 
757f7018c21STomi Valkeinen /****************************************************************************\
758f7018c21STomi Valkeinen *                                                                            *
759f7018c21STomi Valkeinen *                          RIVA Mode State Routines                          *
760f7018c21STomi Valkeinen *                                                                            *
761f7018c21STomi Valkeinen \****************************************************************************/
762f7018c21STomi Valkeinen 
763f7018c21STomi Valkeinen /*
764f7018c21STomi Valkeinen  * Calculate the Video Clock parameters for the PLL.
765f7018c21STomi Valkeinen  */
CalcVClock(int clockIn,int * clockOut,u32 * pllOut,struct nvidia_par * par)766f7018c21STomi Valkeinen static void CalcVClock(int clockIn,
767f7018c21STomi Valkeinen 		       int *clockOut, u32 * pllOut, struct nvidia_par *par)
768f7018c21STomi Valkeinen {
769f7018c21STomi Valkeinen 	unsigned lowM, highM;
770f7018c21STomi Valkeinen 	unsigned DeltaNew, DeltaOld;
771f7018c21STomi Valkeinen 	unsigned VClk, Freq;
772f7018c21STomi Valkeinen 	unsigned M, N, P;
773f7018c21STomi Valkeinen 
774f7018c21STomi Valkeinen 	DeltaOld = 0xFFFFFFFF;
775f7018c21STomi Valkeinen 
776f7018c21STomi Valkeinen 	VClk = (unsigned)clockIn;
777f7018c21STomi Valkeinen 
778f7018c21STomi Valkeinen 	if (par->CrystalFreqKHz == 13500) {
779f7018c21STomi Valkeinen 		lowM = 7;
780f7018c21STomi Valkeinen 		highM = 13;
781f7018c21STomi Valkeinen 	} else {
782f7018c21STomi Valkeinen 		lowM = 8;
783f7018c21STomi Valkeinen 		highM = 14;
784f7018c21STomi Valkeinen 	}
785f7018c21STomi Valkeinen 
786f7018c21STomi Valkeinen 	for (P = 0; P <= 4; P++) {
787f7018c21STomi Valkeinen 		Freq = VClk << P;
788f7018c21STomi Valkeinen 		if ((Freq >= 128000) && (Freq <= 350000)) {
789f7018c21STomi Valkeinen 			for (M = lowM; M <= highM; M++) {
790f7018c21STomi Valkeinen 				N = ((VClk << P) * M) / par->CrystalFreqKHz;
791f7018c21STomi Valkeinen 				if (N <= 255) {
792f7018c21STomi Valkeinen 					Freq =
793f7018c21STomi Valkeinen 					    ((par->CrystalFreqKHz * N) /
794f7018c21STomi Valkeinen 					     M) >> P;
795f7018c21STomi Valkeinen 					if (Freq > VClk)
796f7018c21STomi Valkeinen 						DeltaNew = Freq - VClk;
797f7018c21STomi Valkeinen 					else
798f7018c21STomi Valkeinen 						DeltaNew = VClk - Freq;
799f7018c21STomi Valkeinen 					if (DeltaNew < DeltaOld) {
800f7018c21STomi Valkeinen 						*pllOut =
801f7018c21STomi Valkeinen 						    (P << 16) | (N << 8) | M;
802f7018c21STomi Valkeinen 						*clockOut = Freq;
803f7018c21STomi Valkeinen 						DeltaOld = DeltaNew;
804f7018c21STomi Valkeinen 					}
805f7018c21STomi Valkeinen 				}
806f7018c21STomi Valkeinen 			}
807f7018c21STomi Valkeinen 		}
808f7018c21STomi Valkeinen 	}
809f7018c21STomi Valkeinen }
810f7018c21STomi Valkeinen 
CalcVClock2Stage(int clockIn,int * clockOut,u32 * pllOut,u32 * pllBOut,struct nvidia_par * par)811f7018c21STomi Valkeinen static void CalcVClock2Stage(int clockIn,
812f7018c21STomi Valkeinen 			     int *clockOut,
813f7018c21STomi Valkeinen 			     u32 * pllOut,
814f7018c21STomi Valkeinen 			     u32 * pllBOut, struct nvidia_par *par)
815f7018c21STomi Valkeinen {
816f7018c21STomi Valkeinen 	unsigned DeltaNew, DeltaOld;
817f7018c21STomi Valkeinen 	unsigned VClk, Freq;
818f7018c21STomi Valkeinen 	unsigned M, N, P;
819f7018c21STomi Valkeinen 
820f7018c21STomi Valkeinen 	DeltaOld = 0xFFFFFFFF;
821f7018c21STomi Valkeinen 
822f7018c21STomi Valkeinen 	*pllBOut = 0x80000401;	/* fixed at x4 for now */
823f7018c21STomi Valkeinen 
824f7018c21STomi Valkeinen 	VClk = (unsigned)clockIn;
825f7018c21STomi Valkeinen 
826f7018c21STomi Valkeinen 	for (P = 0; P <= 6; P++) {
827f7018c21STomi Valkeinen 		Freq = VClk << P;
828f7018c21STomi Valkeinen 		if ((Freq >= 400000) && (Freq <= 1000000)) {
829f7018c21STomi Valkeinen 			for (M = 1; M <= 13; M++) {
830f7018c21STomi Valkeinen 				N = ((VClk << P) * M) /
831f7018c21STomi Valkeinen 				    (par->CrystalFreqKHz << 2);
832f7018c21STomi Valkeinen 				if ((N >= 5) && (N <= 255)) {
833f7018c21STomi Valkeinen 					Freq =
834f7018c21STomi Valkeinen 					    (((par->CrystalFreqKHz << 2) * N) /
835f7018c21STomi Valkeinen 					     M) >> P;
836f7018c21STomi Valkeinen 					if (Freq > VClk)
837f7018c21STomi Valkeinen 						DeltaNew = Freq - VClk;
838f7018c21STomi Valkeinen 					else
839f7018c21STomi Valkeinen 						DeltaNew = VClk - Freq;
840f7018c21STomi Valkeinen 					if (DeltaNew < DeltaOld) {
841f7018c21STomi Valkeinen 						*pllOut =
842f7018c21STomi Valkeinen 						    (P << 16) | (N << 8) | M;
843f7018c21STomi Valkeinen 						*clockOut = Freq;
844f7018c21STomi Valkeinen 						DeltaOld = DeltaNew;
845f7018c21STomi Valkeinen 					}
846f7018c21STomi Valkeinen 				}
847f7018c21STomi Valkeinen 			}
848f7018c21STomi Valkeinen 		}
849f7018c21STomi Valkeinen 	}
850f7018c21STomi Valkeinen }
851f7018c21STomi Valkeinen 
852f7018c21STomi Valkeinen /*
853f7018c21STomi Valkeinen  * Calculate extended mode parameters (SVGA) and save in a
854f7018c21STomi Valkeinen  * mode state structure.
855f7018c21STomi Valkeinen  */
NVCalcStateExt(struct nvidia_par * par,RIVA_HW_STATE * state,int bpp,int width,int hDisplaySize,int height,int dotClock,int flags)856f7018c21STomi Valkeinen void NVCalcStateExt(struct nvidia_par *par,
857f7018c21STomi Valkeinen 		    RIVA_HW_STATE * state,
858f7018c21STomi Valkeinen 		    int bpp,
859f7018c21STomi Valkeinen 		    int width,
860f7018c21STomi Valkeinen 		    int hDisplaySize, int height, int dotClock, int flags)
861f7018c21STomi Valkeinen {
862f7018c21STomi Valkeinen 	int pixelDepth, VClk = 0;
863f7018c21STomi Valkeinen 	/*
864f7018c21STomi Valkeinen 	 * Save mode parameters.
865f7018c21STomi Valkeinen 	 */
866f7018c21STomi Valkeinen 	state->bpp = bpp;	/* this is not bitsPerPixel, it's 8,15,16,32 */
867f7018c21STomi Valkeinen 	state->width = width;
868f7018c21STomi Valkeinen 	state->height = height;
869f7018c21STomi Valkeinen 	/*
870f7018c21STomi Valkeinen 	 * Extended RIVA registers.
871f7018c21STomi Valkeinen 	 */
872f7018c21STomi Valkeinen 	pixelDepth = (bpp + 1) / 8;
873f7018c21STomi Valkeinen 	if (par->twoStagePLL)
874f7018c21STomi Valkeinen 		CalcVClock2Stage(dotClock, &VClk, &state->pll, &state->pllB,
875f7018c21STomi Valkeinen 				 par);
876f7018c21STomi Valkeinen 	else
877f7018c21STomi Valkeinen 		CalcVClock(dotClock, &VClk, &state->pll, par);
878f7018c21STomi Valkeinen 
879f7018c21STomi Valkeinen 	switch (par->Architecture) {
880f7018c21STomi Valkeinen 	case NV_ARCH_04:
881f7018c21STomi Valkeinen 		nv4UpdateArbitrationSettings(VClk,
882f7018c21STomi Valkeinen 					     pixelDepth * 8,
883f7018c21STomi Valkeinen 					     &(state->arbitration0),
884f7018c21STomi Valkeinen 					     &(state->arbitration1), par);
885f7018c21STomi Valkeinen 		state->cursor0 = 0x00;
886f7018c21STomi Valkeinen 		state->cursor1 = 0xbC;
887f7018c21STomi Valkeinen 		if (flags & FB_VMODE_DOUBLE)
888f7018c21STomi Valkeinen 			state->cursor1 |= 2;
889f7018c21STomi Valkeinen 		state->cursor2 = 0x00000000;
890f7018c21STomi Valkeinen 		state->pllsel = 0x10000700;
891f7018c21STomi Valkeinen 		state->config = 0x00001114;
892f7018c21STomi Valkeinen 		state->general = bpp == 16 ? 0x00101100 : 0x00100100;
893f7018c21STomi Valkeinen 		state->repaint1 = hDisplaySize < 1280 ? 0x04 : 0x00;
894f7018c21STomi Valkeinen 		break;
895f7018c21STomi Valkeinen 	case NV_ARCH_40:
896f7018c21STomi Valkeinen 		if (!par->FlatPanel)
897f7018c21STomi Valkeinen 			state->control = NV_RD32(par->PRAMDAC0, 0x0580) &
898f7018c21STomi Valkeinen 				0xeffffeff;
899*df561f66SGustavo A. R. Silva 		fallthrough;
900f7018c21STomi Valkeinen 	case NV_ARCH_10:
901f7018c21STomi Valkeinen 	case NV_ARCH_20:
902f7018c21STomi Valkeinen 	case NV_ARCH_30:
903f7018c21STomi Valkeinen 	default:
904f7018c21STomi Valkeinen 		if ((par->Chipset & 0xfff0) == 0x0240 ||
905f7018c21STomi Valkeinen 		    (par->Chipset & 0xfff0) == 0x03d0) {
906f7018c21STomi Valkeinen 			state->arbitration0 = 256;
907f7018c21STomi Valkeinen 			state->arbitration1 = 0x0480;
908f7018c21STomi Valkeinen 		} else if (((par->Chipset & 0xffff) == 0x01A0) ||
909f7018c21STomi Valkeinen 		    ((par->Chipset & 0xffff) == 0x01f0)) {
910f7018c21STomi Valkeinen 			nForceUpdateArbitrationSettings(VClk,
911f7018c21STomi Valkeinen 							pixelDepth * 8,
912f7018c21STomi Valkeinen 							&(state->arbitration0),
913f7018c21STomi Valkeinen 							&(state->arbitration1),
914f7018c21STomi Valkeinen 							par);
915f7018c21STomi Valkeinen 		} else if (par->Architecture < NV_ARCH_30) {
916f7018c21STomi Valkeinen 			nv10UpdateArbitrationSettings(VClk,
917f7018c21STomi Valkeinen 						      pixelDepth * 8,
918f7018c21STomi Valkeinen 						      &(state->arbitration0),
919f7018c21STomi Valkeinen 						      &(state->arbitration1),
920f7018c21STomi Valkeinen 						      par);
921f7018c21STomi Valkeinen 		} else {
922f7018c21STomi Valkeinen 			nv30UpdateArbitrationSettings(par,
923f7018c21STomi Valkeinen 						      &(state->arbitration0),
924f7018c21STomi Valkeinen 						      &(state->arbitration1));
925f7018c21STomi Valkeinen 		}
926f7018c21STomi Valkeinen 
927f7018c21STomi Valkeinen 		state->cursor0 = 0x80 | (par->CursorStart >> 17);
928f7018c21STomi Valkeinen 		state->cursor1 = (par->CursorStart >> 11) << 2;
929f7018c21STomi Valkeinen 		state->cursor2 = par->CursorStart >> 24;
930f7018c21STomi Valkeinen 		if (flags & FB_VMODE_DOUBLE)
931f7018c21STomi Valkeinen 			state->cursor1 |= 2;
932f7018c21STomi Valkeinen 		state->pllsel = 0x10000700;
933f7018c21STomi Valkeinen 		state->config = NV_RD32(par->PFB, 0x00000200);
934f7018c21STomi Valkeinen 		state->general = bpp == 16 ? 0x00101100 : 0x00100100;
935f7018c21STomi Valkeinen 		state->repaint1 = hDisplaySize < 1280 ? 0x04 : 0x00;
936f7018c21STomi Valkeinen 		break;
937f7018c21STomi Valkeinen 	}
938f7018c21STomi Valkeinen 
939f7018c21STomi Valkeinen 	if (bpp != 8)		/* DirectColor */
940f7018c21STomi Valkeinen 		state->general |= 0x00000030;
941f7018c21STomi Valkeinen 
942f7018c21STomi Valkeinen 	state->repaint0 = (((width / 8) * pixelDepth) & 0x700) >> 3;
943f7018c21STomi Valkeinen 	state->pixel = (pixelDepth > 2) ? 3 : pixelDepth;
944f7018c21STomi Valkeinen }
945f7018c21STomi Valkeinen 
NVLoadStateExt(struct nvidia_par * par,RIVA_HW_STATE * state)946f7018c21STomi Valkeinen void NVLoadStateExt(struct nvidia_par *par, RIVA_HW_STATE * state)
947f7018c21STomi Valkeinen {
948f7018c21STomi Valkeinen 	int i, j;
949f7018c21STomi Valkeinen 
950f7018c21STomi Valkeinen 	NV_WR32(par->PMC, 0x0140, 0x00000000);
951f7018c21STomi Valkeinen 	NV_WR32(par->PMC, 0x0200, 0xFFFF00FF);
952f7018c21STomi Valkeinen 	NV_WR32(par->PMC, 0x0200, 0xFFFFFFFF);
953f7018c21STomi Valkeinen 
954f7018c21STomi Valkeinen 	NV_WR32(par->PTIMER, 0x0200 * 4, 0x00000008);
955f7018c21STomi Valkeinen 	NV_WR32(par->PTIMER, 0x0210 * 4, 0x00000003);
956f7018c21STomi Valkeinen 	NV_WR32(par->PTIMER, 0x0140 * 4, 0x00000000);
957f7018c21STomi Valkeinen 	NV_WR32(par->PTIMER, 0x0100 * 4, 0xFFFFFFFF);
958f7018c21STomi Valkeinen 
959f7018c21STomi Valkeinen 	if (par->Architecture == NV_ARCH_04) {
960f7018c21STomi Valkeinen 		if (state)
961f7018c21STomi Valkeinen 			NV_WR32(par->PFB, 0x0200, state->config);
962f7018c21STomi Valkeinen 	} else if ((par->Architecture < NV_ARCH_40) ||
963f7018c21STomi Valkeinen 		   (par->Chipset & 0xfff0) == 0x0040) {
964f7018c21STomi Valkeinen 		for (i = 0; i < 8; i++) {
965f7018c21STomi Valkeinen 			NV_WR32(par->PFB, 0x0240 + (i * 0x10), 0);
966f7018c21STomi Valkeinen 			NV_WR32(par->PFB, 0x0244 + (i * 0x10),
967f7018c21STomi Valkeinen 				par->FbMapSize - 1);
968f7018c21STomi Valkeinen 		}
969f7018c21STomi Valkeinen 	} else {
970f7018c21STomi Valkeinen 		int regions = 12;
971f7018c21STomi Valkeinen 
972f7018c21STomi Valkeinen 		if (((par->Chipset & 0xfff0) == 0x0090) ||
973f7018c21STomi Valkeinen 		    ((par->Chipset & 0xfff0) == 0x01D0) ||
974f7018c21STomi Valkeinen 		    ((par->Chipset & 0xfff0) == 0x0290) ||
975f7018c21STomi Valkeinen 		    ((par->Chipset & 0xfff0) == 0x0390) ||
976f7018c21STomi Valkeinen 		    ((par->Chipset & 0xfff0) == 0x03D0))
977f7018c21STomi Valkeinen 			regions = 15;
978f7018c21STomi Valkeinen 		for(i = 0; i < regions; i++) {
979f7018c21STomi Valkeinen 			NV_WR32(par->PFB, 0x0600 + (i * 0x10), 0);
980f7018c21STomi Valkeinen 			NV_WR32(par->PFB, 0x0604 + (i * 0x10),
981f7018c21STomi Valkeinen 				par->FbMapSize - 1);
982f7018c21STomi Valkeinen 		}
983f7018c21STomi Valkeinen 	}
984f7018c21STomi Valkeinen 
985f7018c21STomi Valkeinen 	if (par->Architecture >= NV_ARCH_40) {
986f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0000 * 4, 0x80000010);
987f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0001 * 4, 0x00101202);
988f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0002 * 4, 0x80000011);
989f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0003 * 4, 0x00101204);
990f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0004 * 4, 0x80000012);
991f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0005 * 4, 0x00101206);
992f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0006 * 4, 0x80000013);
993f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0007 * 4, 0x00101208);
994f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0008 * 4, 0x80000014);
995f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0009 * 4, 0x0010120A);
996f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x000A * 4, 0x80000015);
997f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x000B * 4, 0x0010120C);
998f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x000C * 4, 0x80000016);
999f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x000D * 4, 0x0010120E);
1000f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x000E * 4, 0x80000017);
1001f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x000F * 4, 0x00101210);
1002f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0800 * 4, 0x00003000);
1003f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0801 * 4, par->FbMapSize - 1);
1004f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0802 * 4, 0x00000002);
1005f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0808 * 4, 0x02080062);
1006f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0809 * 4, 0x00000000);
1007f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x080A * 4, 0x00001200);
1008f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x080B * 4, 0x00001200);
1009f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x080C * 4, 0x00000000);
1010f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x080D * 4, 0x00000000);
1011f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0810 * 4, 0x02080043);
1012f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0811 * 4, 0x00000000);
1013f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0812 * 4, 0x00000000);
1014f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0813 * 4, 0x00000000);
1015f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0814 * 4, 0x00000000);
1016f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0815 * 4, 0x00000000);
1017f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0818 * 4, 0x02080044);
1018f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0819 * 4, 0x02000000);
1019f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x081A * 4, 0x00000000);
1020f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x081B * 4, 0x00000000);
1021f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x081C * 4, 0x00000000);
1022f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x081D * 4, 0x00000000);
1023f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0820 * 4, 0x02080019);
1024f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0821 * 4, 0x00000000);
1025f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0822 * 4, 0x00000000);
1026f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0823 * 4, 0x00000000);
1027f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0824 * 4, 0x00000000);
1028f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0825 * 4, 0x00000000);
1029f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0828 * 4, 0x020A005C);
1030f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0829 * 4, 0x00000000);
1031f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x082A * 4, 0x00000000);
1032f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x082B * 4, 0x00000000);
1033f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x082C * 4, 0x00000000);
1034f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x082D * 4, 0x00000000);
1035f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0830 * 4, 0x0208009F);
1036f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0831 * 4, 0x00000000);
1037f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0832 * 4, 0x00001200);
1038f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0833 * 4, 0x00001200);
1039f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0834 * 4, 0x00000000);
1040f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0835 * 4, 0x00000000);
1041f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0838 * 4, 0x0208004A);
1042f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0839 * 4, 0x02000000);
1043f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x083A * 4, 0x00000000);
1044f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x083B * 4, 0x00000000);
1045f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x083C * 4, 0x00000000);
1046f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x083D * 4, 0x00000000);
1047f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0840 * 4, 0x02080077);
1048f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0841 * 4, 0x00000000);
1049f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0842 * 4, 0x00001200);
1050f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0843 * 4, 0x00001200);
1051f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0844 * 4, 0x00000000);
1052f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0845 * 4, 0x00000000);
1053f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x084C * 4, 0x00003002);
1054f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x084D * 4, 0x00007FFF);
1055f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x084E * 4,
1056f7018c21STomi Valkeinen 			par->FbUsableSize | 0x00000002);
1057f7018c21STomi Valkeinen 
1058f7018c21STomi Valkeinen #ifdef __BIG_ENDIAN
1059f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x080A * 4,
1060f7018c21STomi Valkeinen 			NV_RD32(par->PRAMIN, 0x080A * 4) | 0x01000000);
1061f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0812 * 4,
1062f7018c21STomi Valkeinen 			NV_RD32(par->PRAMIN, 0x0812 * 4) | 0x01000000);
1063f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x081A * 4,
1064f7018c21STomi Valkeinen 			NV_RD32(par->PRAMIN, 0x081A * 4) | 0x01000000);
1065f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0822 * 4,
1066f7018c21STomi Valkeinen 			NV_RD32(par->PRAMIN, 0x0822 * 4) | 0x01000000);
1067f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x082A * 4,
1068f7018c21STomi Valkeinen 			NV_RD32(par->PRAMIN, 0x082A * 4) | 0x01000000);
1069f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0832 * 4,
1070f7018c21STomi Valkeinen 			NV_RD32(par->PRAMIN, 0x0832 * 4) | 0x01000000);
1071f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x083A * 4,
1072f7018c21STomi Valkeinen 			NV_RD32(par->PRAMIN, 0x083A * 4) | 0x01000000);
1073f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0842 * 4,
1074f7018c21STomi Valkeinen 			NV_RD32(par->PRAMIN, 0x0842 * 4) | 0x01000000);
1075f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0819 * 4, 0x01000000);
1076f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0839 * 4, 0x01000000);
1077f7018c21STomi Valkeinen #endif
1078f7018c21STomi Valkeinen 	} else {
1079f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0000 * 4, 0x80000010);
1080f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0001 * 4, 0x80011201);
1081f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0002 * 4, 0x80000011);
1082f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0003 * 4, 0x80011202);
1083f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0004 * 4, 0x80000012);
1084f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0005 * 4, 0x80011203);
1085f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0006 * 4, 0x80000013);
1086f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0007 * 4, 0x80011204);
1087f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0008 * 4, 0x80000014);
1088f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0009 * 4, 0x80011205);
1089f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x000A * 4, 0x80000015);
1090f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x000B * 4, 0x80011206);
1091f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x000C * 4, 0x80000016);
1092f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x000D * 4, 0x80011207);
1093f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x000E * 4, 0x80000017);
1094f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x000F * 4, 0x80011208);
1095f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0800 * 4, 0x00003000);
1096f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0801 * 4, par->FbMapSize - 1);
1097f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0802 * 4, 0x00000002);
1098f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0803 * 4, 0x00000002);
1099f7018c21STomi Valkeinen 		if (par->Architecture >= NV_ARCH_10)
1100f7018c21STomi Valkeinen 			NV_WR32(par->PRAMIN, 0x0804 * 4, 0x01008062);
1101f7018c21STomi Valkeinen 		else
1102f7018c21STomi Valkeinen 			NV_WR32(par->PRAMIN, 0x0804 * 4, 0x01008042);
1103f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0805 * 4, 0x00000000);
1104f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0806 * 4, 0x12001200);
1105f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0807 * 4, 0x00000000);
1106f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0808 * 4, 0x01008043);
1107f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0809 * 4, 0x00000000);
1108f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x080A * 4, 0x00000000);
1109f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x080B * 4, 0x00000000);
1110f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x080C * 4, 0x01008044);
1111f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x080D * 4, 0x00000002);
1112f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x080E * 4, 0x00000000);
1113f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x080F * 4, 0x00000000);
1114f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0810 * 4, 0x01008019);
1115f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0811 * 4, 0x00000000);
1116f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0812 * 4, 0x00000000);
1117f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0813 * 4, 0x00000000);
1118f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0814 * 4, 0x0100A05C);
1119f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0815 * 4, 0x00000000);
1120f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0816 * 4, 0x00000000);
1121f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0817 * 4, 0x00000000);
1122f7018c21STomi Valkeinen 		if (par->WaitVSyncPossible)
1123f7018c21STomi Valkeinen 			NV_WR32(par->PRAMIN, 0x0818 * 4, 0x0100809F);
1124f7018c21STomi Valkeinen 		else
1125f7018c21STomi Valkeinen 			NV_WR32(par->PRAMIN, 0x0818 * 4, 0x0100805F);
1126f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0819 * 4, 0x00000000);
1127f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x081A * 4, 0x12001200);
1128f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x081B * 4, 0x00000000);
1129f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x081C * 4, 0x0100804A);
1130f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x081D * 4, 0x00000002);
1131f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x081E * 4, 0x00000000);
1132f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x081F * 4, 0x00000000);
1133f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0820 * 4, 0x01018077);
1134f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0821 * 4, 0x00000000);
1135f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0822 * 4, 0x12001200);
1136f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0823 * 4, 0x00000000);
1137f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0824 * 4, 0x00003002);
1138f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0825 * 4, 0x00007FFF);
1139f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0826 * 4,
1140f7018c21STomi Valkeinen 			par->FbUsableSize | 0x00000002);
1141f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0827 * 4, 0x00000002);
1142f7018c21STomi Valkeinen #ifdef __BIG_ENDIAN
1143f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0804 * 4,
1144f7018c21STomi Valkeinen 			NV_RD32(par->PRAMIN, 0x0804 * 4) | 0x00080000);
1145f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0808 * 4,
1146f7018c21STomi Valkeinen 			NV_RD32(par->PRAMIN, 0x0808 * 4) | 0x00080000);
1147f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x080C * 4,
1148f7018c21STomi Valkeinen 			NV_RD32(par->PRAMIN, 0x080C * 4) | 0x00080000);
1149f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0810 * 4,
1150f7018c21STomi Valkeinen 			NV_RD32(par->PRAMIN, 0x0810 * 4) | 0x00080000);
1151f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0814 * 4,
1152f7018c21STomi Valkeinen 			NV_RD32(par->PRAMIN, 0x0814 * 4) | 0x00080000);
1153f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0818 * 4,
1154f7018c21STomi Valkeinen 			NV_RD32(par->PRAMIN, 0x0818 * 4) | 0x00080000);
1155f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x081C * 4,
1156f7018c21STomi Valkeinen 			NV_RD32(par->PRAMIN, 0x081C * 4) | 0x00080000);
1157f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x0820 * 4,
1158f7018c21STomi Valkeinen 			NV_RD32(par->PRAMIN, 0x0820 * 4) | 0x00080000);
1159f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x080D * 4, 0x00000001);
1160f7018c21STomi Valkeinen 		NV_WR32(par->PRAMIN, 0x081D * 4, 0x00000001);
1161f7018c21STomi Valkeinen #endif
1162f7018c21STomi Valkeinen 	}
1163f7018c21STomi Valkeinen 	if (par->Architecture < NV_ARCH_10) {
1164f7018c21STomi Valkeinen 		if ((par->Chipset & 0x0fff) == 0x0020) {
1165f7018c21STomi Valkeinen 			NV_WR32(par->PRAMIN, 0x0824 * 4,
1166f7018c21STomi Valkeinen 				NV_RD32(par->PRAMIN, 0x0824 * 4) | 0x00020000);
1167f7018c21STomi Valkeinen 			NV_WR32(par->PRAMIN, 0x0826 * 4,
1168f7018c21STomi Valkeinen 				NV_RD32(par->PRAMIN,
1169f7018c21STomi Valkeinen 					0x0826 * 4) + par->FbAddress);
1170f7018c21STomi Valkeinen 		}
1171f7018c21STomi Valkeinen 		NV_WR32(par->PGRAPH, 0x0080, 0x000001FF);
1172f7018c21STomi Valkeinen 		NV_WR32(par->PGRAPH, 0x0080, 0x1230C000);
1173f7018c21STomi Valkeinen 		NV_WR32(par->PGRAPH, 0x0084, 0x72111101);
1174f7018c21STomi Valkeinen 		NV_WR32(par->PGRAPH, 0x0088, 0x11D5F071);
1175f7018c21STomi Valkeinen 		NV_WR32(par->PGRAPH, 0x008C, 0x0004FF31);
1176f7018c21STomi Valkeinen 		NV_WR32(par->PGRAPH, 0x008C, 0x4004FF31);
1177f7018c21STomi Valkeinen 		NV_WR32(par->PGRAPH, 0x0140, 0x00000000);
1178f7018c21STomi Valkeinen 		NV_WR32(par->PGRAPH, 0x0100, 0xFFFFFFFF);
1179f7018c21STomi Valkeinen 		NV_WR32(par->PGRAPH, 0x0170, 0x10010100);
1180f7018c21STomi Valkeinen 		NV_WR32(par->PGRAPH, 0x0710, 0xFFFFFFFF);
1181f7018c21STomi Valkeinen 		NV_WR32(par->PGRAPH, 0x0720, 0x00000001);
1182f7018c21STomi Valkeinen 		NV_WR32(par->PGRAPH, 0x0810, 0x00000000);
1183f7018c21STomi Valkeinen 		NV_WR32(par->PGRAPH, 0x0608, 0xFFFFFFFF);
1184f7018c21STomi Valkeinen 	} else {
1185f7018c21STomi Valkeinen 		NV_WR32(par->PGRAPH, 0x0080, 0xFFFFFFFF);
1186f7018c21STomi Valkeinen 		NV_WR32(par->PGRAPH, 0x0080, 0x00000000);
1187f7018c21STomi Valkeinen 
1188f7018c21STomi Valkeinen 		NV_WR32(par->PGRAPH, 0x0140, 0x00000000);
1189f7018c21STomi Valkeinen 		NV_WR32(par->PGRAPH, 0x0100, 0xFFFFFFFF);
1190f7018c21STomi Valkeinen 		NV_WR32(par->PGRAPH, 0x0144, 0x10010100);
1191f7018c21STomi Valkeinen 		NV_WR32(par->PGRAPH, 0x0714, 0xFFFFFFFF);
1192f7018c21STomi Valkeinen 		NV_WR32(par->PGRAPH, 0x0720, 0x00000001);
1193f7018c21STomi Valkeinen 		NV_WR32(par->PGRAPH, 0x0710,
1194f7018c21STomi Valkeinen 			NV_RD32(par->PGRAPH, 0x0710) & 0x0007ff00);
1195f7018c21STomi Valkeinen 		NV_WR32(par->PGRAPH, 0x0710,
1196f7018c21STomi Valkeinen 			NV_RD32(par->PGRAPH, 0x0710) | 0x00020100);
1197f7018c21STomi Valkeinen 
1198f7018c21STomi Valkeinen 		if (par->Architecture == NV_ARCH_10) {
1199f7018c21STomi Valkeinen 			NV_WR32(par->PGRAPH, 0x0084, 0x00118700);
1200f7018c21STomi Valkeinen 			NV_WR32(par->PGRAPH, 0x0088, 0x24E00810);
1201f7018c21STomi Valkeinen 			NV_WR32(par->PGRAPH, 0x008C, 0x55DE0030);
1202f7018c21STomi Valkeinen 
1203f7018c21STomi Valkeinen 			for (i = 0; i < 32; i++)
1204f7018c21STomi Valkeinen 				NV_WR32(&par->PGRAPH[(0x0B00 / 4) + i], 0,
1205f7018c21STomi Valkeinen 					NV_RD32(&par->PFB[(0x0240 / 4) + i],
1206f7018c21STomi Valkeinen 						0));
1207f7018c21STomi Valkeinen 
1208f7018c21STomi Valkeinen 			NV_WR32(par->PGRAPH, 0x640, 0);
1209f7018c21STomi Valkeinen 			NV_WR32(par->PGRAPH, 0x644, 0);
1210f7018c21STomi Valkeinen 			NV_WR32(par->PGRAPH, 0x684, par->FbMapSize - 1);
1211f7018c21STomi Valkeinen 			NV_WR32(par->PGRAPH, 0x688, par->FbMapSize - 1);
1212f7018c21STomi Valkeinen 
1213f7018c21STomi Valkeinen 			NV_WR32(par->PGRAPH, 0x0810, 0x00000000);
1214f7018c21STomi Valkeinen 			NV_WR32(par->PGRAPH, 0x0608, 0xFFFFFFFF);
1215f7018c21STomi Valkeinen 		} else {
1216f7018c21STomi Valkeinen 			if (par->Architecture >= NV_ARCH_40) {
1217f7018c21STomi Valkeinen 				NV_WR32(par->PGRAPH, 0x0084, 0x401287c0);
1218f7018c21STomi Valkeinen 				NV_WR32(par->PGRAPH, 0x008C, 0x60de8051);
1219f7018c21STomi Valkeinen 				NV_WR32(par->PGRAPH, 0x0090, 0x00008000);
1220f7018c21STomi Valkeinen 				NV_WR32(par->PGRAPH, 0x0610, 0x00be3c5f);
1221f7018c21STomi Valkeinen 				NV_WR32(par->PGRAPH, 0x0bc4,
1222f7018c21STomi Valkeinen 					NV_RD32(par->PGRAPH, 0x0bc4) |
1223f7018c21STomi Valkeinen 					0x00008000);
1224f7018c21STomi Valkeinen 
1225f7018c21STomi Valkeinen 				j = NV_RD32(par->REGS, 0x1540) & 0xff;
1226f7018c21STomi Valkeinen 
1227f7018c21STomi Valkeinen 				if (j) {
1228f7018c21STomi Valkeinen 					for (i = 0; !(j & 1); j >>= 1, i++);
1229f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x5000, i);
1230f7018c21STomi Valkeinen 				}
1231f7018c21STomi Valkeinen 
1232f7018c21STomi Valkeinen 				if ((par->Chipset & 0xfff0) == 0x0040) {
1233f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x09b0,
1234f7018c21STomi Valkeinen 						0x83280fff);
1235f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x09b4,
1236f7018c21STomi Valkeinen 						0x000000a0);
1237f7018c21STomi Valkeinen 				} else {
1238f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x0820,
1239f7018c21STomi Valkeinen 						0x83280eff);
1240f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x0824,
1241f7018c21STomi Valkeinen 						0x000000a0);
1242f7018c21STomi Valkeinen 				}
1243f7018c21STomi Valkeinen 
1244f7018c21STomi Valkeinen 				switch (par->Chipset & 0xfff0) {
1245f7018c21STomi Valkeinen 				case 0x0040:
1246f7018c21STomi Valkeinen 				case 0x0210:
1247f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x09b8,
1248f7018c21STomi Valkeinen 						0x0078e366);
1249f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x09bc,
1250f7018c21STomi Valkeinen 						0x0000014c);
1251f7018c21STomi Valkeinen 					NV_WR32(par->PFB, 0x033C,
1252f7018c21STomi Valkeinen 						NV_RD32(par->PFB, 0x33C) &
1253f7018c21STomi Valkeinen 						0xffff7fff);
1254f7018c21STomi Valkeinen 					break;
1255f7018c21STomi Valkeinen 				case 0x00C0:
1256f7018c21STomi Valkeinen 				case 0x0120:
1257f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x0828,
1258f7018c21STomi Valkeinen 						0x007596ff);
1259f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x082C,
1260f7018c21STomi Valkeinen 						0x00000108);
1261f7018c21STomi Valkeinen 					break;
1262f7018c21STomi Valkeinen 				case 0x0160:
1263f7018c21STomi Valkeinen 				case 0x01D0:
1264f7018c21STomi Valkeinen 				case 0x0240:
1265f7018c21STomi Valkeinen 				case 0x03D0:
1266f7018c21STomi Valkeinen 					NV_WR32(par->PMC, 0x1700,
1267f7018c21STomi Valkeinen 						NV_RD32(par->PFB, 0x020C));
1268f7018c21STomi Valkeinen 					NV_WR32(par->PMC, 0x1704, 0);
1269f7018c21STomi Valkeinen 					NV_WR32(par->PMC, 0x1708, 0);
1270f7018c21STomi Valkeinen 					NV_WR32(par->PMC, 0x170C,
1271f7018c21STomi Valkeinen 						NV_RD32(par->PFB, 0x020C));
1272f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x0860, 0);
1273f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x0864, 0);
1274f7018c21STomi Valkeinen 					NV_WR32(par->PRAMDAC, 0x0608,
1275f7018c21STomi Valkeinen 						NV_RD32(par->PRAMDAC,
1276f7018c21STomi Valkeinen 							0x0608) | 0x00100000);
1277f7018c21STomi Valkeinen 					break;
1278f7018c21STomi Valkeinen 				case 0x0140:
1279f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x0828,
1280f7018c21STomi Valkeinen 						0x0072cb77);
1281f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x082C,
1282f7018c21STomi Valkeinen 						0x00000108);
1283f7018c21STomi Valkeinen 					break;
1284f7018c21STomi Valkeinen 				case 0x0220:
1285f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x0860, 0);
1286f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x0864, 0);
1287f7018c21STomi Valkeinen 					NV_WR32(par->PRAMDAC, 0x0608,
1288f7018c21STomi Valkeinen 						NV_RD32(par->PRAMDAC, 0x0608) |
1289f7018c21STomi Valkeinen 						0x00100000);
1290f7018c21STomi Valkeinen 					break;
1291f7018c21STomi Valkeinen 				case 0x0090:
1292f7018c21STomi Valkeinen 				case 0x0290:
1293f7018c21STomi Valkeinen 				case 0x0390:
1294f7018c21STomi Valkeinen 					NV_WR32(par->PRAMDAC, 0x0608,
1295f7018c21STomi Valkeinen 						NV_RD32(par->PRAMDAC, 0x0608) |
1296f7018c21STomi Valkeinen 						0x00100000);
1297f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x0828,
1298f7018c21STomi Valkeinen 						0x07830610);
1299f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x082C,
1300f7018c21STomi Valkeinen 						0x0000016A);
1301f7018c21STomi Valkeinen 					break;
1302f7018c21STomi Valkeinen 				default:
1303f7018c21STomi Valkeinen 					break;
1304f7018c21STomi Valkeinen 				}
1305f7018c21STomi Valkeinen 
1306f7018c21STomi Valkeinen 				NV_WR32(par->PGRAPH, 0x0b38, 0x2ffff800);
1307f7018c21STomi Valkeinen 				NV_WR32(par->PGRAPH, 0x0b3c, 0x00006000);
1308f7018c21STomi Valkeinen 				NV_WR32(par->PGRAPH, 0x032C, 0x01000000);
1309f7018c21STomi Valkeinen 				NV_WR32(par->PGRAPH, 0x0220, 0x00001200);
1310f7018c21STomi Valkeinen 			} else if (par->Architecture == NV_ARCH_30) {
1311f7018c21STomi Valkeinen 				NV_WR32(par->PGRAPH, 0x0084, 0x40108700);
1312f7018c21STomi Valkeinen 				NV_WR32(par->PGRAPH, 0x0890, 0x00140000);
1313f7018c21STomi Valkeinen 				NV_WR32(par->PGRAPH, 0x008C, 0xf00e0431);
1314f7018c21STomi Valkeinen 				NV_WR32(par->PGRAPH, 0x0090, 0x00008000);
1315f7018c21STomi Valkeinen 				NV_WR32(par->PGRAPH, 0x0610, 0xf04b1f36);
1316f7018c21STomi Valkeinen 				NV_WR32(par->PGRAPH, 0x0B80, 0x1002d888);
1317f7018c21STomi Valkeinen 				NV_WR32(par->PGRAPH, 0x0B88, 0x62ff007f);
1318f7018c21STomi Valkeinen 			} else {
1319f7018c21STomi Valkeinen 				NV_WR32(par->PGRAPH, 0x0084, 0x00118700);
1320f7018c21STomi Valkeinen 				NV_WR32(par->PGRAPH, 0x008C, 0xF20E0431);
1321f7018c21STomi Valkeinen 				NV_WR32(par->PGRAPH, 0x0090, 0x00000000);
1322f7018c21STomi Valkeinen 				NV_WR32(par->PGRAPH, 0x009C, 0x00000040);
1323f7018c21STomi Valkeinen 
1324f7018c21STomi Valkeinen 				if ((par->Chipset & 0x0ff0) >= 0x0250) {
1325f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x0890,
1326f7018c21STomi Valkeinen 						0x00080000);
1327f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x0610,
1328f7018c21STomi Valkeinen 						0x304B1FB6);
1329f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x0B80,
1330f7018c21STomi Valkeinen 						0x18B82880);
1331f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x0B84,
1332f7018c21STomi Valkeinen 						0x44000000);
1333f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x0098,
1334f7018c21STomi Valkeinen 						0x40000080);
1335f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x0B88,
1336f7018c21STomi Valkeinen 						0x000000ff);
1337f7018c21STomi Valkeinen 				} else {
1338f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x0880,
1339f7018c21STomi Valkeinen 						0x00080000);
1340f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x0094,
1341f7018c21STomi Valkeinen 						0x00000005);
1342f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x0B80,
1343f7018c21STomi Valkeinen 						0x45CAA208);
1344f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x0B84,
1345f7018c21STomi Valkeinen 						0x24000000);
1346f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x0098,
1347f7018c21STomi Valkeinen 						0x00000040);
1348f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x0750,
1349f7018c21STomi Valkeinen 						0x00E00038);
1350f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x0754,
1351f7018c21STomi Valkeinen 						0x00000030);
1352f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x0750,
1353f7018c21STomi Valkeinen 						0x00E10038);
1354f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x0754,
1355f7018c21STomi Valkeinen 						0x00000030);
1356f7018c21STomi Valkeinen 				}
1357f7018c21STomi Valkeinen 			}
1358f7018c21STomi Valkeinen 
1359f7018c21STomi Valkeinen 			if ((par->Architecture < NV_ARCH_40) ||
1360f7018c21STomi Valkeinen 			    ((par->Chipset & 0xfff0) == 0x0040)) {
1361f7018c21STomi Valkeinen 				for (i = 0; i < 32; i++) {
1362f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x0900 + i*4,
1363f7018c21STomi Valkeinen 						NV_RD32(par->PFB, 0x0240 +i*4));
1364f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x6900 + i*4,
1365f7018c21STomi Valkeinen 						NV_RD32(par->PFB, 0x0240 +i*4));
1366f7018c21STomi Valkeinen 				}
1367f7018c21STomi Valkeinen 			} else {
1368f7018c21STomi Valkeinen 				if (((par->Chipset & 0xfff0) == 0x0090) ||
1369f7018c21STomi Valkeinen 				    ((par->Chipset & 0xfff0) == 0x01D0) ||
1370f7018c21STomi Valkeinen 				    ((par->Chipset & 0xfff0) == 0x0290) ||
1371f7018c21STomi Valkeinen 				    ((par->Chipset & 0xfff0) == 0x0390) ||
1372f7018c21STomi Valkeinen 				    ((par->Chipset & 0xfff0) == 0x03D0)) {
1373f7018c21STomi Valkeinen 					for (i = 0; i < 60; i++) {
1374f7018c21STomi Valkeinen 						NV_WR32(par->PGRAPH,
1375f7018c21STomi Valkeinen 							0x0D00 + i*4,
1376f7018c21STomi Valkeinen 							NV_RD32(par->PFB,
1377f7018c21STomi Valkeinen 								0x0600 + i*4));
1378f7018c21STomi Valkeinen 						NV_WR32(par->PGRAPH,
1379f7018c21STomi Valkeinen 							0x6900 + i*4,
1380f7018c21STomi Valkeinen 							NV_RD32(par->PFB,
1381f7018c21STomi Valkeinen 								0x0600 + i*4));
1382f7018c21STomi Valkeinen 					}
1383f7018c21STomi Valkeinen 				} else {
1384f7018c21STomi Valkeinen 					for (i = 0; i < 48; i++) {
1385f7018c21STomi Valkeinen 						NV_WR32(par->PGRAPH,
1386f7018c21STomi Valkeinen 							0x0900 + i*4,
1387f7018c21STomi Valkeinen 							NV_RD32(par->PFB,
1388f7018c21STomi Valkeinen 								0x0600 + i*4));
1389f7018c21STomi Valkeinen 						if(((par->Chipset & 0xfff0)
1390f7018c21STomi Valkeinen 						    != 0x0160) &&
1391f7018c21STomi Valkeinen 						   ((par->Chipset & 0xfff0)
1392f7018c21STomi Valkeinen 						    != 0x0220) &&
1393f7018c21STomi Valkeinen 						   ((par->Chipset & 0xfff0)
1394f7018c21STomi Valkeinen 						    != 0x240))
1395f7018c21STomi Valkeinen 							NV_WR32(par->PGRAPH,
1396f7018c21STomi Valkeinen 								0x6900 + i*4,
1397f7018c21STomi Valkeinen 								NV_RD32(par->PFB,
1398f7018c21STomi Valkeinen 									0x0600 + i*4));
1399f7018c21STomi Valkeinen 					}
1400f7018c21STomi Valkeinen 				}
1401f7018c21STomi Valkeinen 			}
1402f7018c21STomi Valkeinen 
1403f7018c21STomi Valkeinen 			if (par->Architecture >= NV_ARCH_40) {
1404f7018c21STomi Valkeinen 				if ((par->Chipset & 0xfff0) == 0x0040) {
1405f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x09A4,
1406f7018c21STomi Valkeinen 						NV_RD32(par->PFB, 0x0200));
1407f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x09A8,
1408f7018c21STomi Valkeinen 						NV_RD32(par->PFB, 0x0204));
1409f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x69A4,
1410f7018c21STomi Valkeinen 						NV_RD32(par->PFB, 0x0200));
1411f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x69A8,
1412f7018c21STomi Valkeinen 						NV_RD32(par->PFB, 0x0204));
1413f7018c21STomi Valkeinen 
1414f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x0820, 0);
1415f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x0824, 0);
1416f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x0864,
1417f7018c21STomi Valkeinen 						par->FbMapSize - 1);
1418f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x0868,
1419f7018c21STomi Valkeinen 						par->FbMapSize - 1);
1420f7018c21STomi Valkeinen 				} else {
1421f7018c21STomi Valkeinen 					if ((par->Chipset & 0xfff0) == 0x0090 ||
1422f7018c21STomi Valkeinen 					    (par->Chipset & 0xfff0) == 0x01D0 ||
1423f7018c21STomi Valkeinen 					    (par->Chipset & 0xfff0) == 0x0290 ||
1424f7018c21STomi Valkeinen 					    (par->Chipset & 0xfff0) == 0x0390) {
1425f7018c21STomi Valkeinen 						NV_WR32(par->PGRAPH, 0x0DF0,
1426f7018c21STomi Valkeinen 							NV_RD32(par->PFB, 0x0200));
1427f7018c21STomi Valkeinen 						NV_WR32(par->PGRAPH, 0x0DF4,
1428f7018c21STomi Valkeinen 							NV_RD32(par->PFB, 0x0204));
1429f7018c21STomi Valkeinen 					} else {
1430f7018c21STomi Valkeinen 						NV_WR32(par->PGRAPH, 0x09F0,
1431f7018c21STomi Valkeinen 							NV_RD32(par->PFB, 0x0200));
1432f7018c21STomi Valkeinen 						NV_WR32(par->PGRAPH, 0x09F4,
1433f7018c21STomi Valkeinen 							NV_RD32(par->PFB, 0x0204));
1434f7018c21STomi Valkeinen 					}
1435f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x69F0,
1436f7018c21STomi Valkeinen 						NV_RD32(par->PFB, 0x0200));
1437f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x69F4,
1438f7018c21STomi Valkeinen 						NV_RD32(par->PFB, 0x0204));
1439f7018c21STomi Valkeinen 
1440f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x0840, 0);
1441f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x0844, 0);
1442f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x08a0,
1443f7018c21STomi Valkeinen 						par->FbMapSize - 1);
1444f7018c21STomi Valkeinen 					NV_WR32(par->PGRAPH, 0x08a4,
1445f7018c21STomi Valkeinen 						par->FbMapSize - 1);
1446f7018c21STomi Valkeinen 				}
1447f7018c21STomi Valkeinen 			} else {
1448f7018c21STomi Valkeinen 				NV_WR32(par->PGRAPH, 0x09A4,
1449f7018c21STomi Valkeinen 					NV_RD32(par->PFB, 0x0200));
1450f7018c21STomi Valkeinen 				NV_WR32(par->PGRAPH, 0x09A8,
1451f7018c21STomi Valkeinen 					NV_RD32(par->PFB, 0x0204));
1452f7018c21STomi Valkeinen 				NV_WR32(par->PGRAPH, 0x0750, 0x00EA0000);
1453f7018c21STomi Valkeinen 				NV_WR32(par->PGRAPH, 0x0754,
1454f7018c21STomi Valkeinen 					NV_RD32(par->PFB, 0x0200));
1455f7018c21STomi Valkeinen 				NV_WR32(par->PGRAPH, 0x0750, 0x00EA0004);
1456f7018c21STomi Valkeinen 				NV_WR32(par->PGRAPH, 0x0754,
1457f7018c21STomi Valkeinen 					NV_RD32(par->PFB, 0x0204));
1458f7018c21STomi Valkeinen 
1459f7018c21STomi Valkeinen 				NV_WR32(par->PGRAPH, 0x0820, 0);
1460f7018c21STomi Valkeinen 				NV_WR32(par->PGRAPH, 0x0824, 0);
1461f7018c21STomi Valkeinen 				NV_WR32(par->PGRAPH, 0x0864,
1462f7018c21STomi Valkeinen 					par->FbMapSize - 1);
1463f7018c21STomi Valkeinen 				NV_WR32(par->PGRAPH, 0x0868,
1464f7018c21STomi Valkeinen 					par->FbMapSize - 1);
1465f7018c21STomi Valkeinen 			}
1466f7018c21STomi Valkeinen 			NV_WR32(par->PGRAPH, 0x0B20, 0x00000000);
1467f7018c21STomi Valkeinen 			NV_WR32(par->PGRAPH, 0x0B04, 0xFFFFFFFF);
1468f7018c21STomi Valkeinen 		}
1469f7018c21STomi Valkeinen 	}
1470f7018c21STomi Valkeinen 	NV_WR32(par->PGRAPH, 0x053C, 0);
1471f7018c21STomi Valkeinen 	NV_WR32(par->PGRAPH, 0x0540, 0);
1472f7018c21STomi Valkeinen 	NV_WR32(par->PGRAPH, 0x0544, 0x00007FFF);
1473f7018c21STomi Valkeinen 	NV_WR32(par->PGRAPH, 0x0548, 0x00007FFF);
1474f7018c21STomi Valkeinen 
1475f7018c21STomi Valkeinen 	NV_WR32(par->PFIFO, 0x0140 * 4, 0x00000000);
1476f7018c21STomi Valkeinen 	NV_WR32(par->PFIFO, 0x0141 * 4, 0x00000001);
1477f7018c21STomi Valkeinen 	NV_WR32(par->PFIFO, 0x0480 * 4, 0x00000000);
1478f7018c21STomi Valkeinen 	NV_WR32(par->PFIFO, 0x0494 * 4, 0x00000000);
1479f7018c21STomi Valkeinen 	if (par->Architecture >= NV_ARCH_40)
1480f7018c21STomi Valkeinen 		NV_WR32(par->PFIFO, 0x0481 * 4, 0x00010000);
1481f7018c21STomi Valkeinen 	else
1482f7018c21STomi Valkeinen 		NV_WR32(par->PFIFO, 0x0481 * 4, 0x00000100);
1483f7018c21STomi Valkeinen 	NV_WR32(par->PFIFO, 0x0490 * 4, 0x00000000);
1484f7018c21STomi Valkeinen 	NV_WR32(par->PFIFO, 0x0491 * 4, 0x00000000);
1485f7018c21STomi Valkeinen 	if (par->Architecture >= NV_ARCH_40)
1486f7018c21STomi Valkeinen 		NV_WR32(par->PFIFO, 0x048B * 4, 0x00001213);
1487f7018c21STomi Valkeinen 	else
1488f7018c21STomi Valkeinen 		NV_WR32(par->PFIFO, 0x048B * 4, 0x00001209);
1489f7018c21STomi Valkeinen 	NV_WR32(par->PFIFO, 0x0400 * 4, 0x00000000);
1490f7018c21STomi Valkeinen 	NV_WR32(par->PFIFO, 0x0414 * 4, 0x00000000);
1491f7018c21STomi Valkeinen 	NV_WR32(par->PFIFO, 0x0084 * 4, 0x03000100);
1492f7018c21STomi Valkeinen 	NV_WR32(par->PFIFO, 0x0085 * 4, 0x00000110);
1493f7018c21STomi Valkeinen 	NV_WR32(par->PFIFO, 0x0086 * 4, 0x00000112);
1494f7018c21STomi Valkeinen 	NV_WR32(par->PFIFO, 0x0143 * 4, 0x0000FFFF);
1495f7018c21STomi Valkeinen 	NV_WR32(par->PFIFO, 0x0496 * 4, 0x0000FFFF);
1496f7018c21STomi Valkeinen 	NV_WR32(par->PFIFO, 0x0050 * 4, 0x00000000);
1497f7018c21STomi Valkeinen 	NV_WR32(par->PFIFO, 0x0040 * 4, 0xFFFFFFFF);
1498f7018c21STomi Valkeinen 	NV_WR32(par->PFIFO, 0x0415 * 4, 0x00000001);
1499f7018c21STomi Valkeinen 	NV_WR32(par->PFIFO, 0x048C * 4, 0x00000000);
1500f7018c21STomi Valkeinen 	NV_WR32(par->PFIFO, 0x04A0 * 4, 0x00000000);
1501f7018c21STomi Valkeinen #ifdef __BIG_ENDIAN
1502f7018c21STomi Valkeinen 	NV_WR32(par->PFIFO, 0x0489 * 4, 0x800F0078);
1503f7018c21STomi Valkeinen #else
1504f7018c21STomi Valkeinen 	NV_WR32(par->PFIFO, 0x0489 * 4, 0x000F0078);
1505f7018c21STomi Valkeinen #endif
1506f7018c21STomi Valkeinen 	NV_WR32(par->PFIFO, 0x0488 * 4, 0x00000001);
1507f7018c21STomi Valkeinen 	NV_WR32(par->PFIFO, 0x0480 * 4, 0x00000001);
1508f7018c21STomi Valkeinen 	NV_WR32(par->PFIFO, 0x0494 * 4, 0x00000001);
1509f7018c21STomi Valkeinen 	NV_WR32(par->PFIFO, 0x0495 * 4, 0x00000001);
1510f7018c21STomi Valkeinen 	NV_WR32(par->PFIFO, 0x0140 * 4, 0x00000001);
1511f7018c21STomi Valkeinen 
1512f7018c21STomi Valkeinen     if (!state) {
1513f7018c21STomi Valkeinen 	    par->CurrentState = NULL;
1514f7018c21STomi Valkeinen 	    return;
1515f7018c21STomi Valkeinen     }
1516f7018c21STomi Valkeinen 
1517f7018c21STomi Valkeinen 	if (par->Architecture >= NV_ARCH_10) {
1518f7018c21STomi Valkeinen 		if (par->twoHeads) {
1519f7018c21STomi Valkeinen 			NV_WR32(par->PCRTC0, 0x0860, state->head);
1520f7018c21STomi Valkeinen 			NV_WR32(par->PCRTC0, 0x2860, state->head2);
1521f7018c21STomi Valkeinen 		}
1522f7018c21STomi Valkeinen 		NV_WR32(par->PRAMDAC, 0x0404, NV_RD32(par->PRAMDAC, 0x0404) |
1523f7018c21STomi Valkeinen 			(1 << 25));
1524f7018c21STomi Valkeinen 
1525f7018c21STomi Valkeinen 		NV_WR32(par->PMC, 0x8704, 1);
1526f7018c21STomi Valkeinen 		NV_WR32(par->PMC, 0x8140, 0);
1527f7018c21STomi Valkeinen 		NV_WR32(par->PMC, 0x8920, 0);
1528f7018c21STomi Valkeinen 		NV_WR32(par->PMC, 0x8924, 0);
1529f7018c21STomi Valkeinen 		NV_WR32(par->PMC, 0x8908, par->FbMapSize - 1);
1530f7018c21STomi Valkeinen 		NV_WR32(par->PMC, 0x890C, par->FbMapSize - 1);
1531f7018c21STomi Valkeinen 		NV_WR32(par->PMC, 0x1588, 0);
1532f7018c21STomi Valkeinen 
1533f7018c21STomi Valkeinen 		NV_WR32(par->PCRTC, 0x0810, state->cursorConfig);
1534f7018c21STomi Valkeinen 		NV_WR32(par->PCRTC, 0x0830, state->displayV - 3);
1535f7018c21STomi Valkeinen 		NV_WR32(par->PCRTC, 0x0834, state->displayV - 1);
1536f7018c21STomi Valkeinen 
1537f7018c21STomi Valkeinen 		if (par->FlatPanel) {
1538f7018c21STomi Valkeinen 			if ((par->Chipset & 0x0ff0) == 0x0110) {
1539f7018c21STomi Valkeinen 				NV_WR32(par->PRAMDAC, 0x0528, state->dither);
1540f7018c21STomi Valkeinen 			} else if (par->twoHeads) {
1541f7018c21STomi Valkeinen 				NV_WR32(par->PRAMDAC, 0x083C, state->dither);
1542f7018c21STomi Valkeinen 			}
1543f7018c21STomi Valkeinen 
1544f7018c21STomi Valkeinen 			VGA_WR08(par->PCIO, 0x03D4, 0x53);
1545f7018c21STomi Valkeinen 			VGA_WR08(par->PCIO, 0x03D5, state->timingH);
1546f7018c21STomi Valkeinen 			VGA_WR08(par->PCIO, 0x03D4, 0x54);
1547f7018c21STomi Valkeinen 			VGA_WR08(par->PCIO, 0x03D5, state->timingV);
1548f7018c21STomi Valkeinen 			VGA_WR08(par->PCIO, 0x03D4, 0x21);
1549f7018c21STomi Valkeinen 			VGA_WR08(par->PCIO, 0x03D5, 0xfa);
1550f7018c21STomi Valkeinen 		}
1551f7018c21STomi Valkeinen 
1552f7018c21STomi Valkeinen 		VGA_WR08(par->PCIO, 0x03D4, 0x41);
1553f7018c21STomi Valkeinen 		VGA_WR08(par->PCIO, 0x03D5, state->extra);
1554f7018c21STomi Valkeinen 	}
1555f7018c21STomi Valkeinen 
1556f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D4, 0x19);
1557f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D5, state->repaint0);
1558f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D4, 0x1A);
1559f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D5, state->repaint1);
1560f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D4, 0x25);
1561f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D5, state->screen);
1562f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D4, 0x28);
1563f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D5, state->pixel);
1564f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D4, 0x2D);
1565f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D5, state->horiz);
1566f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D4, 0x1C);
1567f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D5, state->fifo);
1568f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D4, 0x1B);
1569f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D5, state->arbitration0);
1570f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D4, 0x20);
1571f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D5, state->arbitration1);
1572f7018c21STomi Valkeinen 
1573f7018c21STomi Valkeinen 	if(par->Architecture >= NV_ARCH_30) {
1574f7018c21STomi Valkeinen 		VGA_WR08(par->PCIO, 0x03D4, 0x47);
1575f7018c21STomi Valkeinen 		VGA_WR08(par->PCIO, 0x03D5, state->arbitration1 >> 8);
1576f7018c21STomi Valkeinen 	}
1577f7018c21STomi Valkeinen 
1578f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D4, 0x30);
1579f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D5, state->cursor0);
1580f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D4, 0x31);
1581f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D5, state->cursor1);
1582f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D4, 0x2F);
1583f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D5, state->cursor2);
1584f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D4, 0x39);
1585f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D5, state->interlace);
1586f7018c21STomi Valkeinen 
1587f7018c21STomi Valkeinen 	if (!par->FlatPanel) {
1588f7018c21STomi Valkeinen 		if (par->Architecture >= NV_ARCH_40)
1589f7018c21STomi Valkeinen 			NV_WR32(par->PRAMDAC0, 0x0580, state->control);
1590f7018c21STomi Valkeinen 
1591f7018c21STomi Valkeinen 		NV_WR32(par->PRAMDAC0, 0x050C, state->pllsel);
1592f7018c21STomi Valkeinen 		NV_WR32(par->PRAMDAC0, 0x0508, state->vpll);
1593f7018c21STomi Valkeinen 		if (par->twoHeads)
1594f7018c21STomi Valkeinen 			NV_WR32(par->PRAMDAC0, 0x0520, state->vpll2);
1595f7018c21STomi Valkeinen 		if (par->twoStagePLL) {
1596f7018c21STomi Valkeinen 			NV_WR32(par->PRAMDAC0, 0x0578, state->vpllB);
1597f7018c21STomi Valkeinen 			NV_WR32(par->PRAMDAC0, 0x057C, state->vpll2B);
1598f7018c21STomi Valkeinen 		}
1599f7018c21STomi Valkeinen 	} else {
1600f7018c21STomi Valkeinen 		NV_WR32(par->PRAMDAC, 0x0848, state->scale);
1601f7018c21STomi Valkeinen 		NV_WR32(par->PRAMDAC, 0x0828, state->crtcSync +
1602f7018c21STomi Valkeinen 			par->PanelTweak);
1603f7018c21STomi Valkeinen 	}
1604f7018c21STomi Valkeinen 
1605f7018c21STomi Valkeinen 	NV_WR32(par->PRAMDAC, 0x0600, state->general);
1606f7018c21STomi Valkeinen 
1607f7018c21STomi Valkeinen 	NV_WR32(par->PCRTC, 0x0140, 0);
1608f7018c21STomi Valkeinen 	NV_WR32(par->PCRTC, 0x0100, 1);
1609f7018c21STomi Valkeinen 
1610f7018c21STomi Valkeinen 	par->CurrentState = state;
1611f7018c21STomi Valkeinen }
1612f7018c21STomi Valkeinen 
NVUnloadStateExt(struct nvidia_par * par,RIVA_HW_STATE * state)1613f7018c21STomi Valkeinen void NVUnloadStateExt(struct nvidia_par *par, RIVA_HW_STATE * state) {
1614f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D4, 0x19);
1615f7018c21STomi Valkeinen 	state->repaint0 = VGA_RD08(par->PCIO, 0x03D5);
1616f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D4, 0x1A);
1617f7018c21STomi Valkeinen 	state->repaint1 = VGA_RD08(par->PCIO, 0x03D5);
1618f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D4, 0x25);
1619f7018c21STomi Valkeinen 	state->screen = VGA_RD08(par->PCIO, 0x03D5);
1620f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D4, 0x28);
1621f7018c21STomi Valkeinen 	state->pixel = VGA_RD08(par->PCIO, 0x03D5);
1622f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D4, 0x2D);
1623f7018c21STomi Valkeinen 	state->horiz = VGA_RD08(par->PCIO, 0x03D5);
1624f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D4, 0x1C);
1625f7018c21STomi Valkeinen 	state->fifo         = VGA_RD08(par->PCIO, 0x03D5);
1626f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D4, 0x1B);
1627f7018c21STomi Valkeinen 	state->arbitration0 = VGA_RD08(par->PCIO, 0x03D5);
1628f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D4, 0x20);
1629f7018c21STomi Valkeinen 	state->arbitration1 = VGA_RD08(par->PCIO, 0x03D5);
1630f7018c21STomi Valkeinen 
1631f7018c21STomi Valkeinen 	if(par->Architecture >= NV_ARCH_30) {
1632f7018c21STomi Valkeinen 		VGA_WR08(par->PCIO, 0x03D4, 0x47);
1633f7018c21STomi Valkeinen 		state->arbitration1 |= (VGA_RD08(par->PCIO, 0x03D5) & 1) << 8;
1634f7018c21STomi Valkeinen 	}
1635f7018c21STomi Valkeinen 
1636f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D4, 0x30);
1637f7018c21STomi Valkeinen 	state->cursor0 = VGA_RD08(par->PCIO, 0x03D5);
1638f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D4, 0x31);
1639f7018c21STomi Valkeinen 	state->cursor1 = VGA_RD08(par->PCIO, 0x03D5);
1640f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D4, 0x2F);
1641f7018c21STomi Valkeinen 	state->cursor2 = VGA_RD08(par->PCIO, 0x03D5);
1642f7018c21STomi Valkeinen 	VGA_WR08(par->PCIO, 0x03D4, 0x39);
1643f7018c21STomi Valkeinen 	state->interlace = VGA_RD08(par->PCIO, 0x03D5);
1644f7018c21STomi Valkeinen 	state->vpll = NV_RD32(par->PRAMDAC0, 0x0508);
1645f7018c21STomi Valkeinen 	if (par->twoHeads)
1646f7018c21STomi Valkeinen 		state->vpll2 = NV_RD32(par->PRAMDAC0, 0x0520);
1647f7018c21STomi Valkeinen 	if (par->twoStagePLL) {
1648f7018c21STomi Valkeinen 		state->vpllB = NV_RD32(par->PRAMDAC0, 0x0578);
1649f7018c21STomi Valkeinen 		state->vpll2B = NV_RD32(par->PRAMDAC0, 0x057C);
1650f7018c21STomi Valkeinen 	}
1651f7018c21STomi Valkeinen 	state->pllsel = NV_RD32(par->PRAMDAC0, 0x050C);
1652f7018c21STomi Valkeinen 	state->general = NV_RD32(par->PRAMDAC, 0x0600);
1653f7018c21STomi Valkeinen 	state->scale = NV_RD32(par->PRAMDAC, 0x0848);
1654f7018c21STomi Valkeinen 	state->config = NV_RD32(par->PFB, 0x0200);
1655f7018c21STomi Valkeinen 
1656f7018c21STomi Valkeinen 	if (par->Architecture >= NV_ARCH_40 && !par->FlatPanel)
1657f7018c21STomi Valkeinen 		state->control  = NV_RD32(par->PRAMDAC0, 0x0580);
1658f7018c21STomi Valkeinen 
1659f7018c21STomi Valkeinen 	if (par->Architecture >= NV_ARCH_10) {
1660f7018c21STomi Valkeinen 		if (par->twoHeads) {
1661f7018c21STomi Valkeinen 			state->head = NV_RD32(par->PCRTC0, 0x0860);
1662f7018c21STomi Valkeinen 			state->head2 = NV_RD32(par->PCRTC0, 0x2860);
1663f7018c21STomi Valkeinen 			VGA_WR08(par->PCIO, 0x03D4, 0x44);
1664f7018c21STomi Valkeinen 			state->crtcOwner = VGA_RD08(par->PCIO, 0x03D5);
1665f7018c21STomi Valkeinen 		}
1666f7018c21STomi Valkeinen 		VGA_WR08(par->PCIO, 0x03D4, 0x41);
1667f7018c21STomi Valkeinen 		state->extra = VGA_RD08(par->PCIO, 0x03D5);
1668f7018c21STomi Valkeinen 		state->cursorConfig = NV_RD32(par->PCRTC, 0x0810);
1669f7018c21STomi Valkeinen 
1670f7018c21STomi Valkeinen 		if ((par->Chipset & 0x0ff0) == 0x0110) {
1671f7018c21STomi Valkeinen 			state->dither = NV_RD32(par->PRAMDAC, 0x0528);
1672f7018c21STomi Valkeinen 		} else if (par->twoHeads) {
1673f7018c21STomi Valkeinen 			state->dither = NV_RD32(par->PRAMDAC, 0x083C);
1674f7018c21STomi Valkeinen 		}
1675f7018c21STomi Valkeinen 
1676f7018c21STomi Valkeinen 		if (par->FlatPanel) {
1677f7018c21STomi Valkeinen 			VGA_WR08(par->PCIO, 0x03D4, 0x53);
1678f7018c21STomi Valkeinen 			state->timingH = VGA_RD08(par->PCIO, 0x03D5);
1679f7018c21STomi Valkeinen 			VGA_WR08(par->PCIO, 0x03D4, 0x54);
1680f7018c21STomi Valkeinen 			state->timingV = VGA_RD08(par->PCIO, 0x03D5);
1681f7018c21STomi Valkeinen 		}
1682f7018c21STomi Valkeinen 	}
1683f7018c21STomi Valkeinen }
1684f7018c21STomi Valkeinen 
NVSetStartAddress(struct nvidia_par * par,u32 start)1685f7018c21STomi Valkeinen void NVSetStartAddress(struct nvidia_par *par, u32 start)
1686f7018c21STomi Valkeinen {
1687f7018c21STomi Valkeinen 	NV_WR32(par->PCRTC, 0x800, start);
1688f7018c21STomi Valkeinen }
1689