1b2441318SGreg Kroah-Hartman /* SPDX-License-Identifier: GPL-2.0 */
2f7018c21STomi Valkeinen /*
3f7018c21STomi Valkeinen *
4f7018c21STomi Valkeinen * Hardware accelerated Matrox Millennium I, II, Mystique, G100, G200, G400 and G450
5f7018c21STomi Valkeinen *
6f7018c21STomi Valkeinen * (c) 1998-2002 Petr Vandrovec <vandrove@vc.cvut.cz>
7f7018c21STomi Valkeinen *
8f7018c21STomi Valkeinen */
9f7018c21STomi Valkeinen #ifndef __MATROXFB_H__
10f7018c21STomi Valkeinen #define __MATROXFB_H__
11f7018c21STomi Valkeinen
12f7018c21STomi Valkeinen /* general, but fairly heavy, debugging */
13f7018c21STomi Valkeinen #undef MATROXFB_DEBUG
14f7018c21STomi Valkeinen
15f7018c21STomi Valkeinen /* heavy debugging: */
16f7018c21STomi Valkeinen /* -- logs putc[s], so every time a char is displayed, it's logged */
17f7018c21STomi Valkeinen #undef MATROXFB_DEBUG_HEAVY
18f7018c21STomi Valkeinen
19f7018c21STomi Valkeinen /* This one _could_ cause infinite loops */
20f7018c21STomi Valkeinen /* It _does_ cause lots and lots of messages during idle loops */
21f7018c21STomi Valkeinen #undef MATROXFB_DEBUG_LOOP
22f7018c21STomi Valkeinen
23f7018c21STomi Valkeinen /* Debug register calls, too? */
24f7018c21STomi Valkeinen #undef MATROXFB_DEBUG_REG
25f7018c21STomi Valkeinen
26f7018c21STomi Valkeinen /* Guard accelerator accesses with spin_lock_irqsave... */
27f7018c21STomi Valkeinen #undef MATROXFB_USE_SPINLOCKS
28f7018c21STomi Valkeinen
29f7018c21STomi Valkeinen #include <linux/module.h>
30f7018c21STomi Valkeinen #include <linux/kernel.h>
31f7018c21STomi Valkeinen #include <linux/errno.h>
32f7018c21STomi Valkeinen #include <linux/string.h>
33f7018c21STomi Valkeinen #include <linux/mm.h>
34f7018c21STomi Valkeinen #include <linux/slab.h>
35f7018c21STomi Valkeinen #include <linux/delay.h>
36f7018c21STomi Valkeinen #include <linux/fb.h>
37f7018c21STomi Valkeinen #include <linux/console.h>
38f7018c21STomi Valkeinen #include <linux/selection.h>
39f7018c21STomi Valkeinen #include <linux/ioport.h>
40f7018c21STomi Valkeinen #include <linux/init.h>
41f7018c21STomi Valkeinen #include <linux/timer.h>
42f7018c21STomi Valkeinen #include <linux/pci.h>
43f7018c21STomi Valkeinen #include <linux/spinlock.h>
44f7018c21STomi Valkeinen #include <linux/kd.h>
45f7018c21STomi Valkeinen
46f7018c21STomi Valkeinen #include <asm/io.h>
47f7018c21STomi Valkeinen #include <asm/unaligned.h>
48f7018c21STomi Valkeinen
49f7018c21STomi Valkeinen #if defined(CONFIG_PPC_PMAC)
50f7018c21STomi Valkeinen #include "../macmodes.h"
51f7018c21STomi Valkeinen #endif
52f7018c21STomi Valkeinen
53f7018c21STomi Valkeinen #ifdef MATROXFB_DEBUG
54f7018c21STomi Valkeinen
55f7018c21STomi Valkeinen #define DEBUG
56f7018c21STomi Valkeinen #define DBG(x) printk(KERN_DEBUG "matroxfb: %s\n", (x));
57f7018c21STomi Valkeinen
58f7018c21STomi Valkeinen #ifdef MATROXFB_DEBUG_HEAVY
59f7018c21STomi Valkeinen #define DBG_HEAVY(x) DBG(x)
60f7018c21STomi Valkeinen #else /* MATROXFB_DEBUG_HEAVY */
61f7018c21STomi Valkeinen #define DBG_HEAVY(x) /* DBG_HEAVY */
62f7018c21STomi Valkeinen #endif /* MATROXFB_DEBUG_HEAVY */
63f7018c21STomi Valkeinen
64f7018c21STomi Valkeinen #ifdef MATROXFB_DEBUG_LOOP
65f7018c21STomi Valkeinen #define DBG_LOOP(x) DBG(x)
66f7018c21STomi Valkeinen #else /* MATROXFB_DEBUG_LOOP */
67f7018c21STomi Valkeinen #define DBG_LOOP(x) /* DBG_LOOP */
68f7018c21STomi Valkeinen #endif /* MATROXFB_DEBUG_LOOP */
69f7018c21STomi Valkeinen
70f7018c21STomi Valkeinen #ifdef MATROXFB_DEBUG_REG
71f7018c21STomi Valkeinen #define DBG_REG(x) DBG(x)
72f7018c21STomi Valkeinen #else /* MATROXFB_DEBUG_REG */
73f7018c21STomi Valkeinen #define DBG_REG(x) /* DBG_REG */
74f7018c21STomi Valkeinen #endif /* MATROXFB_DEBUG_REG */
75f7018c21STomi Valkeinen
76f7018c21STomi Valkeinen #else /* MATROXFB_DEBUG */
77f7018c21STomi Valkeinen
78f7018c21STomi Valkeinen #define DBG(x) /* DBG */
79f7018c21STomi Valkeinen #define DBG_HEAVY(x) /* DBG_HEAVY */
80f7018c21STomi Valkeinen #define DBG_REG(x) /* DBG_REG */
81f7018c21STomi Valkeinen #define DBG_LOOP(x) /* DBG_LOOP */
82f7018c21STomi Valkeinen
83f7018c21STomi Valkeinen #endif /* MATROXFB_DEBUG */
84f7018c21STomi Valkeinen
85f7018c21STomi Valkeinen #ifdef DEBUG
86f7018c21STomi Valkeinen #define dprintk(X...) printk(X)
87f7018c21STomi Valkeinen #else
88*6ea16a0bSRandy Dunlap #define dprintk(X...) no_printk(X)
89f7018c21STomi Valkeinen #endif
90f7018c21STomi Valkeinen
91f7018c21STomi Valkeinen #ifndef PCI_SS_VENDOR_ID_SIEMENS_NIXDORF
92f7018c21STomi Valkeinen #define PCI_SS_VENDOR_ID_SIEMENS_NIXDORF 0x110A
93f7018c21STomi Valkeinen #endif
94f7018c21STomi Valkeinen #ifndef PCI_SS_VENDOR_ID_MATROX
95f7018c21STomi Valkeinen #define PCI_SS_VENDOR_ID_MATROX PCI_VENDOR_ID_MATROX
96f7018c21STomi Valkeinen #endif
97f7018c21STomi Valkeinen
98f7018c21STomi Valkeinen #ifndef PCI_SS_ID_MATROX_PRODUCTIVA_G100_AGP
99f7018c21STomi Valkeinen #define PCI_SS_ID_MATROX_GENERIC 0xFF00
100f7018c21STomi Valkeinen #define PCI_SS_ID_MATROX_PRODUCTIVA_G100_AGP 0xFF01
101f7018c21STomi Valkeinen #define PCI_SS_ID_MATROX_MYSTIQUE_G200_AGP 0xFF02
102f7018c21STomi Valkeinen #define PCI_SS_ID_MATROX_MILLENIUM_G200_AGP 0xFF03
103f7018c21STomi Valkeinen #define PCI_SS_ID_MATROX_MARVEL_G200_AGP 0xFF04
104f7018c21STomi Valkeinen #define PCI_SS_ID_MATROX_MGA_G100_PCI 0xFF05
105f7018c21STomi Valkeinen #define PCI_SS_ID_MATROX_MGA_G100_AGP 0x1001
106f7018c21STomi Valkeinen #define PCI_SS_ID_MATROX_MILLENNIUM_G400_MAX_AGP 0x2179
107f7018c21STomi Valkeinen #define PCI_SS_ID_SIEMENS_MGA_G100_AGP 0x001E /* 30 */
108f7018c21STomi Valkeinen #define PCI_SS_ID_SIEMENS_MGA_G200_AGP 0x0032 /* 50 */
109f7018c21STomi Valkeinen #endif
110f7018c21STomi Valkeinen
111f7018c21STomi Valkeinen #define MX_VISUAL_TRUECOLOR FB_VISUAL_DIRECTCOLOR
112f7018c21STomi Valkeinen #define MX_VISUAL_DIRECTCOLOR FB_VISUAL_TRUECOLOR
113f7018c21STomi Valkeinen #define MX_VISUAL_PSEUDOCOLOR FB_VISUAL_PSEUDOCOLOR
114f7018c21STomi Valkeinen
115f7018c21STomi Valkeinen #define CNVT_TOHW(val,width) ((((val)<<(width))+0x7FFF-(val))>>16)
116f7018c21STomi Valkeinen
117f7018c21STomi Valkeinen /* G-series and Mystique have (almost) same DAC */
118f7018c21STomi Valkeinen #undef NEED_DAC1064
119f7018c21STomi Valkeinen #if defined(CONFIG_FB_MATROX_MYSTIQUE) || defined(CONFIG_FB_MATROX_G)
120f7018c21STomi Valkeinen #define NEED_DAC1064 1
121f7018c21STomi Valkeinen #endif
122f7018c21STomi Valkeinen
123f7018c21STomi Valkeinen typedef struct {
124f7018c21STomi Valkeinen void __iomem* vaddr;
125f7018c21STomi Valkeinen } vaddr_t;
126f7018c21STomi Valkeinen
mga_readb(vaddr_t va,unsigned int offs)127f7018c21STomi Valkeinen static inline unsigned int mga_readb(vaddr_t va, unsigned int offs) {
128f7018c21STomi Valkeinen return readb(va.vaddr + offs);
129f7018c21STomi Valkeinen }
130f7018c21STomi Valkeinen
mga_writeb(vaddr_t va,unsigned int offs,u_int8_t value)131f7018c21STomi Valkeinen static inline void mga_writeb(vaddr_t va, unsigned int offs, u_int8_t value) {
132f7018c21STomi Valkeinen writeb(value, va.vaddr + offs);
133f7018c21STomi Valkeinen }
134f7018c21STomi Valkeinen
mga_writew(vaddr_t va,unsigned int offs,u_int16_t value)135f7018c21STomi Valkeinen static inline void mga_writew(vaddr_t va, unsigned int offs, u_int16_t value) {
136f7018c21STomi Valkeinen writew(value, va.vaddr + offs);
137f7018c21STomi Valkeinen }
138f7018c21STomi Valkeinen
mga_readl(vaddr_t va,unsigned int offs)139f7018c21STomi Valkeinen static inline u_int32_t mga_readl(vaddr_t va, unsigned int offs) {
140f7018c21STomi Valkeinen return readl(va.vaddr + offs);
141f7018c21STomi Valkeinen }
142f7018c21STomi Valkeinen
mga_writel(vaddr_t va,unsigned int offs,u_int32_t value)143f7018c21STomi Valkeinen static inline void mga_writel(vaddr_t va, unsigned int offs, u_int32_t value) {
144f7018c21STomi Valkeinen writel(value, va.vaddr + offs);
145f7018c21STomi Valkeinen }
146f7018c21STomi Valkeinen
mga_memcpy_toio(vaddr_t va,const void * src,int len)147f7018c21STomi Valkeinen static inline void mga_memcpy_toio(vaddr_t va, const void* src, int len) {
148f7018c21STomi Valkeinen #if defined(__alpha__) || defined(__i386__) || defined(__x86_64__)
149f7018c21STomi Valkeinen /*
150f7018c21STomi Valkeinen * iowrite32_rep works for us if:
151f7018c21STomi Valkeinen * (1) Copies data as 32bit quantities, not byte after byte,
152f7018c21STomi Valkeinen * (2) Performs LE ordered stores, and
153f7018c21STomi Valkeinen * (3) It copes with unaligned source (destination is guaranteed to be page
154f7018c21STomi Valkeinen * aligned and length is guaranteed to be multiple of 4).
155f7018c21STomi Valkeinen */
156f7018c21STomi Valkeinen iowrite32_rep(va.vaddr, src, len >> 2);
157f7018c21STomi Valkeinen #else
158f7018c21STomi Valkeinen u_int32_t __iomem* addr = va.vaddr;
159f7018c21STomi Valkeinen
160f7018c21STomi Valkeinen if ((unsigned long)src & 3) {
161f7018c21STomi Valkeinen while (len >= 4) {
162f7018c21STomi Valkeinen fb_writel(get_unaligned((u32 *)src), addr);
163f7018c21STomi Valkeinen addr++;
164f7018c21STomi Valkeinen len -= 4;
165f7018c21STomi Valkeinen src += 4;
166f7018c21STomi Valkeinen }
167f7018c21STomi Valkeinen } else {
168f7018c21STomi Valkeinen while (len >= 4) {
169f7018c21STomi Valkeinen fb_writel(*(u32 *)src, addr);
170f7018c21STomi Valkeinen addr++;
171f7018c21STomi Valkeinen len -= 4;
172f7018c21STomi Valkeinen src += 4;
173f7018c21STomi Valkeinen }
174f7018c21STomi Valkeinen }
175f7018c21STomi Valkeinen #endif
176f7018c21STomi Valkeinen }
177f7018c21STomi Valkeinen
vaddr_add(vaddr_t * va,unsigned long offs)178f7018c21STomi Valkeinen static inline void vaddr_add(vaddr_t* va, unsigned long offs) {
179f7018c21STomi Valkeinen va->vaddr += offs;
180f7018c21STomi Valkeinen }
181f7018c21STomi Valkeinen
vaddr_va(vaddr_t va)182f7018c21STomi Valkeinen static inline void __iomem* vaddr_va(vaddr_t va) {
183f7018c21STomi Valkeinen return va.vaddr;
184f7018c21STomi Valkeinen }
185f7018c21STomi Valkeinen
186f7018c21STomi Valkeinen struct my_timming {
187f7018c21STomi Valkeinen unsigned int pixclock;
188f7018c21STomi Valkeinen int mnp;
189f7018c21STomi Valkeinen unsigned int crtc;
190f7018c21STomi Valkeinen unsigned int HDisplay;
191f7018c21STomi Valkeinen unsigned int HSyncStart;
192f7018c21STomi Valkeinen unsigned int HSyncEnd;
193f7018c21STomi Valkeinen unsigned int HTotal;
194f7018c21STomi Valkeinen unsigned int VDisplay;
195f7018c21STomi Valkeinen unsigned int VSyncStart;
196f7018c21STomi Valkeinen unsigned int VSyncEnd;
197f7018c21STomi Valkeinen unsigned int VTotal;
198f7018c21STomi Valkeinen unsigned int sync;
199f7018c21STomi Valkeinen int dblscan;
200f7018c21STomi Valkeinen int interlaced;
201f7018c21STomi Valkeinen unsigned int delay; /* CRTC delay */
202f7018c21STomi Valkeinen };
203f7018c21STomi Valkeinen
204f7018c21STomi Valkeinen enum { M_SYSTEM_PLL, M_PIXEL_PLL_A, M_PIXEL_PLL_B, M_PIXEL_PLL_C, M_VIDEO_PLL };
205f7018c21STomi Valkeinen
206f7018c21STomi Valkeinen struct matrox_pll_cache {
207f7018c21STomi Valkeinen unsigned int valid;
208f7018c21STomi Valkeinen struct {
209f7018c21STomi Valkeinen unsigned int mnp_key;
210f7018c21STomi Valkeinen unsigned int mnp_value;
211f7018c21STomi Valkeinen } data[4];
212f7018c21STomi Valkeinen };
213f7018c21STomi Valkeinen
214f7018c21STomi Valkeinen struct matrox_pll_limits {
215f7018c21STomi Valkeinen unsigned int vcomin;
216f7018c21STomi Valkeinen unsigned int vcomax;
217f7018c21STomi Valkeinen };
218f7018c21STomi Valkeinen
219f7018c21STomi Valkeinen struct matrox_pll_features {
220f7018c21STomi Valkeinen unsigned int vco_freq_min;
221f7018c21STomi Valkeinen unsigned int ref_freq;
222f7018c21STomi Valkeinen unsigned int feed_div_min;
223f7018c21STomi Valkeinen unsigned int feed_div_max;
224f7018c21STomi Valkeinen unsigned int in_div_min;
225f7018c21STomi Valkeinen unsigned int in_div_max;
226f7018c21STomi Valkeinen unsigned int post_shift_max;
227f7018c21STomi Valkeinen };
228f7018c21STomi Valkeinen
229f7018c21STomi Valkeinen struct matroxfb_par
230f7018c21STomi Valkeinen {
231f7018c21STomi Valkeinen unsigned int final_bppShift;
232f7018c21STomi Valkeinen unsigned int cmap_len;
233f7018c21STomi Valkeinen struct {
234f7018c21STomi Valkeinen unsigned int bytes;
235f7018c21STomi Valkeinen unsigned int pixels;
236f7018c21STomi Valkeinen unsigned int chunks;
237f7018c21STomi Valkeinen } ydstorg;
238f7018c21STomi Valkeinen };
239f7018c21STomi Valkeinen
240f7018c21STomi Valkeinen struct matrox_fb_info;
241f7018c21STomi Valkeinen
242f7018c21STomi Valkeinen struct matrox_DAC1064_features {
243f7018c21STomi Valkeinen u_int8_t xvrefctrl;
244f7018c21STomi Valkeinen u_int8_t xmiscctrl;
245f7018c21STomi Valkeinen };
246f7018c21STomi Valkeinen
247f7018c21STomi Valkeinen /* current hardware status */
248f7018c21STomi Valkeinen struct mavenregs {
249f7018c21STomi Valkeinen u_int8_t regs[256];
250f7018c21STomi Valkeinen int mode;
251f7018c21STomi Valkeinen int vlines;
252f7018c21STomi Valkeinen int xtal;
253f7018c21STomi Valkeinen int fv;
254f7018c21STomi Valkeinen
255f7018c21STomi Valkeinen u_int16_t htotal;
256f7018c21STomi Valkeinen u_int16_t hcorr;
257f7018c21STomi Valkeinen };
258f7018c21STomi Valkeinen
259f7018c21STomi Valkeinen struct matrox_crtc2 {
260f7018c21STomi Valkeinen u_int32_t ctl;
261f7018c21STomi Valkeinen };
262f7018c21STomi Valkeinen
263f7018c21STomi Valkeinen struct matrox_hw_state {
264f7018c21STomi Valkeinen u_int32_t MXoptionReg;
265f7018c21STomi Valkeinen unsigned char DACclk[6];
266f7018c21STomi Valkeinen unsigned char DACreg[80];
267f7018c21STomi Valkeinen unsigned char MiscOutReg;
268f7018c21STomi Valkeinen unsigned char DACpal[768];
269f7018c21STomi Valkeinen unsigned char CRTC[25];
270f7018c21STomi Valkeinen unsigned char CRTCEXT[9];
271f7018c21STomi Valkeinen unsigned char SEQ[5];
272f7018c21STomi Valkeinen /* unused for MGA mode, but who knows... */
273f7018c21STomi Valkeinen unsigned char GCTL[9];
274f7018c21STomi Valkeinen /* unused for MGA mode, but who knows... */
275f7018c21STomi Valkeinen unsigned char ATTR[21];
276f7018c21STomi Valkeinen
277f7018c21STomi Valkeinen /* TVOut only */
278f7018c21STomi Valkeinen struct mavenregs maven;
279f7018c21STomi Valkeinen
280f7018c21STomi Valkeinen struct matrox_crtc2 crtc2;
281f7018c21STomi Valkeinen };
282f7018c21STomi Valkeinen
283f7018c21STomi Valkeinen struct matrox_accel_data {
284f7018c21STomi Valkeinen #ifdef CONFIG_FB_MATROX_MILLENIUM
285f7018c21STomi Valkeinen unsigned char ramdac_rev;
286f7018c21STomi Valkeinen #endif
287f7018c21STomi Valkeinen u_int32_t m_dwg_rect;
288f7018c21STomi Valkeinen u_int32_t m_opmode;
289f7018c21STomi Valkeinen u_int32_t m_access;
290f7018c21STomi Valkeinen u_int32_t m_pitch;
291f7018c21STomi Valkeinen };
292f7018c21STomi Valkeinen
293f7018c21STomi Valkeinen struct v4l2_queryctrl;
294f7018c21STomi Valkeinen struct v4l2_control;
295f7018c21STomi Valkeinen
296f7018c21STomi Valkeinen struct matrox_altout {
297f7018c21STomi Valkeinen const char *name;
298f7018c21STomi Valkeinen int (*compute)(void* altout_dev, struct my_timming* input);
299f7018c21STomi Valkeinen int (*program)(void* altout_dev);
300f7018c21STomi Valkeinen int (*start)(void* altout_dev);
301f7018c21STomi Valkeinen int (*verifymode)(void* altout_dev, u_int32_t mode);
302f7018c21STomi Valkeinen int (*getqueryctrl)(void* altout_dev,
303f7018c21STomi Valkeinen struct v4l2_queryctrl* ctrl);
304f7018c21STomi Valkeinen int (*getctrl)(void *altout_dev,
305f7018c21STomi Valkeinen struct v4l2_control* ctrl);
306f7018c21STomi Valkeinen int (*setctrl)(void *altout_dev,
307f7018c21STomi Valkeinen struct v4l2_control* ctrl);
308f7018c21STomi Valkeinen };
309f7018c21STomi Valkeinen
310f7018c21STomi Valkeinen #define MATROXFB_SRC_NONE 0
311f7018c21STomi Valkeinen #define MATROXFB_SRC_CRTC1 1
312f7018c21STomi Valkeinen #define MATROXFB_SRC_CRTC2 2
313f7018c21STomi Valkeinen
314f7018c21STomi Valkeinen enum mga_chip { MGA_2064, MGA_2164, MGA_1064, MGA_1164, MGA_G100, MGA_G200, MGA_G400, MGA_G450, MGA_G550 };
315f7018c21STomi Valkeinen
316f7018c21STomi Valkeinen struct matrox_bios {
317f7018c21STomi Valkeinen unsigned int bios_valid : 1;
318f7018c21STomi Valkeinen unsigned int pins_len;
319f7018c21STomi Valkeinen unsigned char pins[128];
320f7018c21STomi Valkeinen struct {
321f7018c21STomi Valkeinen unsigned char vMaj, vMin, vRev;
322f7018c21STomi Valkeinen } version;
323f7018c21STomi Valkeinen struct {
324f7018c21STomi Valkeinen unsigned char state, tvout;
325f7018c21STomi Valkeinen } output;
326f7018c21STomi Valkeinen };
327f7018c21STomi Valkeinen
328f7018c21STomi Valkeinen struct matrox_switch;
329f7018c21STomi Valkeinen struct matroxfb_driver;
330f7018c21STomi Valkeinen struct matroxfb_dh_fb_info;
331f7018c21STomi Valkeinen
332f7018c21STomi Valkeinen struct matrox_vsync {
333f7018c21STomi Valkeinen wait_queue_head_t wait;
334f7018c21STomi Valkeinen unsigned int cnt;
335f7018c21STomi Valkeinen };
336f7018c21STomi Valkeinen
337f7018c21STomi Valkeinen struct matrox_fb_info {
338f7018c21STomi Valkeinen struct fb_info fbcon;
339f7018c21STomi Valkeinen
340f7018c21STomi Valkeinen struct list_head next_fb;
341f7018c21STomi Valkeinen
342f7018c21STomi Valkeinen int dead;
343f7018c21STomi Valkeinen int initialized;
344f7018c21STomi Valkeinen unsigned int usecount;
345f7018c21STomi Valkeinen
346f7018c21STomi Valkeinen unsigned int userusecount;
347f7018c21STomi Valkeinen unsigned long irq_flags;
348f7018c21STomi Valkeinen
349f7018c21STomi Valkeinen struct matroxfb_par curr;
350f7018c21STomi Valkeinen struct matrox_hw_state hw;
351f7018c21STomi Valkeinen
352f7018c21STomi Valkeinen struct matrox_accel_data accel;
353f7018c21STomi Valkeinen
354f7018c21STomi Valkeinen struct pci_dev* pcidev;
355f7018c21STomi Valkeinen
356f7018c21STomi Valkeinen struct {
357f7018c21STomi Valkeinen struct matrox_vsync vsync;
358f7018c21STomi Valkeinen unsigned int pixclock;
359f7018c21STomi Valkeinen int mnp;
360f7018c21STomi Valkeinen int panpos;
361f7018c21STomi Valkeinen } crtc1;
362f7018c21STomi Valkeinen struct {
363f7018c21STomi Valkeinen struct matrox_vsync vsync;
364f7018c21STomi Valkeinen unsigned int pixclock;
365f7018c21STomi Valkeinen int mnp;
366f7018c21STomi Valkeinen struct matroxfb_dh_fb_info* info;
367f7018c21STomi Valkeinen struct rw_semaphore lock;
368f7018c21STomi Valkeinen } crtc2;
369f7018c21STomi Valkeinen struct {
370f7018c21STomi Valkeinen struct rw_semaphore lock;
371f7018c21STomi Valkeinen struct {
372f7018c21STomi Valkeinen int brightness, contrast, saturation, hue, gamma;
373f7018c21STomi Valkeinen int testout, deflicker;
374f7018c21STomi Valkeinen } tvo_params;
375f7018c21STomi Valkeinen } altout;
376f7018c21STomi Valkeinen #define MATROXFB_MAX_OUTPUTS 3
377f7018c21STomi Valkeinen struct {
378f7018c21STomi Valkeinen unsigned int src;
379f7018c21STomi Valkeinen struct matrox_altout* output;
380f7018c21STomi Valkeinen void* data;
381f7018c21STomi Valkeinen unsigned int mode;
382f7018c21STomi Valkeinen unsigned int default_src;
383f7018c21STomi Valkeinen } outputs[MATROXFB_MAX_OUTPUTS];
384f7018c21STomi Valkeinen
385f7018c21STomi Valkeinen #define MATROXFB_MAX_FB_DRIVERS 5
386f7018c21STomi Valkeinen struct matroxfb_driver* (drivers[MATROXFB_MAX_FB_DRIVERS]);
387f7018c21STomi Valkeinen void* (drivers_data[MATROXFB_MAX_FB_DRIVERS]);
388f7018c21STomi Valkeinen unsigned int drivers_count;
389f7018c21STomi Valkeinen
390f7018c21STomi Valkeinen struct {
391f7018c21STomi Valkeinen unsigned long base; /* physical */
392f7018c21STomi Valkeinen vaddr_t vbase; /* CPU view */
393f7018c21STomi Valkeinen unsigned int len;
394f7018c21STomi Valkeinen unsigned int len_usable;
395f7018c21STomi Valkeinen unsigned int len_maximum;
396f7018c21STomi Valkeinen } video;
397f7018c21STomi Valkeinen
398f7018c21STomi Valkeinen struct {
399f7018c21STomi Valkeinen unsigned long base; /* physical */
400f7018c21STomi Valkeinen vaddr_t vbase; /* CPU view */
401f7018c21STomi Valkeinen unsigned int len;
402f7018c21STomi Valkeinen } mmio;
403f7018c21STomi Valkeinen
404f7018c21STomi Valkeinen unsigned int max_pixel_clock;
405f7018c21STomi Valkeinen unsigned int max_pixel_clock_panellink;
406f7018c21STomi Valkeinen
407f7018c21STomi Valkeinen struct matrox_switch* hw_switch;
408f7018c21STomi Valkeinen
409f7018c21STomi Valkeinen struct {
410f7018c21STomi Valkeinen struct matrox_pll_features pll;
411f7018c21STomi Valkeinen struct matrox_DAC1064_features DAC1064;
412f7018c21STomi Valkeinen } features;
413f7018c21STomi Valkeinen struct {
414f7018c21STomi Valkeinen spinlock_t DAC;
415f7018c21STomi Valkeinen spinlock_t accel;
416f7018c21STomi Valkeinen } lock;
417f7018c21STomi Valkeinen
418f7018c21STomi Valkeinen enum mga_chip chip;
419f7018c21STomi Valkeinen
420f7018c21STomi Valkeinen int interleave;
421f7018c21STomi Valkeinen int millenium;
422f7018c21STomi Valkeinen int milleniumII;
423f7018c21STomi Valkeinen struct {
424f7018c21STomi Valkeinen int cfb4;
425f7018c21STomi Valkeinen const int* vxres;
426f7018c21STomi Valkeinen int cross4MB;
427f7018c21STomi Valkeinen int text;
428f7018c21STomi Valkeinen int plnwt;
429f7018c21STomi Valkeinen int srcorg;
430f7018c21STomi Valkeinen } capable;
431888ca5d2SLuis R. Rodriguez int wc_cookie;
432f7018c21STomi Valkeinen struct {
433f7018c21STomi Valkeinen int precise_width;
434f7018c21STomi Valkeinen int mga_24bpp_fix;
435f7018c21STomi Valkeinen int novga;
436f7018c21STomi Valkeinen int nobios;
437f7018c21STomi Valkeinen int nopciretry;
438f7018c21STomi Valkeinen int noinit;
439f7018c21STomi Valkeinen int sgram;
440f7018c21STomi Valkeinen int support32MB;
441f7018c21STomi Valkeinen
442f7018c21STomi Valkeinen int accelerator;
443f7018c21STomi Valkeinen int text_type_aux;
444f7018c21STomi Valkeinen int video64bits;
445f7018c21STomi Valkeinen int crtc2;
446f7018c21STomi Valkeinen int maven_capable;
447f7018c21STomi Valkeinen unsigned int vgastep;
448f7018c21STomi Valkeinen unsigned int textmode;
449f7018c21STomi Valkeinen unsigned int textstep;
450f7018c21STomi Valkeinen unsigned int textvram; /* character cells */
451f7018c21STomi Valkeinen unsigned int ydstorg; /* offset in bytes from video start to usable memory */
452f7018c21STomi Valkeinen /* 0 except for 6MB Millenium */
453f7018c21STomi Valkeinen int memtype;
454f7018c21STomi Valkeinen int g450dac;
455f7018c21STomi Valkeinen int dfp_type;
456f7018c21STomi Valkeinen int panellink; /* G400 DFP possible (not G450/G550) */
457f7018c21STomi Valkeinen int dualhead;
458f7018c21STomi Valkeinen unsigned int fbResource;
459f7018c21STomi Valkeinen } devflags;
460f7018c21STomi Valkeinen struct fb_ops fbops;
461f7018c21STomi Valkeinen struct matrox_bios bios;
462f7018c21STomi Valkeinen struct {
463f7018c21STomi Valkeinen struct matrox_pll_limits pixel;
464f7018c21STomi Valkeinen struct matrox_pll_limits system;
465f7018c21STomi Valkeinen struct matrox_pll_limits video;
466f7018c21STomi Valkeinen } limits;
467f7018c21STomi Valkeinen struct {
468f7018c21STomi Valkeinen struct matrox_pll_cache pixel;
469f7018c21STomi Valkeinen struct matrox_pll_cache system;
470f7018c21STomi Valkeinen struct matrox_pll_cache video;
471f7018c21STomi Valkeinen } cache;
472f7018c21STomi Valkeinen struct {
473f7018c21STomi Valkeinen struct {
474f7018c21STomi Valkeinen unsigned int video;
475f7018c21STomi Valkeinen unsigned int system;
476f7018c21STomi Valkeinen } pll;
477f7018c21STomi Valkeinen struct {
478f7018c21STomi Valkeinen u_int32_t opt;
479f7018c21STomi Valkeinen u_int32_t opt2;
480f7018c21STomi Valkeinen u_int32_t opt3;
481f7018c21STomi Valkeinen u_int32_t mctlwtst;
482f7018c21STomi Valkeinen u_int32_t mctlwtst_core;
483f7018c21STomi Valkeinen u_int32_t memmisc;
484f7018c21STomi Valkeinen u_int32_t memrdbk;
485f7018c21STomi Valkeinen u_int32_t maccess;
486f7018c21STomi Valkeinen } reg;
487f7018c21STomi Valkeinen struct {
488f7018c21STomi Valkeinen unsigned int ddr:1,
489f7018c21STomi Valkeinen emrswen:1,
490f7018c21STomi Valkeinen dll:1;
491f7018c21STomi Valkeinen } memory;
492f7018c21STomi Valkeinen } values;
493f7018c21STomi Valkeinen u_int32_t cmap[16];
494f7018c21STomi Valkeinen };
495f7018c21STomi Valkeinen
496f7018c21STomi Valkeinen #define info2minfo(info) container_of(info, struct matrox_fb_info, fbcon)
497f7018c21STomi Valkeinen
498f7018c21STomi Valkeinen struct matrox_switch {
499f7018c21STomi Valkeinen int (*preinit)(struct matrox_fb_info *minfo);
500f7018c21STomi Valkeinen void (*reset)(struct matrox_fb_info *minfo);
501f7018c21STomi Valkeinen int (*init)(struct matrox_fb_info *minfo, struct my_timming*);
502f7018c21STomi Valkeinen void (*restore)(struct matrox_fb_info *minfo);
503f7018c21STomi Valkeinen };
504f7018c21STomi Valkeinen
505f7018c21STomi Valkeinen struct matroxfb_driver {
506f7018c21STomi Valkeinen struct list_head node;
507f7018c21STomi Valkeinen char* name;
508f7018c21STomi Valkeinen void* (*probe)(struct matrox_fb_info* info);
509f7018c21STomi Valkeinen void (*remove)(struct matrox_fb_info* info, void* data);
510f7018c21STomi Valkeinen };
511f7018c21STomi Valkeinen
512f7018c21STomi Valkeinen int matroxfb_register_driver(struct matroxfb_driver* drv);
513f7018c21STomi Valkeinen void matroxfb_unregister_driver(struct matroxfb_driver* drv);
514f7018c21STomi Valkeinen
515f7018c21STomi Valkeinen #define PCI_OPTION_REG 0x40
516f7018c21STomi Valkeinen #define PCI_OPTION_ENABLE_ROM 0x40000000
517f7018c21STomi Valkeinen
518f7018c21STomi Valkeinen #define PCI_MGA_INDEX 0x44
519f7018c21STomi Valkeinen #define PCI_MGA_DATA 0x48
520f7018c21STomi Valkeinen #define PCI_OPTION2_REG 0x50
521f7018c21STomi Valkeinen #define PCI_OPTION3_REG 0x54
522f7018c21STomi Valkeinen #define PCI_MEMMISC_REG 0x58
523f7018c21STomi Valkeinen
524f7018c21STomi Valkeinen #define M_DWGCTL 0x1C00
525f7018c21STomi Valkeinen #define M_MACCESS 0x1C04
526f7018c21STomi Valkeinen #define M_CTLWTST 0x1C08
527f7018c21STomi Valkeinen
528f7018c21STomi Valkeinen #define M_PLNWT 0x1C1C
529f7018c21STomi Valkeinen
530f7018c21STomi Valkeinen #define M_BCOL 0x1C20
531f7018c21STomi Valkeinen #define M_FCOL 0x1C24
532f7018c21STomi Valkeinen
533f7018c21STomi Valkeinen #define M_SGN 0x1C58
534f7018c21STomi Valkeinen #define M_LEN 0x1C5C
535f7018c21STomi Valkeinen #define M_AR0 0x1C60
536f7018c21STomi Valkeinen #define M_AR1 0x1C64
537f7018c21STomi Valkeinen #define M_AR2 0x1C68
538f7018c21STomi Valkeinen #define M_AR3 0x1C6C
539f7018c21STomi Valkeinen #define M_AR4 0x1C70
540f7018c21STomi Valkeinen #define M_AR5 0x1C74
541f7018c21STomi Valkeinen #define M_AR6 0x1C78
542f7018c21STomi Valkeinen
543f7018c21STomi Valkeinen #define M_CXBNDRY 0x1C80
544f7018c21STomi Valkeinen #define M_FXBNDRY 0x1C84
545f7018c21STomi Valkeinen #define M_YDSTLEN 0x1C88
546f7018c21STomi Valkeinen #define M_PITCH 0x1C8C
547f7018c21STomi Valkeinen #define M_YDST 0x1C90
548f7018c21STomi Valkeinen #define M_YDSTORG 0x1C94
549f7018c21STomi Valkeinen #define M_YTOP 0x1C98
550f7018c21STomi Valkeinen #define M_YBOT 0x1C9C
551f7018c21STomi Valkeinen
552f7018c21STomi Valkeinen /* mystique only */
553f7018c21STomi Valkeinen #define M_CACHEFLUSH 0x1FFF
554f7018c21STomi Valkeinen
555f7018c21STomi Valkeinen #define M_EXEC 0x0100
556f7018c21STomi Valkeinen
557f7018c21STomi Valkeinen #define M_DWG_TRAP 0x04
558f7018c21STomi Valkeinen #define M_DWG_BITBLT 0x08
559f7018c21STomi Valkeinen #define M_DWG_ILOAD 0x09
560f7018c21STomi Valkeinen
561f7018c21STomi Valkeinen #define M_DWG_LINEAR 0x0080
562f7018c21STomi Valkeinen #define M_DWG_SOLID 0x0800
563f7018c21STomi Valkeinen #define M_DWG_ARZERO 0x1000
564f7018c21STomi Valkeinen #define M_DWG_SGNZERO 0x2000
565f7018c21STomi Valkeinen #define M_DWG_SHIFTZERO 0x4000
566f7018c21STomi Valkeinen
567f7018c21STomi Valkeinen #define M_DWG_REPLACE 0x000C0000
568f7018c21STomi Valkeinen #define M_DWG_REPLACE2 (M_DWG_REPLACE | 0x40)
569f7018c21STomi Valkeinen #define M_DWG_XOR 0x00060010
570f7018c21STomi Valkeinen
571f7018c21STomi Valkeinen #define M_DWG_BFCOL 0x04000000
572f7018c21STomi Valkeinen #define M_DWG_BMONOWF 0x08000000
573f7018c21STomi Valkeinen
574f7018c21STomi Valkeinen #define M_DWG_TRANSC 0x40000000
575f7018c21STomi Valkeinen
576f7018c21STomi Valkeinen #define M_FIFOSTATUS 0x1E10
577f7018c21STomi Valkeinen #define M_STATUS 0x1E14
578f7018c21STomi Valkeinen #define M_ICLEAR 0x1E18
579f7018c21STomi Valkeinen #define M_IEN 0x1E1C
580f7018c21STomi Valkeinen
581f7018c21STomi Valkeinen #define M_VCOUNT 0x1E20
582f7018c21STomi Valkeinen
583f7018c21STomi Valkeinen #define M_RESET 0x1E40
584f7018c21STomi Valkeinen #define M_MEMRDBK 0x1E44
585f7018c21STomi Valkeinen
586f7018c21STomi Valkeinen #define M_AGP2PLL 0x1E4C
587f7018c21STomi Valkeinen
588f7018c21STomi Valkeinen #define M_OPMODE 0x1E54
589f7018c21STomi Valkeinen #define M_OPMODE_DMA_GEN_WRITE 0x00
590f7018c21STomi Valkeinen #define M_OPMODE_DMA_BLIT 0x04
591f7018c21STomi Valkeinen #define M_OPMODE_DMA_VECTOR_WRITE 0x08
592f7018c21STomi Valkeinen #define M_OPMODE_DMA_LE 0x0000 /* little endian - no transformation */
593f7018c21STomi Valkeinen #define M_OPMODE_DMA_BE_8BPP 0x0000
594f7018c21STomi Valkeinen #define M_OPMODE_DMA_BE_16BPP 0x0100
595f7018c21STomi Valkeinen #define M_OPMODE_DMA_BE_32BPP 0x0200
596f7018c21STomi Valkeinen #define M_OPMODE_DIR_LE 0x000000 /* little endian - no transformation */
597f7018c21STomi Valkeinen #define M_OPMODE_DIR_BE_8BPP 0x000000
598f7018c21STomi Valkeinen #define M_OPMODE_DIR_BE_16BPP 0x010000
599f7018c21STomi Valkeinen #define M_OPMODE_DIR_BE_32BPP 0x020000
600f7018c21STomi Valkeinen
601f7018c21STomi Valkeinen #define M_ATTR_INDEX 0x1FC0
602f7018c21STomi Valkeinen #define M_ATTR_DATA 0x1FC1
603f7018c21STomi Valkeinen
604f7018c21STomi Valkeinen #define M_MISC_REG 0x1FC2
605f7018c21STomi Valkeinen #define M_3C2_RD 0x1FC2
606f7018c21STomi Valkeinen
607f7018c21STomi Valkeinen #define M_SEQ_INDEX 0x1FC4
608f7018c21STomi Valkeinen #define M_SEQ_DATA 0x1FC5
609f7018c21STomi Valkeinen #define M_SEQ1 0x01
610f7018c21STomi Valkeinen #define M_SEQ1_SCROFF 0x20
611f7018c21STomi Valkeinen
612f7018c21STomi Valkeinen #define M_MISC_REG_READ 0x1FCC
613f7018c21STomi Valkeinen
614f7018c21STomi Valkeinen #define M_GRAPHICS_INDEX 0x1FCE
615f7018c21STomi Valkeinen #define M_GRAPHICS_DATA 0x1FCF
616f7018c21STomi Valkeinen
617f7018c21STomi Valkeinen #define M_CRTC_INDEX 0x1FD4
618f7018c21STomi Valkeinen
619f7018c21STomi Valkeinen #define M_ATTR_RESET 0x1FDA
620f7018c21STomi Valkeinen #define M_3DA_WR 0x1FDA
621f7018c21STomi Valkeinen #define M_INSTS1 0x1FDA
622f7018c21STomi Valkeinen
623f7018c21STomi Valkeinen #define M_EXTVGA_INDEX 0x1FDE
624f7018c21STomi Valkeinen #define M_EXTVGA_DATA 0x1FDF
625f7018c21STomi Valkeinen
626f7018c21STomi Valkeinen /* G200 only */
627f7018c21STomi Valkeinen #define M_SRCORG 0x2CB4
628f7018c21STomi Valkeinen #define M_DSTORG 0x2CB8
629f7018c21STomi Valkeinen
630f7018c21STomi Valkeinen #define M_RAMDAC_BASE 0x3C00
631f7018c21STomi Valkeinen
632f7018c21STomi Valkeinen /* fortunately, same on TVP3026 and MGA1064 */
633f7018c21STomi Valkeinen #define M_DAC_REG (M_RAMDAC_BASE+0)
634f7018c21STomi Valkeinen #define M_DAC_VAL (M_RAMDAC_BASE+1)
635f7018c21STomi Valkeinen #define M_PALETTE_MASK (M_RAMDAC_BASE+2)
636f7018c21STomi Valkeinen
637f7018c21STomi Valkeinen #define M_X_INDEX 0x00
638f7018c21STomi Valkeinen #define M_X_DATAREG 0x0A
639f7018c21STomi Valkeinen
640f7018c21STomi Valkeinen #define DAC_XGENIOCTRL 0x2A
641f7018c21STomi Valkeinen #define DAC_XGENIODATA 0x2B
642f7018c21STomi Valkeinen
643f7018c21STomi Valkeinen #define M_C2CTL 0x3C10
644f7018c21STomi Valkeinen
645f7018c21STomi Valkeinen #define MX_OPTION_BSWAP 0x00000000
646f7018c21STomi Valkeinen
647f7018c21STomi Valkeinen #ifdef __LITTLE_ENDIAN
648f7018c21STomi Valkeinen #define M_OPMODE_4BPP (M_OPMODE_DMA_LE | M_OPMODE_DIR_LE | M_OPMODE_DMA_BLIT)
649f7018c21STomi Valkeinen #define M_OPMODE_8BPP (M_OPMODE_DMA_LE | M_OPMODE_DIR_LE | M_OPMODE_DMA_BLIT)
650f7018c21STomi Valkeinen #define M_OPMODE_16BPP (M_OPMODE_DMA_LE | M_OPMODE_DIR_LE | M_OPMODE_DMA_BLIT)
651f7018c21STomi Valkeinen #define M_OPMODE_24BPP (M_OPMODE_DMA_LE | M_OPMODE_DIR_LE | M_OPMODE_DMA_BLIT)
652f7018c21STomi Valkeinen #define M_OPMODE_32BPP (M_OPMODE_DMA_LE | M_OPMODE_DIR_LE | M_OPMODE_DMA_BLIT)
653f7018c21STomi Valkeinen #else
654f7018c21STomi Valkeinen #ifdef __BIG_ENDIAN
655f7018c21STomi Valkeinen #define M_OPMODE_4BPP (M_OPMODE_DMA_LE | M_OPMODE_DIR_LE | M_OPMODE_DMA_BLIT) /* TODO */
656f7018c21STomi Valkeinen #define M_OPMODE_8BPP (M_OPMODE_DMA_LE | M_OPMODE_DIR_BE_8BPP | M_OPMODE_DMA_BLIT)
657f7018c21STomi Valkeinen #define M_OPMODE_16BPP (M_OPMODE_DMA_LE | M_OPMODE_DIR_BE_16BPP | M_OPMODE_DMA_BLIT)
658f7018c21STomi Valkeinen #define M_OPMODE_24BPP (M_OPMODE_DMA_LE | M_OPMODE_DIR_BE_8BPP | M_OPMODE_DMA_BLIT) /* TODO, ?32 */
659f7018c21STomi Valkeinen #define M_OPMODE_32BPP (M_OPMODE_DMA_LE | M_OPMODE_DIR_BE_32BPP | M_OPMODE_DMA_BLIT)
660f7018c21STomi Valkeinen #else
661f7018c21STomi Valkeinen #error "Byte ordering have to be defined. Cannot continue."
662f7018c21STomi Valkeinen #endif
663f7018c21STomi Valkeinen #endif
664f7018c21STomi Valkeinen
665f7018c21STomi Valkeinen #define mga_inb(addr) mga_readb(minfo->mmio.vbase, (addr))
666f7018c21STomi Valkeinen #define mga_inl(addr) mga_readl(minfo->mmio.vbase, (addr))
667f7018c21STomi Valkeinen #define mga_outb(addr,val) mga_writeb(minfo->mmio.vbase, (addr), (val))
668f7018c21STomi Valkeinen #define mga_outw(addr,val) mga_writew(minfo->mmio.vbase, (addr), (val))
669f7018c21STomi Valkeinen #define mga_outl(addr,val) mga_writel(minfo->mmio.vbase, (addr), (val))
670f7018c21STomi Valkeinen #define mga_readr(port,idx) (mga_outb((port),(idx)), mga_inb((port)+1))
671f7018c21STomi Valkeinen #define mga_setr(addr,port,val) mga_outw(addr, ((val)<<8) | (port))
672f7018c21STomi Valkeinen
673f7018c21STomi Valkeinen #define mga_fifo(n) do {} while ((mga_inl(M_FIFOSTATUS) & 0xFF) < (n))
674f7018c21STomi Valkeinen
675972754cfSMikulas Patocka #define WaitTillIdle() do { mga_inl(M_STATUS); do {} while (mga_inl(M_STATUS) & 0x10000); } while (0)
676f7018c21STomi Valkeinen
677f7018c21STomi Valkeinen /* code speedup */
678f7018c21STomi Valkeinen #ifdef CONFIG_FB_MATROX_MILLENIUM
679f7018c21STomi Valkeinen #define isInterleave(x) (x->interleave)
680f7018c21STomi Valkeinen #define isMillenium(x) (x->millenium)
681f7018c21STomi Valkeinen #define isMilleniumII(x) (x->milleniumII)
682f7018c21STomi Valkeinen #else
683f7018c21STomi Valkeinen #define isInterleave(x) (0)
684f7018c21STomi Valkeinen #define isMillenium(x) (0)
685f7018c21STomi Valkeinen #define isMilleniumII(x) (0)
686f7018c21STomi Valkeinen #endif
687f7018c21STomi Valkeinen
688f7018c21STomi Valkeinen #define matroxfb_DAC_lock() spin_lock(&minfo->lock.DAC)
689f7018c21STomi Valkeinen #define matroxfb_DAC_unlock() spin_unlock(&minfo->lock.DAC)
690f7018c21STomi Valkeinen #define matroxfb_DAC_lock_irqsave(flags) spin_lock_irqsave(&minfo->lock.DAC, flags)
691f7018c21STomi Valkeinen #define matroxfb_DAC_unlock_irqrestore(flags) spin_unlock_irqrestore(&minfo->lock.DAC, flags)
692f7018c21STomi Valkeinen extern void matroxfb_DAC_out(const struct matrox_fb_info *minfo, int reg,
693f7018c21STomi Valkeinen int val);
694f7018c21STomi Valkeinen extern int matroxfb_DAC_in(const struct matrox_fb_info *minfo, int reg);
695f7018c21STomi Valkeinen extern void matroxfb_var2my(struct fb_var_screeninfo* fvsi, struct my_timming* mt);
696f7018c21STomi Valkeinen extern int matroxfb_wait_for_sync(struct matrox_fb_info *minfo, u_int32_t crtc);
697f7018c21STomi Valkeinen extern int matroxfb_enable_irq(struct matrox_fb_info *minfo, int reenable);
698f7018c21STomi Valkeinen
699f7018c21STomi Valkeinen #ifdef MATROXFB_USE_SPINLOCKS
700f7018c21STomi Valkeinen #define CRITBEGIN spin_lock_irqsave(&minfo->lock.accel, critflags);
701f7018c21STomi Valkeinen #define CRITEND spin_unlock_irqrestore(&minfo->lock.accel, critflags);
702f7018c21STomi Valkeinen #define CRITFLAGS unsigned long critflags;
703f7018c21STomi Valkeinen #else
704f7018c21STomi Valkeinen #define CRITBEGIN
705f7018c21STomi Valkeinen #define CRITEND
706f7018c21STomi Valkeinen #define CRITFLAGS
707f7018c21STomi Valkeinen #endif
708f7018c21STomi Valkeinen
709f7018c21STomi Valkeinen #endif /* __MATROXFB_H__ */
710