xref: /openbmc/linux/drivers/video/fbdev/geode/suspend_gx.c (revision 2874c5fd284268364ece81a7bd936f3c8168e567)
1*2874c5fdSThomas Gleixner // SPDX-License-Identifier: GPL-2.0-or-later
2f7018c21STomi Valkeinen /*
3f7018c21STomi Valkeinen  *   Copyright (C) 2007 Advanced Micro Devices, Inc.
4f7018c21STomi Valkeinen  *   Copyright (C) 2008 Andres Salomon <dilinger@debian.org>
5f7018c21STomi Valkeinen  */
6f7018c21STomi Valkeinen #include <linux/fb.h>
7f7018c21STomi Valkeinen #include <asm/io.h>
8f7018c21STomi Valkeinen #include <asm/msr.h>
9f7018c21STomi Valkeinen #include <linux/cs5535.h>
10f7018c21STomi Valkeinen #include <asm/delay.h>
11f7018c21STomi Valkeinen 
12f7018c21STomi Valkeinen #include "gxfb.h"
13f7018c21STomi Valkeinen 
14f7018c21STomi Valkeinen #ifdef CONFIG_PM
15f7018c21STomi Valkeinen 
16f7018c21STomi Valkeinen static void gx_save_regs(struct gxfb_par *par)
17f7018c21STomi Valkeinen {
18f7018c21STomi Valkeinen 	int i;
19f7018c21STomi Valkeinen 
20f7018c21STomi Valkeinen 	/* wait for the BLT engine to stop being busy */
21f7018c21STomi Valkeinen 	do {
22f7018c21STomi Valkeinen 		i = read_gp(par, GP_BLT_STATUS);
23f7018c21STomi Valkeinen 	} while (i & (GP_BLT_STATUS_BLT_PENDING | GP_BLT_STATUS_BLT_BUSY));
24f7018c21STomi Valkeinen 
25f7018c21STomi Valkeinen 	/* save MSRs */
26f7018c21STomi Valkeinen 	rdmsrl(MSR_GX_MSR_PADSEL, par->msr.padsel);
27f7018c21STomi Valkeinen 	rdmsrl(MSR_GLCP_DOTPLL, par->msr.dotpll);
28f7018c21STomi Valkeinen 
29f7018c21STomi Valkeinen 	write_dc(par, DC_UNLOCK, DC_UNLOCK_UNLOCK);
30f7018c21STomi Valkeinen 
31f7018c21STomi Valkeinen 	/* save registers */
32f7018c21STomi Valkeinen 	memcpy(par->gp, par->gp_regs, sizeof(par->gp));
33f7018c21STomi Valkeinen 	memcpy(par->dc, par->dc_regs, sizeof(par->dc));
34f7018c21STomi Valkeinen 	memcpy(par->vp, par->vid_regs, sizeof(par->vp));
35f7018c21STomi Valkeinen 	memcpy(par->fp, par->vid_regs + VP_FP_START, sizeof(par->fp));
36f7018c21STomi Valkeinen 
37f7018c21STomi Valkeinen 	/* save the palette */
38f7018c21STomi Valkeinen 	write_dc(par, DC_PAL_ADDRESS, 0);
39f7018c21STomi Valkeinen 	for (i = 0; i < ARRAY_SIZE(par->pal); i++)
40f7018c21STomi Valkeinen 		par->pal[i] = read_dc(par, DC_PAL_DATA);
41f7018c21STomi Valkeinen }
42f7018c21STomi Valkeinen 
43f7018c21STomi Valkeinen static void gx_set_dotpll(uint32_t dotpll_hi)
44f7018c21STomi Valkeinen {
45f7018c21STomi Valkeinen 	uint32_t dotpll_lo;
46f7018c21STomi Valkeinen 	int i;
47f7018c21STomi Valkeinen 
48f7018c21STomi Valkeinen 	rdmsrl(MSR_GLCP_DOTPLL, dotpll_lo);
49f7018c21STomi Valkeinen 	dotpll_lo |= MSR_GLCP_DOTPLL_DOTRESET;
50f7018c21STomi Valkeinen 	dotpll_lo &= ~MSR_GLCP_DOTPLL_BYPASS;
51f7018c21STomi Valkeinen 	wrmsr(MSR_GLCP_DOTPLL, dotpll_lo, dotpll_hi);
52f7018c21STomi Valkeinen 
53f7018c21STomi Valkeinen 	/* wait for the PLL to lock */
54f7018c21STomi Valkeinen 	for (i = 0; i < 200; i++) {
55f7018c21STomi Valkeinen 		rdmsrl(MSR_GLCP_DOTPLL, dotpll_lo);
56f7018c21STomi Valkeinen 		if (dotpll_lo & MSR_GLCP_DOTPLL_LOCK)
57f7018c21STomi Valkeinen 			break;
58f7018c21STomi Valkeinen 		udelay(1);
59f7018c21STomi Valkeinen 	}
60f7018c21STomi Valkeinen 
61f7018c21STomi Valkeinen 	/* PLL set, unlock */
62f7018c21STomi Valkeinen 	dotpll_lo &= ~MSR_GLCP_DOTPLL_DOTRESET;
63f7018c21STomi Valkeinen 	wrmsr(MSR_GLCP_DOTPLL, dotpll_lo, dotpll_hi);
64f7018c21STomi Valkeinen }
65f7018c21STomi Valkeinen 
66f7018c21STomi Valkeinen static void gx_restore_gfx_proc(struct gxfb_par *par)
67f7018c21STomi Valkeinen {
68f7018c21STomi Valkeinen 	int i;
69f7018c21STomi Valkeinen 
70f7018c21STomi Valkeinen 	for (i = 0; i < ARRAY_SIZE(par->gp); i++) {
71f7018c21STomi Valkeinen 		switch (i) {
72f7018c21STomi Valkeinen 		case GP_VECTOR_MODE:
73f7018c21STomi Valkeinen 		case GP_BLT_MODE:
74f7018c21STomi Valkeinen 		case GP_BLT_STATUS:
75f7018c21STomi Valkeinen 		case GP_HST_SRC:
76f7018c21STomi Valkeinen 			/* don't restore these registers */
77f7018c21STomi Valkeinen 			break;
78f7018c21STomi Valkeinen 		default:
79f7018c21STomi Valkeinen 			write_gp(par, i, par->gp[i]);
80f7018c21STomi Valkeinen 		}
81f7018c21STomi Valkeinen 	}
82f7018c21STomi Valkeinen }
83f7018c21STomi Valkeinen 
84f7018c21STomi Valkeinen static void gx_restore_display_ctlr(struct gxfb_par *par)
85f7018c21STomi Valkeinen {
86f7018c21STomi Valkeinen 	int i;
87f7018c21STomi Valkeinen 
88f7018c21STomi Valkeinen 	for (i = 0; i < ARRAY_SIZE(par->dc); i++) {
89f7018c21STomi Valkeinen 		switch (i) {
90f7018c21STomi Valkeinen 		case DC_UNLOCK:
91f7018c21STomi Valkeinen 			/* unlock the DC; runs first */
92f7018c21STomi Valkeinen 			write_dc(par, DC_UNLOCK, DC_UNLOCK_UNLOCK);
93f7018c21STomi Valkeinen 			break;
94f7018c21STomi Valkeinen 
95f7018c21STomi Valkeinen 		case DC_GENERAL_CFG:
96f7018c21STomi Valkeinen 			/* write without the enables */
97f7018c21STomi Valkeinen 			write_dc(par, i, par->dc[i] & ~(DC_GENERAL_CFG_VIDE |
98f7018c21STomi Valkeinen 					DC_GENERAL_CFG_ICNE |
99f7018c21STomi Valkeinen 					DC_GENERAL_CFG_CURE |
100f7018c21STomi Valkeinen 					DC_GENERAL_CFG_DFLE));
101f7018c21STomi Valkeinen 			break;
102f7018c21STomi Valkeinen 
103f7018c21STomi Valkeinen 		case DC_DISPLAY_CFG:
104f7018c21STomi Valkeinen 			/* write without the enables */
105f7018c21STomi Valkeinen 			write_dc(par, i, par->dc[i] & ~(DC_DISPLAY_CFG_VDEN |
106f7018c21STomi Valkeinen 					DC_DISPLAY_CFG_GDEN |
107f7018c21STomi Valkeinen 					DC_DISPLAY_CFG_TGEN));
108f7018c21STomi Valkeinen 			break;
109f7018c21STomi Valkeinen 
110f7018c21STomi Valkeinen 		case DC_RSVD_0:
111f7018c21STomi Valkeinen 		case DC_RSVD_1:
112f7018c21STomi Valkeinen 		case DC_RSVD_2:
113f7018c21STomi Valkeinen 		case DC_RSVD_3:
114f7018c21STomi Valkeinen 		case DC_RSVD_4:
115f7018c21STomi Valkeinen 		case DC_LINE_CNT:
116f7018c21STomi Valkeinen 		case DC_PAL_ADDRESS:
117f7018c21STomi Valkeinen 		case DC_PAL_DATA:
118f7018c21STomi Valkeinen 		case DC_DFIFO_DIAG:
119f7018c21STomi Valkeinen 		case DC_CFIFO_DIAG:
120f7018c21STomi Valkeinen 		case DC_RSVD_5:
121f7018c21STomi Valkeinen 			/* don't restore these registers */
122f7018c21STomi Valkeinen 			break;
123f7018c21STomi Valkeinen 		default:
124f7018c21STomi Valkeinen 			write_dc(par, i, par->dc[i]);
125f7018c21STomi Valkeinen 		}
126f7018c21STomi Valkeinen 	}
127f7018c21STomi Valkeinen 
128f7018c21STomi Valkeinen 	/* restore the palette */
129f7018c21STomi Valkeinen 	write_dc(par, DC_PAL_ADDRESS, 0);
130f7018c21STomi Valkeinen 	for (i = 0; i < ARRAY_SIZE(par->pal); i++)
131f7018c21STomi Valkeinen 		write_dc(par, DC_PAL_DATA, par->pal[i]);
132f7018c21STomi Valkeinen }
133f7018c21STomi Valkeinen 
134f7018c21STomi Valkeinen static void gx_restore_video_proc(struct gxfb_par *par)
135f7018c21STomi Valkeinen {
136f7018c21STomi Valkeinen 	int i;
137f7018c21STomi Valkeinen 
138f7018c21STomi Valkeinen 	wrmsrl(MSR_GX_MSR_PADSEL, par->msr.padsel);
139f7018c21STomi Valkeinen 
140f7018c21STomi Valkeinen 	for (i = 0; i < ARRAY_SIZE(par->vp); i++) {
141f7018c21STomi Valkeinen 		switch (i) {
142f7018c21STomi Valkeinen 		case VP_VCFG:
143f7018c21STomi Valkeinen 			/* don't enable video yet */
144f7018c21STomi Valkeinen 			write_vp(par, i, par->vp[i] & ~VP_VCFG_VID_EN);
145f7018c21STomi Valkeinen 			break;
146f7018c21STomi Valkeinen 
147f7018c21STomi Valkeinen 		case VP_DCFG:
148f7018c21STomi Valkeinen 			/* don't enable CRT yet */
149f7018c21STomi Valkeinen 			write_vp(par, i, par->vp[i] &
150f7018c21STomi Valkeinen 					~(VP_DCFG_DAC_BL_EN | VP_DCFG_VSYNC_EN |
151f7018c21STomi Valkeinen 					VP_DCFG_HSYNC_EN | VP_DCFG_CRT_EN));
152f7018c21STomi Valkeinen 			break;
153f7018c21STomi Valkeinen 
154f7018c21STomi Valkeinen 		case VP_GAR:
155f7018c21STomi Valkeinen 		case VP_GDR:
156f7018c21STomi Valkeinen 		case VP_RSVD_0:
157f7018c21STomi Valkeinen 		case VP_RSVD_1:
158f7018c21STomi Valkeinen 		case VP_RSVD_2:
159f7018c21STomi Valkeinen 		case VP_RSVD_3:
160f7018c21STomi Valkeinen 		case VP_CRC32:
161f7018c21STomi Valkeinen 		case VP_AWT:
162f7018c21STomi Valkeinen 		case VP_VTM:
163f7018c21STomi Valkeinen 			/* don't restore these registers */
164f7018c21STomi Valkeinen 			break;
165f7018c21STomi Valkeinen 		default:
166f7018c21STomi Valkeinen 			write_vp(par, i, par->vp[i]);
167f7018c21STomi Valkeinen 		}
168f7018c21STomi Valkeinen 	}
169f7018c21STomi Valkeinen }
170f7018c21STomi Valkeinen 
171f7018c21STomi Valkeinen static void gx_restore_regs(struct gxfb_par *par)
172f7018c21STomi Valkeinen {
173f7018c21STomi Valkeinen 	int i;
174f7018c21STomi Valkeinen 
175f7018c21STomi Valkeinen 	gx_set_dotpll((uint32_t) (par->msr.dotpll >> 32));
176f7018c21STomi Valkeinen 	gx_restore_gfx_proc(par);
177f7018c21STomi Valkeinen 	gx_restore_display_ctlr(par);
178f7018c21STomi Valkeinen 	gx_restore_video_proc(par);
179f7018c21STomi Valkeinen 
180f7018c21STomi Valkeinen 	/* Flat Panel */
181f7018c21STomi Valkeinen 	for (i = 0; i < ARRAY_SIZE(par->fp); i++) {
182f7018c21STomi Valkeinen 		if (i != FP_PM && i != FP_RSVD_0)
183f7018c21STomi Valkeinen 			write_fp(par, i, par->fp[i]);
184f7018c21STomi Valkeinen 	}
185f7018c21STomi Valkeinen }
186f7018c21STomi Valkeinen 
187f7018c21STomi Valkeinen static void gx_disable_graphics(struct gxfb_par *par)
188f7018c21STomi Valkeinen {
189f7018c21STomi Valkeinen 	/* shut down the engine */
190f7018c21STomi Valkeinen 	write_vp(par, VP_VCFG, par->vp[VP_VCFG] & ~VP_VCFG_VID_EN);
191f7018c21STomi Valkeinen 	write_vp(par, VP_DCFG, par->vp[VP_DCFG] & ~(VP_DCFG_DAC_BL_EN |
192f7018c21STomi Valkeinen 			VP_DCFG_VSYNC_EN | VP_DCFG_HSYNC_EN | VP_DCFG_CRT_EN));
193f7018c21STomi Valkeinen 
194f7018c21STomi Valkeinen 	/* turn off the flat panel */
195f7018c21STomi Valkeinen 	write_fp(par, FP_PM, par->fp[FP_PM] & ~FP_PM_P);
196f7018c21STomi Valkeinen 
197f7018c21STomi Valkeinen 
198f7018c21STomi Valkeinen 	/* turn off display */
199f7018c21STomi Valkeinen 	write_dc(par, DC_UNLOCK, DC_UNLOCK_UNLOCK);
200f7018c21STomi Valkeinen 	write_dc(par, DC_GENERAL_CFG, par->dc[DC_GENERAL_CFG] &
201f7018c21STomi Valkeinen 			~(DC_GENERAL_CFG_VIDE | DC_GENERAL_CFG_ICNE |
202f7018c21STomi Valkeinen 			DC_GENERAL_CFG_CURE | DC_GENERAL_CFG_DFLE));
203f7018c21STomi Valkeinen 	write_dc(par, DC_DISPLAY_CFG, par->dc[DC_DISPLAY_CFG] &
204f7018c21STomi Valkeinen 			~(DC_DISPLAY_CFG_VDEN | DC_DISPLAY_CFG_GDEN |
205f7018c21STomi Valkeinen 			DC_DISPLAY_CFG_TGEN));
206f7018c21STomi Valkeinen 	write_dc(par, DC_UNLOCK, DC_UNLOCK_LOCK);
207f7018c21STomi Valkeinen }
208f7018c21STomi Valkeinen 
209f7018c21STomi Valkeinen static void gx_enable_graphics(struct gxfb_par *par)
210f7018c21STomi Valkeinen {
211f7018c21STomi Valkeinen 	uint32_t fp;
212f7018c21STomi Valkeinen 
213f7018c21STomi Valkeinen 	fp = read_fp(par, FP_PM);
214f7018c21STomi Valkeinen 	if (par->fp[FP_PM] & FP_PM_P) {
215f7018c21STomi Valkeinen 		/* power on the panel if not already power{ed,ing} on */
216f7018c21STomi Valkeinen 		if (!(fp & (FP_PM_PANEL_ON|FP_PM_PANEL_PWR_UP)))
217f7018c21STomi Valkeinen 			write_fp(par, FP_PM, par->fp[FP_PM]);
218f7018c21STomi Valkeinen 	} else {
219f7018c21STomi Valkeinen 		/* power down the panel if not already power{ed,ing} down */
220f7018c21STomi Valkeinen 		if (!(fp & (FP_PM_PANEL_OFF|FP_PM_PANEL_PWR_DOWN)))
221f7018c21STomi Valkeinen 			write_fp(par, FP_PM, par->fp[FP_PM]);
222f7018c21STomi Valkeinen 	}
223f7018c21STomi Valkeinen 
224f7018c21STomi Valkeinen 	/* turn everything on */
225f7018c21STomi Valkeinen 	write_vp(par, VP_VCFG, par->vp[VP_VCFG]);
226f7018c21STomi Valkeinen 	write_vp(par, VP_DCFG, par->vp[VP_DCFG]);
227f7018c21STomi Valkeinen 	write_dc(par, DC_DISPLAY_CFG, par->dc[DC_DISPLAY_CFG]);
228f7018c21STomi Valkeinen 	/* do this last; it will enable the FIFO load */
229f7018c21STomi Valkeinen 	write_dc(par, DC_GENERAL_CFG, par->dc[DC_GENERAL_CFG]);
230f7018c21STomi Valkeinen 
231f7018c21STomi Valkeinen 	/* lock the door behind us */
232f7018c21STomi Valkeinen 	write_dc(par, DC_UNLOCK, DC_UNLOCK_LOCK);
233f7018c21STomi Valkeinen }
234f7018c21STomi Valkeinen 
235f7018c21STomi Valkeinen int gx_powerdown(struct fb_info *info)
236f7018c21STomi Valkeinen {
237f7018c21STomi Valkeinen 	struct gxfb_par *par = info->par;
238f7018c21STomi Valkeinen 
239f7018c21STomi Valkeinen 	if (par->powered_down)
240f7018c21STomi Valkeinen 		return 0;
241f7018c21STomi Valkeinen 
242f7018c21STomi Valkeinen 	gx_save_regs(par);
243f7018c21STomi Valkeinen 	gx_disable_graphics(par);
244f7018c21STomi Valkeinen 
245f7018c21STomi Valkeinen 	par->powered_down = 1;
246f7018c21STomi Valkeinen 	return 0;
247f7018c21STomi Valkeinen }
248f7018c21STomi Valkeinen 
249f7018c21STomi Valkeinen int gx_powerup(struct fb_info *info)
250f7018c21STomi Valkeinen {
251f7018c21STomi Valkeinen 	struct gxfb_par *par = info->par;
252f7018c21STomi Valkeinen 
253f7018c21STomi Valkeinen 	if (!par->powered_down)
254f7018c21STomi Valkeinen 		return 0;
255f7018c21STomi Valkeinen 
256f7018c21STomi Valkeinen 	gx_restore_regs(par);
257f7018c21STomi Valkeinen 	gx_enable_graphics(par);
258f7018c21STomi Valkeinen 
259f7018c21STomi Valkeinen 	par->powered_down  = 0;
260f7018c21STomi Valkeinen 	return 0;
261f7018c21STomi Valkeinen }
262f7018c21STomi Valkeinen 
263f7018c21STomi Valkeinen #endif
264