1f7018c21STomi Valkeinen /*
2f7018c21STomi Valkeinen * drivers/video/chipsfb.c -- frame buffer device for
3f7018c21STomi Valkeinen * Chips & Technologies 65550 chip.
4f7018c21STomi Valkeinen *
5f7018c21STomi Valkeinen * Copyright (C) 1998-2002 Paul Mackerras
6f7018c21STomi Valkeinen *
7f7018c21STomi Valkeinen * This file is derived from the Powermac "chips" driver:
8f7018c21STomi Valkeinen * Copyright (C) 1997 Fabio Riccardi.
9f7018c21STomi Valkeinen * And from the frame buffer device for Open Firmware-initialized devices:
10f7018c21STomi Valkeinen * Copyright (C) 1997 Geert Uytterhoeven.
11f7018c21STomi Valkeinen *
12f7018c21STomi Valkeinen * This file is subject to the terms and conditions of the GNU General Public
13f7018c21STomi Valkeinen * License. See the file COPYING in the main directory of this archive for
14f7018c21STomi Valkeinen * more details.
15f7018c21STomi Valkeinen */
16f7018c21STomi Valkeinen
17145eed48SThomas Zimmermann #include <linux/aperture.h>
18f7018c21STomi Valkeinen #include <linux/module.h>
19f7018c21STomi Valkeinen #include <linux/kernel.h>
20f7018c21STomi Valkeinen #include <linux/errno.h>
21f7018c21STomi Valkeinen #include <linux/string.h>
22f7018c21STomi Valkeinen #include <linux/mm.h>
23f7018c21STomi Valkeinen #include <linux/vmalloc.h>
24f7018c21STomi Valkeinen #include <linux/delay.h>
25f7018c21STomi Valkeinen #include <linux/interrupt.h>
26f7018c21STomi Valkeinen #include <linux/fb.h>
27f7018c21STomi Valkeinen #include <linux/pm.h>
28f7018c21STomi Valkeinen #include <linux/init.h>
29f7018c21STomi Valkeinen #include <linux/pci.h>
30f7018c21STomi Valkeinen #include <linux/console.h>
31f7018c21STomi Valkeinen
32f7018c21STomi Valkeinen #ifdef CONFIG_PMAC_BACKLIGHT
33f7018c21STomi Valkeinen #include <asm/backlight.h>
34f7018c21STomi Valkeinen #endif
35f7018c21STomi Valkeinen
36f7018c21STomi Valkeinen /*
37f7018c21STomi Valkeinen * Since we access the display with inb/outb to fixed port numbers,
38f7018c21STomi Valkeinen * we can only handle one 6555x chip. -- paulus
39f7018c21STomi Valkeinen */
40f7018c21STomi Valkeinen #define write_ind(num, val, ap, dp) do { \
41f7018c21STomi Valkeinen outb((num), (ap)); outb((val), (dp)); \
42f7018c21STomi Valkeinen } while (0)
43f7018c21STomi Valkeinen #define read_ind(num, var, ap, dp) do { \
44f7018c21STomi Valkeinen outb((num), (ap)); var = inb((dp)); \
45f7018c21STomi Valkeinen } while (0)
46f7018c21STomi Valkeinen
47f7018c21STomi Valkeinen /* extension registers */
48f7018c21STomi Valkeinen #define write_xr(num, val) write_ind(num, val, 0x3d6, 0x3d7)
49f7018c21STomi Valkeinen #define read_xr(num, var) read_ind(num, var, 0x3d6, 0x3d7)
50f7018c21STomi Valkeinen /* flat panel registers */
51f7018c21STomi Valkeinen #define write_fr(num, val) write_ind(num, val, 0x3d0, 0x3d1)
52f7018c21STomi Valkeinen #define read_fr(num, var) read_ind(num, var, 0x3d0, 0x3d1)
53f7018c21STomi Valkeinen /* CRTC registers */
54f7018c21STomi Valkeinen #define write_cr(num, val) write_ind(num, val, 0x3d4, 0x3d5)
55f7018c21STomi Valkeinen #define read_cr(num, var) read_ind(num, var, 0x3d4, 0x3d5)
56f7018c21STomi Valkeinen /* graphics registers */
57f7018c21STomi Valkeinen #define write_gr(num, val) write_ind(num, val, 0x3ce, 0x3cf)
58f7018c21STomi Valkeinen #define read_gr(num, var) read_ind(num, var, 0x3ce, 0x3cf)
59f7018c21STomi Valkeinen /* sequencer registers */
60f7018c21STomi Valkeinen #define write_sr(num, val) write_ind(num, val, 0x3c4, 0x3c5)
61f7018c21STomi Valkeinen #define read_sr(num, var) read_ind(num, var, 0x3c4, 0x3c5)
62f7018c21STomi Valkeinen /* attribute registers - slightly strange */
63f7018c21STomi Valkeinen #define write_ar(num, val) do { \
64f7018c21STomi Valkeinen inb(0x3da); write_ind(num, val, 0x3c0, 0x3c0); \
65f7018c21STomi Valkeinen } while (0)
66f7018c21STomi Valkeinen #define read_ar(num, var) do { \
67f7018c21STomi Valkeinen inb(0x3da); read_ind(num, var, 0x3c0, 0x3c1); \
68f7018c21STomi Valkeinen } while (0)
69f7018c21STomi Valkeinen
70f7018c21STomi Valkeinen /*
71f7018c21STomi Valkeinen * Exported functions
72f7018c21STomi Valkeinen */
73f7018c21STomi Valkeinen int chips_init(void);
74f7018c21STomi Valkeinen
75f7018c21STomi Valkeinen static int chipsfb_pci_init(struct pci_dev *dp, const struct pci_device_id *);
76f7018c21STomi Valkeinen static int chipsfb_check_var(struct fb_var_screeninfo *var,
77f7018c21STomi Valkeinen struct fb_info *info);
78f7018c21STomi Valkeinen static int chipsfb_set_par(struct fb_info *info);
79f7018c21STomi Valkeinen static int chipsfb_setcolreg(u_int regno, u_int red, u_int green, u_int blue,
80f7018c21STomi Valkeinen u_int transp, struct fb_info *info);
81f7018c21STomi Valkeinen static int chipsfb_blank(int blank, struct fb_info *info);
82f7018c21STomi Valkeinen
838a48ac33SJani Nikula static const struct fb_ops chipsfb_ops = {
84f7018c21STomi Valkeinen .owner = THIS_MODULE,
85*5e13afabSThomas Zimmermann FB_DEFAULT_IOMEM_OPS,
86f7018c21STomi Valkeinen .fb_check_var = chipsfb_check_var,
87f7018c21STomi Valkeinen .fb_set_par = chipsfb_set_par,
88f7018c21STomi Valkeinen .fb_setcolreg = chipsfb_setcolreg,
89f7018c21STomi Valkeinen .fb_blank = chipsfb_blank,
90f7018c21STomi Valkeinen };
91f7018c21STomi Valkeinen
chipsfb_check_var(struct fb_var_screeninfo * var,struct fb_info * info)92f7018c21STomi Valkeinen static int chipsfb_check_var(struct fb_var_screeninfo *var,
93f7018c21STomi Valkeinen struct fb_info *info)
94f7018c21STomi Valkeinen {
95f7018c21STomi Valkeinen if (var->xres > 800 || var->yres > 600
96f7018c21STomi Valkeinen || var->xres_virtual > 800 || var->yres_virtual > 600
97f7018c21STomi Valkeinen || (var->bits_per_pixel != 8 && var->bits_per_pixel != 16)
98f7018c21STomi Valkeinen || var->nonstd
99f7018c21STomi Valkeinen || (var->vmode & FB_VMODE_MASK) != FB_VMODE_NONINTERLACED)
100f7018c21STomi Valkeinen return -EINVAL;
101f7018c21STomi Valkeinen
102f7018c21STomi Valkeinen var->xres = var->xres_virtual = 800;
103f7018c21STomi Valkeinen var->yres = var->yres_virtual = 600;
104f7018c21STomi Valkeinen
105f7018c21STomi Valkeinen return 0;
106f7018c21STomi Valkeinen }
107f7018c21STomi Valkeinen
chipsfb_set_par(struct fb_info * info)108f7018c21STomi Valkeinen static int chipsfb_set_par(struct fb_info *info)
109f7018c21STomi Valkeinen {
110f7018c21STomi Valkeinen if (info->var.bits_per_pixel == 16) {
111f7018c21STomi Valkeinen write_cr(0x13, 200); // Set line length (doublewords)
112f7018c21STomi Valkeinen write_xr(0x81, 0x14); // 15 bit (555) color mode
113f7018c21STomi Valkeinen write_xr(0x82, 0x00); // Disable palettes
114f7018c21STomi Valkeinen write_xr(0x20, 0x10); // 16 bit blitter mode
115f7018c21STomi Valkeinen
116f7018c21STomi Valkeinen info->fix.line_length = 800*2;
117f7018c21STomi Valkeinen info->fix.visual = FB_VISUAL_TRUECOLOR;
118f7018c21STomi Valkeinen
119f7018c21STomi Valkeinen info->var.red.offset = 10;
120f7018c21STomi Valkeinen info->var.green.offset = 5;
121f7018c21STomi Valkeinen info->var.blue.offset = 0;
122f7018c21STomi Valkeinen info->var.red.length = info->var.green.length =
123f7018c21STomi Valkeinen info->var.blue.length = 5;
124f7018c21STomi Valkeinen
125f7018c21STomi Valkeinen } else {
126f7018c21STomi Valkeinen /* p->var.bits_per_pixel == 8 */
127f7018c21STomi Valkeinen write_cr(0x13, 100); // Set line length (doublewords)
128f7018c21STomi Valkeinen write_xr(0x81, 0x12); // 8 bit color mode
129f7018c21STomi Valkeinen write_xr(0x82, 0x08); // Graphics gamma enable
130f7018c21STomi Valkeinen write_xr(0x20, 0x00); // 8 bit blitter mode
131f7018c21STomi Valkeinen
132f7018c21STomi Valkeinen info->fix.line_length = 800;
133f7018c21STomi Valkeinen info->fix.visual = FB_VISUAL_PSEUDOCOLOR;
134f7018c21STomi Valkeinen
135f7018c21STomi Valkeinen info->var.red.offset = info->var.green.offset =
136f7018c21STomi Valkeinen info->var.blue.offset = 0;
137f7018c21STomi Valkeinen info->var.red.length = info->var.green.length =
138f7018c21STomi Valkeinen info->var.blue.length = 8;
139f7018c21STomi Valkeinen
140f7018c21STomi Valkeinen }
141f7018c21STomi Valkeinen return 0;
142f7018c21STomi Valkeinen }
143f7018c21STomi Valkeinen
chipsfb_blank(int blank,struct fb_info * info)144f7018c21STomi Valkeinen static int chipsfb_blank(int blank, struct fb_info *info)
145f7018c21STomi Valkeinen {
146f7018c21STomi Valkeinen return 1; /* get fb_blank to set the colormap to all black */
147f7018c21STomi Valkeinen }
148f7018c21STomi Valkeinen
chipsfb_setcolreg(u_int regno,u_int red,u_int green,u_int blue,u_int transp,struct fb_info * info)149f7018c21STomi Valkeinen static int chipsfb_setcolreg(u_int regno, u_int red, u_int green, u_int blue,
150f7018c21STomi Valkeinen u_int transp, struct fb_info *info)
151f7018c21STomi Valkeinen {
152f7018c21STomi Valkeinen if (regno > 255)
153f7018c21STomi Valkeinen return 1;
154f7018c21STomi Valkeinen red >>= 8;
155f7018c21STomi Valkeinen green >>= 8;
156f7018c21STomi Valkeinen blue >>= 8;
157f7018c21STomi Valkeinen outb(regno, 0x3c8);
158f7018c21STomi Valkeinen udelay(1);
159f7018c21STomi Valkeinen outb(red, 0x3c9);
160f7018c21STomi Valkeinen outb(green, 0x3c9);
161f7018c21STomi Valkeinen outb(blue, 0x3c9);
162f7018c21STomi Valkeinen
163f7018c21STomi Valkeinen return 0;
164f7018c21STomi Valkeinen }
165f7018c21STomi Valkeinen
166f7018c21STomi Valkeinen struct chips_init_reg {
167f7018c21STomi Valkeinen unsigned char addr;
168f7018c21STomi Valkeinen unsigned char data;
169f7018c21STomi Valkeinen };
170f7018c21STomi Valkeinen
171f7018c21STomi Valkeinen static struct chips_init_reg chips_init_sr[] = {
172f7018c21STomi Valkeinen { 0x00, 0x03 },
173f7018c21STomi Valkeinen { 0x01, 0x01 },
174f7018c21STomi Valkeinen { 0x02, 0x0f },
175f7018c21STomi Valkeinen { 0x04, 0x0e }
176f7018c21STomi Valkeinen };
177f7018c21STomi Valkeinen
178f7018c21STomi Valkeinen static struct chips_init_reg chips_init_gr[] = {
179f7018c21STomi Valkeinen { 0x05, 0x00 },
180f7018c21STomi Valkeinen { 0x06, 0x0d },
181f7018c21STomi Valkeinen { 0x08, 0xff }
182f7018c21STomi Valkeinen };
183f7018c21STomi Valkeinen
184f7018c21STomi Valkeinen static struct chips_init_reg chips_init_ar[] = {
185f7018c21STomi Valkeinen { 0x10, 0x01 },
186f7018c21STomi Valkeinen { 0x12, 0x0f },
187f7018c21STomi Valkeinen { 0x13, 0x00 }
188f7018c21STomi Valkeinen };
189f7018c21STomi Valkeinen
190f7018c21STomi Valkeinen static struct chips_init_reg chips_init_cr[] = {
191f7018c21STomi Valkeinen { 0x00, 0x7f },
192f7018c21STomi Valkeinen { 0x01, 0x63 },
193f7018c21STomi Valkeinen { 0x02, 0x63 },
194f7018c21STomi Valkeinen { 0x03, 0x83 },
195f7018c21STomi Valkeinen { 0x04, 0x66 },
196f7018c21STomi Valkeinen { 0x05, 0x10 },
197f7018c21STomi Valkeinen { 0x06, 0x72 },
198f7018c21STomi Valkeinen { 0x07, 0x3e },
199f7018c21STomi Valkeinen { 0x08, 0x00 },
200f7018c21STomi Valkeinen { 0x09, 0x40 },
201f7018c21STomi Valkeinen { 0x0c, 0x00 },
202f7018c21STomi Valkeinen { 0x0d, 0x00 },
203f7018c21STomi Valkeinen { 0x10, 0x59 },
204f7018c21STomi Valkeinen { 0x11, 0x0d },
205f7018c21STomi Valkeinen { 0x12, 0x57 },
206f7018c21STomi Valkeinen { 0x13, 0x64 },
207f7018c21STomi Valkeinen { 0x14, 0x00 },
208f7018c21STomi Valkeinen { 0x15, 0x57 },
209f7018c21STomi Valkeinen { 0x16, 0x73 },
210f7018c21STomi Valkeinen { 0x17, 0xe3 },
211f7018c21STomi Valkeinen { 0x18, 0xff },
212f7018c21STomi Valkeinen { 0x30, 0x02 },
213f7018c21STomi Valkeinen { 0x31, 0x02 },
214f7018c21STomi Valkeinen { 0x32, 0x02 },
215f7018c21STomi Valkeinen { 0x33, 0x02 },
216f7018c21STomi Valkeinen { 0x40, 0x00 },
217f7018c21STomi Valkeinen { 0x41, 0x00 },
218f7018c21STomi Valkeinen { 0x40, 0x80 }
219f7018c21STomi Valkeinen };
220f7018c21STomi Valkeinen
221f7018c21STomi Valkeinen static struct chips_init_reg chips_init_fr[] = {
222f7018c21STomi Valkeinen { 0x01, 0x02 },
223f7018c21STomi Valkeinen { 0x03, 0x08 },
224f7018c21STomi Valkeinen { 0x04, 0x81 },
225f7018c21STomi Valkeinen { 0x05, 0x21 },
226f7018c21STomi Valkeinen { 0x08, 0x0c },
227f7018c21STomi Valkeinen { 0x0a, 0x74 },
228f7018c21STomi Valkeinen { 0x0b, 0x11 },
229f7018c21STomi Valkeinen { 0x10, 0x0c },
230f7018c21STomi Valkeinen { 0x11, 0xe0 },
231f7018c21STomi Valkeinen /* { 0x12, 0x40 }, -- 3400 needs 40, 2400 needs 48, no way to tell */
232f7018c21STomi Valkeinen { 0x20, 0x63 },
233f7018c21STomi Valkeinen { 0x21, 0x68 },
234f7018c21STomi Valkeinen { 0x22, 0x19 },
235f7018c21STomi Valkeinen { 0x23, 0x7f },
236f7018c21STomi Valkeinen { 0x24, 0x68 },
237f7018c21STomi Valkeinen { 0x26, 0x00 },
238f7018c21STomi Valkeinen { 0x27, 0x0f },
239f7018c21STomi Valkeinen { 0x30, 0x57 },
240f7018c21STomi Valkeinen { 0x31, 0x58 },
241f7018c21STomi Valkeinen { 0x32, 0x0d },
242f7018c21STomi Valkeinen { 0x33, 0x72 },
243f7018c21STomi Valkeinen { 0x34, 0x02 },
244f7018c21STomi Valkeinen { 0x35, 0x22 },
245f7018c21STomi Valkeinen { 0x36, 0x02 },
246f7018c21STomi Valkeinen { 0x37, 0x00 }
247f7018c21STomi Valkeinen };
248f7018c21STomi Valkeinen
249f7018c21STomi Valkeinen static struct chips_init_reg chips_init_xr[] = {
250f7018c21STomi Valkeinen { 0xce, 0x00 }, /* set default memory clock */
251f7018c21STomi Valkeinen { 0xcc, 0x43 }, /* memory clock ratio */
252f7018c21STomi Valkeinen { 0xcd, 0x18 },
253f7018c21STomi Valkeinen { 0xce, 0xa1 },
254f7018c21STomi Valkeinen { 0xc8, 0x84 },
255f7018c21STomi Valkeinen { 0xc9, 0x0a },
256f7018c21STomi Valkeinen { 0xca, 0x00 },
257f7018c21STomi Valkeinen { 0xcb, 0x20 },
258f7018c21STomi Valkeinen { 0xcf, 0x06 },
259f7018c21STomi Valkeinen { 0xd0, 0x0e },
260f7018c21STomi Valkeinen { 0x09, 0x01 },
261f7018c21STomi Valkeinen { 0x0a, 0x02 },
262f7018c21STomi Valkeinen { 0x0b, 0x01 },
263f7018c21STomi Valkeinen { 0x20, 0x00 },
264f7018c21STomi Valkeinen { 0x40, 0x03 },
265f7018c21STomi Valkeinen { 0x41, 0x01 },
266f7018c21STomi Valkeinen { 0x42, 0x00 },
267f7018c21STomi Valkeinen { 0x80, 0x82 },
268f7018c21STomi Valkeinen { 0x81, 0x12 },
269f7018c21STomi Valkeinen { 0x82, 0x08 },
270f7018c21STomi Valkeinen { 0xa0, 0x00 },
271f7018c21STomi Valkeinen { 0xa8, 0x00 }
272f7018c21STomi Valkeinen };
273f7018c21STomi Valkeinen
chips_hw_init(void)274754d561aSPranith Kumar static void chips_hw_init(void)
275f7018c21STomi Valkeinen {
276f7018c21STomi Valkeinen int i;
277f7018c21STomi Valkeinen
278f7018c21STomi Valkeinen for (i = 0; i < ARRAY_SIZE(chips_init_xr); ++i)
279f7018c21STomi Valkeinen write_xr(chips_init_xr[i].addr, chips_init_xr[i].data);
280f7018c21STomi Valkeinen outb(0x29, 0x3c2); /* set misc output reg */
281f7018c21STomi Valkeinen for (i = 0; i < ARRAY_SIZE(chips_init_sr); ++i)
282f7018c21STomi Valkeinen write_sr(chips_init_sr[i].addr, chips_init_sr[i].data);
283f7018c21STomi Valkeinen for (i = 0; i < ARRAY_SIZE(chips_init_gr); ++i)
284f7018c21STomi Valkeinen write_gr(chips_init_gr[i].addr, chips_init_gr[i].data);
285f7018c21STomi Valkeinen for (i = 0; i < ARRAY_SIZE(chips_init_ar); ++i)
286f7018c21STomi Valkeinen write_ar(chips_init_ar[i].addr, chips_init_ar[i].data);
287f7018c21STomi Valkeinen for (i = 0; i < ARRAY_SIZE(chips_init_cr); ++i)
288f7018c21STomi Valkeinen write_cr(chips_init_cr[i].addr, chips_init_cr[i].data);
289f7018c21STomi Valkeinen for (i = 0; i < ARRAY_SIZE(chips_init_fr); ++i)
290f7018c21STomi Valkeinen write_fr(chips_init_fr[i].addr, chips_init_fr[i].data);
291f7018c21STomi Valkeinen }
292f7018c21STomi Valkeinen
2932d9e4e2bSGustavo A. R. Silva static const struct fb_fix_screeninfo chipsfb_fix = {
294f7018c21STomi Valkeinen .id = "C&T 65550",
295f7018c21STomi Valkeinen .type = FB_TYPE_PACKED_PIXELS,
296f7018c21STomi Valkeinen .visual = FB_VISUAL_PSEUDOCOLOR,
297f7018c21STomi Valkeinen .accel = FB_ACCEL_NONE,
298f7018c21STomi Valkeinen .line_length = 800,
299f7018c21STomi Valkeinen
300f7018c21STomi Valkeinen // FIXME: Assumes 1MB frame buffer, but 65550 supports 1MB or 2MB.
301f7018c21STomi Valkeinen // * "3500" PowerBook G3 (the original PB G3) has 2MB.
302f7018c21STomi Valkeinen // * 2400 has 1MB composed of 2 Mitsubishi M5M4V4265CTP DRAM chips.
303f7018c21STomi Valkeinen // Motherboard actually supports 2MB -- there are two blank locations
304f7018c21STomi Valkeinen // for a second pair of DRAMs. (Thanks, Apple!)
305f7018c21STomi Valkeinen // * 3400 has 1MB (I think). Don't know if it's expandable.
306f7018c21STomi Valkeinen // -- Tim Seufert
307f7018c21STomi Valkeinen .smem_len = 0x100000, /* 1MB */
308f7018c21STomi Valkeinen };
309f7018c21STomi Valkeinen
3102d9e4e2bSGustavo A. R. Silva static const struct fb_var_screeninfo chipsfb_var = {
311f7018c21STomi Valkeinen .xres = 800,
312f7018c21STomi Valkeinen .yres = 600,
313f7018c21STomi Valkeinen .xres_virtual = 800,
314f7018c21STomi Valkeinen .yres_virtual = 600,
315f7018c21STomi Valkeinen .bits_per_pixel = 8,
316f7018c21STomi Valkeinen .red = { .length = 8 },
317f7018c21STomi Valkeinen .green = { .length = 8 },
318f7018c21STomi Valkeinen .blue = { .length = 8 },
319f7018c21STomi Valkeinen .height = -1,
320f7018c21STomi Valkeinen .width = -1,
321f7018c21STomi Valkeinen .vmode = FB_VMODE_NONINTERLACED,
322f7018c21STomi Valkeinen .pixclock = 10000,
323f7018c21STomi Valkeinen .left_margin = 16,
324f7018c21STomi Valkeinen .right_margin = 16,
325f7018c21STomi Valkeinen .upper_margin = 16,
326f7018c21STomi Valkeinen .lower_margin = 16,
327f7018c21STomi Valkeinen .hsync_len = 8,
328f7018c21STomi Valkeinen .vsync_len = 8,
329f7018c21STomi Valkeinen };
330f7018c21STomi Valkeinen
init_chips(struct fb_info * p,unsigned long addr)331f7018c21STomi Valkeinen static void init_chips(struct fb_info *p, unsigned long addr)
332f7018c21STomi Valkeinen {
33320d54e48SThomas Zimmermann fb_memset_io(p->screen_base, 0, 0x100000);
334f7018c21STomi Valkeinen
335f7018c21STomi Valkeinen p->fix = chipsfb_fix;
336f7018c21STomi Valkeinen p->fix.smem_start = addr;
337f7018c21STomi Valkeinen
338f7018c21STomi Valkeinen p->var = chipsfb_var;
339f7018c21STomi Valkeinen
340f7018c21STomi Valkeinen p->fbops = &chipsfb_ops;
341f7018c21STomi Valkeinen
342f7018c21STomi Valkeinen fb_alloc_cmap(&p->cmap, 256, 0);
343f7018c21STomi Valkeinen
344f7018c21STomi Valkeinen chips_hw_init();
345f7018c21STomi Valkeinen }
346f7018c21STomi Valkeinen
chipsfb_pci_init(struct pci_dev * dp,const struct pci_device_id * ent)347f7018c21STomi Valkeinen static int chipsfb_pci_init(struct pci_dev *dp, const struct pci_device_id *ent)
348f7018c21STomi Valkeinen {
349f7018c21STomi Valkeinen struct fb_info *p;
3508e71fa5eSYueHaibing unsigned long addr;
351f7018c21STomi Valkeinen unsigned short cmd;
352145eed48SThomas Zimmermann int rc;
353145eed48SThomas Zimmermann
354145eed48SThomas Zimmermann rc = aperture_remove_conflicting_pci_devices(dp, "chipsfb");
355145eed48SThomas Zimmermann if (rc)
356145eed48SThomas Zimmermann return rc;
357f7018c21STomi Valkeinen
35877bc7624SDan Carpenter rc = pci_enable_device(dp);
35977bc7624SDan Carpenter if (rc < 0) {
360f7018c21STomi Valkeinen dev_err(&dp->dev, "Cannot enable PCI device\n");
361f7018c21STomi Valkeinen goto err_out;
362f7018c21STomi Valkeinen }
363f7018c21STomi Valkeinen
36477bc7624SDan Carpenter if ((dp->resource[0].flags & IORESOURCE_MEM) == 0) {
36577bc7624SDan Carpenter rc = -ENODEV;
366f7018c21STomi Valkeinen goto err_disable;
36777bc7624SDan Carpenter }
368f7018c21STomi Valkeinen addr = pci_resource_start(dp, 0);
36977bc7624SDan Carpenter if (addr == 0) {
37077bc7624SDan Carpenter rc = -ENODEV;
371f7018c21STomi Valkeinen goto err_disable;
37277bc7624SDan Carpenter }
373f7018c21STomi Valkeinen
374f7018c21STomi Valkeinen p = framebuffer_alloc(0, &dp->dev);
375f7018c21STomi Valkeinen if (p == NULL) {
376f7018c21STomi Valkeinen rc = -ENOMEM;
377f7018c21STomi Valkeinen goto err_disable;
378f7018c21STomi Valkeinen }
379f7018c21STomi Valkeinen
380f7018c21STomi Valkeinen if (pci_request_region(dp, 0, "chipsfb") != 0) {
381f7018c21STomi Valkeinen dev_err(&dp->dev, "Cannot request framebuffer\n");
382f7018c21STomi Valkeinen rc = -EBUSY;
383f7018c21STomi Valkeinen goto err_release_fb;
384f7018c21STomi Valkeinen }
385f7018c21STomi Valkeinen
386f7018c21STomi Valkeinen #ifdef __BIG_ENDIAN
387f7018c21STomi Valkeinen addr += 0x800000; // Use big-endian aperture
388f7018c21STomi Valkeinen #endif
389f7018c21STomi Valkeinen
390f7018c21STomi Valkeinen /* we should use pci_enable_device here, but,
391f7018c21STomi Valkeinen the device doesn't declare its I/O ports in its BARs
392f7018c21STomi Valkeinen so pci_enable_device won't turn on I/O responses */
393f7018c21STomi Valkeinen pci_read_config_word(dp, PCI_COMMAND, &cmd);
394f7018c21STomi Valkeinen cmd |= 3; /* enable memory and IO space */
395f7018c21STomi Valkeinen pci_write_config_word(dp, PCI_COMMAND, cmd);
396f7018c21STomi Valkeinen
397f7018c21STomi Valkeinen #ifdef CONFIG_PMAC_BACKLIGHT
398f7018c21STomi Valkeinen /* turn on the backlight */
399f7018c21STomi Valkeinen mutex_lock(&pmac_backlight_mutex);
400f7018c21STomi Valkeinen if (pmac_backlight) {
401f7018c21STomi Valkeinen pmac_backlight->props.power = FB_BLANK_UNBLANK;
402f7018c21STomi Valkeinen backlight_update_status(pmac_backlight);
403f7018c21STomi Valkeinen }
404f7018c21STomi Valkeinen mutex_unlock(&pmac_backlight_mutex);
405f7018c21STomi Valkeinen #endif /* CONFIG_PMAC_BACKLIGHT */
406f7018c21STomi Valkeinen
407f7018c21STomi Valkeinen #ifdef CONFIG_PPC
408e04e3950SChristophe Leroy p->screen_base = ioremap_wc(addr, 0x200000);
409f7018c21STomi Valkeinen #else
410f7018c21STomi Valkeinen p->screen_base = ioremap(addr, 0x200000);
411f7018c21STomi Valkeinen #endif
412f7018c21STomi Valkeinen if (p->screen_base == NULL) {
413f7018c21STomi Valkeinen dev_err(&dp->dev, "Cannot map framebuffer\n");
414f7018c21STomi Valkeinen rc = -ENOMEM;
415f7018c21STomi Valkeinen goto err_release_pci;
416f7018c21STomi Valkeinen }
417f7018c21STomi Valkeinen
418f7018c21STomi Valkeinen pci_set_drvdata(dp, p);
419f7018c21STomi Valkeinen
420f7018c21STomi Valkeinen init_chips(p, addr);
421f7018c21STomi Valkeinen
42277bc7624SDan Carpenter rc = register_framebuffer(p);
42377bc7624SDan Carpenter if (rc < 0) {
424f7018c21STomi Valkeinen dev_err(&dp->dev,"C&T 65550 framebuffer failed to register\n");
425f7018c21STomi Valkeinen goto err_unmap;
426f7018c21STomi Valkeinen }
427f7018c21STomi Valkeinen
428f7018c21STomi Valkeinen dev_info(&dp->dev,"fb%d: Chips 65550 frame buffer"
429f7018c21STomi Valkeinen " (%dK RAM detected)\n",
430f7018c21STomi Valkeinen p->node, p->fix.smem_len / 1024);
431f7018c21STomi Valkeinen
432f7018c21STomi Valkeinen return 0;
433f7018c21STomi Valkeinen
434f7018c21STomi Valkeinen err_unmap:
435f7018c21STomi Valkeinen iounmap(p->screen_base);
436f7018c21STomi Valkeinen err_release_pci:
437f7018c21STomi Valkeinen pci_release_region(dp, 0);
438f7018c21STomi Valkeinen err_release_fb:
439f7018c21STomi Valkeinen framebuffer_release(p);
440f7018c21STomi Valkeinen err_disable:
44107c55c98SYang Yingliang pci_disable_device(dp);
442f7018c21STomi Valkeinen err_out:
443f7018c21STomi Valkeinen return rc;
444f7018c21STomi Valkeinen }
445f7018c21STomi Valkeinen
chipsfb_remove(struct pci_dev * dp)446f7018c21STomi Valkeinen static void chipsfb_remove(struct pci_dev *dp)
447f7018c21STomi Valkeinen {
448f7018c21STomi Valkeinen struct fb_info *p = pci_get_drvdata(dp);
449f7018c21STomi Valkeinen
450f7018c21STomi Valkeinen if (p->screen_base == NULL)
451f7018c21STomi Valkeinen return;
452f7018c21STomi Valkeinen unregister_framebuffer(p);
453f7018c21STomi Valkeinen iounmap(p->screen_base);
454f7018c21STomi Valkeinen p->screen_base = NULL;
455f7018c21STomi Valkeinen pci_release_region(dp, 0);
456f7018c21STomi Valkeinen }
457f7018c21STomi Valkeinen
458f7018c21STomi Valkeinen #ifdef CONFIG_PM
chipsfb_pci_suspend(struct pci_dev * pdev,pm_message_t state)459f7018c21STomi Valkeinen static int chipsfb_pci_suspend(struct pci_dev *pdev, pm_message_t state)
460f7018c21STomi Valkeinen {
461f7018c21STomi Valkeinen struct fb_info *p = pci_get_drvdata(pdev);
462f7018c21STomi Valkeinen
463f7018c21STomi Valkeinen if (state.event == pdev->dev.power.power_state.event)
464f7018c21STomi Valkeinen return 0;
465f7018c21STomi Valkeinen if (!(state.event & PM_EVENT_SLEEP))
466f7018c21STomi Valkeinen goto done;
467f7018c21STomi Valkeinen
468f7018c21STomi Valkeinen console_lock();
469f7018c21STomi Valkeinen chipsfb_blank(1, p);
470f7018c21STomi Valkeinen fb_set_suspend(p, 1);
471f7018c21STomi Valkeinen console_unlock();
472f7018c21STomi Valkeinen done:
473f7018c21STomi Valkeinen pdev->dev.power.power_state = state;
474f7018c21STomi Valkeinen return 0;
475f7018c21STomi Valkeinen }
476f7018c21STomi Valkeinen
chipsfb_pci_resume(struct pci_dev * pdev)477f7018c21STomi Valkeinen static int chipsfb_pci_resume(struct pci_dev *pdev)
478f7018c21STomi Valkeinen {
479f7018c21STomi Valkeinen struct fb_info *p = pci_get_drvdata(pdev);
480f7018c21STomi Valkeinen
481f7018c21STomi Valkeinen console_lock();
482f7018c21STomi Valkeinen fb_set_suspend(p, 0);
483f7018c21STomi Valkeinen chipsfb_blank(0, p);
484f7018c21STomi Valkeinen console_unlock();
485f7018c21STomi Valkeinen
486f7018c21STomi Valkeinen pdev->dev.power.power_state = PMSG_ON;
487f7018c21STomi Valkeinen return 0;
488f7018c21STomi Valkeinen }
489f7018c21STomi Valkeinen #endif /* CONFIG_PM */
490f7018c21STomi Valkeinen
491f7018c21STomi Valkeinen
492f7018c21STomi Valkeinen static struct pci_device_id chipsfb_pci_tbl[] = {
493f7018c21STomi Valkeinen { PCI_VENDOR_ID_CT, PCI_DEVICE_ID_CT_65550, PCI_ANY_ID, PCI_ANY_ID },
494f7018c21STomi Valkeinen { 0 }
495f7018c21STomi Valkeinen };
496f7018c21STomi Valkeinen
497f7018c21STomi Valkeinen MODULE_DEVICE_TABLE(pci, chipsfb_pci_tbl);
498f7018c21STomi Valkeinen
499f7018c21STomi Valkeinen static struct pci_driver chipsfb_driver = {
500f7018c21STomi Valkeinen .name = "chipsfb",
501f7018c21STomi Valkeinen .id_table = chipsfb_pci_tbl,
502f7018c21STomi Valkeinen .probe = chipsfb_pci_init,
503f7018c21STomi Valkeinen .remove = chipsfb_remove,
504f7018c21STomi Valkeinen #ifdef CONFIG_PM
505f7018c21STomi Valkeinen .suspend = chipsfb_pci_suspend,
506f7018c21STomi Valkeinen .resume = chipsfb_pci_resume,
507f7018c21STomi Valkeinen #endif
508f7018c21STomi Valkeinen };
509f7018c21STomi Valkeinen
chips_init(void)510f7018c21STomi Valkeinen int __init chips_init(void)
511f7018c21STomi Valkeinen {
5120ba2fa8cSThomas Zimmermann if (fb_modesetting_disabled("chipsfb"))
5130ba2fa8cSThomas Zimmermann return -ENODEV;
5140ba2fa8cSThomas Zimmermann
515f7018c21STomi Valkeinen if (fb_get_options("chipsfb", NULL))
516f7018c21STomi Valkeinen return -ENODEV;
517f7018c21STomi Valkeinen
518f7018c21STomi Valkeinen return pci_register_driver(&chipsfb_driver);
519f7018c21STomi Valkeinen }
520f7018c21STomi Valkeinen
521f7018c21STomi Valkeinen module_init(chips_init);
522f7018c21STomi Valkeinen
chipsfb_exit(void)523f7018c21STomi Valkeinen static void __exit chipsfb_exit(void)
524f7018c21STomi Valkeinen {
525f7018c21STomi Valkeinen pci_unregister_driver(&chipsfb_driver);
526f7018c21STomi Valkeinen }
527f7018c21STomi Valkeinen
528f7018c21STomi Valkeinen MODULE_LICENSE("GPL");
529