1f7018c21STomi Valkeinen /*
2f7018c21STomi Valkeinen * drivers/video/asiliantfb.c
3f7018c21STomi Valkeinen * frame buffer driver for Asiliant 69000 chip
4f7018c21STomi Valkeinen * Copyright (C) 2001-2003 Saito.K & Jeanne
5f7018c21STomi Valkeinen *
6f7018c21STomi Valkeinen * from driver/video/chipsfb.c and,
7f7018c21STomi Valkeinen *
8f7018c21STomi Valkeinen * drivers/video/asiliantfb.c -- frame buffer device for
9f7018c21STomi Valkeinen * Asiliant 69030 chip (formerly Intel, formerly Chips & Technologies)
10f7018c21STomi Valkeinen * Author: apc@agelectronics.co.uk
11f7018c21STomi Valkeinen * Copyright (C) 2000 AG Electronics
12f7018c21STomi Valkeinen * Note: the data sheets don't seem to be available from Asiliant.
13f7018c21STomi Valkeinen * They are available by searching developer.intel.com, but are not otherwise
14f7018c21STomi Valkeinen * linked to.
15f7018c21STomi Valkeinen *
16f7018c21STomi Valkeinen * This driver should be portable with minimal effort to the 69000 display
17f7018c21STomi Valkeinen * chip, and to the twin-display mode of the 69030.
18f7018c21STomi Valkeinen * Contains code from Thomas Hhenleitner <th@visuelle-maschinen.de> (thanks)
19f7018c21STomi Valkeinen *
20f7018c21STomi Valkeinen * Derived from the CT65550 driver chipsfb.c:
21f7018c21STomi Valkeinen * Copyright (C) 1998 Paul Mackerras
22f7018c21STomi Valkeinen * ...which was derived from the Powermac "chips" driver:
23f7018c21STomi Valkeinen * Copyright (C) 1997 Fabio Riccardi.
24f7018c21STomi Valkeinen * And from the frame buffer device for Open Firmware-initialized devices:
25f7018c21STomi Valkeinen * Copyright (C) 1997 Geert Uytterhoeven.
26f7018c21STomi Valkeinen *
27f7018c21STomi Valkeinen * This file is subject to the terms and conditions of the GNU General Public
28f7018c21STomi Valkeinen * License. See the file COPYING in the main directory of this archive for
29f7018c21STomi Valkeinen * more details.
30f7018c21STomi Valkeinen */
31f7018c21STomi Valkeinen
32145eed48SThomas Zimmermann #include <linux/aperture.h>
33f7018c21STomi Valkeinen #include <linux/module.h>
34f7018c21STomi Valkeinen #include <linux/kernel.h>
35f7018c21STomi Valkeinen #include <linux/errno.h>
36f7018c21STomi Valkeinen #include <linux/string.h>
37f7018c21STomi Valkeinen #include <linux/mm.h>
38f7018c21STomi Valkeinen #include <linux/vmalloc.h>
39f7018c21STomi Valkeinen #include <linux/delay.h>
40f7018c21STomi Valkeinen #include <linux/interrupt.h>
41f7018c21STomi Valkeinen #include <linux/fb.h>
42f7018c21STomi Valkeinen #include <linux/init.h>
43f7018c21STomi Valkeinen #include <linux/pci.h>
44f7018c21STomi Valkeinen #include <asm/io.h>
45f7018c21STomi Valkeinen
46f7018c21STomi Valkeinen /* Built in clock of the 69030 */
47f7018c21STomi Valkeinen static const unsigned Fref = 14318180;
48f7018c21STomi Valkeinen
49f7018c21STomi Valkeinen #define mmio_base (p->screen_base + 0x400000)
50f7018c21STomi Valkeinen
51f7018c21STomi Valkeinen #define mm_write_ind(num, val, ap, dp) do { \
52f7018c21STomi Valkeinen writeb((num), mmio_base + (ap)); writeb((val), mmio_base + (dp)); \
53f7018c21STomi Valkeinen } while (0)
54f7018c21STomi Valkeinen
mm_write_xr(struct fb_info * p,u8 reg,u8 data)55f7018c21STomi Valkeinen static void mm_write_xr(struct fb_info *p, u8 reg, u8 data)
56f7018c21STomi Valkeinen {
57f7018c21STomi Valkeinen mm_write_ind(reg, data, 0x7ac, 0x7ad);
58f7018c21STomi Valkeinen }
59f7018c21STomi Valkeinen #define write_xr(num, val) mm_write_xr(p, num, val)
60f7018c21STomi Valkeinen
mm_write_fr(struct fb_info * p,u8 reg,u8 data)61f7018c21STomi Valkeinen static void mm_write_fr(struct fb_info *p, u8 reg, u8 data)
62f7018c21STomi Valkeinen {
63f7018c21STomi Valkeinen mm_write_ind(reg, data, 0x7a0, 0x7a1);
64f7018c21STomi Valkeinen }
65f7018c21STomi Valkeinen #define write_fr(num, val) mm_write_fr(p, num, val)
66f7018c21STomi Valkeinen
mm_write_cr(struct fb_info * p,u8 reg,u8 data)67f7018c21STomi Valkeinen static void mm_write_cr(struct fb_info *p, u8 reg, u8 data)
68f7018c21STomi Valkeinen {
69f7018c21STomi Valkeinen mm_write_ind(reg, data, 0x7a8, 0x7a9);
70f7018c21STomi Valkeinen }
71f7018c21STomi Valkeinen #define write_cr(num, val) mm_write_cr(p, num, val)
72f7018c21STomi Valkeinen
mm_write_gr(struct fb_info * p,u8 reg,u8 data)73f7018c21STomi Valkeinen static void mm_write_gr(struct fb_info *p, u8 reg, u8 data)
74f7018c21STomi Valkeinen {
75f7018c21STomi Valkeinen mm_write_ind(reg, data, 0x79c, 0x79d);
76f7018c21STomi Valkeinen }
77f7018c21STomi Valkeinen #define write_gr(num, val) mm_write_gr(p, num, val)
78f7018c21STomi Valkeinen
mm_write_sr(struct fb_info * p,u8 reg,u8 data)79f7018c21STomi Valkeinen static void mm_write_sr(struct fb_info *p, u8 reg, u8 data)
80f7018c21STomi Valkeinen {
81f7018c21STomi Valkeinen mm_write_ind(reg, data, 0x788, 0x789);
82f7018c21STomi Valkeinen }
83f7018c21STomi Valkeinen #define write_sr(num, val) mm_write_sr(p, num, val)
84f7018c21STomi Valkeinen
mm_write_ar(struct fb_info * p,u8 reg,u8 data)85f7018c21STomi Valkeinen static void mm_write_ar(struct fb_info *p, u8 reg, u8 data)
86f7018c21STomi Valkeinen {
87f7018c21STomi Valkeinen readb(mmio_base + 0x7b4);
88f7018c21STomi Valkeinen mm_write_ind(reg, data, 0x780, 0x780);
89f7018c21STomi Valkeinen }
90f7018c21STomi Valkeinen #define write_ar(num, val) mm_write_ar(p, num, val)
91f7018c21STomi Valkeinen
92f7018c21STomi Valkeinen static int asiliantfb_pci_init(struct pci_dev *dp, const struct pci_device_id *);
93f7018c21STomi Valkeinen static int asiliantfb_check_var(struct fb_var_screeninfo *var,
94f7018c21STomi Valkeinen struct fb_info *info);
95f7018c21STomi Valkeinen static int asiliantfb_set_par(struct fb_info *info);
96f7018c21STomi Valkeinen static int asiliantfb_setcolreg(u_int regno, u_int red, u_int green, u_int blue,
97f7018c21STomi Valkeinen u_int transp, struct fb_info *info);
98f7018c21STomi Valkeinen
998a48ac33SJani Nikula static const struct fb_ops asiliantfb_ops = {
100f7018c21STomi Valkeinen .owner = THIS_MODULE,
101*86cab5dbSThomas Zimmermann FB_DEFAULT_IOMEM_OPS,
102f7018c21STomi Valkeinen .fb_check_var = asiliantfb_check_var,
103f7018c21STomi Valkeinen .fb_set_par = asiliantfb_set_par,
104f7018c21STomi Valkeinen .fb_setcolreg = asiliantfb_setcolreg,
105f7018c21STomi Valkeinen };
106f7018c21STomi Valkeinen
107f7018c21STomi Valkeinen /* Calculate the ratios for the dot clocks without using a single long long
108f7018c21STomi Valkeinen * value */
asiliant_calc_dclk2(u32 * ppixclock,u8 * dclk2_m,u8 * dclk2_n,u8 * dclk2_div)109f7018c21STomi Valkeinen static void asiliant_calc_dclk2(u32 *ppixclock, u8 *dclk2_m, u8 *dclk2_n, u8 *dclk2_div)
110f7018c21STomi Valkeinen {
111f7018c21STomi Valkeinen unsigned pixclock = *ppixclock;
112fdb9fb6cSColin Ian King unsigned Ftarget;
113f7018c21STomi Valkeinen unsigned n;
114f7018c21STomi Valkeinen unsigned best_error = 0xffffffff;
115f7018c21STomi Valkeinen unsigned best_m = 0xffffffff,
116f7018c21STomi Valkeinen best_n = 0xffffffff;
117f7018c21STomi Valkeinen unsigned ratio;
118f7018c21STomi Valkeinen unsigned remainder;
119f7018c21STomi Valkeinen unsigned char divisor = 0;
120f7018c21STomi Valkeinen
121f7018c21STomi Valkeinen /* Calculate the frequency required. This is hard enough. */
122f7018c21STomi Valkeinen ratio = 1000000 / pixclock;
123f7018c21STomi Valkeinen remainder = 1000000 % pixclock;
124f7018c21STomi Valkeinen Ftarget = 1000000 * ratio + (1000000 * remainder) / pixclock;
125f7018c21STomi Valkeinen
126f7018c21STomi Valkeinen while (Ftarget < 100000000) {
127f7018c21STomi Valkeinen divisor += 0x10;
128f7018c21STomi Valkeinen Ftarget <<= 1;
129f7018c21STomi Valkeinen }
130f7018c21STomi Valkeinen
131f7018c21STomi Valkeinen ratio = Ftarget / Fref;
132f7018c21STomi Valkeinen remainder = Ftarget % Fref;
133f7018c21STomi Valkeinen
134f7018c21STomi Valkeinen /* This expresses the constraint that 150kHz <= Fref/n <= 5Mhz,
135f7018c21STomi Valkeinen * together with 3 <= n <= 257. */
136f7018c21STomi Valkeinen for (n = 3; n <= 257; n++) {
137f7018c21STomi Valkeinen unsigned m = n * ratio + (n * remainder) / Fref;
138f7018c21STomi Valkeinen
139f7018c21STomi Valkeinen /* 3 <= m <= 257 */
140f7018c21STomi Valkeinen if (m >= 3 && m <= 257) {
141f7018c21STomi Valkeinen unsigned new_error = Ftarget * n >= Fref * m ?
142f7018c21STomi Valkeinen ((Ftarget * n) - (Fref * m)) : ((Fref * m) - (Ftarget * n));
143f7018c21STomi Valkeinen if (new_error < best_error) {
144f7018c21STomi Valkeinen best_n = n;
145f7018c21STomi Valkeinen best_m = m;
146f7018c21STomi Valkeinen best_error = new_error;
147f7018c21STomi Valkeinen }
148f7018c21STomi Valkeinen }
149f7018c21STomi Valkeinen /* But if VLD = 4, then 4m <= 1028 */
150f7018c21STomi Valkeinen else if (m <= 1028) {
151f7018c21STomi Valkeinen /* remember there are still only 8-bits of precision in m, so
152f7018c21STomi Valkeinen * avoid over-optimistic error calculations */
153f7018c21STomi Valkeinen unsigned new_error = Ftarget * n >= Fref * (m & ~3) ?
154f7018c21STomi Valkeinen ((Ftarget * n) - (Fref * (m & ~3))) : ((Fref * (m & ~3)) - (Ftarget * n));
155f7018c21STomi Valkeinen if (new_error < best_error) {
156f7018c21STomi Valkeinen best_n = n;
157f7018c21STomi Valkeinen best_m = m;
158f7018c21STomi Valkeinen best_error = new_error;
159f7018c21STomi Valkeinen }
160f7018c21STomi Valkeinen }
161f7018c21STomi Valkeinen }
162f7018c21STomi Valkeinen if (best_m > 257)
163f7018c21STomi Valkeinen best_m >>= 2; /* divide m by 4, and leave VCO loop divide at 4 */
164f7018c21STomi Valkeinen else
165f7018c21STomi Valkeinen divisor |= 4; /* or set VCO loop divide to 1 */
166f7018c21STomi Valkeinen *dclk2_m = best_m - 2;
167f7018c21STomi Valkeinen *dclk2_n = best_n - 2;
168f7018c21STomi Valkeinen *dclk2_div = divisor;
169f7018c21STomi Valkeinen *ppixclock = pixclock;
170f7018c21STomi Valkeinen return;
171f7018c21STomi Valkeinen }
172f7018c21STomi Valkeinen
asiliant_set_timing(struct fb_info * p)173f7018c21STomi Valkeinen static void asiliant_set_timing(struct fb_info *p)
174f7018c21STomi Valkeinen {
175f7018c21STomi Valkeinen unsigned hd = p->var.xres / 8;
176f7018c21STomi Valkeinen unsigned hs = (p->var.xres + p->var.right_margin) / 8;
177f7018c21STomi Valkeinen unsigned he = (p->var.xres + p->var.right_margin + p->var.hsync_len) / 8;
178f7018c21STomi Valkeinen unsigned ht = (p->var.left_margin + p->var.xres + p->var.right_margin + p->var.hsync_len) / 8;
179f7018c21STomi Valkeinen unsigned vd = p->var.yres;
180f7018c21STomi Valkeinen unsigned vs = p->var.yres + p->var.lower_margin;
181f7018c21STomi Valkeinen unsigned ve = p->var.yres + p->var.lower_margin + p->var.vsync_len;
182f7018c21STomi Valkeinen unsigned vt = p->var.upper_margin + p->var.yres + p->var.lower_margin + p->var.vsync_len;
183f7018c21STomi Valkeinen unsigned wd = (p->var.xres_virtual * ((p->var.bits_per_pixel+7)/8)) / 8;
184f7018c21STomi Valkeinen
185f7018c21STomi Valkeinen if ((p->var.xres == 640) && (p->var.yres == 480) && (p->var.pixclock == 39722)) {
186f7018c21STomi Valkeinen write_fr(0x01, 0x02); /* LCD */
187f7018c21STomi Valkeinen } else {
188f7018c21STomi Valkeinen write_fr(0x01, 0x01); /* CRT */
189f7018c21STomi Valkeinen }
190f7018c21STomi Valkeinen
191f7018c21STomi Valkeinen write_cr(0x11, (ve - 1) & 0x0f);
192f7018c21STomi Valkeinen write_cr(0x00, (ht - 5) & 0xff);
193f7018c21STomi Valkeinen write_cr(0x01, hd - 1);
194f7018c21STomi Valkeinen write_cr(0x02, hd);
195f7018c21STomi Valkeinen write_cr(0x03, ((ht - 1) & 0x1f) | 0x80);
196f7018c21STomi Valkeinen write_cr(0x04, hs);
197f7018c21STomi Valkeinen write_cr(0x05, (((ht - 1) & 0x20) <<2) | (he & 0x1f));
198f7018c21STomi Valkeinen write_cr(0x3c, (ht - 1) & 0xc0);
199f7018c21STomi Valkeinen write_cr(0x06, (vt - 2) & 0xff);
200f7018c21STomi Valkeinen write_cr(0x30, (vt - 2) >> 8);
201f7018c21STomi Valkeinen write_cr(0x07, 0x00);
202f7018c21STomi Valkeinen write_cr(0x08, 0x00);
203f7018c21STomi Valkeinen write_cr(0x09, 0x00);
204f7018c21STomi Valkeinen write_cr(0x10, (vs - 1) & 0xff);
205f7018c21STomi Valkeinen write_cr(0x32, ((vs - 1) >> 8) & 0xf);
206f7018c21STomi Valkeinen write_cr(0x11, ((ve - 1) & 0x0f) | 0x80);
207f7018c21STomi Valkeinen write_cr(0x12, (vd - 1) & 0xff);
208f7018c21STomi Valkeinen write_cr(0x31, ((vd - 1) & 0xf00) >> 8);
209f7018c21STomi Valkeinen write_cr(0x13, wd & 0xff);
210f7018c21STomi Valkeinen write_cr(0x41, (wd & 0xf00) >> 8);
211f7018c21STomi Valkeinen write_cr(0x15, (vs - 1) & 0xff);
212f7018c21STomi Valkeinen write_cr(0x33, ((vs - 1) >> 8) & 0xf);
213f7018c21STomi Valkeinen write_cr(0x38, ((ht - 5) & 0x100) >> 8);
214f7018c21STomi Valkeinen write_cr(0x16, (vt - 1) & 0xff);
215f7018c21STomi Valkeinen write_cr(0x18, 0x00);
216f7018c21STomi Valkeinen
217f7018c21STomi Valkeinen if (p->var.xres == 640) {
218f7018c21STomi Valkeinen writeb(0xc7, mmio_base + 0x784); /* set misc output reg */
219f7018c21STomi Valkeinen } else {
220f7018c21STomi Valkeinen writeb(0x07, mmio_base + 0x784); /* set misc output reg */
221f7018c21STomi Valkeinen }
222f7018c21STomi Valkeinen }
223f7018c21STomi Valkeinen
asiliantfb_check_var(struct fb_var_screeninfo * var,struct fb_info * p)224f7018c21STomi Valkeinen static int asiliantfb_check_var(struct fb_var_screeninfo *var,
225f7018c21STomi Valkeinen struct fb_info *p)
226f7018c21STomi Valkeinen {
227f7018c21STomi Valkeinen unsigned long Ftarget, ratio, remainder;
228f7018c21STomi Valkeinen
229b36b242dSZheyu Ma if (!var->pixclock)
230b36b242dSZheyu Ma return -EINVAL;
231b36b242dSZheyu Ma
232f7018c21STomi Valkeinen ratio = 1000000 / var->pixclock;
233f7018c21STomi Valkeinen remainder = 1000000 % var->pixclock;
234f7018c21STomi Valkeinen Ftarget = 1000000 * ratio + (1000000 * remainder) / var->pixclock;
235f7018c21STomi Valkeinen
236f7018c21STomi Valkeinen /* First check the constraint that the maximum post-VCO divisor is 32,
237f7018c21STomi Valkeinen * and the maximum Fvco is 220MHz */
238f7018c21STomi Valkeinen if (Ftarget > 220000000 || Ftarget < 3125000) {
239f7018c21STomi Valkeinen printk(KERN_ERR "asiliantfb dotclock must be between 3.125 and 220MHz\n");
240f7018c21STomi Valkeinen return -ENXIO;
241f7018c21STomi Valkeinen }
242f7018c21STomi Valkeinen var->xres_virtual = var->xres;
243f7018c21STomi Valkeinen var->yres_virtual = var->yres;
244f7018c21STomi Valkeinen
245f7018c21STomi Valkeinen if (var->bits_per_pixel == 24) {
246f7018c21STomi Valkeinen var->red.offset = 16;
247f7018c21STomi Valkeinen var->green.offset = 8;
248f7018c21STomi Valkeinen var->blue.offset = 0;
249f7018c21STomi Valkeinen var->red.length = var->blue.length = var->green.length = 8;
250f7018c21STomi Valkeinen } else if (var->bits_per_pixel == 16) {
251f7018c21STomi Valkeinen switch (var->red.offset) {
252f7018c21STomi Valkeinen case 11:
253f7018c21STomi Valkeinen var->green.length = 6;
254f7018c21STomi Valkeinen break;
255f7018c21STomi Valkeinen case 10:
256f7018c21STomi Valkeinen var->green.length = 5;
257f7018c21STomi Valkeinen break;
258f7018c21STomi Valkeinen default:
259f7018c21STomi Valkeinen return -EINVAL;
260f7018c21STomi Valkeinen }
261f7018c21STomi Valkeinen var->green.offset = 5;
262f7018c21STomi Valkeinen var->blue.offset = 0;
263f7018c21STomi Valkeinen var->red.length = var->blue.length = 5;
264f7018c21STomi Valkeinen } else if (var->bits_per_pixel == 8) {
265f7018c21STomi Valkeinen var->red.offset = var->green.offset = var->blue.offset = 0;
266f7018c21STomi Valkeinen var->red.length = var->green.length = var->blue.length = 8;
267f7018c21STomi Valkeinen }
268f7018c21STomi Valkeinen return 0;
269f7018c21STomi Valkeinen }
270f7018c21STomi Valkeinen
asiliantfb_set_par(struct fb_info * p)271f7018c21STomi Valkeinen static int asiliantfb_set_par(struct fb_info *p)
272f7018c21STomi Valkeinen {
273f7018c21STomi Valkeinen u8 dclk2_m; /* Holds m-2 value for register */
274f7018c21STomi Valkeinen u8 dclk2_n; /* Holds n-2 value for register */
275f7018c21STomi Valkeinen u8 dclk2_div; /* Holds divisor bitmask */
276f7018c21STomi Valkeinen
277f7018c21STomi Valkeinen /* Set pixclock */
278f7018c21STomi Valkeinen asiliant_calc_dclk2(&p->var.pixclock, &dclk2_m, &dclk2_n, &dclk2_div);
279f7018c21STomi Valkeinen
280f7018c21STomi Valkeinen /* Set color depth */
281f7018c21STomi Valkeinen if (p->var.bits_per_pixel == 24) {
282f7018c21STomi Valkeinen write_xr(0x81, 0x16); /* 24 bit packed color mode */
283f7018c21STomi Valkeinen write_xr(0x82, 0x00); /* Disable palettes */
284f7018c21STomi Valkeinen write_xr(0x20, 0x20); /* 24 bit blitter mode */
285f7018c21STomi Valkeinen } else if (p->var.bits_per_pixel == 16) {
286f7018c21STomi Valkeinen if (p->var.red.offset == 11)
287f7018c21STomi Valkeinen write_xr(0x81, 0x15); /* 16 bit color mode */
288f7018c21STomi Valkeinen else
289f7018c21STomi Valkeinen write_xr(0x81, 0x14); /* 15 bit color mode */
290f7018c21STomi Valkeinen write_xr(0x82, 0x00); /* Disable palettes */
291f7018c21STomi Valkeinen write_xr(0x20, 0x10); /* 16 bit blitter mode */
292f7018c21STomi Valkeinen } else if (p->var.bits_per_pixel == 8) {
293f7018c21STomi Valkeinen write_xr(0x0a, 0x02); /* Linear */
294f7018c21STomi Valkeinen write_xr(0x81, 0x12); /* 8 bit color mode */
295f7018c21STomi Valkeinen write_xr(0x82, 0x00); /* Graphics gamma enable */
296f7018c21STomi Valkeinen write_xr(0x20, 0x00); /* 8 bit blitter mode */
297f7018c21STomi Valkeinen }
298f7018c21STomi Valkeinen p->fix.line_length = p->var.xres * (p->var.bits_per_pixel >> 3);
299f7018c21STomi Valkeinen p->fix.visual = (p->var.bits_per_pixel == 8) ? FB_VISUAL_PSEUDOCOLOR : FB_VISUAL_TRUECOLOR;
300f7018c21STomi Valkeinen write_xr(0xc4, dclk2_m);
301f7018c21STomi Valkeinen write_xr(0xc5, dclk2_n);
302f7018c21STomi Valkeinen write_xr(0xc7, dclk2_div);
303f7018c21STomi Valkeinen /* Set up the CR registers */
304f7018c21STomi Valkeinen asiliant_set_timing(p);
305f7018c21STomi Valkeinen return 0;
306f7018c21STomi Valkeinen }
307f7018c21STomi Valkeinen
asiliantfb_setcolreg(u_int regno,u_int red,u_int green,u_int blue,u_int transp,struct fb_info * p)308f7018c21STomi Valkeinen static int asiliantfb_setcolreg(u_int regno, u_int red, u_int green, u_int blue,
309f7018c21STomi Valkeinen u_int transp, struct fb_info *p)
310f7018c21STomi Valkeinen {
311f7018c21STomi Valkeinen if (regno > 255)
312f7018c21STomi Valkeinen return 1;
313f7018c21STomi Valkeinen red >>= 8;
314f7018c21STomi Valkeinen green >>= 8;
315f7018c21STomi Valkeinen blue >>= 8;
316f7018c21STomi Valkeinen
317f7018c21STomi Valkeinen /* Set hardware palete */
318f7018c21STomi Valkeinen writeb(regno, mmio_base + 0x790);
319f7018c21STomi Valkeinen udelay(1);
320f7018c21STomi Valkeinen writeb(red, mmio_base + 0x791);
321f7018c21STomi Valkeinen writeb(green, mmio_base + 0x791);
322f7018c21STomi Valkeinen writeb(blue, mmio_base + 0x791);
323f7018c21STomi Valkeinen
324f7018c21STomi Valkeinen if (regno < 16) {
325f7018c21STomi Valkeinen switch(p->var.red.offset) {
326f7018c21STomi Valkeinen case 10: /* RGB 555 */
327f7018c21STomi Valkeinen ((u32 *)(p->pseudo_palette))[regno] =
328f7018c21STomi Valkeinen ((red & 0xf8) << 7) |
329f7018c21STomi Valkeinen ((green & 0xf8) << 2) |
330f7018c21STomi Valkeinen ((blue & 0xf8) >> 3);
331f7018c21STomi Valkeinen break;
332f7018c21STomi Valkeinen case 11: /* RGB 565 */
333f7018c21STomi Valkeinen ((u32 *)(p->pseudo_palette))[regno] =
334f7018c21STomi Valkeinen ((red & 0xf8) << 8) |
335f7018c21STomi Valkeinen ((green & 0xfc) << 3) |
336f7018c21STomi Valkeinen ((blue & 0xf8) >> 3);
337f7018c21STomi Valkeinen break;
338f7018c21STomi Valkeinen case 16: /* RGB 888 */
339f7018c21STomi Valkeinen ((u32 *)(p->pseudo_palette))[regno] =
340f7018c21STomi Valkeinen (red << 16) |
341f7018c21STomi Valkeinen (green << 8) |
342f7018c21STomi Valkeinen (blue);
343f7018c21STomi Valkeinen break;
344f7018c21STomi Valkeinen }
345f7018c21STomi Valkeinen }
346f7018c21STomi Valkeinen
347f7018c21STomi Valkeinen return 0;
348f7018c21STomi Valkeinen }
349f7018c21STomi Valkeinen
350f7018c21STomi Valkeinen struct chips_init_reg {
351f7018c21STomi Valkeinen unsigned char addr;
352f7018c21STomi Valkeinen unsigned char data;
353f7018c21STomi Valkeinen };
354f7018c21STomi Valkeinen
355f7018c21STomi Valkeinen static struct chips_init_reg chips_init_sr[] =
356f7018c21STomi Valkeinen {
357f7018c21STomi Valkeinen {0x00, 0x03}, /* Reset register */
358f7018c21STomi Valkeinen {0x01, 0x01}, /* Clocking mode */
359f7018c21STomi Valkeinen {0x02, 0x0f}, /* Plane mask */
360f7018c21STomi Valkeinen {0x04, 0x0e} /* Memory mode */
361f7018c21STomi Valkeinen };
362f7018c21STomi Valkeinen
363f7018c21STomi Valkeinen static struct chips_init_reg chips_init_gr[] =
364f7018c21STomi Valkeinen {
365f7018c21STomi Valkeinen {0x03, 0x00}, /* Data rotate */
366f7018c21STomi Valkeinen {0x05, 0x00}, /* Graphics mode */
367f7018c21STomi Valkeinen {0x06, 0x01}, /* Miscellaneous */
368f7018c21STomi Valkeinen {0x08, 0x00} /* Bit mask */
369f7018c21STomi Valkeinen };
370f7018c21STomi Valkeinen
371f7018c21STomi Valkeinen static struct chips_init_reg chips_init_ar[] =
372f7018c21STomi Valkeinen {
373f7018c21STomi Valkeinen {0x10, 0x01}, /* Mode control */
374f7018c21STomi Valkeinen {0x11, 0x00}, /* Overscan */
375f7018c21STomi Valkeinen {0x12, 0x0f}, /* Memory plane enable */
376f7018c21STomi Valkeinen {0x13, 0x00} /* Horizontal pixel panning */
377f7018c21STomi Valkeinen };
378f7018c21STomi Valkeinen
379f7018c21STomi Valkeinen static struct chips_init_reg chips_init_cr[] =
380f7018c21STomi Valkeinen {
381f7018c21STomi Valkeinen {0x0c, 0x00}, /* Start address high */
382f7018c21STomi Valkeinen {0x0d, 0x00}, /* Start address low */
383f7018c21STomi Valkeinen {0x40, 0x00}, /* Extended Start Address */
384f7018c21STomi Valkeinen {0x41, 0x00}, /* Extended Start Address */
385f7018c21STomi Valkeinen {0x14, 0x00}, /* Underline location */
386f7018c21STomi Valkeinen {0x17, 0xe3}, /* CRT mode control */
387f7018c21STomi Valkeinen {0x70, 0x00} /* Interlace control */
388f7018c21STomi Valkeinen };
389f7018c21STomi Valkeinen
390f7018c21STomi Valkeinen
391f7018c21STomi Valkeinen static struct chips_init_reg chips_init_fr[] =
392f7018c21STomi Valkeinen {
393f7018c21STomi Valkeinen {0x01, 0x02},
394f7018c21STomi Valkeinen {0x03, 0x08},
395f7018c21STomi Valkeinen {0x08, 0xcc},
396f7018c21STomi Valkeinen {0x0a, 0x08},
397f7018c21STomi Valkeinen {0x18, 0x00},
398f7018c21STomi Valkeinen {0x1e, 0x80},
399f7018c21STomi Valkeinen {0x40, 0x83},
400f7018c21STomi Valkeinen {0x41, 0x00},
401f7018c21STomi Valkeinen {0x48, 0x13},
402f7018c21STomi Valkeinen {0x4d, 0x60},
403f7018c21STomi Valkeinen {0x4e, 0x0f},
404f7018c21STomi Valkeinen
405f7018c21STomi Valkeinen {0x0b, 0x01},
406f7018c21STomi Valkeinen
407f7018c21STomi Valkeinen {0x21, 0x51},
408f7018c21STomi Valkeinen {0x22, 0x1d},
409f7018c21STomi Valkeinen {0x23, 0x5f},
410f7018c21STomi Valkeinen {0x20, 0x4f},
411f7018c21STomi Valkeinen {0x34, 0x00},
412f7018c21STomi Valkeinen {0x24, 0x51},
413f7018c21STomi Valkeinen {0x25, 0x00},
414f7018c21STomi Valkeinen {0x27, 0x0b},
415f7018c21STomi Valkeinen {0x26, 0x00},
416f7018c21STomi Valkeinen {0x37, 0x80},
417f7018c21STomi Valkeinen {0x33, 0x0b},
418f7018c21STomi Valkeinen {0x35, 0x11},
419f7018c21STomi Valkeinen {0x36, 0x02},
420f7018c21STomi Valkeinen {0x31, 0xea},
421f7018c21STomi Valkeinen {0x32, 0x0c},
422f7018c21STomi Valkeinen {0x30, 0xdf},
423f7018c21STomi Valkeinen {0x10, 0x0c},
424f7018c21STomi Valkeinen {0x11, 0xe0},
425f7018c21STomi Valkeinen {0x12, 0x50},
426f7018c21STomi Valkeinen {0x13, 0x00},
427f7018c21STomi Valkeinen {0x16, 0x03},
428f7018c21STomi Valkeinen {0x17, 0xbd},
429f7018c21STomi Valkeinen {0x1a, 0x00},
430f7018c21STomi Valkeinen };
431f7018c21STomi Valkeinen
432f7018c21STomi Valkeinen
433f7018c21STomi Valkeinen static struct chips_init_reg chips_init_xr[] =
434f7018c21STomi Valkeinen {
435f7018c21STomi Valkeinen {0xce, 0x00}, /* set default memory clock */
436f7018c21STomi Valkeinen {0xcc, 200 }, /* MCLK ratio M */
437f7018c21STomi Valkeinen {0xcd, 18 }, /* MCLK ratio N */
438f7018c21STomi Valkeinen {0xce, 0x90}, /* MCLK divisor = 2 */
439f7018c21STomi Valkeinen
440f7018c21STomi Valkeinen {0xc4, 209 },
441f7018c21STomi Valkeinen {0xc5, 118 },
442f7018c21STomi Valkeinen {0xc7, 32 },
443f7018c21STomi Valkeinen {0xcf, 0x06},
444f7018c21STomi Valkeinen {0x09, 0x01}, /* IO Control - CRT controller extensions */
445f7018c21STomi Valkeinen {0x0a, 0x02}, /* Frame buffer mapping */
446f7018c21STomi Valkeinen {0x0b, 0x01}, /* PCI burst write */
447f7018c21STomi Valkeinen {0x40, 0x03}, /* Memory access control */
448f7018c21STomi Valkeinen {0x80, 0x82}, /* Pixel pipeline configuration 0 */
449f7018c21STomi Valkeinen {0x81, 0x12}, /* Pixel pipeline configuration 1 */
450f7018c21STomi Valkeinen {0x82, 0x08}, /* Pixel pipeline configuration 2 */
451f7018c21STomi Valkeinen
452f7018c21STomi Valkeinen {0xd0, 0x0f},
453f7018c21STomi Valkeinen {0xd1, 0x01},
454f7018c21STomi Valkeinen };
455f7018c21STomi Valkeinen
chips_hw_init(struct fb_info * p)456f7018c21STomi Valkeinen static void chips_hw_init(struct fb_info *p)
457f7018c21STomi Valkeinen {
458f7018c21STomi Valkeinen int i;
459f7018c21STomi Valkeinen
460f7018c21STomi Valkeinen for (i = 0; i < ARRAY_SIZE(chips_init_xr); ++i)
461f7018c21STomi Valkeinen write_xr(chips_init_xr[i].addr, chips_init_xr[i].data);
462f7018c21STomi Valkeinen write_xr(0x81, 0x12);
463f7018c21STomi Valkeinen write_xr(0x82, 0x08);
464f7018c21STomi Valkeinen write_xr(0x20, 0x00);
465f7018c21STomi Valkeinen for (i = 0; i < ARRAY_SIZE(chips_init_sr); ++i)
466f7018c21STomi Valkeinen write_sr(chips_init_sr[i].addr, chips_init_sr[i].data);
467f7018c21STomi Valkeinen for (i = 0; i < ARRAY_SIZE(chips_init_gr); ++i)
468f7018c21STomi Valkeinen write_gr(chips_init_gr[i].addr, chips_init_gr[i].data);
469f7018c21STomi Valkeinen for (i = 0; i < ARRAY_SIZE(chips_init_ar); ++i)
470f7018c21STomi Valkeinen write_ar(chips_init_ar[i].addr, chips_init_ar[i].data);
471f7018c21STomi Valkeinen /* Enable video output in attribute index register */
472f7018c21STomi Valkeinen writeb(0x20, mmio_base + 0x780);
473f7018c21STomi Valkeinen for (i = 0; i < ARRAY_SIZE(chips_init_cr); ++i)
474f7018c21STomi Valkeinen write_cr(chips_init_cr[i].addr, chips_init_cr[i].data);
475f7018c21STomi Valkeinen for (i = 0; i < ARRAY_SIZE(chips_init_fr); ++i)
476f7018c21STomi Valkeinen write_fr(chips_init_fr[i].addr, chips_init_fr[i].data);
477f7018c21STomi Valkeinen }
478f7018c21STomi Valkeinen
479ca9384c5SJulia Lawall static const struct fb_fix_screeninfo asiliantfb_fix = {
480f7018c21STomi Valkeinen .id = "Asiliant 69000",
481f7018c21STomi Valkeinen .type = FB_TYPE_PACKED_PIXELS,
482f7018c21STomi Valkeinen .visual = FB_VISUAL_PSEUDOCOLOR,
483f7018c21STomi Valkeinen .accel = FB_ACCEL_NONE,
484f7018c21STomi Valkeinen .line_length = 640,
485f7018c21STomi Valkeinen .smem_len = 0x200000, /* 2MB */
486f7018c21STomi Valkeinen };
487f7018c21STomi Valkeinen
488ca9384c5SJulia Lawall static const struct fb_var_screeninfo asiliantfb_var = {
489f7018c21STomi Valkeinen .xres = 640,
490f7018c21STomi Valkeinen .yres = 480,
491f7018c21STomi Valkeinen .xres_virtual = 640,
492f7018c21STomi Valkeinen .yres_virtual = 480,
493f7018c21STomi Valkeinen .bits_per_pixel = 8,
494f7018c21STomi Valkeinen .red = { .length = 8 },
495f7018c21STomi Valkeinen .green = { .length = 8 },
496f7018c21STomi Valkeinen .blue = { .length = 8 },
497f7018c21STomi Valkeinen .height = -1,
498f7018c21STomi Valkeinen .width = -1,
499f7018c21STomi Valkeinen .vmode = FB_VMODE_NONINTERLACED,
500f7018c21STomi Valkeinen .pixclock = 39722,
501f7018c21STomi Valkeinen .left_margin = 48,
502f7018c21STomi Valkeinen .right_margin = 16,
503f7018c21STomi Valkeinen .upper_margin = 33,
504f7018c21STomi Valkeinen .lower_margin = 10,
505f7018c21STomi Valkeinen .hsync_len = 96,
506f7018c21STomi Valkeinen .vsync_len = 2,
507f7018c21STomi Valkeinen };
508f7018c21STomi Valkeinen
init_asiliant(struct fb_info * p,unsigned long addr)509f7018c21STomi Valkeinen static int init_asiliant(struct fb_info *p, unsigned long addr)
510f7018c21STomi Valkeinen {
511f7018c21STomi Valkeinen int err;
512f7018c21STomi Valkeinen
513f7018c21STomi Valkeinen p->fix = asiliantfb_fix;
514f7018c21STomi Valkeinen p->fix.smem_start = addr;
515f7018c21STomi Valkeinen p->var = asiliantfb_var;
516f7018c21STomi Valkeinen p->fbops = &asiliantfb_ops;
517f7018c21STomi Valkeinen
518f7018c21STomi Valkeinen err = fb_alloc_cmap(&p->cmap, 256, 0);
519f7018c21STomi Valkeinen if (err) {
520f7018c21STomi Valkeinen printk(KERN_ERR "C&T 69000 fb failed to alloc cmap memory\n");
521f7018c21STomi Valkeinen return err;
522f7018c21STomi Valkeinen }
523f7018c21STomi Valkeinen
524f7018c21STomi Valkeinen err = register_framebuffer(p);
525f7018c21STomi Valkeinen if (err < 0) {
526f7018c21STomi Valkeinen printk(KERN_ERR "C&T 69000 framebuffer failed to register\n");
527f7018c21STomi Valkeinen fb_dealloc_cmap(&p->cmap);
528f7018c21STomi Valkeinen return err;
529f7018c21STomi Valkeinen }
530f7018c21STomi Valkeinen
531f7018c21STomi Valkeinen fb_info(p, "Asiliant 69000 frame buffer (%dK RAM detected)\n",
532f7018c21STomi Valkeinen p->fix.smem_len / 1024);
533f7018c21STomi Valkeinen
534f7018c21STomi Valkeinen writeb(0xff, mmio_base + 0x78c);
535f7018c21STomi Valkeinen chips_hw_init(p);
536f7018c21STomi Valkeinen return 0;
537f7018c21STomi Valkeinen }
538f7018c21STomi Valkeinen
asiliantfb_pci_init(struct pci_dev * dp,const struct pci_device_id * ent)539f7018c21STomi Valkeinen static int asiliantfb_pci_init(struct pci_dev *dp,
540f7018c21STomi Valkeinen const struct pci_device_id *ent)
541f7018c21STomi Valkeinen {
542f7018c21STomi Valkeinen unsigned long addr, size;
543f7018c21STomi Valkeinen struct fb_info *p;
544f7018c21STomi Valkeinen int err;
545f7018c21STomi Valkeinen
546145eed48SThomas Zimmermann err = aperture_remove_conflicting_pci_devices(dp, "asiliantfb");
547145eed48SThomas Zimmermann if (err)
548145eed48SThomas Zimmermann return err;
549145eed48SThomas Zimmermann
550f7018c21STomi Valkeinen if ((dp->resource[0].flags & IORESOURCE_MEM) == 0)
551f7018c21STomi Valkeinen return -ENODEV;
552f7018c21STomi Valkeinen addr = pci_resource_start(dp, 0);
553f7018c21STomi Valkeinen size = pci_resource_len(dp, 0);
554f7018c21STomi Valkeinen if (addr == 0)
555f7018c21STomi Valkeinen return -ENODEV;
556f7018c21STomi Valkeinen if (!request_mem_region(addr, size, "asiliantfb"))
557f7018c21STomi Valkeinen return -EBUSY;
558f7018c21STomi Valkeinen
559f7018c21STomi Valkeinen p = framebuffer_alloc(sizeof(u32) * 16, &dp->dev);
560f7018c21STomi Valkeinen if (!p) {
561f7018c21STomi Valkeinen release_mem_region(addr, size);
562f7018c21STomi Valkeinen return -ENOMEM;
563f7018c21STomi Valkeinen }
564f7018c21STomi Valkeinen p->pseudo_palette = p->par;
565f7018c21STomi Valkeinen p->par = NULL;
566f7018c21STomi Valkeinen
567f7018c21STomi Valkeinen p->screen_base = ioremap(addr, 0x800000);
568f7018c21STomi Valkeinen if (p->screen_base == NULL) {
569f7018c21STomi Valkeinen release_mem_region(addr, size);
570f7018c21STomi Valkeinen framebuffer_release(p);
571f7018c21STomi Valkeinen return -ENOMEM;
572f7018c21STomi Valkeinen }
573f7018c21STomi Valkeinen
574f7018c21STomi Valkeinen pci_write_config_dword(dp, 4, 0x02800083);
575f7018c21STomi Valkeinen writeb(3, p->screen_base + 0x400784);
576f7018c21STomi Valkeinen
577f7018c21STomi Valkeinen err = init_asiliant(p, addr);
578f7018c21STomi Valkeinen if (err) {
579f7018c21STomi Valkeinen iounmap(p->screen_base);
580f7018c21STomi Valkeinen release_mem_region(addr, size);
581f7018c21STomi Valkeinen framebuffer_release(p);
582f7018c21STomi Valkeinen return err;
583f7018c21STomi Valkeinen }
584f7018c21STomi Valkeinen
585f7018c21STomi Valkeinen pci_set_drvdata(dp, p);
586f7018c21STomi Valkeinen return 0;
587f7018c21STomi Valkeinen }
588f7018c21STomi Valkeinen
asiliantfb_remove(struct pci_dev * dp)589f7018c21STomi Valkeinen static void asiliantfb_remove(struct pci_dev *dp)
590f7018c21STomi Valkeinen {
591f7018c21STomi Valkeinen struct fb_info *p = pci_get_drvdata(dp);
592f7018c21STomi Valkeinen
593f7018c21STomi Valkeinen unregister_framebuffer(p);
594f7018c21STomi Valkeinen fb_dealloc_cmap(&p->cmap);
595f7018c21STomi Valkeinen iounmap(p->screen_base);
596f7018c21STomi Valkeinen release_mem_region(pci_resource_start(dp, 0), pci_resource_len(dp, 0));
597f7018c21STomi Valkeinen framebuffer_release(p);
598f7018c21STomi Valkeinen }
599f7018c21STomi Valkeinen
6009189ed1eSArvind Yadav static const struct pci_device_id asiliantfb_pci_tbl[] = {
601f7018c21STomi Valkeinen { PCI_VENDOR_ID_CT, PCI_DEVICE_ID_CT_69000, PCI_ANY_ID, PCI_ANY_ID },
602f7018c21STomi Valkeinen { 0 }
603f7018c21STomi Valkeinen };
604f7018c21STomi Valkeinen
605f7018c21STomi Valkeinen MODULE_DEVICE_TABLE(pci, asiliantfb_pci_tbl);
606f7018c21STomi Valkeinen
607f7018c21STomi Valkeinen static struct pci_driver asiliantfb_driver = {
608f7018c21STomi Valkeinen .name = "asiliantfb",
609f7018c21STomi Valkeinen .id_table = asiliantfb_pci_tbl,
610f7018c21STomi Valkeinen .probe = asiliantfb_pci_init,
611f7018c21STomi Valkeinen .remove = asiliantfb_remove,
612f7018c21STomi Valkeinen };
613f7018c21STomi Valkeinen
asiliantfb_init(void)614f7018c21STomi Valkeinen static int __init asiliantfb_init(void)
615f7018c21STomi Valkeinen {
6160ba2fa8cSThomas Zimmermann if (fb_modesetting_disabled("asiliantfb"))
6170ba2fa8cSThomas Zimmermann return -ENODEV;
6180ba2fa8cSThomas Zimmermann
619f7018c21STomi Valkeinen if (fb_get_options("asiliantfb", NULL))
620f7018c21STomi Valkeinen return -ENODEV;
621f7018c21STomi Valkeinen
622f7018c21STomi Valkeinen return pci_register_driver(&asiliantfb_driver);
623f7018c21STomi Valkeinen }
624f7018c21STomi Valkeinen
625f7018c21STomi Valkeinen module_init(asiliantfb_init);
626f7018c21STomi Valkeinen
asiliantfb_exit(void)627f7018c21STomi Valkeinen static void __exit asiliantfb_exit(void)
628f7018c21STomi Valkeinen {
629f7018c21STomi Valkeinen pci_unregister_driver(&asiliantfb_driver);
630f7018c21STomi Valkeinen }
631f7018c21STomi Valkeinen
632f7018c21STomi Valkeinen MODULE_LICENSE("GPL");
633