15fd54aceSGreg Kroah-Hartman // SPDX-License-Identifier: GPL-2.0
202ec8a09SLee Jones /*
3aeb9dd1dSLu Baolu * xhci-dbc.c - xHCI debug capability early driver
4aeb9dd1dSLu Baolu *
5aeb9dd1dSLu Baolu * Copyright (C) 2016 Intel Corporation
6aeb9dd1dSLu Baolu *
7aeb9dd1dSLu Baolu * Author: Lu Baolu <baolu.lu@linux.intel.com>
8aeb9dd1dSLu Baolu */
9aeb9dd1dSLu Baolu
10aeb9dd1dSLu Baolu #define pr_fmt(fmt) KBUILD_MODNAME ":%s: " fmt, __func__
11aeb9dd1dSLu Baolu
12aeb9dd1dSLu Baolu #include <linux/console.h>
13aeb9dd1dSLu Baolu #include <linux/pci_regs.h>
14aeb9dd1dSLu Baolu #include <linux/pci_ids.h>
152013288fSMike Rapoport #include <linux/memblock.h>
16aeb9dd1dSLu Baolu #include <linux/io.h>
17aeb9dd1dSLu Baolu #include <asm/pci-direct.h>
18aeb9dd1dSLu Baolu #include <asm/fixmap.h>
19aeb9dd1dSLu Baolu #include <linux/bcd.h>
20aeb9dd1dSLu Baolu #include <linux/export.h>
21aeb9dd1dSLu Baolu #include <linux/module.h>
22aeb9dd1dSLu Baolu #include <linux/delay.h>
23aeb9dd1dSLu Baolu #include <linux/kthread.h>
24f0f705fcSLee Jones #include <linux/usb/xhci-dbgp.h>
25aeb9dd1dSLu Baolu
26aeb9dd1dSLu Baolu #include "../host/xhci.h"
27aeb9dd1dSLu Baolu #include "xhci-dbc.h"
28aeb9dd1dSLu Baolu
29aeb9dd1dSLu Baolu static struct xdbc_state xdbc;
30aeb9dd1dSLu Baolu static bool early_console_keep;
31aeb9dd1dSLu Baolu
32aeb9dd1dSLu Baolu #ifdef XDBC_TRACE
33aeb9dd1dSLu Baolu #define xdbc_trace trace_printk
34aeb9dd1dSLu Baolu #else
xdbc_trace(const char * fmt,...)35aeb9dd1dSLu Baolu static inline void xdbc_trace(const char *fmt, ...) { }
36aeb9dd1dSLu Baolu #endif /* XDBC_TRACE */
37aeb9dd1dSLu Baolu
xdbc_map_pci_mmio(u32 bus,u32 dev,u32 func)38aeb9dd1dSLu Baolu static void __iomem * __init xdbc_map_pci_mmio(u32 bus, u32 dev, u32 func)
39aeb9dd1dSLu Baolu {
40aeb9dd1dSLu Baolu u64 val64, sz64, mask64;
41aeb9dd1dSLu Baolu void __iomem *base;
42aeb9dd1dSLu Baolu u32 val, sz;
43aeb9dd1dSLu Baolu u8 byte;
44aeb9dd1dSLu Baolu
45aeb9dd1dSLu Baolu val = read_pci_config(bus, dev, func, PCI_BASE_ADDRESS_0);
46aeb9dd1dSLu Baolu write_pci_config(bus, dev, func, PCI_BASE_ADDRESS_0, ~0);
47aeb9dd1dSLu Baolu sz = read_pci_config(bus, dev, func, PCI_BASE_ADDRESS_0);
48aeb9dd1dSLu Baolu write_pci_config(bus, dev, func, PCI_BASE_ADDRESS_0, val);
49aeb9dd1dSLu Baolu
50aeb9dd1dSLu Baolu if (val == 0xffffffff || sz == 0xffffffff) {
51aeb9dd1dSLu Baolu pr_notice("invalid mmio bar\n");
52aeb9dd1dSLu Baolu return NULL;
53aeb9dd1dSLu Baolu }
54aeb9dd1dSLu Baolu
55aeb9dd1dSLu Baolu val64 = val & PCI_BASE_ADDRESS_MEM_MASK;
56aeb9dd1dSLu Baolu sz64 = sz & PCI_BASE_ADDRESS_MEM_MASK;
57aeb9dd1dSLu Baolu mask64 = PCI_BASE_ADDRESS_MEM_MASK;
58aeb9dd1dSLu Baolu
59aeb9dd1dSLu Baolu if ((val & PCI_BASE_ADDRESS_MEM_TYPE_MASK) == PCI_BASE_ADDRESS_MEM_TYPE_64) {
60aeb9dd1dSLu Baolu val = read_pci_config(bus, dev, func, PCI_BASE_ADDRESS_0 + 4);
61aeb9dd1dSLu Baolu write_pci_config(bus, dev, func, PCI_BASE_ADDRESS_0 + 4, ~0);
62aeb9dd1dSLu Baolu sz = read_pci_config(bus, dev, func, PCI_BASE_ADDRESS_0 + 4);
63aeb9dd1dSLu Baolu write_pci_config(bus, dev, func, PCI_BASE_ADDRESS_0 + 4, val);
64aeb9dd1dSLu Baolu
65aeb9dd1dSLu Baolu val64 |= (u64)val << 32;
66aeb9dd1dSLu Baolu sz64 |= (u64)sz << 32;
67aeb9dd1dSLu Baolu mask64 |= ~0ULL << 32;
68aeb9dd1dSLu Baolu }
69aeb9dd1dSLu Baolu
70aeb9dd1dSLu Baolu sz64 &= mask64;
71aeb9dd1dSLu Baolu
72aeb9dd1dSLu Baolu if (!sz64) {
73aeb9dd1dSLu Baolu pr_notice("invalid mmio address\n");
74aeb9dd1dSLu Baolu return NULL;
75aeb9dd1dSLu Baolu }
76aeb9dd1dSLu Baolu
77aeb9dd1dSLu Baolu sz64 = 1ULL << __ffs64(sz64);
78aeb9dd1dSLu Baolu
79aeb9dd1dSLu Baolu /* Check if the mem space is enabled: */
80aeb9dd1dSLu Baolu byte = read_pci_config_byte(bus, dev, func, PCI_COMMAND);
81aeb9dd1dSLu Baolu if (!(byte & PCI_COMMAND_MEMORY)) {
82aeb9dd1dSLu Baolu byte |= PCI_COMMAND_MEMORY;
83aeb9dd1dSLu Baolu write_pci_config_byte(bus, dev, func, PCI_COMMAND, byte);
84aeb9dd1dSLu Baolu }
85aeb9dd1dSLu Baolu
86aeb9dd1dSLu Baolu xdbc.xhci_start = val64;
87aeb9dd1dSLu Baolu xdbc.xhci_length = sz64;
88aeb9dd1dSLu Baolu base = early_ioremap(val64, sz64);
89aeb9dd1dSLu Baolu
90aeb9dd1dSLu Baolu return base;
91aeb9dd1dSLu Baolu }
92aeb9dd1dSLu Baolu
xdbc_get_page(dma_addr_t * dma_addr)93aeb9dd1dSLu Baolu static void * __init xdbc_get_page(dma_addr_t *dma_addr)
94aeb9dd1dSLu Baolu {
95aeb9dd1dSLu Baolu void *virt;
96aeb9dd1dSLu Baolu
9726fb3daeSMike Rapoport virt = memblock_alloc(PAGE_SIZE, PAGE_SIZE);
98aeb9dd1dSLu Baolu if (!virt)
99aeb9dd1dSLu Baolu return NULL;
100aeb9dd1dSLu Baolu
101aeb9dd1dSLu Baolu if (dma_addr)
102aeb9dd1dSLu Baolu *dma_addr = (dma_addr_t)__pa(virt);
103aeb9dd1dSLu Baolu
104aeb9dd1dSLu Baolu return virt;
105aeb9dd1dSLu Baolu }
106aeb9dd1dSLu Baolu
xdbc_find_dbgp(int xdbc_num,u32 * b,u32 * d,u32 * f)107aeb9dd1dSLu Baolu static u32 __init xdbc_find_dbgp(int xdbc_num, u32 *b, u32 *d, u32 *f)
108aeb9dd1dSLu Baolu {
109aeb9dd1dSLu Baolu u32 bus, dev, func, class;
110aeb9dd1dSLu Baolu
111aeb9dd1dSLu Baolu for (bus = 0; bus < XDBC_PCI_MAX_BUSES; bus++) {
112aeb9dd1dSLu Baolu for (dev = 0; dev < XDBC_PCI_MAX_DEVICES; dev++) {
113aeb9dd1dSLu Baolu for (func = 0; func < XDBC_PCI_MAX_FUNCTION; func++) {
114aeb9dd1dSLu Baolu
115aeb9dd1dSLu Baolu class = read_pci_config(bus, dev, func, PCI_CLASS_REVISION);
116aeb9dd1dSLu Baolu if ((class >> 8) != PCI_CLASS_SERIAL_USB_XHCI)
117aeb9dd1dSLu Baolu continue;
118aeb9dd1dSLu Baolu
119aeb9dd1dSLu Baolu if (xdbc_num-- != 0)
120aeb9dd1dSLu Baolu continue;
121aeb9dd1dSLu Baolu
122aeb9dd1dSLu Baolu *b = bus;
123aeb9dd1dSLu Baolu *d = dev;
124aeb9dd1dSLu Baolu *f = func;
125aeb9dd1dSLu Baolu
126aeb9dd1dSLu Baolu return 0;
127aeb9dd1dSLu Baolu }
128aeb9dd1dSLu Baolu }
129aeb9dd1dSLu Baolu }
130aeb9dd1dSLu Baolu
131aeb9dd1dSLu Baolu return -1;
132aeb9dd1dSLu Baolu }
133aeb9dd1dSLu Baolu
handshake(void __iomem * ptr,u32 mask,u32 done,int wait,int delay)134aeb9dd1dSLu Baolu static int handshake(void __iomem *ptr, u32 mask, u32 done, int wait, int delay)
135aeb9dd1dSLu Baolu {
136aeb9dd1dSLu Baolu u32 result;
137aeb9dd1dSLu Baolu
138c4d936efSGreg Kroah-Hartman /* Can not use readl_poll_timeout_atomic() for early boot things */
139c4d936efSGreg Kroah-Hartman do {
140c4d936efSGreg Kroah-Hartman result = readl(ptr);
141c4d936efSGreg Kroah-Hartman result &= mask;
142c4d936efSGreg Kroah-Hartman if (result == done)
143c4d936efSGreg Kroah-Hartman return 0;
144c4d936efSGreg Kroah-Hartman udelay(delay);
145c4d936efSGreg Kroah-Hartman wait -= delay;
146c4d936efSGreg Kroah-Hartman } while (wait > 0);
147c4d936efSGreg Kroah-Hartman
148c4d936efSGreg Kroah-Hartman return -ETIMEDOUT;
149aeb9dd1dSLu Baolu }
150aeb9dd1dSLu Baolu
xdbc_bios_handoff(void)151aeb9dd1dSLu Baolu static void __init xdbc_bios_handoff(void)
152aeb9dd1dSLu Baolu {
153aeb9dd1dSLu Baolu int offset, timeout;
154aeb9dd1dSLu Baolu u32 val;
155aeb9dd1dSLu Baolu
156aeb9dd1dSLu Baolu offset = xhci_find_next_ext_cap(xdbc.xhci_base, 0, XHCI_EXT_CAPS_LEGACY);
157aeb9dd1dSLu Baolu val = readl(xdbc.xhci_base + offset);
158aeb9dd1dSLu Baolu
159aeb9dd1dSLu Baolu if (val & XHCI_HC_BIOS_OWNED) {
160aeb9dd1dSLu Baolu writel(val | XHCI_HC_OS_OWNED, xdbc.xhci_base + offset);
161aeb9dd1dSLu Baolu timeout = handshake(xdbc.xhci_base + offset, XHCI_HC_BIOS_OWNED, 0, 5000, 10);
162aeb9dd1dSLu Baolu
163aeb9dd1dSLu Baolu if (timeout) {
164aeb9dd1dSLu Baolu pr_notice("failed to hand over xHCI control from BIOS\n");
165aeb9dd1dSLu Baolu writel(val & ~XHCI_HC_BIOS_OWNED, xdbc.xhci_base + offset);
166aeb9dd1dSLu Baolu }
167aeb9dd1dSLu Baolu }
168aeb9dd1dSLu Baolu
169aeb9dd1dSLu Baolu /* Disable BIOS SMIs and clear all SMI events: */
170aeb9dd1dSLu Baolu val = readl(xdbc.xhci_base + offset + XHCI_LEGACY_CONTROL_OFFSET);
171aeb9dd1dSLu Baolu val &= XHCI_LEGACY_DISABLE_SMI;
172aeb9dd1dSLu Baolu val |= XHCI_LEGACY_SMI_EVENTS;
173aeb9dd1dSLu Baolu writel(val, xdbc.xhci_base + offset + XHCI_LEGACY_CONTROL_OFFSET);
174aeb9dd1dSLu Baolu }
175aeb9dd1dSLu Baolu
176aeb9dd1dSLu Baolu static int __init
xdbc_alloc_ring(struct xdbc_segment * seg,struct xdbc_ring * ring)177aeb9dd1dSLu Baolu xdbc_alloc_ring(struct xdbc_segment *seg, struct xdbc_ring *ring)
178aeb9dd1dSLu Baolu {
179aeb9dd1dSLu Baolu seg->trbs = xdbc_get_page(&seg->dma);
180aeb9dd1dSLu Baolu if (!seg->trbs)
181aeb9dd1dSLu Baolu return -ENOMEM;
182aeb9dd1dSLu Baolu
183aeb9dd1dSLu Baolu ring->segment = seg;
184aeb9dd1dSLu Baolu
185aeb9dd1dSLu Baolu return 0;
186aeb9dd1dSLu Baolu }
187aeb9dd1dSLu Baolu
xdbc_free_ring(struct xdbc_ring * ring)188aeb9dd1dSLu Baolu static void __init xdbc_free_ring(struct xdbc_ring *ring)
189aeb9dd1dSLu Baolu {
190aeb9dd1dSLu Baolu struct xdbc_segment *seg = ring->segment;
191aeb9dd1dSLu Baolu
192aeb9dd1dSLu Baolu if (!seg)
193aeb9dd1dSLu Baolu return;
194aeb9dd1dSLu Baolu
1953ecc6834SMike Rapoport memblock_phys_free(seg->dma, PAGE_SIZE);
196aeb9dd1dSLu Baolu ring->segment = NULL;
197aeb9dd1dSLu Baolu }
198aeb9dd1dSLu Baolu
xdbc_reset_ring(struct xdbc_ring * ring)199aeb9dd1dSLu Baolu static void xdbc_reset_ring(struct xdbc_ring *ring)
200aeb9dd1dSLu Baolu {
201aeb9dd1dSLu Baolu struct xdbc_segment *seg = ring->segment;
202aeb9dd1dSLu Baolu struct xdbc_trb *link_trb;
203aeb9dd1dSLu Baolu
204aeb9dd1dSLu Baolu memset(seg->trbs, 0, PAGE_SIZE);
205aeb9dd1dSLu Baolu
206aeb9dd1dSLu Baolu ring->enqueue = seg->trbs;
207aeb9dd1dSLu Baolu ring->dequeue = seg->trbs;
208aeb9dd1dSLu Baolu ring->cycle_state = 1;
209aeb9dd1dSLu Baolu
210aeb9dd1dSLu Baolu if (ring != &xdbc.evt_ring) {
211aeb9dd1dSLu Baolu link_trb = &seg->trbs[XDBC_TRBS_PER_SEGMENT - 1];
212aeb9dd1dSLu Baolu link_trb->field[0] = cpu_to_le32(lower_32_bits(seg->dma));
213aeb9dd1dSLu Baolu link_trb->field[1] = cpu_to_le32(upper_32_bits(seg->dma));
214aeb9dd1dSLu Baolu link_trb->field[3] = cpu_to_le32(TRB_TYPE(TRB_LINK)) | cpu_to_le32(LINK_TOGGLE);
215aeb9dd1dSLu Baolu }
216aeb9dd1dSLu Baolu }
217aeb9dd1dSLu Baolu
xdbc_put_utf16(u16 * s,const char * c,size_t size)218aeb9dd1dSLu Baolu static inline void xdbc_put_utf16(u16 *s, const char *c, size_t size)
219aeb9dd1dSLu Baolu {
220aeb9dd1dSLu Baolu int i;
221aeb9dd1dSLu Baolu
222aeb9dd1dSLu Baolu for (i = 0; i < size; i++)
223aeb9dd1dSLu Baolu s[i] = cpu_to_le16(c[i]);
224aeb9dd1dSLu Baolu }
225aeb9dd1dSLu Baolu
xdbc_mem_init(void)226aeb9dd1dSLu Baolu static void xdbc_mem_init(void)
227aeb9dd1dSLu Baolu {
228aeb9dd1dSLu Baolu struct xdbc_ep_context *ep_in, *ep_out;
229aeb9dd1dSLu Baolu struct usb_string_descriptor *s_desc;
230aeb9dd1dSLu Baolu struct xdbc_erst_entry *entry;
231aeb9dd1dSLu Baolu struct xdbc_strings *strings;
232aeb9dd1dSLu Baolu struct xdbc_context *ctx;
233aeb9dd1dSLu Baolu unsigned int max_burst;
234aeb9dd1dSLu Baolu u32 string_length;
235aeb9dd1dSLu Baolu int index = 0;
236aeb9dd1dSLu Baolu u32 dev_info;
237aeb9dd1dSLu Baolu
238aeb9dd1dSLu Baolu xdbc_reset_ring(&xdbc.evt_ring);
239aeb9dd1dSLu Baolu xdbc_reset_ring(&xdbc.in_ring);
240aeb9dd1dSLu Baolu xdbc_reset_ring(&xdbc.out_ring);
241aeb9dd1dSLu Baolu memset(xdbc.table_base, 0, PAGE_SIZE);
242aeb9dd1dSLu Baolu memset(xdbc.out_buf, 0, PAGE_SIZE);
243aeb9dd1dSLu Baolu
244aeb9dd1dSLu Baolu /* Initialize event ring segment table: */
245aeb9dd1dSLu Baolu xdbc.erst_size = 16;
246aeb9dd1dSLu Baolu xdbc.erst_base = xdbc.table_base + index * XDBC_TABLE_ENTRY_SIZE;
247aeb9dd1dSLu Baolu xdbc.erst_dma = xdbc.table_dma + index * XDBC_TABLE_ENTRY_SIZE;
248aeb9dd1dSLu Baolu
249aeb9dd1dSLu Baolu index += XDBC_ERST_ENTRY_NUM;
250aeb9dd1dSLu Baolu entry = (struct xdbc_erst_entry *)xdbc.erst_base;
251aeb9dd1dSLu Baolu
252aeb9dd1dSLu Baolu entry->seg_addr = cpu_to_le64(xdbc.evt_seg.dma);
253aeb9dd1dSLu Baolu entry->seg_size = cpu_to_le32(XDBC_TRBS_PER_SEGMENT);
254aeb9dd1dSLu Baolu entry->__reserved_0 = 0;
255aeb9dd1dSLu Baolu
256aeb9dd1dSLu Baolu /* Initialize ERST registers: */
257aeb9dd1dSLu Baolu writel(1, &xdbc.xdbc_reg->ersts);
258aeb9dd1dSLu Baolu xdbc_write64(xdbc.erst_dma, &xdbc.xdbc_reg->erstba);
259aeb9dd1dSLu Baolu xdbc_write64(xdbc.evt_seg.dma, &xdbc.xdbc_reg->erdp);
260aeb9dd1dSLu Baolu
261aeb9dd1dSLu Baolu /* Debug capability contexts: */
262aeb9dd1dSLu Baolu xdbc.dbcc_size = 64 * 3;
263aeb9dd1dSLu Baolu xdbc.dbcc_base = xdbc.table_base + index * XDBC_TABLE_ENTRY_SIZE;
264aeb9dd1dSLu Baolu xdbc.dbcc_dma = xdbc.table_dma + index * XDBC_TABLE_ENTRY_SIZE;
265aeb9dd1dSLu Baolu
266aeb9dd1dSLu Baolu index += XDBC_DBCC_ENTRY_NUM;
267aeb9dd1dSLu Baolu
268aeb9dd1dSLu Baolu /* Popluate the strings: */
269aeb9dd1dSLu Baolu xdbc.string_size = sizeof(struct xdbc_strings);
270aeb9dd1dSLu Baolu xdbc.string_base = xdbc.table_base + index * XDBC_TABLE_ENTRY_SIZE;
271aeb9dd1dSLu Baolu xdbc.string_dma = xdbc.table_dma + index * XDBC_TABLE_ENTRY_SIZE;
272aeb9dd1dSLu Baolu strings = (struct xdbc_strings *)xdbc.string_base;
273aeb9dd1dSLu Baolu
274aeb9dd1dSLu Baolu index += XDBC_STRING_ENTRY_NUM;
275aeb9dd1dSLu Baolu
276aeb9dd1dSLu Baolu /* Serial string: */
277aeb9dd1dSLu Baolu s_desc = (struct usb_string_descriptor *)strings->serial;
278aeb9dd1dSLu Baolu s_desc->bLength = (strlen(XDBC_STRING_SERIAL) + 1) * 2;
279aeb9dd1dSLu Baolu s_desc->bDescriptorType = USB_DT_STRING;
280aeb9dd1dSLu Baolu
281aeb9dd1dSLu Baolu xdbc_put_utf16(s_desc->wData, XDBC_STRING_SERIAL, strlen(XDBC_STRING_SERIAL));
282aeb9dd1dSLu Baolu string_length = s_desc->bLength;
283aeb9dd1dSLu Baolu string_length <<= 8;
284aeb9dd1dSLu Baolu
285aeb9dd1dSLu Baolu /* Product string: */
286aeb9dd1dSLu Baolu s_desc = (struct usb_string_descriptor *)strings->product;
287aeb9dd1dSLu Baolu s_desc->bLength = (strlen(XDBC_STRING_PRODUCT) + 1) * 2;
288aeb9dd1dSLu Baolu s_desc->bDescriptorType = USB_DT_STRING;
289aeb9dd1dSLu Baolu
290aeb9dd1dSLu Baolu xdbc_put_utf16(s_desc->wData, XDBC_STRING_PRODUCT, strlen(XDBC_STRING_PRODUCT));
291aeb9dd1dSLu Baolu string_length += s_desc->bLength;
292aeb9dd1dSLu Baolu string_length <<= 8;
293aeb9dd1dSLu Baolu
294aeb9dd1dSLu Baolu /* Manufacture string: */
295aeb9dd1dSLu Baolu s_desc = (struct usb_string_descriptor *)strings->manufacturer;
296aeb9dd1dSLu Baolu s_desc->bLength = (strlen(XDBC_STRING_MANUFACTURER) + 1) * 2;
297aeb9dd1dSLu Baolu s_desc->bDescriptorType = USB_DT_STRING;
298aeb9dd1dSLu Baolu
299aeb9dd1dSLu Baolu xdbc_put_utf16(s_desc->wData, XDBC_STRING_MANUFACTURER, strlen(XDBC_STRING_MANUFACTURER));
300aeb9dd1dSLu Baolu string_length += s_desc->bLength;
301aeb9dd1dSLu Baolu string_length <<= 8;
302aeb9dd1dSLu Baolu
303aeb9dd1dSLu Baolu /* String0: */
304aeb9dd1dSLu Baolu strings->string0[0] = 4;
305aeb9dd1dSLu Baolu strings->string0[1] = USB_DT_STRING;
306aeb9dd1dSLu Baolu strings->string0[2] = 0x09;
307aeb9dd1dSLu Baolu strings->string0[3] = 0x04;
308aeb9dd1dSLu Baolu
309aeb9dd1dSLu Baolu string_length += 4;
310aeb9dd1dSLu Baolu
311aeb9dd1dSLu Baolu /* Populate info Context: */
312aeb9dd1dSLu Baolu ctx = (struct xdbc_context *)xdbc.dbcc_base;
313aeb9dd1dSLu Baolu
314aeb9dd1dSLu Baolu ctx->info.string0 = cpu_to_le64(xdbc.string_dma);
315aeb9dd1dSLu Baolu ctx->info.manufacturer = cpu_to_le64(xdbc.string_dma + XDBC_MAX_STRING_LENGTH);
316aeb9dd1dSLu Baolu ctx->info.product = cpu_to_le64(xdbc.string_dma + XDBC_MAX_STRING_LENGTH * 2);
317aeb9dd1dSLu Baolu ctx->info.serial = cpu_to_le64(xdbc.string_dma + XDBC_MAX_STRING_LENGTH * 3);
318aeb9dd1dSLu Baolu ctx->info.length = cpu_to_le32(string_length);
319aeb9dd1dSLu Baolu
320aeb9dd1dSLu Baolu /* Populate bulk out endpoint context: */
321aeb9dd1dSLu Baolu max_burst = DEBUG_MAX_BURST(readl(&xdbc.xdbc_reg->control));
322aeb9dd1dSLu Baolu ep_out = (struct xdbc_ep_context *)&ctx->out;
323aeb9dd1dSLu Baolu
324aeb9dd1dSLu Baolu ep_out->ep_info1 = 0;
325aeb9dd1dSLu Baolu ep_out->ep_info2 = cpu_to_le32(EP_TYPE(BULK_OUT_EP) | MAX_PACKET(1024) | MAX_BURST(max_burst));
326aeb9dd1dSLu Baolu ep_out->deq = cpu_to_le64(xdbc.out_seg.dma | xdbc.out_ring.cycle_state);
327aeb9dd1dSLu Baolu
328aeb9dd1dSLu Baolu /* Populate bulk in endpoint context: */
329aeb9dd1dSLu Baolu ep_in = (struct xdbc_ep_context *)&ctx->in;
330aeb9dd1dSLu Baolu
331aeb9dd1dSLu Baolu ep_in->ep_info1 = 0;
3324bda35a0SLu Baolu ep_in->ep_info2 = cpu_to_le32(EP_TYPE(BULK_IN_EP) | MAX_PACKET(1024) | MAX_BURST(max_burst));
333aeb9dd1dSLu Baolu ep_in->deq = cpu_to_le64(xdbc.in_seg.dma | xdbc.in_ring.cycle_state);
334aeb9dd1dSLu Baolu
335aeb9dd1dSLu Baolu /* Set DbC context and info registers: */
336aeb9dd1dSLu Baolu xdbc_write64(xdbc.dbcc_dma, &xdbc.xdbc_reg->dccp);
337aeb9dd1dSLu Baolu
338aeb9dd1dSLu Baolu dev_info = cpu_to_le32((XDBC_VENDOR_ID << 16) | XDBC_PROTOCOL);
339aeb9dd1dSLu Baolu writel(dev_info, &xdbc.xdbc_reg->devinfo1);
340aeb9dd1dSLu Baolu
341aeb9dd1dSLu Baolu dev_info = cpu_to_le32((XDBC_DEVICE_REV << 16) | XDBC_PRODUCT_ID);
342aeb9dd1dSLu Baolu writel(dev_info, &xdbc.xdbc_reg->devinfo2);
343aeb9dd1dSLu Baolu
344aeb9dd1dSLu Baolu xdbc.in_buf = xdbc.out_buf + XDBC_MAX_PACKET;
345aeb9dd1dSLu Baolu xdbc.in_dma = xdbc.out_dma + XDBC_MAX_PACKET;
346aeb9dd1dSLu Baolu }
347aeb9dd1dSLu Baolu
xdbc_do_reset_debug_port(u32 id,u32 count)348aeb9dd1dSLu Baolu static void xdbc_do_reset_debug_port(u32 id, u32 count)
349aeb9dd1dSLu Baolu {
350aeb9dd1dSLu Baolu void __iomem *ops_reg;
351aeb9dd1dSLu Baolu void __iomem *portsc;
352aeb9dd1dSLu Baolu u32 val, cap_length;
353aeb9dd1dSLu Baolu int i;
354aeb9dd1dSLu Baolu
355aeb9dd1dSLu Baolu cap_length = readl(xdbc.xhci_base) & 0xff;
356aeb9dd1dSLu Baolu ops_reg = xdbc.xhci_base + cap_length;
357aeb9dd1dSLu Baolu
358aeb9dd1dSLu Baolu id--;
359aeb9dd1dSLu Baolu for (i = id; i < (id + count); i++) {
360aeb9dd1dSLu Baolu portsc = ops_reg + 0x400 + i * 0x10;
361aeb9dd1dSLu Baolu val = readl(portsc);
362aeb9dd1dSLu Baolu if (!(val & PORT_CONNECT))
363aeb9dd1dSLu Baolu writel(val | PORT_RESET, portsc);
364aeb9dd1dSLu Baolu }
365aeb9dd1dSLu Baolu }
366aeb9dd1dSLu Baolu
xdbc_reset_debug_port(void)367aeb9dd1dSLu Baolu static void xdbc_reset_debug_port(void)
368aeb9dd1dSLu Baolu {
369aeb9dd1dSLu Baolu u32 val, port_offset, port_count;
370aeb9dd1dSLu Baolu int offset = 0;
371aeb9dd1dSLu Baolu
372aeb9dd1dSLu Baolu do {
373aeb9dd1dSLu Baolu offset = xhci_find_next_ext_cap(xdbc.xhci_base, offset, XHCI_EXT_CAPS_PROTOCOL);
374aeb9dd1dSLu Baolu if (!offset)
375aeb9dd1dSLu Baolu break;
376aeb9dd1dSLu Baolu
377aeb9dd1dSLu Baolu val = readl(xdbc.xhci_base + offset);
378aeb9dd1dSLu Baolu if (XHCI_EXT_PORT_MAJOR(val) != 0x3)
379aeb9dd1dSLu Baolu continue;
380aeb9dd1dSLu Baolu
381aeb9dd1dSLu Baolu val = readl(xdbc.xhci_base + offset + 8);
382aeb9dd1dSLu Baolu port_offset = XHCI_EXT_PORT_OFF(val);
383aeb9dd1dSLu Baolu port_count = XHCI_EXT_PORT_COUNT(val);
384aeb9dd1dSLu Baolu
385aeb9dd1dSLu Baolu xdbc_do_reset_debug_port(port_offset, port_count);
386aeb9dd1dSLu Baolu } while (1);
387aeb9dd1dSLu Baolu }
388aeb9dd1dSLu Baolu
389aeb9dd1dSLu Baolu static void
xdbc_queue_trb(struct xdbc_ring * ring,u32 field1,u32 field2,u32 field3,u32 field4)390aeb9dd1dSLu Baolu xdbc_queue_trb(struct xdbc_ring *ring, u32 field1, u32 field2, u32 field3, u32 field4)
391aeb9dd1dSLu Baolu {
392aeb9dd1dSLu Baolu struct xdbc_trb *trb, *link_trb;
393aeb9dd1dSLu Baolu
394aeb9dd1dSLu Baolu trb = ring->enqueue;
395aeb9dd1dSLu Baolu trb->field[0] = cpu_to_le32(field1);
396aeb9dd1dSLu Baolu trb->field[1] = cpu_to_le32(field2);
397aeb9dd1dSLu Baolu trb->field[2] = cpu_to_le32(field3);
398aeb9dd1dSLu Baolu trb->field[3] = cpu_to_le32(field4);
399aeb9dd1dSLu Baolu
400aeb9dd1dSLu Baolu ++(ring->enqueue);
401aeb9dd1dSLu Baolu if (ring->enqueue >= &ring->segment->trbs[TRBS_PER_SEGMENT - 1]) {
402aeb9dd1dSLu Baolu link_trb = ring->enqueue;
403aeb9dd1dSLu Baolu if (ring->cycle_state)
404aeb9dd1dSLu Baolu link_trb->field[3] |= cpu_to_le32(TRB_CYCLE);
405aeb9dd1dSLu Baolu else
406aeb9dd1dSLu Baolu link_trb->field[3] &= cpu_to_le32(~TRB_CYCLE);
407aeb9dd1dSLu Baolu
408aeb9dd1dSLu Baolu ring->enqueue = ring->segment->trbs;
409aeb9dd1dSLu Baolu ring->cycle_state ^= 1;
410aeb9dd1dSLu Baolu }
411aeb9dd1dSLu Baolu }
412aeb9dd1dSLu Baolu
xdbc_ring_doorbell(int target)413aeb9dd1dSLu Baolu static void xdbc_ring_doorbell(int target)
414aeb9dd1dSLu Baolu {
415aeb9dd1dSLu Baolu writel(DOOR_BELL_TARGET(target), &xdbc.xdbc_reg->doorbell);
416aeb9dd1dSLu Baolu }
417aeb9dd1dSLu Baolu
xdbc_start(void)418aeb9dd1dSLu Baolu static int xdbc_start(void)
419aeb9dd1dSLu Baolu {
420aeb9dd1dSLu Baolu u32 ctrl, status;
421aeb9dd1dSLu Baolu int ret;
422aeb9dd1dSLu Baolu
423aeb9dd1dSLu Baolu ctrl = readl(&xdbc.xdbc_reg->control);
424aeb9dd1dSLu Baolu writel(ctrl | CTRL_DBC_ENABLE | CTRL_PORT_ENABLE, &xdbc.xdbc_reg->control);
425aeb9dd1dSLu Baolu ret = handshake(&xdbc.xdbc_reg->control, CTRL_DBC_ENABLE, CTRL_DBC_ENABLE, 100000, 100);
426aeb9dd1dSLu Baolu if (ret) {
427aeb9dd1dSLu Baolu xdbc_trace("failed to initialize hardware\n");
428aeb9dd1dSLu Baolu return ret;
429aeb9dd1dSLu Baolu }
430aeb9dd1dSLu Baolu
431aeb9dd1dSLu Baolu /* Reset port to avoid bus hang: */
432aeb9dd1dSLu Baolu if (xdbc.vendor == PCI_VENDOR_ID_INTEL)
433aeb9dd1dSLu Baolu xdbc_reset_debug_port();
434aeb9dd1dSLu Baolu
435aeb9dd1dSLu Baolu /* Wait for port connection: */
436aeb9dd1dSLu Baolu ret = handshake(&xdbc.xdbc_reg->portsc, PORTSC_CONN_STATUS, PORTSC_CONN_STATUS, 5000000, 100);
437aeb9dd1dSLu Baolu if (ret) {
438aeb9dd1dSLu Baolu xdbc_trace("waiting for connection timed out\n");
439aeb9dd1dSLu Baolu return ret;
440aeb9dd1dSLu Baolu }
441aeb9dd1dSLu Baolu
442aeb9dd1dSLu Baolu /* Wait for debug device to be configured: */
443aeb9dd1dSLu Baolu ret = handshake(&xdbc.xdbc_reg->control, CTRL_DBC_RUN, CTRL_DBC_RUN, 5000000, 100);
444aeb9dd1dSLu Baolu if (ret) {
445aeb9dd1dSLu Baolu xdbc_trace("waiting for device configuration timed out\n");
446aeb9dd1dSLu Baolu return ret;
447aeb9dd1dSLu Baolu }
448aeb9dd1dSLu Baolu
449aeb9dd1dSLu Baolu /* Check port number: */
450aeb9dd1dSLu Baolu status = readl(&xdbc.xdbc_reg->status);
451aeb9dd1dSLu Baolu if (!DCST_DEBUG_PORT(status)) {
452aeb9dd1dSLu Baolu xdbc_trace("invalid root hub port number\n");
453aeb9dd1dSLu Baolu return -ENODEV;
454aeb9dd1dSLu Baolu }
455aeb9dd1dSLu Baolu
456aeb9dd1dSLu Baolu xdbc.port_number = DCST_DEBUG_PORT(status);
457aeb9dd1dSLu Baolu
458aeb9dd1dSLu Baolu xdbc_trace("DbC is running now, control 0x%08x port ID %d\n",
459aeb9dd1dSLu Baolu readl(&xdbc.xdbc_reg->control), xdbc.port_number);
460aeb9dd1dSLu Baolu
461aeb9dd1dSLu Baolu return 0;
462aeb9dd1dSLu Baolu }
463aeb9dd1dSLu Baolu
xdbc_bulk_transfer(void * data,int size,bool read)464aeb9dd1dSLu Baolu static int xdbc_bulk_transfer(void *data, int size, bool read)
465aeb9dd1dSLu Baolu {
466aeb9dd1dSLu Baolu struct xdbc_ring *ring;
467aeb9dd1dSLu Baolu struct xdbc_trb *trb;
468aeb9dd1dSLu Baolu u32 length, control;
469aeb9dd1dSLu Baolu u32 cycle;
470aeb9dd1dSLu Baolu u64 addr;
471aeb9dd1dSLu Baolu
472aeb9dd1dSLu Baolu if (size > XDBC_MAX_PACKET) {
473aeb9dd1dSLu Baolu xdbc_trace("bad parameter, size %d\n", size);
474aeb9dd1dSLu Baolu return -EINVAL;
475aeb9dd1dSLu Baolu }
476aeb9dd1dSLu Baolu
477aeb9dd1dSLu Baolu if (!(xdbc.flags & XDBC_FLAGS_INITIALIZED) ||
478aeb9dd1dSLu Baolu !(xdbc.flags & XDBC_FLAGS_CONFIGURED) ||
479aeb9dd1dSLu Baolu (!read && (xdbc.flags & XDBC_FLAGS_OUT_STALL)) ||
480aeb9dd1dSLu Baolu (read && (xdbc.flags & XDBC_FLAGS_IN_STALL))) {
481aeb9dd1dSLu Baolu
482aeb9dd1dSLu Baolu xdbc_trace("connection not ready, flags %08x\n", xdbc.flags);
483aeb9dd1dSLu Baolu return -EIO;
484aeb9dd1dSLu Baolu }
485aeb9dd1dSLu Baolu
486aeb9dd1dSLu Baolu ring = (read ? &xdbc.in_ring : &xdbc.out_ring);
487aeb9dd1dSLu Baolu trb = ring->enqueue;
488aeb9dd1dSLu Baolu cycle = ring->cycle_state;
489aeb9dd1dSLu Baolu length = TRB_LEN(size);
490aeb9dd1dSLu Baolu control = TRB_TYPE(TRB_NORMAL) | TRB_IOC;
491aeb9dd1dSLu Baolu
492aeb9dd1dSLu Baolu if (cycle)
493aeb9dd1dSLu Baolu control &= cpu_to_le32(~TRB_CYCLE);
494aeb9dd1dSLu Baolu else
495aeb9dd1dSLu Baolu control |= cpu_to_le32(TRB_CYCLE);
496aeb9dd1dSLu Baolu
497aeb9dd1dSLu Baolu if (read) {
498aeb9dd1dSLu Baolu memset(xdbc.in_buf, 0, XDBC_MAX_PACKET);
499aeb9dd1dSLu Baolu addr = xdbc.in_dma;
500aeb9dd1dSLu Baolu xdbc.flags |= XDBC_FLAGS_IN_PROCESS;
501aeb9dd1dSLu Baolu } else {
502*49814e2cSChristophe JAILLET memcpy_and_pad(xdbc.out_buf, XDBC_MAX_PACKET, data, size, 0);
503aeb9dd1dSLu Baolu addr = xdbc.out_dma;
504aeb9dd1dSLu Baolu xdbc.flags |= XDBC_FLAGS_OUT_PROCESS;
505aeb9dd1dSLu Baolu }
506aeb9dd1dSLu Baolu
507aeb9dd1dSLu Baolu xdbc_queue_trb(ring, lower_32_bits(addr), upper_32_bits(addr), length, control);
508aeb9dd1dSLu Baolu
509aeb9dd1dSLu Baolu /*
510aeb9dd1dSLu Baolu * Add a barrier between writes of trb fields and flipping
511aeb9dd1dSLu Baolu * the cycle bit:
512aeb9dd1dSLu Baolu */
513aeb9dd1dSLu Baolu wmb();
514aeb9dd1dSLu Baolu if (cycle)
515aeb9dd1dSLu Baolu trb->field[3] |= cpu_to_le32(cycle);
516aeb9dd1dSLu Baolu else
517aeb9dd1dSLu Baolu trb->field[3] &= cpu_to_le32(~TRB_CYCLE);
518aeb9dd1dSLu Baolu
519aeb9dd1dSLu Baolu xdbc_ring_doorbell(read ? IN_EP_DOORBELL : OUT_EP_DOORBELL);
520aeb9dd1dSLu Baolu
521aeb9dd1dSLu Baolu return size;
522aeb9dd1dSLu Baolu }
523aeb9dd1dSLu Baolu
xdbc_handle_external_reset(void)524aeb9dd1dSLu Baolu static int xdbc_handle_external_reset(void)
525aeb9dd1dSLu Baolu {
526aeb9dd1dSLu Baolu int ret = 0;
527aeb9dd1dSLu Baolu
528aeb9dd1dSLu Baolu xdbc.flags = 0;
529aeb9dd1dSLu Baolu writel(0, &xdbc.xdbc_reg->control);
530aeb9dd1dSLu Baolu ret = handshake(&xdbc.xdbc_reg->control, CTRL_DBC_ENABLE, 0, 100000, 10);
531aeb9dd1dSLu Baolu if (ret)
532aeb9dd1dSLu Baolu goto reset_out;
533aeb9dd1dSLu Baolu
534aeb9dd1dSLu Baolu xdbc_mem_init();
535aeb9dd1dSLu Baolu
536aeb9dd1dSLu Baolu ret = xdbc_start();
537aeb9dd1dSLu Baolu if (ret < 0)
538aeb9dd1dSLu Baolu goto reset_out;
539aeb9dd1dSLu Baolu
540aeb9dd1dSLu Baolu xdbc_trace("dbc recovered\n");
541aeb9dd1dSLu Baolu
542aeb9dd1dSLu Baolu xdbc.flags |= XDBC_FLAGS_INITIALIZED | XDBC_FLAGS_CONFIGURED;
543aeb9dd1dSLu Baolu
544aeb9dd1dSLu Baolu xdbc_bulk_transfer(NULL, XDBC_MAX_PACKET, true);
545aeb9dd1dSLu Baolu
546aeb9dd1dSLu Baolu return 0;
547aeb9dd1dSLu Baolu
548aeb9dd1dSLu Baolu reset_out:
549aeb9dd1dSLu Baolu xdbc_trace("failed to recover from external reset\n");
550aeb9dd1dSLu Baolu return ret;
551aeb9dd1dSLu Baolu }
552aeb9dd1dSLu Baolu
xdbc_early_setup(void)553aeb9dd1dSLu Baolu static int __init xdbc_early_setup(void)
554aeb9dd1dSLu Baolu {
555aeb9dd1dSLu Baolu int ret;
556aeb9dd1dSLu Baolu
557aeb9dd1dSLu Baolu writel(0, &xdbc.xdbc_reg->control);
558aeb9dd1dSLu Baolu ret = handshake(&xdbc.xdbc_reg->control, CTRL_DBC_ENABLE, 0, 100000, 100);
559aeb9dd1dSLu Baolu if (ret)
560aeb9dd1dSLu Baolu return ret;
561aeb9dd1dSLu Baolu
562aeb9dd1dSLu Baolu /* Allocate the table page: */
563aeb9dd1dSLu Baolu xdbc.table_base = xdbc_get_page(&xdbc.table_dma);
564aeb9dd1dSLu Baolu if (!xdbc.table_base)
565aeb9dd1dSLu Baolu return -ENOMEM;
566aeb9dd1dSLu Baolu
567aeb9dd1dSLu Baolu /* Get and store the transfer buffer: */
568aeb9dd1dSLu Baolu xdbc.out_buf = xdbc_get_page(&xdbc.out_dma);
569aeb9dd1dSLu Baolu if (!xdbc.out_buf)
570aeb9dd1dSLu Baolu return -ENOMEM;
571aeb9dd1dSLu Baolu
572aeb9dd1dSLu Baolu /* Allocate the event ring: */
573aeb9dd1dSLu Baolu ret = xdbc_alloc_ring(&xdbc.evt_seg, &xdbc.evt_ring);
574aeb9dd1dSLu Baolu if (ret < 0)
575aeb9dd1dSLu Baolu return ret;
576aeb9dd1dSLu Baolu
577aeb9dd1dSLu Baolu /* Allocate IN/OUT endpoint transfer rings: */
578aeb9dd1dSLu Baolu ret = xdbc_alloc_ring(&xdbc.in_seg, &xdbc.in_ring);
579aeb9dd1dSLu Baolu if (ret < 0)
580aeb9dd1dSLu Baolu return ret;
581aeb9dd1dSLu Baolu
582aeb9dd1dSLu Baolu ret = xdbc_alloc_ring(&xdbc.out_seg, &xdbc.out_ring);
583aeb9dd1dSLu Baolu if (ret < 0)
584aeb9dd1dSLu Baolu return ret;
585aeb9dd1dSLu Baolu
586aeb9dd1dSLu Baolu xdbc_mem_init();
587aeb9dd1dSLu Baolu
588aeb9dd1dSLu Baolu ret = xdbc_start();
589aeb9dd1dSLu Baolu if (ret < 0) {
590aeb9dd1dSLu Baolu writel(0, &xdbc.xdbc_reg->control);
591aeb9dd1dSLu Baolu return ret;
592aeb9dd1dSLu Baolu }
593aeb9dd1dSLu Baolu
594aeb9dd1dSLu Baolu xdbc.flags |= XDBC_FLAGS_INITIALIZED | XDBC_FLAGS_CONFIGURED;
595aeb9dd1dSLu Baolu
596aeb9dd1dSLu Baolu xdbc_bulk_transfer(NULL, XDBC_MAX_PACKET, true);
597aeb9dd1dSLu Baolu
598aeb9dd1dSLu Baolu return 0;
599aeb9dd1dSLu Baolu }
600aeb9dd1dSLu Baolu
early_xdbc_parse_parameter(char * s,int keep_early)601b0ae33a2SPeter Zijlstra int __init early_xdbc_parse_parameter(char *s, int keep_early)
602aeb9dd1dSLu Baolu {
603aeb9dd1dSLu Baolu unsigned long dbgp_num = 0;
604aeb9dd1dSLu Baolu u32 bus, dev, func, offset;
605298ac860SPeter Zijlstra char *e;
606aeb9dd1dSLu Baolu int ret;
607aeb9dd1dSLu Baolu
608aeb9dd1dSLu Baolu if (!early_pci_allowed())
609aeb9dd1dSLu Baolu return -EPERM;
610aeb9dd1dSLu Baolu
611b0ae33a2SPeter Zijlstra early_console_keep = keep_early;
612aeb9dd1dSLu Baolu
613aeb9dd1dSLu Baolu if (xdbc.xdbc_reg)
614aeb9dd1dSLu Baolu return 0;
615aeb9dd1dSLu Baolu
616298ac860SPeter Zijlstra if (*s) {
617298ac860SPeter Zijlstra dbgp_num = simple_strtoul(s, &e, 10);
618298ac860SPeter Zijlstra if (s == e)
619aeb9dd1dSLu Baolu dbgp_num = 0;
620298ac860SPeter Zijlstra }
621aeb9dd1dSLu Baolu
622aeb9dd1dSLu Baolu pr_notice("dbgp_num: %lu\n", dbgp_num);
623aeb9dd1dSLu Baolu
624aeb9dd1dSLu Baolu /* Locate the host controller: */
625aeb9dd1dSLu Baolu ret = xdbc_find_dbgp(dbgp_num, &bus, &dev, &func);
626aeb9dd1dSLu Baolu if (ret) {
627aeb9dd1dSLu Baolu pr_notice("failed to locate xhci host\n");
628aeb9dd1dSLu Baolu return -ENODEV;
629aeb9dd1dSLu Baolu }
630aeb9dd1dSLu Baolu
631aeb9dd1dSLu Baolu xdbc.vendor = read_pci_config_16(bus, dev, func, PCI_VENDOR_ID);
632aeb9dd1dSLu Baolu xdbc.device = read_pci_config_16(bus, dev, func, PCI_DEVICE_ID);
633aeb9dd1dSLu Baolu xdbc.bus = bus;
634aeb9dd1dSLu Baolu xdbc.dev = dev;
635aeb9dd1dSLu Baolu xdbc.func = func;
636aeb9dd1dSLu Baolu
637aeb9dd1dSLu Baolu /* Map the IO memory: */
638aeb9dd1dSLu Baolu xdbc.xhci_base = xdbc_map_pci_mmio(bus, dev, func);
639aeb9dd1dSLu Baolu if (!xdbc.xhci_base)
640aeb9dd1dSLu Baolu return -EINVAL;
641aeb9dd1dSLu Baolu
642aeb9dd1dSLu Baolu /* Locate DbC registers: */
643aeb9dd1dSLu Baolu offset = xhci_find_next_ext_cap(xdbc.xhci_base, 0, XHCI_EXT_CAPS_DEBUG);
644aeb9dd1dSLu Baolu if (!offset) {
645aeb9dd1dSLu Baolu pr_notice("xhci host doesn't support debug capability\n");
646aeb9dd1dSLu Baolu early_iounmap(xdbc.xhci_base, xdbc.xhci_length);
647aeb9dd1dSLu Baolu xdbc.xhci_base = NULL;
648aeb9dd1dSLu Baolu xdbc.xhci_length = 0;
649aeb9dd1dSLu Baolu
650aeb9dd1dSLu Baolu return -ENODEV;
651aeb9dd1dSLu Baolu }
652aeb9dd1dSLu Baolu xdbc.xdbc_reg = (struct xdbc_regs __iomem *)(xdbc.xhci_base + offset);
653aeb9dd1dSLu Baolu
654aeb9dd1dSLu Baolu return 0;
655aeb9dd1dSLu Baolu }
656aeb9dd1dSLu Baolu
early_xdbc_setup_hardware(void)657aeb9dd1dSLu Baolu int __init early_xdbc_setup_hardware(void)
658aeb9dd1dSLu Baolu {
659aeb9dd1dSLu Baolu int ret;
660aeb9dd1dSLu Baolu
661aeb9dd1dSLu Baolu if (!xdbc.xdbc_reg)
662aeb9dd1dSLu Baolu return -ENODEV;
663aeb9dd1dSLu Baolu
664aeb9dd1dSLu Baolu xdbc_bios_handoff();
665aeb9dd1dSLu Baolu
666aeb9dd1dSLu Baolu raw_spin_lock_init(&xdbc.lock);
667aeb9dd1dSLu Baolu
668aeb9dd1dSLu Baolu ret = xdbc_early_setup();
669aeb9dd1dSLu Baolu if (ret) {
670aeb9dd1dSLu Baolu pr_notice("failed to setup the connection to host\n");
671aeb9dd1dSLu Baolu
672aeb9dd1dSLu Baolu xdbc_free_ring(&xdbc.evt_ring);
673aeb9dd1dSLu Baolu xdbc_free_ring(&xdbc.out_ring);
674aeb9dd1dSLu Baolu xdbc_free_ring(&xdbc.in_ring);
675aeb9dd1dSLu Baolu
676aeb9dd1dSLu Baolu if (xdbc.table_dma)
6773ecc6834SMike Rapoport memblock_phys_free(xdbc.table_dma, PAGE_SIZE);
678aeb9dd1dSLu Baolu
679aeb9dd1dSLu Baolu if (xdbc.out_dma)
6803ecc6834SMike Rapoport memblock_phys_free(xdbc.out_dma, PAGE_SIZE);
681aeb9dd1dSLu Baolu
682aeb9dd1dSLu Baolu xdbc.table_base = NULL;
683aeb9dd1dSLu Baolu xdbc.out_buf = NULL;
684aeb9dd1dSLu Baolu }
685aeb9dd1dSLu Baolu
686aeb9dd1dSLu Baolu return ret;
687aeb9dd1dSLu Baolu }
688aeb9dd1dSLu Baolu
xdbc_handle_port_status(struct xdbc_trb * evt_trb)689aeb9dd1dSLu Baolu static void xdbc_handle_port_status(struct xdbc_trb *evt_trb)
690aeb9dd1dSLu Baolu {
691aeb9dd1dSLu Baolu u32 port_reg;
692aeb9dd1dSLu Baolu
693aeb9dd1dSLu Baolu port_reg = readl(&xdbc.xdbc_reg->portsc);
694aeb9dd1dSLu Baolu if (port_reg & PORTSC_CONN_CHANGE) {
695aeb9dd1dSLu Baolu xdbc_trace("connect status change event\n");
696aeb9dd1dSLu Baolu
697aeb9dd1dSLu Baolu /* Check whether cable unplugged: */
698aeb9dd1dSLu Baolu if (!(port_reg & PORTSC_CONN_STATUS)) {
699aeb9dd1dSLu Baolu xdbc.flags = 0;
700aeb9dd1dSLu Baolu xdbc_trace("cable unplugged\n");
701aeb9dd1dSLu Baolu }
702aeb9dd1dSLu Baolu }
703aeb9dd1dSLu Baolu
704aeb9dd1dSLu Baolu if (port_reg & PORTSC_RESET_CHANGE)
705aeb9dd1dSLu Baolu xdbc_trace("port reset change event\n");
706aeb9dd1dSLu Baolu
707aeb9dd1dSLu Baolu if (port_reg & PORTSC_LINK_CHANGE)
708aeb9dd1dSLu Baolu xdbc_trace("port link status change event\n");
709aeb9dd1dSLu Baolu
710aeb9dd1dSLu Baolu if (port_reg & PORTSC_CONFIG_CHANGE)
711aeb9dd1dSLu Baolu xdbc_trace("config error change\n");
712aeb9dd1dSLu Baolu
713aeb9dd1dSLu Baolu /* Write back the value to clear RW1C bits: */
714aeb9dd1dSLu Baolu writel(port_reg, &xdbc.xdbc_reg->portsc);
715aeb9dd1dSLu Baolu }
716aeb9dd1dSLu Baolu
xdbc_handle_tx_event(struct xdbc_trb * evt_trb)717aeb9dd1dSLu Baolu static void xdbc_handle_tx_event(struct xdbc_trb *evt_trb)
718aeb9dd1dSLu Baolu {
719aeb9dd1dSLu Baolu u32 comp_code;
720aeb9dd1dSLu Baolu int ep_id;
721aeb9dd1dSLu Baolu
722aeb9dd1dSLu Baolu comp_code = GET_COMP_CODE(le32_to_cpu(evt_trb->field[2]));
723aeb9dd1dSLu Baolu ep_id = TRB_TO_EP_ID(le32_to_cpu(evt_trb->field[3]));
724aeb9dd1dSLu Baolu
725aeb9dd1dSLu Baolu switch (comp_code) {
726aeb9dd1dSLu Baolu case COMP_SUCCESS:
727aeb9dd1dSLu Baolu case COMP_SHORT_PACKET:
728aeb9dd1dSLu Baolu break;
729aeb9dd1dSLu Baolu case COMP_TRB_ERROR:
730aeb9dd1dSLu Baolu case COMP_BABBLE_DETECTED_ERROR:
731aeb9dd1dSLu Baolu case COMP_USB_TRANSACTION_ERROR:
732aeb9dd1dSLu Baolu case COMP_STALL_ERROR:
733aeb9dd1dSLu Baolu default:
7347dbdb53dSJann Horn if (ep_id == XDBC_EPID_OUT || ep_id == XDBC_EPID_OUT_INTEL)
735aeb9dd1dSLu Baolu xdbc.flags |= XDBC_FLAGS_OUT_STALL;
7367dbdb53dSJann Horn if (ep_id == XDBC_EPID_IN || ep_id == XDBC_EPID_IN_INTEL)
737aeb9dd1dSLu Baolu xdbc.flags |= XDBC_FLAGS_IN_STALL;
738aeb9dd1dSLu Baolu
739aeb9dd1dSLu Baolu xdbc_trace("endpoint %d stalled\n", ep_id);
740aeb9dd1dSLu Baolu break;
741aeb9dd1dSLu Baolu }
742aeb9dd1dSLu Baolu
7437dbdb53dSJann Horn if (ep_id == XDBC_EPID_IN || ep_id == XDBC_EPID_IN_INTEL) {
744aeb9dd1dSLu Baolu xdbc.flags &= ~XDBC_FLAGS_IN_PROCESS;
745aeb9dd1dSLu Baolu xdbc_bulk_transfer(NULL, XDBC_MAX_PACKET, true);
7467dbdb53dSJann Horn } else if (ep_id == XDBC_EPID_OUT || ep_id == XDBC_EPID_OUT_INTEL) {
747aeb9dd1dSLu Baolu xdbc.flags &= ~XDBC_FLAGS_OUT_PROCESS;
748aeb9dd1dSLu Baolu } else {
749aeb9dd1dSLu Baolu xdbc_trace("invalid endpoint id %d\n", ep_id);
750aeb9dd1dSLu Baolu }
751aeb9dd1dSLu Baolu }
752aeb9dd1dSLu Baolu
xdbc_handle_events(void)753aeb9dd1dSLu Baolu static void xdbc_handle_events(void)
754aeb9dd1dSLu Baolu {
755aeb9dd1dSLu Baolu struct xdbc_trb *evt_trb;
756aeb9dd1dSLu Baolu bool update_erdp = false;
757aeb9dd1dSLu Baolu u32 reg;
758aeb9dd1dSLu Baolu u8 cmd;
759aeb9dd1dSLu Baolu
760aeb9dd1dSLu Baolu cmd = read_pci_config_byte(xdbc.bus, xdbc.dev, xdbc.func, PCI_COMMAND);
761aeb9dd1dSLu Baolu if (!(cmd & PCI_COMMAND_MASTER)) {
762aeb9dd1dSLu Baolu cmd |= PCI_COMMAND_MASTER | PCI_COMMAND_MEMORY;
763aeb9dd1dSLu Baolu write_pci_config_byte(xdbc.bus, xdbc.dev, xdbc.func, PCI_COMMAND, cmd);
764aeb9dd1dSLu Baolu }
765aeb9dd1dSLu Baolu
766aeb9dd1dSLu Baolu if (!(xdbc.flags & XDBC_FLAGS_INITIALIZED))
767aeb9dd1dSLu Baolu return;
768aeb9dd1dSLu Baolu
769aeb9dd1dSLu Baolu /* Handle external reset events: */
770aeb9dd1dSLu Baolu reg = readl(&xdbc.xdbc_reg->control);
771aeb9dd1dSLu Baolu if (!(reg & CTRL_DBC_ENABLE)) {
772aeb9dd1dSLu Baolu if (xdbc_handle_external_reset()) {
773aeb9dd1dSLu Baolu xdbc_trace("failed to recover connection\n");
774aeb9dd1dSLu Baolu return;
775aeb9dd1dSLu Baolu }
776aeb9dd1dSLu Baolu }
777aeb9dd1dSLu Baolu
778aeb9dd1dSLu Baolu /* Handle configure-exit event: */
779aeb9dd1dSLu Baolu reg = readl(&xdbc.xdbc_reg->control);
780aeb9dd1dSLu Baolu if (reg & CTRL_DBC_RUN_CHANGE) {
781aeb9dd1dSLu Baolu writel(reg, &xdbc.xdbc_reg->control);
782aeb9dd1dSLu Baolu if (reg & CTRL_DBC_RUN)
783aeb9dd1dSLu Baolu xdbc.flags |= XDBC_FLAGS_CONFIGURED;
784aeb9dd1dSLu Baolu else
785aeb9dd1dSLu Baolu xdbc.flags &= ~XDBC_FLAGS_CONFIGURED;
786aeb9dd1dSLu Baolu }
787aeb9dd1dSLu Baolu
788aeb9dd1dSLu Baolu /* Handle endpoint stall event: */
789aeb9dd1dSLu Baolu reg = readl(&xdbc.xdbc_reg->control);
790aeb9dd1dSLu Baolu if (reg & CTRL_HALT_IN_TR) {
791aeb9dd1dSLu Baolu xdbc.flags |= XDBC_FLAGS_IN_STALL;
792aeb9dd1dSLu Baolu } else {
793aeb9dd1dSLu Baolu xdbc.flags &= ~XDBC_FLAGS_IN_STALL;
794aeb9dd1dSLu Baolu if (!(xdbc.flags & XDBC_FLAGS_IN_PROCESS))
795aeb9dd1dSLu Baolu xdbc_bulk_transfer(NULL, XDBC_MAX_PACKET, true);
796aeb9dd1dSLu Baolu }
797aeb9dd1dSLu Baolu
798aeb9dd1dSLu Baolu if (reg & CTRL_HALT_OUT_TR)
799aeb9dd1dSLu Baolu xdbc.flags |= XDBC_FLAGS_OUT_STALL;
800aeb9dd1dSLu Baolu else
801aeb9dd1dSLu Baolu xdbc.flags &= ~XDBC_FLAGS_OUT_STALL;
802aeb9dd1dSLu Baolu
803aeb9dd1dSLu Baolu /* Handle the events in the event ring: */
804aeb9dd1dSLu Baolu evt_trb = xdbc.evt_ring.dequeue;
805aeb9dd1dSLu Baolu while ((le32_to_cpu(evt_trb->field[3]) & TRB_CYCLE) == xdbc.evt_ring.cycle_state) {
806aeb9dd1dSLu Baolu /*
807aeb9dd1dSLu Baolu * Add a barrier between reading the cycle flag and any
808aeb9dd1dSLu Baolu * reads of the event's flags/data below:
809aeb9dd1dSLu Baolu */
810aeb9dd1dSLu Baolu rmb();
811aeb9dd1dSLu Baolu
812aeb9dd1dSLu Baolu switch ((le32_to_cpu(evt_trb->field[3]) & TRB_TYPE_BITMASK)) {
813aeb9dd1dSLu Baolu case TRB_TYPE(TRB_PORT_STATUS):
814aeb9dd1dSLu Baolu xdbc_handle_port_status(evt_trb);
815aeb9dd1dSLu Baolu break;
816aeb9dd1dSLu Baolu case TRB_TYPE(TRB_TRANSFER):
817aeb9dd1dSLu Baolu xdbc_handle_tx_event(evt_trb);
818aeb9dd1dSLu Baolu break;
819aeb9dd1dSLu Baolu default:
820aeb9dd1dSLu Baolu break;
821aeb9dd1dSLu Baolu }
822aeb9dd1dSLu Baolu
823aeb9dd1dSLu Baolu ++(xdbc.evt_ring.dequeue);
824aeb9dd1dSLu Baolu if (xdbc.evt_ring.dequeue == &xdbc.evt_seg.trbs[TRBS_PER_SEGMENT]) {
825aeb9dd1dSLu Baolu xdbc.evt_ring.dequeue = xdbc.evt_seg.trbs;
826aeb9dd1dSLu Baolu xdbc.evt_ring.cycle_state ^= 1;
827aeb9dd1dSLu Baolu }
828aeb9dd1dSLu Baolu
829aeb9dd1dSLu Baolu evt_trb = xdbc.evt_ring.dequeue;
830aeb9dd1dSLu Baolu update_erdp = true;
831aeb9dd1dSLu Baolu }
832aeb9dd1dSLu Baolu
833aeb9dd1dSLu Baolu /* Update event ring dequeue pointer: */
834aeb9dd1dSLu Baolu if (update_erdp)
835aeb9dd1dSLu Baolu xdbc_write64(__pa(xdbc.evt_ring.dequeue), &xdbc.xdbc_reg->erdp);
836aeb9dd1dSLu Baolu }
837aeb9dd1dSLu Baolu
xdbc_bulk_write(const char * bytes,int size)838aeb9dd1dSLu Baolu static int xdbc_bulk_write(const char *bytes, int size)
839aeb9dd1dSLu Baolu {
840aeb9dd1dSLu Baolu int ret, timeout = 0;
841aeb9dd1dSLu Baolu unsigned long flags;
842aeb9dd1dSLu Baolu
843aeb9dd1dSLu Baolu retry:
844aeb9dd1dSLu Baolu if (in_nmi()) {
845aeb9dd1dSLu Baolu if (!raw_spin_trylock_irqsave(&xdbc.lock, flags))
846aeb9dd1dSLu Baolu return -EAGAIN;
847aeb9dd1dSLu Baolu } else {
848aeb9dd1dSLu Baolu raw_spin_lock_irqsave(&xdbc.lock, flags);
849aeb9dd1dSLu Baolu }
850aeb9dd1dSLu Baolu
851aeb9dd1dSLu Baolu xdbc_handle_events();
852aeb9dd1dSLu Baolu
853aeb9dd1dSLu Baolu /* Check completion of the previous request: */
854aeb9dd1dSLu Baolu if ((xdbc.flags & XDBC_FLAGS_OUT_PROCESS) && (timeout < 2000000)) {
855aeb9dd1dSLu Baolu raw_spin_unlock_irqrestore(&xdbc.lock, flags);
856aeb9dd1dSLu Baolu udelay(100);
857aeb9dd1dSLu Baolu timeout += 100;
858aeb9dd1dSLu Baolu goto retry;
859aeb9dd1dSLu Baolu }
860aeb9dd1dSLu Baolu
861aeb9dd1dSLu Baolu if (xdbc.flags & XDBC_FLAGS_OUT_PROCESS) {
862aeb9dd1dSLu Baolu raw_spin_unlock_irqrestore(&xdbc.lock, flags);
863aeb9dd1dSLu Baolu xdbc_trace("previous transfer not completed yet\n");
864aeb9dd1dSLu Baolu
865aeb9dd1dSLu Baolu return -ETIMEDOUT;
866aeb9dd1dSLu Baolu }
867aeb9dd1dSLu Baolu
868aeb9dd1dSLu Baolu ret = xdbc_bulk_transfer((void *)bytes, size, false);
869aeb9dd1dSLu Baolu raw_spin_unlock_irqrestore(&xdbc.lock, flags);
870aeb9dd1dSLu Baolu
871aeb9dd1dSLu Baolu return ret;
872aeb9dd1dSLu Baolu }
873aeb9dd1dSLu Baolu
early_xdbc_write(struct console * con,const char * str,u32 n)874aeb9dd1dSLu Baolu static void early_xdbc_write(struct console *con, const char *str, u32 n)
875aeb9dd1dSLu Baolu {
876a4a97ab3SChristophe JAILLET /* static variables are zeroed, so buf is always NULL terminated */
877a4a97ab3SChristophe JAILLET static char buf[XDBC_MAX_PACKET + 1];
878aeb9dd1dSLu Baolu int chunk, ret;
879aeb9dd1dSLu Baolu int use_cr = 0;
880aeb9dd1dSLu Baolu
881aeb9dd1dSLu Baolu if (!xdbc.xdbc_reg)
882aeb9dd1dSLu Baolu return;
883e662c16fSChristophe JAILLET
884aeb9dd1dSLu Baolu while (n > 0) {
885aeb9dd1dSLu Baolu for (chunk = 0; chunk < XDBC_MAX_PACKET && n > 0; str++, chunk++, n--) {
886aeb9dd1dSLu Baolu
887aeb9dd1dSLu Baolu if (!use_cr && *str == '\n') {
888aeb9dd1dSLu Baolu use_cr = 1;
889aeb9dd1dSLu Baolu buf[chunk] = '\r';
890aeb9dd1dSLu Baolu str--;
891aeb9dd1dSLu Baolu n++;
892aeb9dd1dSLu Baolu continue;
893aeb9dd1dSLu Baolu }
894aeb9dd1dSLu Baolu
895aeb9dd1dSLu Baolu if (use_cr)
896aeb9dd1dSLu Baolu use_cr = 0;
897aeb9dd1dSLu Baolu buf[chunk] = *str;
898aeb9dd1dSLu Baolu }
899aeb9dd1dSLu Baolu
900aeb9dd1dSLu Baolu if (chunk > 0) {
901aeb9dd1dSLu Baolu ret = xdbc_bulk_write(buf, chunk);
902aeb9dd1dSLu Baolu if (ret < 0)
903aeb9dd1dSLu Baolu xdbc_trace("missed message {%s}\n", buf);
904aeb9dd1dSLu Baolu }
905aeb9dd1dSLu Baolu }
906aeb9dd1dSLu Baolu }
907aeb9dd1dSLu Baolu
908aeb9dd1dSLu Baolu static struct console early_xdbc_console = {
909aeb9dd1dSLu Baolu .name = "earlyxdbc",
910aeb9dd1dSLu Baolu .write = early_xdbc_write,
911aeb9dd1dSLu Baolu .flags = CON_PRINTBUFFER,
912aeb9dd1dSLu Baolu .index = -1,
913aeb9dd1dSLu Baolu };
914aeb9dd1dSLu Baolu
early_xdbc_register_console(void)915aeb9dd1dSLu Baolu void __init early_xdbc_register_console(void)
916aeb9dd1dSLu Baolu {
917aeb9dd1dSLu Baolu if (early_console)
918aeb9dd1dSLu Baolu return;
919aeb9dd1dSLu Baolu
920aeb9dd1dSLu Baolu early_console = &early_xdbc_console;
921aeb9dd1dSLu Baolu if (early_console_keep)
922aeb9dd1dSLu Baolu early_console->flags &= ~CON_BOOT;
923aeb9dd1dSLu Baolu else
924aeb9dd1dSLu Baolu early_console->flags |= CON_BOOT;
925aeb9dd1dSLu Baolu register_console(early_console);
926aeb9dd1dSLu Baolu }
927aeb9dd1dSLu Baolu
xdbc_unregister_console(void)928aeb9dd1dSLu Baolu static void xdbc_unregister_console(void)
929aeb9dd1dSLu Baolu {
9309490b22aSJohn Ogness if (console_is_registered(&early_xdbc_console))
931aeb9dd1dSLu Baolu unregister_console(&early_xdbc_console);
932aeb9dd1dSLu Baolu }
933aeb9dd1dSLu Baolu
xdbc_scrub_function(void * ptr)934aeb9dd1dSLu Baolu static int xdbc_scrub_function(void *ptr)
935aeb9dd1dSLu Baolu {
936aeb9dd1dSLu Baolu unsigned long flags;
937aeb9dd1dSLu Baolu
938aeb9dd1dSLu Baolu while (true) {
939aeb9dd1dSLu Baolu raw_spin_lock_irqsave(&xdbc.lock, flags);
940aeb9dd1dSLu Baolu xdbc_handle_events();
941aeb9dd1dSLu Baolu
942aeb9dd1dSLu Baolu if (!(xdbc.flags & XDBC_FLAGS_INITIALIZED)) {
943aeb9dd1dSLu Baolu raw_spin_unlock_irqrestore(&xdbc.lock, flags);
944aeb9dd1dSLu Baolu break;
945aeb9dd1dSLu Baolu }
946aeb9dd1dSLu Baolu
947aeb9dd1dSLu Baolu raw_spin_unlock_irqrestore(&xdbc.lock, flags);
948aeb9dd1dSLu Baolu schedule_timeout_interruptible(1);
949aeb9dd1dSLu Baolu }
950aeb9dd1dSLu Baolu
951aeb9dd1dSLu Baolu xdbc_unregister_console();
952aeb9dd1dSLu Baolu writel(0, &xdbc.xdbc_reg->control);
953aeb9dd1dSLu Baolu xdbc_trace("dbc scrub function exits\n");
954aeb9dd1dSLu Baolu
955aeb9dd1dSLu Baolu return 0;
956aeb9dd1dSLu Baolu }
957aeb9dd1dSLu Baolu
xdbc_init(void)958aeb9dd1dSLu Baolu static int __init xdbc_init(void)
959aeb9dd1dSLu Baolu {
960aeb9dd1dSLu Baolu unsigned long flags;
961aeb9dd1dSLu Baolu void __iomem *base;
962aeb9dd1dSLu Baolu int ret = 0;
963aeb9dd1dSLu Baolu u32 offset;
964aeb9dd1dSLu Baolu
965aeb9dd1dSLu Baolu if (!(xdbc.flags & XDBC_FLAGS_INITIALIZED))
966aeb9dd1dSLu Baolu return 0;
967aeb9dd1dSLu Baolu
968aeb9dd1dSLu Baolu /*
969aeb9dd1dSLu Baolu * It's time to shut down the DbC, so that the debug
970aeb9dd1dSLu Baolu * port can be reused by the host controller:
971aeb9dd1dSLu Baolu */
972aeb9dd1dSLu Baolu if (early_xdbc_console.index == -1 ||
973aeb9dd1dSLu Baolu (early_xdbc_console.flags & CON_BOOT)) {
974aeb9dd1dSLu Baolu xdbc_trace("hardware not used anymore\n");
975aeb9dd1dSLu Baolu goto free_and_quit;
976aeb9dd1dSLu Baolu }
977aeb9dd1dSLu Baolu
9784bdc0d67SChristoph Hellwig base = ioremap(xdbc.xhci_start, xdbc.xhci_length);
979aeb9dd1dSLu Baolu if (!base) {
980aeb9dd1dSLu Baolu xdbc_trace("failed to remap the io address\n");
981aeb9dd1dSLu Baolu ret = -ENOMEM;
982aeb9dd1dSLu Baolu goto free_and_quit;
983aeb9dd1dSLu Baolu }
984aeb9dd1dSLu Baolu
985aeb9dd1dSLu Baolu raw_spin_lock_irqsave(&xdbc.lock, flags);
986aeb9dd1dSLu Baolu early_iounmap(xdbc.xhci_base, xdbc.xhci_length);
987aeb9dd1dSLu Baolu xdbc.xhci_base = base;
988aeb9dd1dSLu Baolu offset = xhci_find_next_ext_cap(xdbc.xhci_base, 0, XHCI_EXT_CAPS_DEBUG);
989aeb9dd1dSLu Baolu xdbc.xdbc_reg = (struct xdbc_regs __iomem *)(xdbc.xhci_base + offset);
990aeb9dd1dSLu Baolu raw_spin_unlock_irqrestore(&xdbc.lock, flags);
991aeb9dd1dSLu Baolu
992aeb9dd1dSLu Baolu kthread_run(xdbc_scrub_function, NULL, "%s", "xdbc");
993aeb9dd1dSLu Baolu
994aeb9dd1dSLu Baolu return 0;
995aeb9dd1dSLu Baolu
996aeb9dd1dSLu Baolu free_and_quit:
997aeb9dd1dSLu Baolu xdbc_free_ring(&xdbc.evt_ring);
998aeb9dd1dSLu Baolu xdbc_free_ring(&xdbc.out_ring);
999aeb9dd1dSLu Baolu xdbc_free_ring(&xdbc.in_ring);
10003ecc6834SMike Rapoport memblock_phys_free(xdbc.table_dma, PAGE_SIZE);
10013ecc6834SMike Rapoport memblock_phys_free(xdbc.out_dma, PAGE_SIZE);
1002aeb9dd1dSLu Baolu writel(0, &xdbc.xdbc_reg->control);
1003aeb9dd1dSLu Baolu early_iounmap(xdbc.xhci_base, xdbc.xhci_length);
1004aeb9dd1dSLu Baolu
1005aeb9dd1dSLu Baolu return ret;
1006aeb9dd1dSLu Baolu }
1007aeb9dd1dSLu Baolu subsys_initcall(xdbc_init);
1008