xref: /openbmc/linux/drivers/tty/serial/8250/8250_fintek.c (revision c2236facaec9e4bdd3b350a6a54d29440a234a04)
128e3fb6cSRicardo Ribalda Delgado /*
228e3fb6cSRicardo Ribalda Delgado  *  Probe for F81216A LPC to 4 UART
328e3fb6cSRicardo Ribalda Delgado  *
4fa01e2caSRicardo Ribalda Delgado  *  Copyright (C) 2014-2016 Ricardo Ribalda, Qtechnology A/S
528e3fb6cSRicardo Ribalda Delgado  *
628e3fb6cSRicardo Ribalda Delgado  *
728e3fb6cSRicardo Ribalda Delgado  * This program is free software; you can redistribute it and/or modify
828e3fb6cSRicardo Ribalda Delgado  * it under the terms of the GNU General Public License as published by
928e3fb6cSRicardo Ribalda Delgado  * the Free Software Foundation; either version 2 of the License.
1028e3fb6cSRicardo Ribalda Delgado  */
1128e3fb6cSRicardo Ribalda Delgado #include <linux/module.h>
1228e3fb6cSRicardo Ribalda Delgado #include <linux/pci.h>
1328e3fb6cSRicardo Ribalda Delgado #include <linux/pnp.h>
1428e3fb6cSRicardo Ribalda Delgado #include <linux/kernel.h>
1528e3fb6cSRicardo Ribalda Delgado #include <linux/serial_core.h>
164da22f14SJi-Ze Hong (Peter Hong) #include <linux/irq.h>
1728e3fb6cSRicardo Ribalda Delgado #include  "8250.h"
1828e3fb6cSRicardo Ribalda Delgado 
19017bec38SRicardo Ribalda Delgado #define ADDR_PORT 0
20017bec38SRicardo Ribalda Delgado #define DATA_PORT 1
2128e3fb6cSRicardo Ribalda Delgado #define EXIT_KEY 0xAA
2228e3fb6cSRicardo Ribalda Delgado #define CHIP_ID1  0x20
2328e3fb6cSRicardo Ribalda Delgado #define CHIP_ID2  0x21
24*c2236facSJi-Ze Hong (Peter Hong) #define CHIP_ID_F81216AD 0x1602
25*c2236facSJi-Ze Hong (Peter Hong) #define CHIP_ID_F81216H 0x0501
2628e3fb6cSRicardo Ribalda Delgado #define VENDOR_ID1 0x23
2728e3fb6cSRicardo Ribalda Delgado #define VENDOR_ID1_VAL 0x19
2828e3fb6cSRicardo Ribalda Delgado #define VENDOR_ID2 0x24
2928e3fb6cSRicardo Ribalda Delgado #define VENDOR_ID2_VAL 0x34
3029d58642SRicardo Ribalda Delgado #define IO_ADDR1 0x61
3129d58642SRicardo Ribalda Delgado #define IO_ADDR2 0x60
3228e3fb6cSRicardo Ribalda Delgado #define LDN 0x7
3328e3fb6cSRicardo Ribalda Delgado 
3487a713c8SArnd Bergmann #define FINTEK_IRQ_MODE	0x70
354da22f14SJi-Ze Hong (Peter Hong) #define IRQ_SHARE	BIT(4)
364da22f14SJi-Ze Hong (Peter Hong) #define IRQ_MODE_MASK	(BIT(6) | BIT(5))
374da22f14SJi-Ze Hong (Peter Hong) #define IRQ_LEVEL_LOW	0
384da22f14SJi-Ze Hong (Peter Hong) #define IRQ_EDGE_HIGH	BIT(5)
394da22f14SJi-Ze Hong (Peter Hong) 
4028e3fb6cSRicardo Ribalda Delgado #define RS485  0xF0
4128e3fb6cSRicardo Ribalda Delgado #define RTS_INVERT BIT(5)
4228e3fb6cSRicardo Ribalda Delgado #define RS485_URA BIT(4)
4328e3fb6cSRicardo Ribalda Delgado #define RXW4C_IRA BIT(3)
4428e3fb6cSRicardo Ribalda Delgado #define TXW4C_IRA BIT(2)
4528e3fb6cSRicardo Ribalda Delgado 
46*c2236facSJi-Ze Hong (Peter Hong) #define FIFO_CTRL		0xF6
47*c2236facSJi-Ze Hong (Peter Hong) #define FIFO_MODE_MASK		(BIT(1) | BIT(0))
48*c2236facSJi-Ze Hong (Peter Hong) #define FIFO_MODE_128		(BIT(1) | BIT(0))
49*c2236facSJi-Ze Hong (Peter Hong) #define RXFTHR_MODE_MASK	(BIT(5) | BIT(4))
50*c2236facSJi-Ze Hong (Peter Hong) #define RXFTHR_MODE_4X		BIT(5)
51*c2236facSJi-Ze Hong (Peter Hong) 
5292a5f11aSRicardo Ribalda Delgado struct fintek_8250 {
53*c2236facSJi-Ze Hong (Peter Hong) 	u16 pid;
54017bec38SRicardo Ribalda Delgado 	u16 base_port;
5592a5f11aSRicardo Ribalda Delgado 	u8 index;
56ce8c267eSRicardo Ribalda Delgado 	u8 key;
5792a5f11aSRicardo Ribalda Delgado };
5892a5f11aSRicardo Ribalda Delgado 
59f1232ac2SJi-Ze Hong (Peter Hong) static u8 sio_read_reg(struct fintek_8250 *pdata, u8 reg)
60f1232ac2SJi-Ze Hong (Peter Hong) {
61f1232ac2SJi-Ze Hong (Peter Hong) 	outb(reg, pdata->base_port + ADDR_PORT);
62f1232ac2SJi-Ze Hong (Peter Hong) 	return inb(pdata->base_port + DATA_PORT);
63f1232ac2SJi-Ze Hong (Peter Hong) }
64f1232ac2SJi-Ze Hong (Peter Hong) 
65f1232ac2SJi-Ze Hong (Peter Hong) static void sio_write_reg(struct fintek_8250 *pdata, u8 reg, u8 data)
66f1232ac2SJi-Ze Hong (Peter Hong) {
67f1232ac2SJi-Ze Hong (Peter Hong) 	outb(reg, pdata->base_port + ADDR_PORT);
68f1232ac2SJi-Ze Hong (Peter Hong) 	outb(data, pdata->base_port + DATA_PORT);
69f1232ac2SJi-Ze Hong (Peter Hong) }
70f1232ac2SJi-Ze Hong (Peter Hong) 
71f1232ac2SJi-Ze Hong (Peter Hong) static void sio_write_mask_reg(struct fintek_8250 *pdata, u8 reg, u8 mask,
72f1232ac2SJi-Ze Hong (Peter Hong) 			       u8 data)
73f1232ac2SJi-Ze Hong (Peter Hong) {
74f1232ac2SJi-Ze Hong (Peter Hong) 	u8 tmp;
75f1232ac2SJi-Ze Hong (Peter Hong) 
76f1232ac2SJi-Ze Hong (Peter Hong) 	tmp = (sio_read_reg(pdata, reg) & ~mask) | (mask & data);
77f1232ac2SJi-Ze Hong (Peter Hong) 	sio_write_reg(pdata, reg, tmp);
78f1232ac2SJi-Ze Hong (Peter Hong) }
79f1232ac2SJi-Ze Hong (Peter Hong) 
80ce8c267eSRicardo Ribalda Delgado static int fintek_8250_enter_key(u16 base_port, u8 key)
81017bec38SRicardo Ribalda Delgado {
82fa01e2caSRicardo Ribalda Delgado 	if (!request_muxed_region(base_port, 2, "8250_fintek"))
8328e3fb6cSRicardo Ribalda Delgado 		return -EBUSY;
8428e3fb6cSRicardo Ribalda Delgado 
85ce8c267eSRicardo Ribalda Delgado 	outb(key, base_port + ADDR_PORT);
86ce8c267eSRicardo Ribalda Delgado 	outb(key, base_port + ADDR_PORT);
8728e3fb6cSRicardo Ribalda Delgado 	return 0;
8828e3fb6cSRicardo Ribalda Delgado }
8928e3fb6cSRicardo Ribalda Delgado 
90017bec38SRicardo Ribalda Delgado static void fintek_8250_exit_key(u16 base_port)
91017bec38SRicardo Ribalda Delgado {
9228e3fb6cSRicardo Ribalda Delgado 
93017bec38SRicardo Ribalda Delgado 	outb(EXIT_KEY, base_port + ADDR_PORT);
94017bec38SRicardo Ribalda Delgado 	release_region(base_port + ADDR_PORT, 2);
9528e3fb6cSRicardo Ribalda Delgado }
9628e3fb6cSRicardo Ribalda Delgado 
97f1232ac2SJi-Ze Hong (Peter Hong) static int fintek_8250_check_id(struct fintek_8250 *pdata)
9828e3fb6cSRicardo Ribalda Delgado {
99dae77f75SRicardo Ribalda Delgado 	u16 chip;
10028e3fb6cSRicardo Ribalda Delgado 
101f1232ac2SJi-Ze Hong (Peter Hong) 	if (sio_read_reg(pdata, VENDOR_ID1) != VENDOR_ID1_VAL)
10228e3fb6cSRicardo Ribalda Delgado 		return -ENODEV;
10328e3fb6cSRicardo Ribalda Delgado 
104f1232ac2SJi-Ze Hong (Peter Hong) 	if (sio_read_reg(pdata, VENDOR_ID2) != VENDOR_ID2_VAL)
10528e3fb6cSRicardo Ribalda Delgado 		return -ENODEV;
10628e3fb6cSRicardo Ribalda Delgado 
107f1232ac2SJi-Ze Hong (Peter Hong) 	chip = sio_read_reg(pdata, CHIP_ID1);
108f1232ac2SJi-Ze Hong (Peter Hong) 	chip |= sio_read_reg(pdata, CHIP_ID2) << 8;
109dae77f75SRicardo Ribalda Delgado 
110*c2236facSJi-Ze Hong (Peter Hong) 	if (chip != CHIP_ID_F81216AD && chip != CHIP_ID_F81216H)
111dae77f75SRicardo Ribalda Delgado 		return -ENODEV;
112dae77f75SRicardo Ribalda Delgado 
113*c2236facSJi-Ze Hong (Peter Hong) 	pdata->pid = chip;
11428e3fb6cSRicardo Ribalda Delgado 	return 0;
11528e3fb6cSRicardo Ribalda Delgado }
11628e3fb6cSRicardo Ribalda Delgado 
11741e69093SRicardo Ribalda Delgado static int fintek_8250_rs485_config(struct uart_port *port,
11828e3fb6cSRicardo Ribalda Delgado 			      struct serial_rs485 *rs485)
11928e3fb6cSRicardo Ribalda Delgado {
12028e3fb6cSRicardo Ribalda Delgado 	uint8_t config = 0;
12192a5f11aSRicardo Ribalda Delgado 	struct fintek_8250 *pdata = port->private_data;
12228e3fb6cSRicardo Ribalda Delgado 
12392a5f11aSRicardo Ribalda Delgado 	if (!pdata)
12428e3fb6cSRicardo Ribalda Delgado 		return -EINVAL;
12528e3fb6cSRicardo Ribalda Delgado 
12628e3fb6cSRicardo Ribalda Delgado 	if (rs485->flags & SER_RS485_ENABLED)
12728e3fb6cSRicardo Ribalda Delgado 		memset(rs485->padding, 0, sizeof(rs485->padding));
12828e3fb6cSRicardo Ribalda Delgado 	else
12928e3fb6cSRicardo Ribalda Delgado 		memset(rs485, 0, sizeof(*rs485));
13028e3fb6cSRicardo Ribalda Delgado 
13128e3fb6cSRicardo Ribalda Delgado 	rs485->flags &= SER_RS485_ENABLED | SER_RS485_RTS_ON_SEND |
13228e3fb6cSRicardo Ribalda Delgado 			SER_RS485_RTS_AFTER_SEND;
13328e3fb6cSRicardo Ribalda Delgado 
13428e3fb6cSRicardo Ribalda Delgado 	if (rs485->delay_rts_before_send) {
13528e3fb6cSRicardo Ribalda Delgado 		rs485->delay_rts_before_send = 1;
13628e3fb6cSRicardo Ribalda Delgado 		config |= TXW4C_IRA;
13728e3fb6cSRicardo Ribalda Delgado 	}
13828e3fb6cSRicardo Ribalda Delgado 
13928e3fb6cSRicardo Ribalda Delgado 	if (rs485->delay_rts_after_send) {
14028e3fb6cSRicardo Ribalda Delgado 		rs485->delay_rts_after_send = 1;
14128e3fb6cSRicardo Ribalda Delgado 		config |= RXW4C_IRA;
14228e3fb6cSRicardo Ribalda Delgado 	}
14328e3fb6cSRicardo Ribalda Delgado 
14428e3fb6cSRicardo Ribalda Delgado 	if ((!!(rs485->flags & SER_RS485_RTS_ON_SEND)) ==
14528e3fb6cSRicardo Ribalda Delgado 			(!!(rs485->flags & SER_RS485_RTS_AFTER_SEND)))
14628e3fb6cSRicardo Ribalda Delgado 		rs485->flags &= SER_RS485_ENABLED;
14728e3fb6cSRicardo Ribalda Delgado 	else
14828e3fb6cSRicardo Ribalda Delgado 		config |= RS485_URA;
14928e3fb6cSRicardo Ribalda Delgado 
15028e3fb6cSRicardo Ribalda Delgado 	if (rs485->flags & SER_RS485_RTS_ON_SEND)
15128e3fb6cSRicardo Ribalda Delgado 		config |= RTS_INVERT;
15228e3fb6cSRicardo Ribalda Delgado 
153ce8c267eSRicardo Ribalda Delgado 	if (fintek_8250_enter_key(pdata->base_port, pdata->key))
15428e3fb6cSRicardo Ribalda Delgado 		return -EBUSY;
15528e3fb6cSRicardo Ribalda Delgado 
156f1232ac2SJi-Ze Hong (Peter Hong) 	sio_write_reg(pdata, LDN, pdata->index);
157f1232ac2SJi-Ze Hong (Peter Hong) 	sio_write_reg(pdata, RS485, config);
158017bec38SRicardo Ribalda Delgado 	fintek_8250_exit_key(pdata->base_port);
15928e3fb6cSRicardo Ribalda Delgado 
16041e69093SRicardo Ribalda Delgado 	port->rs485 = *rs485;
16141e69093SRicardo Ribalda Delgado 
16228e3fb6cSRicardo Ribalda Delgado 	return 0;
16328e3fb6cSRicardo Ribalda Delgado }
16428e3fb6cSRicardo Ribalda Delgado 
16506e39572SJi-Ze Hong (Peter Hong) static void fintek_8250_set_irq_mode(struct fintek_8250 *pdata, bool is_level)
16606e39572SJi-Ze Hong (Peter Hong) {
16706e39572SJi-Ze Hong (Peter Hong) 	sio_write_reg(pdata, LDN, pdata->index);
16806e39572SJi-Ze Hong (Peter Hong) 	sio_write_mask_reg(pdata, FINTEK_IRQ_MODE, IRQ_SHARE, IRQ_SHARE);
16906e39572SJi-Ze Hong (Peter Hong) 	sio_write_mask_reg(pdata, FINTEK_IRQ_MODE, IRQ_MODE_MASK,
17006e39572SJi-Ze Hong (Peter Hong) 			   is_level ? IRQ_LEVEL_LOW : IRQ_EDGE_HIGH);
17106e39572SJi-Ze Hong (Peter Hong) }
17206e39572SJi-Ze Hong (Peter Hong) 
173*c2236facSJi-Ze Hong (Peter Hong) static void fintek_8250_set_max_fifo(struct fintek_8250 *pdata)
174*c2236facSJi-Ze Hong (Peter Hong) {
175*c2236facSJi-Ze Hong (Peter Hong) 	switch (pdata->pid) {
176*c2236facSJi-Ze Hong (Peter Hong) 	case CHIP_ID_F81216H: /* 128Bytes FIFO */
177*c2236facSJi-Ze Hong (Peter Hong) 		sio_write_mask_reg(pdata, FIFO_CTRL,
178*c2236facSJi-Ze Hong (Peter Hong) 				   FIFO_MODE_MASK | RXFTHR_MODE_MASK,
179*c2236facSJi-Ze Hong (Peter Hong) 				   FIFO_MODE_128 | RXFTHR_MODE_4X);
180*c2236facSJi-Ze Hong (Peter Hong) 		break;
181*c2236facSJi-Ze Hong (Peter Hong) 
182*c2236facSJi-Ze Hong (Peter Hong) 	default: /* Default 16Bytes FIFO */
183*c2236facSJi-Ze Hong (Peter Hong) 		break;
184*c2236facSJi-Ze Hong (Peter Hong) 	}
185*c2236facSJi-Ze Hong (Peter Hong) }
186*c2236facSJi-Ze Hong (Peter Hong) 
18706e39572SJi-Ze Hong (Peter Hong) static int probe_setup_port(struct fintek_8250 *pdata, u16 io_address,
18806e39572SJi-Ze Hong (Peter Hong) 			  unsigned int irq)
189017bec38SRicardo Ribalda Delgado {
190017bec38SRicardo Ribalda Delgado 	static const u16 addr[] = {0x4e, 0x2e};
191ce8c267eSRicardo Ribalda Delgado 	static const u8 keys[] = {0x77, 0xa0, 0x87, 0x67};
19206e39572SJi-Ze Hong (Peter Hong) 	struct irq_data *irq_data;
19306e39572SJi-Ze Hong (Peter Hong) 	bool level_mode = false;
19429d58642SRicardo Ribalda Delgado 	int i, j, k;
195017bec38SRicardo Ribalda Delgado 
196017bec38SRicardo Ribalda Delgado 	for (i = 0; i < ARRAY_SIZE(addr); i++) {
197ce8c267eSRicardo Ribalda Delgado 		for (j = 0; j < ARRAY_SIZE(keys); j++) {
198f1232ac2SJi-Ze Hong (Peter Hong) 			pdata->base_port = addr[i];
199f1232ac2SJi-Ze Hong (Peter Hong) 			pdata->key = keys[j];
200017bec38SRicardo Ribalda Delgado 
201ce8c267eSRicardo Ribalda Delgado 			if (fintek_8250_enter_key(addr[i], keys[j]))
202017bec38SRicardo Ribalda Delgado 				continue;
203f1232ac2SJi-Ze Hong (Peter Hong) 			if (fintek_8250_check_id(pdata)) {
204017bec38SRicardo Ribalda Delgado 				fintek_8250_exit_key(addr[i]);
20529d58642SRicardo Ribalda Delgado 				continue;
20629d58642SRicardo Ribalda Delgado 			}
20729d58642SRicardo Ribalda Delgado 
20829d58642SRicardo Ribalda Delgado 			for (k = 0; k < 4; k++) {
20929d58642SRicardo Ribalda Delgado 				u16 aux;
21029d58642SRicardo Ribalda Delgado 
211f1232ac2SJi-Ze Hong (Peter Hong) 				sio_write_reg(pdata, LDN, k);
212f1232ac2SJi-Ze Hong (Peter Hong) 				aux = sio_read_reg(pdata, IO_ADDR1);
213f1232ac2SJi-Ze Hong (Peter Hong) 				aux |= sio_read_reg(pdata, IO_ADDR2) << 8;
21429d58642SRicardo Ribalda Delgado 				if (aux != io_address)
21529d58642SRicardo Ribalda Delgado 					continue;
21629d58642SRicardo Ribalda Delgado 
217fa01e2caSRicardo Ribalda Delgado 				pdata->index = k;
218fa01e2caSRicardo Ribalda Delgado 
21906e39572SJi-Ze Hong (Peter Hong) 				irq_data = irq_get_irq_data(irq);
22006e39572SJi-Ze Hong (Peter Hong) 				if (irq_data)
22106e39572SJi-Ze Hong (Peter Hong) 					level_mode =
22206e39572SJi-Ze Hong (Peter Hong) 						irqd_is_level_type(irq_data);
22306e39572SJi-Ze Hong (Peter Hong) 
22406e39572SJi-Ze Hong (Peter Hong) 				fintek_8250_set_irq_mode(pdata, level_mode);
225*c2236facSJi-Ze Hong (Peter Hong) 				fintek_8250_set_max_fifo(pdata);
22606e39572SJi-Ze Hong (Peter Hong) 				fintek_8250_exit_key(addr[i]);
22706e39572SJi-Ze Hong (Peter Hong) 
228fa01e2caSRicardo Ribalda Delgado 				return 0;
229017bec38SRicardo Ribalda Delgado 			}
230fa01e2caSRicardo Ribalda Delgado 
23129d58642SRicardo Ribalda Delgado 			fintek_8250_exit_key(addr[i]);
232ce8c267eSRicardo Ribalda Delgado 		}
233ce8c267eSRicardo Ribalda Delgado 	}
234017bec38SRicardo Ribalda Delgado 
235017bec38SRicardo Ribalda Delgado 	return -ENODEV;
236017bec38SRicardo Ribalda Delgado }
237017bec38SRicardo Ribalda Delgado 
238fa01e2caSRicardo Ribalda Delgado int fintek_8250_probe(struct uart_8250_port *uart)
23928e3fb6cSRicardo Ribalda Delgado {
24092a5f11aSRicardo Ribalda Delgado 	struct fintek_8250 *pdata;
241fa01e2caSRicardo Ribalda Delgado 	struct fintek_8250 probe_data;
24228e3fb6cSRicardo Ribalda Delgado 
24306e39572SJi-Ze Hong (Peter Hong) 	if (probe_setup_port(&probe_data, uart->port.iobase, uart->port.irq))
24428e3fb6cSRicardo Ribalda Delgado 		return -ENODEV;
24528e3fb6cSRicardo Ribalda Delgado 
246fa01e2caSRicardo Ribalda Delgado 	pdata = devm_kzalloc(uart->port.dev, sizeof(*pdata), GFP_KERNEL);
24792a5f11aSRicardo Ribalda Delgado 	if (!pdata)
24892a5f11aSRicardo Ribalda Delgado 		return -ENOMEM;
24992a5f11aSRicardo Ribalda Delgado 
250fa01e2caSRicardo Ribalda Delgado 	memcpy(pdata, &probe_data, sizeof(probe_data));
251fa01e2caSRicardo Ribalda Delgado 	uart->port.rs485_config = fintek_8250_rs485_config;
252fa01e2caSRicardo Ribalda Delgado 	uart->port.private_data = pdata;
25328e3fb6cSRicardo Ribalda Delgado 
25406e39572SJi-Ze Hong (Peter Hong) 	return 0;
25528e3fb6cSRicardo Ribalda Delgado }
256