128e3fb6cSRicardo Ribalda Delgado /* 228e3fb6cSRicardo Ribalda Delgado * Probe for F81216A LPC to 4 UART 328e3fb6cSRicardo Ribalda Delgado * 428e3fb6cSRicardo Ribalda Delgado * Based on drivers/tty/serial/8250_pnp.c, by Russell King, et al 528e3fb6cSRicardo Ribalda Delgado * 628e3fb6cSRicardo Ribalda Delgado * Copyright (C) 2014 Ricardo Ribalda, Qtechnology A/S 728e3fb6cSRicardo Ribalda Delgado * 828e3fb6cSRicardo Ribalda Delgado * 928e3fb6cSRicardo Ribalda Delgado * This program is free software; you can redistribute it and/or modify 1028e3fb6cSRicardo Ribalda Delgado * it under the terms of the GNU General Public License as published by 1128e3fb6cSRicardo Ribalda Delgado * the Free Software Foundation; either version 2 of the License. 1228e3fb6cSRicardo Ribalda Delgado */ 1328e3fb6cSRicardo Ribalda Delgado #include <linux/module.h> 1428e3fb6cSRicardo Ribalda Delgado #include <linux/pci.h> 1528e3fb6cSRicardo Ribalda Delgado #include <linux/pnp.h> 1628e3fb6cSRicardo Ribalda Delgado #include <linux/kernel.h> 1728e3fb6cSRicardo Ribalda Delgado #include <linux/serial_core.h> 1828e3fb6cSRicardo Ribalda Delgado #include "8250.h" 1928e3fb6cSRicardo Ribalda Delgado 2028e3fb6cSRicardo Ribalda Delgado #define ADDR_PORT 0x4E 2128e3fb6cSRicardo Ribalda Delgado #define DATA_PORT 0x4F 2228e3fb6cSRicardo Ribalda Delgado #define ENTRY_KEY 0x77 2328e3fb6cSRicardo Ribalda Delgado #define EXIT_KEY 0xAA 2428e3fb6cSRicardo Ribalda Delgado #define CHIP_ID1 0x20 2528e3fb6cSRicardo Ribalda Delgado #define CHIP_ID1_VAL 0x02 2628e3fb6cSRicardo Ribalda Delgado #define CHIP_ID2 0x21 2728e3fb6cSRicardo Ribalda Delgado #define CHIP_ID2_VAL 0x16 2828e3fb6cSRicardo Ribalda Delgado #define VENDOR_ID1 0x23 2928e3fb6cSRicardo Ribalda Delgado #define VENDOR_ID1_VAL 0x19 3028e3fb6cSRicardo Ribalda Delgado #define VENDOR_ID2 0x24 3128e3fb6cSRicardo Ribalda Delgado #define VENDOR_ID2_VAL 0x34 3228e3fb6cSRicardo Ribalda Delgado #define LDN 0x7 3328e3fb6cSRicardo Ribalda Delgado 3428e3fb6cSRicardo Ribalda Delgado #define RS485 0xF0 3528e3fb6cSRicardo Ribalda Delgado #define RTS_INVERT BIT(5) 3628e3fb6cSRicardo Ribalda Delgado #define RS485_URA BIT(4) 3728e3fb6cSRicardo Ribalda Delgado #define RXW4C_IRA BIT(3) 3828e3fb6cSRicardo Ribalda Delgado #define TXW4C_IRA BIT(2) 3928e3fb6cSRicardo Ribalda Delgado 4028e3fb6cSRicardo Ribalda Delgado #define DRIVER_NAME "8250_fintek" 4128e3fb6cSRicardo Ribalda Delgado 42*92a5f11aSRicardo Ribalda Delgado struct fintek_8250 { 43*92a5f11aSRicardo Ribalda Delgado u8 index; 44*92a5f11aSRicardo Ribalda Delgado long line; 45*92a5f11aSRicardo Ribalda Delgado }; 46*92a5f11aSRicardo Ribalda Delgado 4728e3fb6cSRicardo Ribalda Delgado static int fintek_8250_enter_key(void){ 4828e3fb6cSRicardo Ribalda Delgado 4928e3fb6cSRicardo Ribalda Delgado if (!request_muxed_region(ADDR_PORT, 2, DRIVER_NAME)) 5028e3fb6cSRicardo Ribalda Delgado return -EBUSY; 5128e3fb6cSRicardo Ribalda Delgado 5228e3fb6cSRicardo Ribalda Delgado outb(ENTRY_KEY, ADDR_PORT); 5328e3fb6cSRicardo Ribalda Delgado outb(ENTRY_KEY, ADDR_PORT); 5428e3fb6cSRicardo Ribalda Delgado return 0; 5528e3fb6cSRicardo Ribalda Delgado } 5628e3fb6cSRicardo Ribalda Delgado 5728e3fb6cSRicardo Ribalda Delgado static void fintek_8250_exit_key(void){ 5828e3fb6cSRicardo Ribalda Delgado 5928e3fb6cSRicardo Ribalda Delgado outb(EXIT_KEY, ADDR_PORT); 6028e3fb6cSRicardo Ribalda Delgado release_region(ADDR_PORT, 2); 6128e3fb6cSRicardo Ribalda Delgado } 6228e3fb6cSRicardo Ribalda Delgado 6328e3fb6cSRicardo Ribalda Delgado static int fintek_8250_get_index(resource_size_t base_addr) 6428e3fb6cSRicardo Ribalda Delgado { 6528e3fb6cSRicardo Ribalda Delgado resource_size_t base[] = {0x3f8, 0x2f8, 0x3e8, 0x2e8}; 6628e3fb6cSRicardo Ribalda Delgado int i; 6728e3fb6cSRicardo Ribalda Delgado 6828e3fb6cSRicardo Ribalda Delgado for (i = 0; i < ARRAY_SIZE(base); i++) 6928e3fb6cSRicardo Ribalda Delgado if (base_addr == base[i]) 7028e3fb6cSRicardo Ribalda Delgado return i; 7128e3fb6cSRicardo Ribalda Delgado 7228e3fb6cSRicardo Ribalda Delgado return -ENODEV; 7328e3fb6cSRicardo Ribalda Delgado } 7428e3fb6cSRicardo Ribalda Delgado 7528e3fb6cSRicardo Ribalda Delgado static int fintek_8250_check_id(void) 7628e3fb6cSRicardo Ribalda Delgado { 7728e3fb6cSRicardo Ribalda Delgado 7828e3fb6cSRicardo Ribalda Delgado outb(CHIP_ID1, ADDR_PORT); 7928e3fb6cSRicardo Ribalda Delgado if (inb(DATA_PORT) != CHIP_ID1_VAL) 8028e3fb6cSRicardo Ribalda Delgado return -ENODEV; 8128e3fb6cSRicardo Ribalda Delgado 8228e3fb6cSRicardo Ribalda Delgado outb(CHIP_ID2, ADDR_PORT); 8328e3fb6cSRicardo Ribalda Delgado if (inb(DATA_PORT) != CHIP_ID2_VAL) 8428e3fb6cSRicardo Ribalda Delgado return -ENODEV; 8528e3fb6cSRicardo Ribalda Delgado 8628e3fb6cSRicardo Ribalda Delgado outb(VENDOR_ID1, ADDR_PORT); 8728e3fb6cSRicardo Ribalda Delgado if (inb(DATA_PORT) != VENDOR_ID1_VAL) 8828e3fb6cSRicardo Ribalda Delgado return -ENODEV; 8928e3fb6cSRicardo Ribalda Delgado 9028e3fb6cSRicardo Ribalda Delgado outb(VENDOR_ID2, ADDR_PORT); 9128e3fb6cSRicardo Ribalda Delgado if (inb(DATA_PORT) != VENDOR_ID2_VAL) 9228e3fb6cSRicardo Ribalda Delgado return -ENODEV; 9328e3fb6cSRicardo Ribalda Delgado 9428e3fb6cSRicardo Ribalda Delgado return 0; 9528e3fb6cSRicardo Ribalda Delgado } 9628e3fb6cSRicardo Ribalda Delgado 9741e69093SRicardo Ribalda Delgado static int fintek_8250_rs485_config(struct uart_port *port, 9828e3fb6cSRicardo Ribalda Delgado struct serial_rs485 *rs485) 9928e3fb6cSRicardo Ribalda Delgado { 10028e3fb6cSRicardo Ribalda Delgado uint8_t config = 0; 101*92a5f11aSRicardo Ribalda Delgado struct fintek_8250 *pdata = port->private_data; 10228e3fb6cSRicardo Ribalda Delgado 103*92a5f11aSRicardo Ribalda Delgado if (!pdata) 10428e3fb6cSRicardo Ribalda Delgado return -EINVAL; 10528e3fb6cSRicardo Ribalda Delgado 10628e3fb6cSRicardo Ribalda Delgado if (rs485->flags & SER_RS485_ENABLED) 10728e3fb6cSRicardo Ribalda Delgado memset(rs485->padding, 0, sizeof(rs485->padding)); 10828e3fb6cSRicardo Ribalda Delgado else 10928e3fb6cSRicardo Ribalda Delgado memset(rs485, 0, sizeof(*rs485)); 11028e3fb6cSRicardo Ribalda Delgado 11128e3fb6cSRicardo Ribalda Delgado rs485->flags &= SER_RS485_ENABLED | SER_RS485_RTS_ON_SEND | 11228e3fb6cSRicardo Ribalda Delgado SER_RS485_RTS_AFTER_SEND; 11328e3fb6cSRicardo Ribalda Delgado 11428e3fb6cSRicardo Ribalda Delgado if (rs485->delay_rts_before_send) { 11528e3fb6cSRicardo Ribalda Delgado rs485->delay_rts_before_send = 1; 11628e3fb6cSRicardo Ribalda Delgado config |= TXW4C_IRA; 11728e3fb6cSRicardo Ribalda Delgado } 11828e3fb6cSRicardo Ribalda Delgado 11928e3fb6cSRicardo Ribalda Delgado if (rs485->delay_rts_after_send) { 12028e3fb6cSRicardo Ribalda Delgado rs485->delay_rts_after_send = 1; 12128e3fb6cSRicardo Ribalda Delgado config |= RXW4C_IRA; 12228e3fb6cSRicardo Ribalda Delgado } 12328e3fb6cSRicardo Ribalda Delgado 12428e3fb6cSRicardo Ribalda Delgado if ((!!(rs485->flags & SER_RS485_RTS_ON_SEND)) == 12528e3fb6cSRicardo Ribalda Delgado (!!(rs485->flags & SER_RS485_RTS_AFTER_SEND))) 12628e3fb6cSRicardo Ribalda Delgado rs485->flags &= SER_RS485_ENABLED; 12728e3fb6cSRicardo Ribalda Delgado else 12828e3fb6cSRicardo Ribalda Delgado config |= RS485_URA; 12928e3fb6cSRicardo Ribalda Delgado 13028e3fb6cSRicardo Ribalda Delgado if (rs485->flags & SER_RS485_RTS_ON_SEND) 13128e3fb6cSRicardo Ribalda Delgado config |= RTS_INVERT; 13228e3fb6cSRicardo Ribalda Delgado 13328e3fb6cSRicardo Ribalda Delgado if (fintek_8250_enter_key()) 13428e3fb6cSRicardo Ribalda Delgado return -EBUSY; 13528e3fb6cSRicardo Ribalda Delgado 13628e3fb6cSRicardo Ribalda Delgado outb(LDN, ADDR_PORT); 137*92a5f11aSRicardo Ribalda Delgado outb(pdata->index, DATA_PORT); 13828e3fb6cSRicardo Ribalda Delgado outb(RS485, ADDR_PORT); 13928e3fb6cSRicardo Ribalda Delgado outb(config, DATA_PORT); 14028e3fb6cSRicardo Ribalda Delgado fintek_8250_exit_key(); 14128e3fb6cSRicardo Ribalda Delgado 14241e69093SRicardo Ribalda Delgado port->rs485 = *rs485; 14341e69093SRicardo Ribalda Delgado 14428e3fb6cSRicardo Ribalda Delgado return 0; 14528e3fb6cSRicardo Ribalda Delgado } 14628e3fb6cSRicardo Ribalda Delgado 14728e3fb6cSRicardo Ribalda Delgado static int 14828e3fb6cSRicardo Ribalda Delgado fintek_8250_probe(struct pnp_dev *dev, const struct pnp_device_id *dev_id) 14928e3fb6cSRicardo Ribalda Delgado { 15028e3fb6cSRicardo Ribalda Delgado struct uart_8250_port uart; 151*92a5f11aSRicardo Ribalda Delgado struct fintek_8250 *pdata; 15228e3fb6cSRicardo Ribalda Delgado int ret; 153*92a5f11aSRicardo Ribalda Delgado int index; 15428e3fb6cSRicardo Ribalda Delgado 15528e3fb6cSRicardo Ribalda Delgado if (!pnp_port_valid(dev, 0)) 15628e3fb6cSRicardo Ribalda Delgado return -ENODEV; 15728e3fb6cSRicardo Ribalda Delgado 158*92a5f11aSRicardo Ribalda Delgado index = fintek_8250_get_index(pnp_port_start(dev, 0)); 159*92a5f11aSRicardo Ribalda Delgado if (index < 0) 16028e3fb6cSRicardo Ribalda Delgado return -ENODEV; 16128e3fb6cSRicardo Ribalda Delgado 16228e3fb6cSRicardo Ribalda Delgado /* Enable configuration registers*/ 16328e3fb6cSRicardo Ribalda Delgado if (fintek_8250_enter_key()) 16428e3fb6cSRicardo Ribalda Delgado return -EBUSY; 16528e3fb6cSRicardo Ribalda Delgado 16628e3fb6cSRicardo Ribalda Delgado /*Check ID*/ 16728e3fb6cSRicardo Ribalda Delgado ret = fintek_8250_check_id(); 16828e3fb6cSRicardo Ribalda Delgado fintek_8250_exit_key(); 16928e3fb6cSRicardo Ribalda Delgado if (ret) 17028e3fb6cSRicardo Ribalda Delgado return ret; 17128e3fb6cSRicardo Ribalda Delgado 17228e3fb6cSRicardo Ribalda Delgado memset(&uart, 0, sizeof(uart)); 173*92a5f11aSRicardo Ribalda Delgado 174*92a5f11aSRicardo Ribalda Delgado pdata = devm_kzalloc(&dev->dev, sizeof(*pdata), GFP_KERNEL); 175*92a5f11aSRicardo Ribalda Delgado if (!pdata) 176*92a5f11aSRicardo Ribalda Delgado return -ENOMEM; 177*92a5f11aSRicardo Ribalda Delgado uart.port.private_data = pdata; 178*92a5f11aSRicardo Ribalda Delgado 17928e3fb6cSRicardo Ribalda Delgado if (!pnp_irq_valid(dev, 0)) 18028e3fb6cSRicardo Ribalda Delgado return -ENODEV; 18128e3fb6cSRicardo Ribalda Delgado uart.port.irq = pnp_irq(dev, 0); 18228e3fb6cSRicardo Ribalda Delgado uart.port.iobase = pnp_port_start(dev, 0); 18328e3fb6cSRicardo Ribalda Delgado uart.port.iotype = UPIO_PORT; 18441e69093SRicardo Ribalda Delgado uart.port.rs485_config = fintek_8250_rs485_config; 18528e3fb6cSRicardo Ribalda Delgado 18628e3fb6cSRicardo Ribalda Delgado uart.port.flags |= UPF_SKIP_TEST | UPF_BOOT_AUTOCONF; 18728e3fb6cSRicardo Ribalda Delgado if (pnp_irq_flags(dev, 0) & IORESOURCE_IRQ_SHAREABLE) 18828e3fb6cSRicardo Ribalda Delgado uart.port.flags |= UPF_SHARE_IRQ; 18928e3fb6cSRicardo Ribalda Delgado uart.port.uartclk = 1843200; 19028e3fb6cSRicardo Ribalda Delgado uart.port.dev = &dev->dev; 19128e3fb6cSRicardo Ribalda Delgado 192*92a5f11aSRicardo Ribalda Delgado pdata->index = index; 193*92a5f11aSRicardo Ribalda Delgado pdata->line = serial8250_register_8250_port(&uart); 194*92a5f11aSRicardo Ribalda Delgado if (pdata->line < 0) 19528e3fb6cSRicardo Ribalda Delgado return -ENODEV; 19628e3fb6cSRicardo Ribalda Delgado 197*92a5f11aSRicardo Ribalda Delgado pnp_set_drvdata(dev, pdata); 19828e3fb6cSRicardo Ribalda Delgado return 0; 19928e3fb6cSRicardo Ribalda Delgado } 20028e3fb6cSRicardo Ribalda Delgado 20128e3fb6cSRicardo Ribalda Delgado static void fintek_8250_remove(struct pnp_dev *dev) 20228e3fb6cSRicardo Ribalda Delgado { 203*92a5f11aSRicardo Ribalda Delgado struct fintek_8250 *pdata = pnp_get_drvdata(dev); 20428e3fb6cSRicardo Ribalda Delgado 205*92a5f11aSRicardo Ribalda Delgado if (pdata) 206*92a5f11aSRicardo Ribalda Delgado serial8250_unregister_port(pdata->line); 20728e3fb6cSRicardo Ribalda Delgado } 20828e3fb6cSRicardo Ribalda Delgado 20928e3fb6cSRicardo Ribalda Delgado #ifdef CONFIG_PM 21028e3fb6cSRicardo Ribalda Delgado static int fintek_8250_suspend(struct pnp_dev *dev, pm_message_t state) 21128e3fb6cSRicardo Ribalda Delgado { 212*92a5f11aSRicardo Ribalda Delgado struct fintek_8250 *pdata = pnp_get_drvdata(dev); 21328e3fb6cSRicardo Ribalda Delgado 214*92a5f11aSRicardo Ribalda Delgado if (!pdata) 21528e3fb6cSRicardo Ribalda Delgado return -ENODEV; 216*92a5f11aSRicardo Ribalda Delgado serial8250_suspend_port(pdata->line); 21728e3fb6cSRicardo Ribalda Delgado return 0; 21828e3fb6cSRicardo Ribalda Delgado } 21928e3fb6cSRicardo Ribalda Delgado 22028e3fb6cSRicardo Ribalda Delgado static int fintek_8250_resume(struct pnp_dev *dev) 22128e3fb6cSRicardo Ribalda Delgado { 222*92a5f11aSRicardo Ribalda Delgado struct fintek_8250 *pdata = pnp_get_drvdata(dev); 22328e3fb6cSRicardo Ribalda Delgado 224*92a5f11aSRicardo Ribalda Delgado if (!pdata) 22528e3fb6cSRicardo Ribalda Delgado return -ENODEV; 226*92a5f11aSRicardo Ribalda Delgado serial8250_resume_port(pdata->line); 22728e3fb6cSRicardo Ribalda Delgado return 0; 22828e3fb6cSRicardo Ribalda Delgado } 22928e3fb6cSRicardo Ribalda Delgado #else 23028e3fb6cSRicardo Ribalda Delgado #define fintek_8250_suspend NULL 23128e3fb6cSRicardo Ribalda Delgado #define fintek_8250_resume NULL 23228e3fb6cSRicardo Ribalda Delgado #endif /* CONFIG_PM */ 23328e3fb6cSRicardo Ribalda Delgado 23428e3fb6cSRicardo Ribalda Delgado static const struct pnp_device_id fintek_dev_table[] = { 23528e3fb6cSRicardo Ribalda Delgado /* Qtechnology Panel PC / IO1000 */ 23628e3fb6cSRicardo Ribalda Delgado { "PNP0501"}, 23728e3fb6cSRicardo Ribalda Delgado {} 23828e3fb6cSRicardo Ribalda Delgado }; 23928e3fb6cSRicardo Ribalda Delgado 24028e3fb6cSRicardo Ribalda Delgado MODULE_DEVICE_TABLE(pnp, fintek_dev_table); 24128e3fb6cSRicardo Ribalda Delgado 24228e3fb6cSRicardo Ribalda Delgado static struct pnp_driver fintek_8250_driver = { 24328e3fb6cSRicardo Ribalda Delgado .name = DRIVER_NAME, 24428e3fb6cSRicardo Ribalda Delgado .probe = fintek_8250_probe, 24528e3fb6cSRicardo Ribalda Delgado .remove = fintek_8250_remove, 24628e3fb6cSRicardo Ribalda Delgado .suspend = fintek_8250_suspend, 24728e3fb6cSRicardo Ribalda Delgado .resume = fintek_8250_resume, 24828e3fb6cSRicardo Ribalda Delgado .id_table = fintek_dev_table, 24928e3fb6cSRicardo Ribalda Delgado }; 25028e3fb6cSRicardo Ribalda Delgado 251aee94467SPeter Huewe module_pnp_driver(fintek_8250_driver); 25228e3fb6cSRicardo Ribalda Delgado MODULE_DESCRIPTION("Fintek F812164 module"); 25328e3fb6cSRicardo Ribalda Delgado MODULE_AUTHOR("Ricardo Ribalda <ricardo.ribalda@gmail.com>"); 25428e3fb6cSRicardo Ribalda Delgado MODULE_LICENSE("GPL"); 255