xref: /openbmc/linux/drivers/tty/serial/8250/8250_fintek.c (revision 29d58642f1a090ad574d14872b610b365b2d023b)
128e3fb6cSRicardo Ribalda Delgado /*
228e3fb6cSRicardo Ribalda Delgado  *  Probe for F81216A LPC to 4 UART
328e3fb6cSRicardo Ribalda Delgado  *
428e3fb6cSRicardo Ribalda Delgado  *  Based on drivers/tty/serial/8250_pnp.c, by Russell King, et al
528e3fb6cSRicardo Ribalda Delgado  *
628e3fb6cSRicardo Ribalda Delgado  *  Copyright (C) 2014 Ricardo Ribalda, Qtechnology A/S
728e3fb6cSRicardo Ribalda Delgado  *
828e3fb6cSRicardo Ribalda Delgado  *
928e3fb6cSRicardo Ribalda Delgado  * This program is free software; you can redistribute it and/or modify
1028e3fb6cSRicardo Ribalda Delgado  * it under the terms of the GNU General Public License as published by
1128e3fb6cSRicardo Ribalda Delgado  * the Free Software Foundation; either version 2 of the License.
1228e3fb6cSRicardo Ribalda Delgado  */
1328e3fb6cSRicardo Ribalda Delgado #include <linux/module.h>
1428e3fb6cSRicardo Ribalda Delgado #include <linux/pci.h>
1528e3fb6cSRicardo Ribalda Delgado #include <linux/pnp.h>
1628e3fb6cSRicardo Ribalda Delgado #include <linux/kernel.h>
1728e3fb6cSRicardo Ribalda Delgado #include <linux/serial_core.h>
1828e3fb6cSRicardo Ribalda Delgado #include  "8250.h"
1928e3fb6cSRicardo Ribalda Delgado 
20017bec38SRicardo Ribalda Delgado #define ADDR_PORT 0
21017bec38SRicardo Ribalda Delgado #define DATA_PORT 1
2228e3fb6cSRicardo Ribalda Delgado #define EXIT_KEY 0xAA
2328e3fb6cSRicardo Ribalda Delgado #define CHIP_ID1  0x20
2428e3fb6cSRicardo Ribalda Delgado #define CHIP_ID2  0x21
25dae77f75SRicardo Ribalda Delgado #define CHIP_ID_0 0x1602
26dae77f75SRicardo Ribalda Delgado #define CHIP_ID_1 0x0501
2728e3fb6cSRicardo Ribalda Delgado #define VENDOR_ID1 0x23
2828e3fb6cSRicardo Ribalda Delgado #define VENDOR_ID1_VAL 0x19
2928e3fb6cSRicardo Ribalda Delgado #define VENDOR_ID2 0x24
3028e3fb6cSRicardo Ribalda Delgado #define VENDOR_ID2_VAL 0x34
31*29d58642SRicardo Ribalda Delgado #define IO_ADDR1 0x61
32*29d58642SRicardo Ribalda Delgado #define IO_ADDR2 0x60
3328e3fb6cSRicardo Ribalda Delgado #define LDN 0x7
3428e3fb6cSRicardo Ribalda Delgado 
3528e3fb6cSRicardo Ribalda Delgado #define RS485  0xF0
3628e3fb6cSRicardo Ribalda Delgado #define RTS_INVERT BIT(5)
3728e3fb6cSRicardo Ribalda Delgado #define RS485_URA BIT(4)
3828e3fb6cSRicardo Ribalda Delgado #define RXW4C_IRA BIT(3)
3928e3fb6cSRicardo Ribalda Delgado #define TXW4C_IRA BIT(2)
4028e3fb6cSRicardo Ribalda Delgado 
4128e3fb6cSRicardo Ribalda Delgado #define DRIVER_NAME "8250_fintek"
4228e3fb6cSRicardo Ribalda Delgado 
4392a5f11aSRicardo Ribalda Delgado struct fintek_8250 {
44017bec38SRicardo Ribalda Delgado 	u16 base_port;
4592a5f11aSRicardo Ribalda Delgado 	u8 index;
46ce8c267eSRicardo Ribalda Delgado 	u8 key;
4792a5f11aSRicardo Ribalda Delgado 	long line;
4892a5f11aSRicardo Ribalda Delgado };
4992a5f11aSRicardo Ribalda Delgado 
50ce8c267eSRicardo Ribalda Delgado static int fintek_8250_enter_key(u16 base_port, u8 key)
51017bec38SRicardo Ribalda Delgado {
5228e3fb6cSRicardo Ribalda Delgado 
53017bec38SRicardo Ribalda Delgado 	if (!request_muxed_region(base_port, 2, DRIVER_NAME))
5428e3fb6cSRicardo Ribalda Delgado 		return -EBUSY;
5528e3fb6cSRicardo Ribalda Delgado 
56ce8c267eSRicardo Ribalda Delgado 	outb(key, base_port + ADDR_PORT);
57ce8c267eSRicardo Ribalda Delgado 	outb(key, base_port + ADDR_PORT);
5828e3fb6cSRicardo Ribalda Delgado 	return 0;
5928e3fb6cSRicardo Ribalda Delgado }
6028e3fb6cSRicardo Ribalda Delgado 
61017bec38SRicardo Ribalda Delgado static void fintek_8250_exit_key(u16 base_port)
62017bec38SRicardo Ribalda Delgado {
6328e3fb6cSRicardo Ribalda Delgado 
64017bec38SRicardo Ribalda Delgado 	outb(EXIT_KEY, base_port + ADDR_PORT);
65017bec38SRicardo Ribalda Delgado 	release_region(base_port + ADDR_PORT, 2);
6628e3fb6cSRicardo Ribalda Delgado }
6728e3fb6cSRicardo Ribalda Delgado 
68017bec38SRicardo Ribalda Delgado static int fintek_8250_check_id(u16 base_port)
6928e3fb6cSRicardo Ribalda Delgado {
70dae77f75SRicardo Ribalda Delgado 	u16 chip;
7128e3fb6cSRicardo Ribalda Delgado 
72017bec38SRicardo Ribalda Delgado 	outb(VENDOR_ID1, base_port + ADDR_PORT);
73017bec38SRicardo Ribalda Delgado 	if (inb(base_port + DATA_PORT) != VENDOR_ID1_VAL)
7428e3fb6cSRicardo Ribalda Delgado 		return -ENODEV;
7528e3fb6cSRicardo Ribalda Delgado 
76017bec38SRicardo Ribalda Delgado 	outb(VENDOR_ID2, base_port + ADDR_PORT);
77017bec38SRicardo Ribalda Delgado 	if (inb(base_port + DATA_PORT) != VENDOR_ID2_VAL)
7828e3fb6cSRicardo Ribalda Delgado 		return -ENODEV;
7928e3fb6cSRicardo Ribalda Delgado 
80dae77f75SRicardo Ribalda Delgado 	outb(CHIP_ID1, base_port + ADDR_PORT);
81dae77f75SRicardo Ribalda Delgado 	chip = inb(base_port + DATA_PORT);
82dae77f75SRicardo Ribalda Delgado 	outb(CHIP_ID2, base_port + ADDR_PORT);
83dae77f75SRicardo Ribalda Delgado 	chip |= inb(base_port + DATA_PORT) << 8;
84dae77f75SRicardo Ribalda Delgado 
85dae77f75SRicardo Ribalda Delgado 	if (chip != CHIP_ID_0 && chip != CHIP_ID_1)
86dae77f75SRicardo Ribalda Delgado 		return -ENODEV;
87dae77f75SRicardo Ribalda Delgado 
8828e3fb6cSRicardo Ribalda Delgado 	return 0;
8928e3fb6cSRicardo Ribalda Delgado }
9028e3fb6cSRicardo Ribalda Delgado 
9141e69093SRicardo Ribalda Delgado static int fintek_8250_rs485_config(struct uart_port *port,
9228e3fb6cSRicardo Ribalda Delgado 			      struct serial_rs485 *rs485)
9328e3fb6cSRicardo Ribalda Delgado {
9428e3fb6cSRicardo Ribalda Delgado 	uint8_t config = 0;
9592a5f11aSRicardo Ribalda Delgado 	struct fintek_8250 *pdata = port->private_data;
9628e3fb6cSRicardo Ribalda Delgado 
9792a5f11aSRicardo Ribalda Delgado 	if (!pdata)
9828e3fb6cSRicardo Ribalda Delgado 		return -EINVAL;
9928e3fb6cSRicardo Ribalda Delgado 
10028e3fb6cSRicardo Ribalda Delgado 	if (rs485->flags & SER_RS485_ENABLED)
10128e3fb6cSRicardo Ribalda Delgado 		memset(rs485->padding, 0, sizeof(rs485->padding));
10228e3fb6cSRicardo Ribalda Delgado 	else
10328e3fb6cSRicardo Ribalda Delgado 		memset(rs485, 0, sizeof(*rs485));
10428e3fb6cSRicardo Ribalda Delgado 
10528e3fb6cSRicardo Ribalda Delgado 	rs485->flags &= SER_RS485_ENABLED | SER_RS485_RTS_ON_SEND |
10628e3fb6cSRicardo Ribalda Delgado 			SER_RS485_RTS_AFTER_SEND;
10728e3fb6cSRicardo Ribalda Delgado 
10828e3fb6cSRicardo Ribalda Delgado 	if (rs485->delay_rts_before_send) {
10928e3fb6cSRicardo Ribalda Delgado 		rs485->delay_rts_before_send = 1;
11028e3fb6cSRicardo Ribalda Delgado 		config |= TXW4C_IRA;
11128e3fb6cSRicardo Ribalda Delgado 	}
11228e3fb6cSRicardo Ribalda Delgado 
11328e3fb6cSRicardo Ribalda Delgado 	if (rs485->delay_rts_after_send) {
11428e3fb6cSRicardo Ribalda Delgado 		rs485->delay_rts_after_send = 1;
11528e3fb6cSRicardo Ribalda Delgado 		config |= RXW4C_IRA;
11628e3fb6cSRicardo Ribalda Delgado 	}
11728e3fb6cSRicardo Ribalda Delgado 
11828e3fb6cSRicardo Ribalda Delgado 	if ((!!(rs485->flags & SER_RS485_RTS_ON_SEND)) ==
11928e3fb6cSRicardo Ribalda Delgado 			(!!(rs485->flags & SER_RS485_RTS_AFTER_SEND)))
12028e3fb6cSRicardo Ribalda Delgado 		rs485->flags &= SER_RS485_ENABLED;
12128e3fb6cSRicardo Ribalda Delgado 	else
12228e3fb6cSRicardo Ribalda Delgado 		config |= RS485_URA;
12328e3fb6cSRicardo Ribalda Delgado 
12428e3fb6cSRicardo Ribalda Delgado 	if (rs485->flags & SER_RS485_RTS_ON_SEND)
12528e3fb6cSRicardo Ribalda Delgado 		config |= RTS_INVERT;
12628e3fb6cSRicardo Ribalda Delgado 
127ce8c267eSRicardo Ribalda Delgado 	if (fintek_8250_enter_key(pdata->base_port, pdata->key))
12828e3fb6cSRicardo Ribalda Delgado 		return -EBUSY;
12928e3fb6cSRicardo Ribalda Delgado 
130017bec38SRicardo Ribalda Delgado 	outb(LDN, pdata->base_port + ADDR_PORT);
131017bec38SRicardo Ribalda Delgado 	outb(pdata->index, pdata->base_port + DATA_PORT);
132017bec38SRicardo Ribalda Delgado 	outb(RS485, pdata->base_port + ADDR_PORT);
133017bec38SRicardo Ribalda Delgado 	outb(config, pdata->base_port + DATA_PORT);
134017bec38SRicardo Ribalda Delgado 	fintek_8250_exit_key(pdata->base_port);
13528e3fb6cSRicardo Ribalda Delgado 
13641e69093SRicardo Ribalda Delgado 	port->rs485 = *rs485;
13741e69093SRicardo Ribalda Delgado 
13828e3fb6cSRicardo Ribalda Delgado 	return 0;
13928e3fb6cSRicardo Ribalda Delgado }
14028e3fb6cSRicardo Ribalda Delgado 
141*29d58642SRicardo Ribalda Delgado static int fintek_8250_base_port(u16 io_address, u8 *key, u8 *index)
142017bec38SRicardo Ribalda Delgado {
143017bec38SRicardo Ribalda Delgado 	static const u16 addr[] = {0x4e, 0x2e};
144ce8c267eSRicardo Ribalda Delgado 	static const u8 keys[] = {0x77, 0xa0, 0x87, 0x67};
145*29d58642SRicardo Ribalda Delgado 	int i, j, k;
146017bec38SRicardo Ribalda Delgado 
147017bec38SRicardo Ribalda Delgado 	for (i = 0; i < ARRAY_SIZE(addr); i++) {
148ce8c267eSRicardo Ribalda Delgado 		for (j = 0; j < ARRAY_SIZE(keys); j++) {
149017bec38SRicardo Ribalda Delgado 
150ce8c267eSRicardo Ribalda Delgado 			if (fintek_8250_enter_key(addr[i], keys[j]))
151017bec38SRicardo Ribalda Delgado 				continue;
152*29d58642SRicardo Ribalda Delgado 			if (fintek_8250_check_id(addr[i])) {
153017bec38SRicardo Ribalda Delgado 				fintek_8250_exit_key(addr[i]);
154*29d58642SRicardo Ribalda Delgado 				continue;
155*29d58642SRicardo Ribalda Delgado 			}
156*29d58642SRicardo Ribalda Delgado 
157*29d58642SRicardo Ribalda Delgado 			for (k = 0; k < 4; k++) {
158*29d58642SRicardo Ribalda Delgado 				u16 aux;
159*29d58642SRicardo Ribalda Delgado 
160*29d58642SRicardo Ribalda Delgado 				outb(LDN, addr[i] + ADDR_PORT);
161*29d58642SRicardo Ribalda Delgado 				outb(k, addr[i] + DATA_PORT);
162*29d58642SRicardo Ribalda Delgado 
163*29d58642SRicardo Ribalda Delgado 				outb(IO_ADDR1, addr[i] + ADDR_PORT);
164*29d58642SRicardo Ribalda Delgado 				aux = inb(addr[i] + DATA_PORT);
165*29d58642SRicardo Ribalda Delgado 				outb(IO_ADDR2, addr[i] + ADDR_PORT);
166*29d58642SRicardo Ribalda Delgado 				aux |= inb(addr[i] + DATA_PORT) << 8;
167*29d58642SRicardo Ribalda Delgado 				if (aux != io_address)
168*29d58642SRicardo Ribalda Delgado 					continue;
169*29d58642SRicardo Ribalda Delgado 
170*29d58642SRicardo Ribalda Delgado 				fintek_8250_exit_key(addr[i]);
171ce8c267eSRicardo Ribalda Delgado 				*key = keys[j];
172*29d58642SRicardo Ribalda Delgado 				*index = k;
173017bec38SRicardo Ribalda Delgado 				return addr[i];
174017bec38SRicardo Ribalda Delgado 			}
175*29d58642SRicardo Ribalda Delgado 			fintek_8250_exit_key(addr[i]);
176ce8c267eSRicardo Ribalda Delgado 		}
177ce8c267eSRicardo Ribalda Delgado 	}
178017bec38SRicardo Ribalda Delgado 
179017bec38SRicardo Ribalda Delgado 	return -ENODEV;
180017bec38SRicardo Ribalda Delgado }
181017bec38SRicardo Ribalda Delgado 
18228e3fb6cSRicardo Ribalda Delgado static int
18328e3fb6cSRicardo Ribalda Delgado fintek_8250_probe(struct pnp_dev *dev, const struct pnp_device_id *dev_id)
18428e3fb6cSRicardo Ribalda Delgado {
18528e3fb6cSRicardo Ribalda Delgado 	struct uart_8250_port uart;
18692a5f11aSRicardo Ribalda Delgado 	struct fintek_8250 *pdata;
187017bec38SRicardo Ribalda Delgado 	int base_port;
188ce8c267eSRicardo Ribalda Delgado 	u8 key;
189*29d58642SRicardo Ribalda Delgado 	u8 index;
19028e3fb6cSRicardo Ribalda Delgado 
19128e3fb6cSRicardo Ribalda Delgado 	if (!pnp_port_valid(dev, 0))
19228e3fb6cSRicardo Ribalda Delgado 		return -ENODEV;
19328e3fb6cSRicardo Ribalda Delgado 
194*29d58642SRicardo Ribalda Delgado 	base_port = fintek_8250_base_port(pnp_port_start(dev, 0), &key, &index);
195017bec38SRicardo Ribalda Delgado 	if (base_port < 0)
196017bec38SRicardo Ribalda Delgado 		return -ENODEV;
197017bec38SRicardo Ribalda Delgado 
19828e3fb6cSRicardo Ribalda Delgado 	memset(&uart, 0, sizeof(uart));
19992a5f11aSRicardo Ribalda Delgado 
20092a5f11aSRicardo Ribalda Delgado 	pdata = devm_kzalloc(&dev->dev, sizeof(*pdata), GFP_KERNEL);
20192a5f11aSRicardo Ribalda Delgado 	if (!pdata)
20292a5f11aSRicardo Ribalda Delgado 		return -ENOMEM;
20392a5f11aSRicardo Ribalda Delgado 	uart.port.private_data = pdata;
20492a5f11aSRicardo Ribalda Delgado 
20528e3fb6cSRicardo Ribalda Delgado 	if (!pnp_irq_valid(dev, 0))
20628e3fb6cSRicardo Ribalda Delgado 		return -ENODEV;
20728e3fb6cSRicardo Ribalda Delgado 	uart.port.irq = pnp_irq(dev, 0);
20828e3fb6cSRicardo Ribalda Delgado 	uart.port.iobase = pnp_port_start(dev, 0);
20928e3fb6cSRicardo Ribalda Delgado 	uart.port.iotype = UPIO_PORT;
21041e69093SRicardo Ribalda Delgado 	uart.port.rs485_config = fintek_8250_rs485_config;
21128e3fb6cSRicardo Ribalda Delgado 
21228e3fb6cSRicardo Ribalda Delgado 	uart.port.flags |= UPF_SKIP_TEST | UPF_BOOT_AUTOCONF;
21328e3fb6cSRicardo Ribalda Delgado 	if (pnp_irq_flags(dev, 0) & IORESOURCE_IRQ_SHAREABLE)
21428e3fb6cSRicardo Ribalda Delgado 		uart.port.flags |= UPF_SHARE_IRQ;
21528e3fb6cSRicardo Ribalda Delgado 	uart.port.uartclk = 1843200;
21628e3fb6cSRicardo Ribalda Delgado 	uart.port.dev = &dev->dev;
21728e3fb6cSRicardo Ribalda Delgado 
218ce8c267eSRicardo Ribalda Delgado 	pdata->key = key;
219017bec38SRicardo Ribalda Delgado 	pdata->base_port = base_port;
22092a5f11aSRicardo Ribalda Delgado 	pdata->index = index;
22192a5f11aSRicardo Ribalda Delgado 	pdata->line = serial8250_register_8250_port(&uart);
22292a5f11aSRicardo Ribalda Delgado 	if (pdata->line < 0)
22328e3fb6cSRicardo Ribalda Delgado 		return -ENODEV;
22428e3fb6cSRicardo Ribalda Delgado 
22592a5f11aSRicardo Ribalda Delgado 	pnp_set_drvdata(dev, pdata);
22628e3fb6cSRicardo Ribalda Delgado 	return 0;
22728e3fb6cSRicardo Ribalda Delgado }
22828e3fb6cSRicardo Ribalda Delgado 
22928e3fb6cSRicardo Ribalda Delgado static void fintek_8250_remove(struct pnp_dev *dev)
23028e3fb6cSRicardo Ribalda Delgado {
23192a5f11aSRicardo Ribalda Delgado 	struct fintek_8250 *pdata = pnp_get_drvdata(dev);
23228e3fb6cSRicardo Ribalda Delgado 
23392a5f11aSRicardo Ribalda Delgado 	if (pdata)
23492a5f11aSRicardo Ribalda Delgado 		serial8250_unregister_port(pdata->line);
23528e3fb6cSRicardo Ribalda Delgado }
23628e3fb6cSRicardo Ribalda Delgado 
23728e3fb6cSRicardo Ribalda Delgado #ifdef CONFIG_PM
23828e3fb6cSRicardo Ribalda Delgado static int fintek_8250_suspend(struct pnp_dev *dev, pm_message_t state)
23928e3fb6cSRicardo Ribalda Delgado {
24092a5f11aSRicardo Ribalda Delgado 	struct fintek_8250 *pdata = pnp_get_drvdata(dev);
24128e3fb6cSRicardo Ribalda Delgado 
24292a5f11aSRicardo Ribalda Delgado 	if (!pdata)
24328e3fb6cSRicardo Ribalda Delgado 		return -ENODEV;
24492a5f11aSRicardo Ribalda Delgado 	serial8250_suspend_port(pdata->line);
24528e3fb6cSRicardo Ribalda Delgado 	return 0;
24628e3fb6cSRicardo Ribalda Delgado }
24728e3fb6cSRicardo Ribalda Delgado 
24828e3fb6cSRicardo Ribalda Delgado static int fintek_8250_resume(struct pnp_dev *dev)
24928e3fb6cSRicardo Ribalda Delgado {
25092a5f11aSRicardo Ribalda Delgado 	struct fintek_8250 *pdata = pnp_get_drvdata(dev);
25128e3fb6cSRicardo Ribalda Delgado 
25292a5f11aSRicardo Ribalda Delgado 	if (!pdata)
25328e3fb6cSRicardo Ribalda Delgado 		return -ENODEV;
25492a5f11aSRicardo Ribalda Delgado 	serial8250_resume_port(pdata->line);
25528e3fb6cSRicardo Ribalda Delgado 	return 0;
25628e3fb6cSRicardo Ribalda Delgado }
25728e3fb6cSRicardo Ribalda Delgado #else
25828e3fb6cSRicardo Ribalda Delgado #define fintek_8250_suspend NULL
25928e3fb6cSRicardo Ribalda Delgado #define fintek_8250_resume NULL
26028e3fb6cSRicardo Ribalda Delgado #endif /* CONFIG_PM */
26128e3fb6cSRicardo Ribalda Delgado 
26228e3fb6cSRicardo Ribalda Delgado static const struct pnp_device_id fintek_dev_table[] = {
26328e3fb6cSRicardo Ribalda Delgado 	/* Qtechnology Panel PC / IO1000 */
26428e3fb6cSRicardo Ribalda Delgado 	{ "PNP0501"},
26528e3fb6cSRicardo Ribalda Delgado 	{}
26628e3fb6cSRicardo Ribalda Delgado };
26728e3fb6cSRicardo Ribalda Delgado 
26828e3fb6cSRicardo Ribalda Delgado MODULE_DEVICE_TABLE(pnp, fintek_dev_table);
26928e3fb6cSRicardo Ribalda Delgado 
27028e3fb6cSRicardo Ribalda Delgado static struct pnp_driver fintek_8250_driver = {
27128e3fb6cSRicardo Ribalda Delgado 	.name		= DRIVER_NAME,
27228e3fb6cSRicardo Ribalda Delgado 	.probe		= fintek_8250_probe,
27328e3fb6cSRicardo Ribalda Delgado 	.remove		= fintek_8250_remove,
27428e3fb6cSRicardo Ribalda Delgado 	.suspend	= fintek_8250_suspend,
27528e3fb6cSRicardo Ribalda Delgado 	.resume		= fintek_8250_resume,
27628e3fb6cSRicardo Ribalda Delgado 	.id_table	= fintek_dev_table,
27728e3fb6cSRicardo Ribalda Delgado };
27828e3fb6cSRicardo Ribalda Delgado 
279aee94467SPeter Huewe module_pnp_driver(fintek_8250_driver);
28028e3fb6cSRicardo Ribalda Delgado MODULE_DESCRIPTION("Fintek F812164 module");
28128e3fb6cSRicardo Ribalda Delgado MODULE_AUTHOR("Ricardo Ribalda <ricardo.ribalda@gmail.com>");
28228e3fb6cSRicardo Ribalda Delgado MODULE_LICENSE("GPL");
283